# $\begin{array}{c} {\bf Digital elektronisches\ Praktikum} \\ {\bf Versuch\ 5} \end{array}$

 $\label{eq:moritz_breipohl} Moritz \ Breipohl\\ \textit{mbreipohl@techfak.uni-bielefeld.de}$ 

 ${\it Markus~Rothg\"{a}nger} \\ {\it mrothga} {\it enger@techfak.uni-bielefeld.de}$ 

Gruppe 5

Tutor: Lukas Schmidt, Robin Ewers

21. Juni 2018

## Versuchsaufbau

## Aufgabe

Im fünften Versuch sollten zwei verschiedene CMOS-Logikgatter mit mindestens zwei Eingängen sowohl simuliert als auch auf dem Steckbrett aufgebaut werden. Zur Untersuchung der Schaltung sollte das erwartete Verhalten anhand einer Logiktabelle mit dem gemessenen Verhalten verglichen werden. Des weiteren sollte die Schaltung durch eine integrierte Schaltung realisiert werden. Schließlich sollten alle Schaltungen auf ihre Verzögerungszeit und die Stromaufnahme untersucht werden.

## Erwartung

Die generelle Erwartung ist, dass alle Gatter-Aufbauten gleichen Types (NAND, NOR) ein identisches Logikverhalten aufweisen. Aus den letzten Versuchen abgeleitet ist eine teils hohe Abweichung zwischen realen und simulierten Messungen in Bezug auf die Verzögerungszeit und die Stromaufnahme zu erwarten. Dennoch ist auch eine Abweichung der Messwerte von integriertem Schaltkreis (auch IC (integrated Circuit)) und dem aus Transistoren aufgebauten Gatter möglich.

#### Aufbau

Es wurden ein NAND- und ein NOR-Gatter untersucht. Beide Aufbauten sind für den Simulator und das Steckbrett identisch. Zu beachten ist, dass die Messpunkte für die Ausgangsspannung  $(U_{OUT})$  und den statischen Querstrom  $(I_{quer})$  in den Schemata eingezeichnet sind. Hier wurden dann Multimeter Spannungs- bzw. Stromrichtig angeschlossen. Der Aufbau des NAND-Gatters ist in Abbildung 1 dargestellt, der des NOR-Gatters in Abbildung 2. Die beiden Eingangsspannungen  $(U_{IN1}$  und  $U_{IN2})$  wurden zeitweise über entprellte Taster, sowie über den Funktionsgenerator bedient. Zur Messung der Verzögerungszeit wurde außerdem die Ausgangsspannung  $U_{OUT}$  mithilfe des Oszilloskopes betrachtet. Mit gleicher Handhabung zum Messen wurden die Schaltungen mit Hilfe von ICs aufgebaut. Diese Aufbauten am Steckbrett sind in Abbildung 3 (NAND) und Abbildung 4 (NOR) zu sehen.



Abbildung 1: Aufbau des NAND-Gatters



Abbildung 2: Aufbau des NOR-Gatters

Gruppe 5 2 von 7





**Abbildung 3:** Aufbau des NAND-Gatters mit IC

**Abbildung 4:** Aufbau des NOR-Gatters mit IC

#### Verwendete Bauteile

Multimeter, ein Strombegrenztes Versorgungsnetzteil mit einer konstanten Spannung von 5V, jweils zwei Transistoren vom Typ ZVN3306a sowie vom Typ ZVP3306a, ein Kondensator mit einer Kapazität von 470nF, Funktionsgenerator und Oszilloskop, IC vom Typ CD4007UB, entprellte Taster.

## Durchführung

## Verifizierung des Logikverhaltens

Die Auswirkungen jeder Eingangskombination auf die Ausgangsspannung wurde hier geprüft. Dabei wurden die Eingäng über entprellte Schalter angesteuert, welche an einem Netzteil mit 5V Versorgungsspannung angeschlossen waren. Am Ausgang der Schaltung befand sich eine LED, über deren Status (leuchtet oder leuchtet nicht) geprüft werden konnte, ob die Schaltung den Stromfluss zum Ausgang erlaubt. Ein Leuchten der LED wurde mit einer 1 eingetragen, ein nicht-Leuchten mit einer 0.

#### Messung des statischen Querstroms

Zur Messung des Querstroms wurde am Steckbrett ein Amperemeter in Reihe in den Versorgungsstromkreis geschaltet. Die Versorgungsspannung lag bei konstanten  $U_{DD}=5V$  mit einer Strombegrenzung von etwa I=0.2A. Es war darauf zu achten, dass während der Strommessung kein Schaltvorgang durchgeführt wurde, da sonst der dynamische statt dem statischen Querstrom gemessen würde. In der Simulation wurde die Stromaufnahme an der Spannungsquelle gemessen.

#### Messung der Verzögerungszeit

Am Steckbrett wurde das Oszilloskop genutzt, um einen oder beide Eingänge mit einer vom Funktionsgenerator generierten Kurve zu versorgen. Die Eingangskurve sowie der Spannungsverlauf am Ausgang wurden vom Oszilloskop aufgenommen und die Verzögerungszeit für die steigende als auch die abfallende Flanke mithilfe der Cursor bestimmt.

Ähnlich wurde die Verzögerungszeit in der Simulation bestimmt. Die beiden Eingänge wurden als pulsierende Spannungsquellen definiert, welchen unterschiedliche Rhythmen zugeordnet wurden. so konnten alle Flanken untersucht werden. Die Verzögerungszeiten wurden auch hier mithilfe der Cursor in der Software gemessen.

Gruppe 5 3 von 7

# Messergebnisse

# Logikverhalten

| Input A | Input B | Erwartetes Ergebnis | eigene Schaltung | IC | Simulation |
|---------|---------|---------------------|------------------|----|------------|
| 0       | 0       | 1                   | 1                | 1  | 1          |
| 0       | 1       | 0                   | 0                | 0  | 0          |
| 1       | 0       | 0                   | 0                | 0  | 0          |
| 1       | 1       | 0                   | 0                | 0  | 0          |

Tabelle 1: Logikverhalten der NOR Gatter

| Input A | Input B | Erwartetes Ergebnis | eigene Schaltung | IC | Simulation |
|---------|---------|---------------------|------------------|----|------------|
| 0       | 0       | 1                   | 1                | 1  | 1          |
| 0       | 1       | 1                   | 1                | 1  | 1          |
| 1       | 0       | 1                   | 1                | 1  | 1          |
| 1       | 1       | 0                   | 0                | 0  | 0          |

Tabelle 2: Logikverhalten der NAND Gatter

# ${\bf Querstr\"ome}$

|             | Querstrom [µA] |
|-------------|----------------|
| Selbstgbaut | 5.06           |
| IC          | 224.6          |
| Simulation  | 0              |

Tabelle 3: statischer Querstrom an den NOR Gattern

|             | Querstrom [µA] |
|-------------|----------------|
| Selbstgbaut | 260            |
| IC          | 60             |
| Simulation  | 0              |

Tabelle 4: statischer Querstrom an den NAND Gattern

Gruppe 5 4 von 7



Abbildung 5: Querströme

## Verzögerungszeiten

Da die Verzögerungszeiten für beide Eingänge sehr ähnlich bzw. gleich waren, werden hier der Übersicht halber nur die Messergebnisse für die Veränderung des Zustands eines Eingangs aufgezeigt (Simulation und Messung).

|             | Flanke steigend $[\mu S]$ | Flanke fallend $[\mu S]$ |
|-------------|---------------------------|--------------------------|
| Selbstgbaut | 2.9                       | 19.6                     |
| IC          | 232                       | 1520                     |
| Simulation  | 4.98                      | 39.05                    |

Tabelle 5: Verzögerungszeiten an den NOR Gattern

|                     | Flanke steigend [µS] | Flanke fallend $[\mu S]$ |
|---------------------|----------------------|--------------------------|
| Selbstgbaut         | 5.6                  | 7.9                      |
| $\operatorname{IC}$ | 710                  | 130                      |
| Simulation          | 8.94                 | 11.93                    |

Tabelle 6: Verzögerungszeiten an den NAND Gattern

Gruppe 5 5 von 7



Abbildung 6: Verzögerungszeiten

## Beobachtungen

Da die Ausgangswerte für alle Aufbauten mit den erwarteten Werten für das logische Verhalten übereinstimmen (siehe Tabelle 1 und Tabelle 2, können wir uns sicher sein, dass wir die Schaltungen korrekt aufgebaut haben

Anhand von Abbildung 5 stellt man fest, dass in der Simulation keinerlei Querstrom abfällt. Da wir hier mit einer idealisierten Schaltung ohne implizite Widerstände arbeiten, ist dies auch nicht weiter verweunderlich. Dahingegen ist allerdings der große Unterschied zwischen dem selbstgebauten NOR- und NAND-Gatter auszumachen. Besonders interessant ist dazu das entgegengestzte Verhalten des ICs: Das integrierte NOR hat eine deutlich höhere Stromaufnahme als das integrierte NAND.

Erkennbar an Abbildung 6, stechen die Verzögerungszeiten der integrierten Schaltungen besonders heraus und liegen bis zu 76 Mal höher als bei der selbstgebauten Schaltung. Zudem fällt auf, dass die fallende Flanke an allen NOR Gattern etwas stärker verzögert ist als in den anderen Fällen.

# Auswertung

Überraschend ist der große Unterschied zwichen Stromaufnahme des NORs und des NANDs, da beide die gleichen Bauteile verwenden, nur in einer anderen Konfiguration. Bei genauerer Überlegung kommt man jedoch zu dem Schuss, dass aufgrund der Tatsache, dass die Schaltungen unterschiedliche Ergebnisse erzielen auch unterschiedliche interne Zustände besitzen. Kurz gesagt: Das NAND hat eine höhere Stromaufnahme, da im statischen Zustand mehr Transistoren angesprochen werden als beim NOR. Daraus folgt dann auch der höhrere statische Querstrom. Im Gegensatz dazu steht allerdings der IC. Hier kann nur vermutet werden, dass aufgrund der internen Schaltung das NAND etwas simpler ist als das NOR und dementsprechend auch einen

Gruppe 5 6 von 7

geringeren Querstrom aufzeigt.

Die deutlich langsamere Schaltzeit der ICs erklärt sich dadurch, dass die ICs Bausteine mit vielen verschiedenen Funktionen sind und dementsprechend auch mehr Transistoren besitzen, welche die Schaltzeit negativ beeinflussen. Zudem könnte das Verschalten mehrerer Ein- und Ausgänge am Steckbrett negative Auswirkungen auf die Schaltzeit zeigen. Die Steckbrettschaltung sowie die Simulation liegen hingegen sehr nah beieinander, wobei die Verzögerungszeit auf dem Steckbrett etwas geringer ist als die simulierte. Da die Bauteile alle eine gewisse Fehlertoleranz haben, werden identische Schaltungen mit unterschiedlichen Transistoren gleicher Baureihe unterschiedliche Ergebnisse erzielen. Die im LTSpice verwendeten Transistoren halten sich dabei an den vom Hersteller garantierten Wert und schalten dementsprechend ein wenig langsamer.

Hieraus lässt sich entnehmen, dass für eine besonders kurze Verzögerung eine dedizierte Schaltung besser geeignet ist, als ein Multifunktionsbaustein, welcher dann auf eine bestimmte Funktion beschränkt wird.

Abschließend ist zu sagen, dass alle Erwartungen hinreichend erfüllt wurden. So zeigen alle Aufbauten ein erwartetes Logikverhalten und auch die erwarteten Differenzen sind aufgetreten. Allerdings sind die gemessenen Differenzen so verteilt, dass sich eine genaue Aussage auf die Ursache dieser nicht gegeben werden kann.

Gruppe 5 7 von 7