گروه ۲ آزمایشگاه مدار های منطقی



# آزمایشگاه مدار های منطقی

آشنایی با ALU، ثباتها و گذرگاه داده گروه 2 مهدی علی نژاد 401106266 مبین پور عابدینی 401110556 الینا هژبری 401170661

دانشکده مهندسی کامپیوتر

### فهرست مطالب

| ف آزمایش       | هد   |
|----------------|------|
| مايل مورد نياز | ۇسا  |
| رح آزمایش      |      |
| يع ر           |      |
|                |      |
| الش ها         | چال  |
|                | لتاد |

هدف آزمایش

هدف از انجام این آزمایش آشنایی با ALU، ثبات و گذرگاه داده میباشد.

4 LED

2 7448 (BCD to 7 Segment Decoder)

74191 (BCD Counter)

2 7404

2 74175 (flip flop)

74HC181 (ALU)

3 NAND-3

3 NOR-4

16 RES 1KOhm

2 7SEG-BCD

74157

#### شرح آزمایش

مداری طرح کنید که دارای دو ثبات داده A و B یک ALU و یک کنترل کننده باشد. به طوریکه با دادن کدهای مختلف به ALU ، اعمال مختلف بر روی ورودی ها انجام گیرد.

ثباتهای A و B از طریق گذرگاه داده به ورودیهای ALU وصل میشوند. هر دو ثبات میتوانند از ALU اطلاعات بگیرند. این مدار را با AND-OR)، ۷۴۱۷۵ (ثباتها) و گذرگاه داده AND-OR بسازید. با استفاده از یک شمارنده عملیات زیر را به ترتیب انجام دهید:

| خروجی ALU                | شـمارنده |
|--------------------------|----------|
| A ← DATA1                | 1        |
| B ← DATA2                | 2        |
| $A \leftarrow ADD(A,B)$  | 3        |
| $A \leftarrow DEC(A)$    | 4        |
| $A \leftarrow A$         | 5        |
| $A \leftarrow B$         | 6        |
| $A \leftarrow XNOR(A,B)$ | 7        |



شکل 1- مدار نهایی



WSM Signal Generator -2 شكل

#### چالش ها

این آزمایش یکی از آزمایش های وقت گیر بود و به دلیل حجم زیاد اتصالات وسیم هایی که استفاده شده بود ریسک خطا اش بالا بود، یکی دیگه از چالش ها این نکته بود که ALU sum اونجوری که انتظار داشتیم کار نمیکرد و یه واحد بیشتر نشون میداد خروجی رو که به کمک یک binary adder سعی کردیم این مشکل رو حل کنیم. چالش دیگه هم سوختن یکی از قطعه هامون در هنگام بستن مدار بود که باعث شد مدتی متوجه نشیم مشکل از کجاست.

## نتايج



شکل ۳ و ۴ - مدار نهایی