پروژه درس معماری کامپیوتر

پیاده سازی حافظه کامپیوتر با زبان vhdl

گروه 1: محمد اصولیان – محمد حسین عباسیور

#### مقدمه:

در سیستم های دیجیتال و کامپیوتر ها، حافظه نقش اساسی را ایفا میکند. بدون حافظه انجام هیچ یک اس فعالیتهای روزانه با کامپیوتر امکان پذیر نیست. قطعات متعددی در کامپیوتر مانند چرخ دنده در کنار هم قرار گرفتهاند تا بتوان به کمک این قطعات از حافظه استفاده کرد. از این قطعات میتوان hard disk, memory, cache, tlb, page table را نام برد. با هر بار دسترسی به حافظه که توسط cpu انجام میشود، فرایندی پیچیده میان این قطعات طی میشود تا بالاخره بتوان از یک آدرس، به داده موجود در آن آدرس رسید.

در این پروژه قصد داشتیم تا با استفاده از زبان سخت افزار نویسی vhdl، حافظه یک کامپیوتر را شبیه سازی کنیم.

## نحوه پیاده سازی:

برای پیاده سازی حافظه، ابتدا هر قطعه از قطعات درگیر با حافظه را به صورت جداگانه پیاده سازی کردیم. هر قطعه ورودی ها و خروجی ها مخصوص به خود را دارد. هر قطعه سازی functionality خاصی دارد که ما این functionality ها را درون هر قطعه پیاده سازی کردیم.

وقتی قطعات مختلف در گیر با حافظه را به صورت جداگانه داشته باشیم تنها کاری که لازم است انجام دهیم این است که این قطعات را به هم دیگر متصل و کنترل کنیم. متصل کردن قطعات به کمک سیم ها انجام میشود و در vhdl این کار با map کردن پورت های قطعه ها انجام میشود. برای کنترل فرایند دسترسی به حافظه در کامپیوتر از io کمک گرفته میشود. در این پروژه قصد نداشتیم تمام io را شبیه سازی کنیم بنابراین قطعه ای به نام io طراحی کردیم که تنها کنترل قطعات طراحی شده دیگر را بر عهده دار.

در انتها برای بررسی عملکرد قطعات به صورت جداگانه برایشان تست بنچ طراحی شده و برای قطعه io که هسته اصلی پروژه هست نیز test bench طراحی شده تا صحت عملکرد پروژه را بررسی کند.

در ادامه به بررسی هر کدام از قطعات طراحی شده میپردازیم.

# شرح قطعات:

#### :Hard disk -1

این قطعه حافظه اصلی کل پروژه است که تمام اطلاعات را در بر دارد. هارد دیسک طراحی شده page در واقع یک آرایه بزرگ از 0 ها و 1 هاست که برای سادگی کار با آن، این ارایه بزرگ به 0 ها قسمت قسمت شده است. هارد پروژه به طور رندوم با 0 و 0 پر شده و 0 word 0 آن برای نمونه پر شده تا بر روی آن تست اعمال شود.

#### ورودی ها:

R\_bit: هرگاه میخواستیم عمل read کردن انجام دهیم این بیت 1 میشود.

Storage\_add: آدرسی از هارد که میخواهیم آن را بخوانیم

### خروجی ها:

Page: محتوای ادرس مشخص شده خوانده میشود و در این خروجی ریخته میشود.

#### Memory: -2

این قطعه همان مموری کامپیوتر است. شامل قسمتی از اطلاعات هارد دیسک است که به هنگام نیاز درون مموری قرار داده میشوند تا دسترسی سریع تر صورت گیرد. مموری پیاده سازی شده در این پروژه میتواند اطلاعات را بخواند و بنویسد. برای نوشتن اطلاعات در مموری در خانه ها به ترتیب پیش میرویم و در هر بار عمل نوشتن، خانه ای overwrite میشود که قدیمی ترین خانه است.

ورودی ها:

R\_bit: هر گاه بخواهیم عمل read را انجام دهیم این بیت، یک میشود.

W\_bit: هر گاه بخواهیم در مموری بنویسیم این بیت 1 میشود.

Ph\_add: آدرسی که میخواهیم محتوای آن را بخوانیم

Write\_data\_from\_disk: داده ای که میخواهیم درون مموری بنویسیم را از این ورودی وارد don't care است.

#### خروجی ها:

Read\_data: داده خوانده شده در این خروجی ریخته میشود.

Ppnout: وقتی داده جدیدی در مموری نوشته میشود این خروجی بیان میکند که این داده در چه آدرسی از مموری نوشته شده.



memory نحوه عملكرد memory و تاييد صحت عملكرد آن در test bench

### two-way cache , Cache -3

این قطعه کش کامپیوتر میباشد. کش در کامپیوتر یک حافظه سریع تر اما کم حجم تر از مموری است. کش پیاده سازی شده در این پروژه هم قابلیت read و write دارد. هر دو نوع دایرکت کش و way پیاده سازی شده و برای استفاده از هر کدام تنها کافیست که port map قطعات را در قطعه io تغییر دهیم.

#### ورودی ها:

R\_bit: هر گاه بخواهیم عمل read را انجام دهیم این بیت، یک میشود.

W\_bit: هر گاه بخواهیم عمل write را انجام دهیم این بیت یک میشود.

ph\_add: ادرسی که میخواهیم آن را بخوانیم از این ورودی وارد میشود.

write\_data\_from\_memory: هر گاه بخواهیم داده ای را در کش بنویسیم آن را در این ورودی قرار میدهیم.

### خروجی ها:

Read\_data: داده خوانده شده از کش در این خروجی قرار میگیرد.

Hit: در صورتی که داده آدرس وارد شده در کش باشد hit یک میشود و در غیر این صورت 0 می شود تا داده از مموری خوانده شود.



ecache نحوه عملكرد Cache و تابيد صحت عملكرد آن در Figure

#### 4 way set TLB , TLB -4

این قطعه مانند یک کش برای page table میباشد و ادرس های پرکاربرد در این قطعه سریع و کم حافظه قرار میگیرند تا دسترسی سریع تر صورت گیرد. این قطعه هم قابلیت خواندن و نوشتن دارد. در حالت خواندن ppn مربوط به vpn داده شده را میخواند و در حالت نوشتن ppn داده شده را با تگ vpn داده شده مینویسد.

#### ورودی ها:

R\_bit: هر گاه بخواهیم read کنیم این بیت یک میشود.

W\_bit: هر گاه بخواهیم write کنیم این بیت یک می شود.

Vpn: ادرس ویرچوالی که میخواهیم ppn آن را پیدا کنیم در این ورودی داده می شود.

ppn\_from\_pt: هر گاه بخواهیم ppn ای را در tlb بنویسیم آن را در این ورودی مینویسیم.

#### خروجی ها:

ppn :Ppn یاقت شده برای vpn داده شده در این خروجی نوشته میشود.

Hit: خروجی ای که مشخص میکند که ppn ای که دنبال آن هستیم در این tlb موجود هست یا خیر.



test bench بررسی عملکرد tlb و صحت عملکرد آن در 3 Figure

#### :Page table -5

پیج تیبل تمام vpn ها را به همراه ppn مربوط به آن ها ذخیره کرده. با وارد شدن یک vpn در صورتی که سطر مربوط به آن را در خروجی مینویسد.

### وروی ها:

R\_bit: در صورتی که بخواهیم از پیج تیبل بخوانیم این بیت یک میشود.

W\_bit: در صورتی که بخواهیم در پیج تیبل بنویسیم این بیت یک میشود.

vpn :Vpn ای که میخواهیم ppn آن را پیدا کنیم در این ورودی نوشته میشود.

Write\_ppn: هر گاه بخواهیم یک ppn جدید در پیج تیبل بنویسیم در این ورودی آن را وارد میکنیم.

## خروجی ها:

ppn :Read\_ppn ای که میخوانیم در این خروجی قرار میگیرد.

Hit: این بیت مشخص میکند که آیا ppn ای که به دنبال آن هستیم در پیج تیبل بوده یا پیج فالت رخ داده.



page table و تابید صحت عملکرد آن در page table - بررسی عملکرد آن در

#### :Processor -6

پروسسور در کامپیوتر تقش های محاسباتی زیادی دار اما در این پرژه تنها وظیفه دارد که آدرس هایی را تولید کند تا ما مقادیر را از آدرس ها بخوانیم. پروسسور در این پروژه تنها چند ادرس پیشفرض از قبل آماده شده برای نمونه دارد و همان ها را تولی میکند.

#### ورودی ها:

R\_bit: هرگاه بخواهیم از پروسسور ادرس جدید دریافت کنیم این بیت یک میشود.

Index: برای دریافت ادرس جدید به پروسسور داده میشود.

#### خروجی ها:

Vr\_add: ادرس تولید شده در این خروجی نوشته میشود.



5 Figure - نحوه عملكرد processor و تاييد صحت عملكرد آن در

#### :lo -7

10 کنترل تمام قطعات ذکر شده را بر عهده دارد. ادرس را از پروسسور دریافت کرده و به دنبال آن در کال از کش و در صورت لزوم سایر قطعات میگردد. و در نهایت داده یافت شده را در خروجی فطعه مینویسد. نحوه کار این قطعه و الگوریتم اجرا شده در آن مطابق با اسلاید های درس است. برای جزعیات بیشتر به اسلاید ها مراجعه کنید.

### ورودی ها:

ldxin: ایندکسی که به پروسسور میدهیم را در این ورودی مینویسیم تا ادرس تولید شود.

## خروجی ها:

Dataout: داده را از آدرس خوانده و در این خروجی مینویسد.

## جمع بندی:

پیاده سازی این پروژه کمک کرد تا بهتر با ساز و کار حافظه کامپیوتر آشنا شویم و بتوانیم حافظه یک کامپیوتر را از پایه طراحی کنیم. در این مسیر از زبان vhdl کمک گرفته شد تا به جای استفاده از سخت افزار واقعی و گیت های مختلف از این زبان برای نوشتن سخت افزار استفاده کنیم و کار را برای طراحی قطعات ساده تر کرد.

لینک گیت پروژه: https://github.com/MohammadHAbbaspour/CA\_Project