به نام خدا



موضوع:

# گزارش کار پروژه آخر

نام استاد: محمد لالي

نام درس : آزمایشگاه مدارهای منطقی و معماری کامپیوتر

رشته : مهندسی کامپیوتر

نام دانشجو: محمد پوربخت

شماره دانشجویی: ۹۸۲۰۲۳۰۰۷

زمستان ۱۴۰۰

#### یارت ۱:

ابتدا یک CPU کامل تک سایکل را طراحی و آن را با زبان Verilog پیاده سازی کردم.

این cpu از چندین ماژول مختلف تشکیل شده است که هرکدام به صورت جداگانه پیاده سازی و تست شده اند. این ماژول ها عبارت اند از :

- ۱) Adder دو adder دو adder دو adder دو یکی از آنها خروجی pc را با ۴ جمع می کند و دیگری خروجی pc را با ۴ جمع می کند. خروجی pc را با خروجی immgen جمع می کند.
- ۲) Pc: این ماژول درواقع یک رجیستر است که با توجه به ورودی که از multiplexer می گیرد خروجی آدرس را به instruction memory می دهد.
- ۳) Instruction memory : با گرفتن ورودی از pc دستوری که در آن آدرس نوشته شده را می خواند.
- ۴) Register file: دستور خوانده شده به چند بخش تقسیم شده و بخشی از آن وارد این ماژول می شود و بخشی از آن وارد این ماژول می شود تا read data2 و read data1 را تولید کند.
- ه این ماژول با ورودی v opcode داده تولید می کند که عبارتند از : Control (۵ : این ماژول با ورودی RegWrite ،AluSrc ،MemWrite ،AluOp ،memToReg و data memory ، data memory ، alu control ، multiplexer ، data memory ، and می دهد.
- ero و شده و multiplexer و یک Register file و یک negister و شده و Register و شده و Register و یک alu result و این ماژول شده و alu result و عنوان خروجی برمی گرداند.
- v Alu control : با گرفتن aluop از ماژول control و func7 و Alu control استخراج شده از Alu control (v ، خروجی را تولید کرده و به alu می دهد.

- Address و address و address داده Data memory (۱ خروجی می دهد تا به address) با دریافت address و multiplexer داده alu result برای address ارسال شوند.
- ۹ انتخاب می کند. برای این طرح ۳ عدد از این ماژول داریم که با توجه به داده ۶ خروجی را از بین ورودی استخاب می کند. برای این پروژه این ماژول را به صورت ۶۴ بیتی پیاده سازی کردم. هر کدام از آن ها دارای یک ورودی اضافه به نام flag هستند که اگر مقدار آن ۱ باشد یعنی این ماژول همان مالتی پلکسری است که قبل از pc قرار دارد و اگر ۰ باشد یعنی یکی از دو مالتی پلکسر دیگر است.
- ۱۰) instruction این ماژول instruction را دریافت کرده و خروجی خود را به adder و instruction و Immgen دهد.

با توجه به دستور کار داده شده باید ۵ دستور زیر را به صورت پیشفرض به برنامه میدادیم تا اجرا شوند. لذا این دستورات را به فرم باینری تبدیل کرده و به instruction memory دادم.

lw x20, 0(x10)

add x21, 0, x20

sub x6, x21, x20

sw x20, 8(x10)

beq x20,x21,-4

فرم باینری دستورهای بالا:

0000000000001010010101000000011

00000001010000000000101010110011

0100001010010101000001100110011

0000001010001010010010000100011

111111111010110100000111001100111

### پس از اجرای SS\_CPU نتیجه به شکل زیر است:



#### پارت ۲:

برای این بخش یک pipeline cpu را طراحی و پیاده سازی کردم که طرح آن به شکل زیر است:



تمامی ماژول های ۱ تا ۱۰ در این طرح هم وجود دارند با این تفاوت که با وجود ۴ رجیستر از هم جدا شده اند. این ۴ رجیستر است اما دارای این ۴ رجیستر است اما دارای شده بیاده سازی هرکدام دقیقا مشابه رجیستر است اما دارای تعداد بیت ورودی و خروجی متفاوتی هستند.

رجیستر اول که IF/ID نام دارد دارای ورودی و خروجی ۹۶ بیتی است. رجیستر دوم که ID/EX نام دارد دارای ورودی و خروجی ۴۰ بیتی و ورودی و خروجی ۲۰۳ بیتی و خروجی ۲۰۳ بیتی و میستر آخر به نام MEM/WB ورودی و خروجی ۱۳۵ بیتی دارد.

ورودی این رجیستر ها با توجه به شعمه ماده شده با چسباندن سیم های ورودی به وجود آمده و خروجی تولید شده با توجه به سیم های خروجی به قسمت های مختلف تقسیم شده و به بخش مورد نظر متصل شده است. If/id ورودی به ترتیب ۶۴ و ۳۳ بیت دریافت کرده و خروجی های ۶ ۵ ۵ ۳ ۳ و ۵ بیتی را تولید میکند. Id/ex ورودی های به ترتیب ۲۷۲ بیتی تولید کرده و خروجی های ۱ ۲۷۲ بیتی تولید کرده به سورت ۲ ۳ ۲ ۲ ۶ ۶ ۶ ۶ ۶ ۳ و ۵ بیتی را دریافت کرده و خروجی ۲۷۲ بیتی تولید کرده به صورت ۲ ۳ ۲ ۲ ۶ ۶ ۶ ۶ ۳ و ۵ بیتی تفکیک می کند و به ماژول های مشخص شده می دهد. ۶۴ ۱ ۱ ۱ ۲ بیتی تفکیک شده به صورت ۲ ۲ ۱ ۱ ۱ ۲ بیتی می دهد ورودی های به ترتیب ۲ ۶ ۶ ۶ ۶ ۴ ۱ ورودی های به ترتیب ۲ ۶ ۶ ۶ ۸ را دریافت و خروجی ۲۰۳ بیتی تفکیک شده به صورت ۲ ۱ ۱ ۱ ۲ بیتی می دهد که به صورت ۲ ۵ ۶ ۶ ۶ ۴ ۱ بیتی می دهد

در این روش با توجه به عدم وجود واحد hazard ، forwarding های زیر در برنامه وجود دارند:

- sub و add در دستورات X21 و

با پیاده سازی واحد forwarding می توان hazard های احتمالی برنامه ها را مدیریت و رفع کرد.

## پس از اجرای PL\_CPU نتیجه به صورت زیر است:

