

# پروژه ی پایانترم درس مدارهای منطقی (برنامه نویسی وریلاگ)

استاد درس: دکتر فرشاد خونجوش دستیار استاد: محمدحسین اله اکبری

نيم سال دوم 1401

### فاز اول:

در این فاز شما باید یک شبه پردازنده با معماری Little Endian هشت بیتی را پیادهسازی کنید که در هر پالس ساعت یک دستور بیست بیتی را خوانده، محاسبات را با سیستم two's complement انجام دهد و جواب آخرین دستور را بر روی یک خروجی شانزده بیتی قرار دهد و همچنین فلگ های مربوط به هر محاسبه را نیز تنظیم کند.

### تو ضيحات:

- دستوراتی که پردازنده باید آن ها را اجرا کند در فایلی به نام "instructions.txt" ذخیره شدهاند و حداکثر تعداد
  دستورات نوشته شده در فایل نیز 24 دستور میباشد.
- پردازنده پس از اجرای هر دستور محاسباتی، دو فلگ به نام های ZF و SF را تنظیم میکند. فلگ اول صفر بودن حاصل را نمایش میدهد(در صورت صفر بودن E و در غیر اینصورت E و فلگ دوم علامت عدد محاسبه شده را نمایش میدهد. (منفی E و مثبت E)
- این پردازنده دارای چهار رجیستر هشت بیتی به نام های Rc, Rb, Ra و Rd میباشد و هر یک از این رجیستر
  ها یک شناسه ی 8 بیتی دارند که در قسمت جدول ها ذکر شده اند.

#### هر دستور بردازنده از سه بخش تشکیل شده است:

#### ∠ کد دستور:

هر دستور دارای یک کد 4 بیتی است که پردازنده با توجه به آن تصمیم میگرد که چه عملیاتی بر روی عملوند ها انجام دهد. همچنین کد دستور تعیین میکند که عملوند دوم شناسه ی رجیستر است یا یک عدد هشت بیتی است. کد دستور در ابتدای هر دستور میآید و بیت 20 ام تا 17 ام را به خود اختصاص میدهد.

#### < عملوند اول: >

عملوند اول هر دستور، شناسه یکی از رجیستر های پردازنده است و تعیین میکند که حاصل هر دستور در کجا ذخیره شود.عملوند اول بیتهای 16 ام تا 9 ام هر دستور را به خود اختصاص میدهد.

### < عملوند دوم: <

عملوند دوم هر دستور، در همه ی دستورات (به جز دستور shift) میتواند شناسه ی یک رجیسترو یا یک عدد 8 بیتی با علامت باشد. عملوند دوم بیتهای 8 ام تا 1 ام را به خود اختصاص میدهد.

# شناسه ی رجیستر ها:

| نام رجيستر | شناسه ی رجیستر (regld) |
|------------|------------------------|
| Ra         | 0000001                |
| Rb         | 00000010               |
| Rc         | 00000100               |
| Rd         | 00001000               |

# ليست دستورات:

| عمليات دستور                                                                                                       | فرمت دستور         | دستور           |
|--------------------------------------------------------------------------------------------------------------------|--------------------|-----------------|
| ذخیره ی مقدار op در رجیستر                                                                                         | regld_operand_0001 | Load reg, op    |
| ذخیره ی مقدار رجیستر 2 در رجیستر 1                                                                                 | regld1_regld2_0010 | Load reg1, reg2 |
| جمع کردن مقدار رجیستر با مقدار op و<br>ذخیره حاصل در رجیستر                                                        | regld_operand_0011 | Add reg, op     |
| جمع کردن مقدار رجیستر 1 با رجیستر 2<br>و ذخیره ی حاصل در رجیستر 1                                                  | regld1_regld2_0100 | Add reg1, reg2  |
| کم کردن مقدار op از رجیستر و قرار<br>دادن حاصل در رجیستر                                                           | regld_operand_0101 | Sub reg, op     |
| کم کردن مقدار رجیستر 2 از رجیستر 1<br>و قرار دادن حاصل در رجیستر1                                                  | regld1_regld2_0110 | Sub reg1, reg2  |
| ضرب کردن مقدار رجیستر در مقدار op<br>و ذخیره ی هشت بیت پر ارزش در Rd<br>و ذخیره ی هشت بیت کم ارزش در Ra            | regld_operand_0111 | Mult reg, op    |
| ضرب کردن مقدار رجیستر 1 در مقدار<br>رجیستر 2 و ذخیره ی هشت بیت پر<br>ارزش در Rd و ذخیره ی هشت بیت کم<br>ارزش در Ra | regld1_regld2_1000 | Mult reg1, reg2 |
| شیفت به راست مقدار رجیستر به اندازه<br>مقدار op                                                                    | regld_operand_1011 | Shr reg, op     |
| شیفت به چپ مقدار رجیستر به اندازه<br>مقدار op                                                                      | regld_operand_1100 | Shl reg, op     |

## مثالهایی از دستورات:

| عمليات                                                          | دستور                    | دستور به صورت کد شده                             |
|-----------------------------------------------------------------|--------------------------|--------------------------------------------------|
| جمع دو عدد 2 و 15                                               | Load Ra, 2<br>Add Ra, 15 | 00000010_00000001_0001<br>00001111_00000001_0011 |
| تفریق 4 از 8 و سپس ضرب آن در<br>5                               | Load Rc, 4<br>Sub Rb, Rc | 00001000_0000010_0001<br>00000100_00000100_0001  |
|                                                                 | Mult Rb, 5               | 00000100_00000010_0110<br>00000101_00000010_0111 |
| لود کردن عدد 7 در رجیستر Ra و شیفت آن به چپ به اندازه ی 3 و احد | Load Ra, 7<br>Shl Ra, 3  | 00000111_00000001_0001<br>00000011_00000001_1100 |

# فاز دوم:

یکی از ویژگیهای مهم پردازنده ها، انجام محاسبات اعشاری است. اولین گام در انجام محاسبات اعشاری در نظر گرفتن استانداردی برای نمایش این اعداد است. از استاندارد های معروف میتوان به IEEE754، که در سه حالت 16 بیتی، 32 بیتی و 64 بیتی قابل استفاده است اشاره کرد. این استاندارد دارای تقریب دقیقی است اما همین تقریب دقیق انجام محاسبات را کند میکند و موجب می شود تراشه هایی که برای اجرای الگوریتم های یادگیری ماشین و شبکه های عصبی استفاده می شوند در اجرا با کندی مواجه شوند. برای حل این مشکل گوگل استاندارد جدیدی تحت عنوان bfloat 16 را معرفی کرد که مشابه استاندارد nantissa را بیت IEEE754 single-precision کرد که مشابه استاندارد را ترتیب هم بازه ی گسترده ای از اعداد را پوشش میدهد و هم دقت مناسبی ارائه میدهد. در شکل زیر مقایسه ی این دو استاندارد را مشاهده میکنید.

|              |    |     | E  | kponen | ıt: 8 bi | ts  |     |      |      |      |    |                |      |        |   |   |   | Mantis | sa (Si | gnifica | and): | 23 bits |   |      |       |     |     |      |      |    |   |
|--------------|----|-----|----|--------|----------|-----|-----|------|------|------|----|----------------|------|--------|---|---|---|--------|--------|---------|-------|---------|---|------|-------|-----|-----|------|------|----|---|
| s            | E  | E   | E  | E      | E        | E   | Ε   | E    | M    | М    | М  | М              | М    | М      | М | М | М | М      | М      | М       | М     | М       | М | М    | М     | М   | М   | М    | М    | М  | M |
|              |    |     |    |        |          |     |     |      |      |      |    |                |      |        |   |   |   |        |        |         |       |         |   |      |       |     |     |      |      |    |   |
|              |    |     |    |        |          |     |     |      |      |      |    |                |      |        |   |   |   |        |        |         |       |         |   |      |       |     |     |      |      |    |   |
| . <b>.</b> 1 |    | 16. | D- | a i m  | EI.      |     | i   | . D. | .:   | · F- |    |                |      |        |   |   |   |        |        |         |       |         | , | Rand | ie: 4 | ~1e | -38 | to - | -3e³ | 38 |   |
| oflo         | at | 16: | Br | ain    | Flo      | oat | ing | ı Po | oint | t Fo | rm | at             |      |        |   |   |   |        |        |         |       |         | F | Rang | ge: • | ~1e | -38 | to - | ~3e³ | 38 |   |
| oflo         | at | 16: |    | ain    |          |     | ing | Po   |      |      |    | iat<br>gnifica | nd): | 7 bits |   |   |   |        |        |         |       |         | F | Ranç | ge: • | ~1e | -38 | to - | -3e⁵ | 38 |   |

در این فاز از پروژه باید یک دستور جدید به نام bfloatConvert را در پردازنده پیادهسازی کنید که دو عملوند هشت بیتی میگیرد، عملوند اول قسمت صحیح عدد میباشد و با علامت در نظر گرفته میشود و عملوند دوم قسمت اعشاری عدد میباشد و بی علامت در نظر گرفته میشود. پردازنده باید بتواند exponent ،sign و exponent را محاسبه کند، .سپس exponent را در رجیستر Rb ذخیره کند و عدد تولید شده را نیز در خروجی قرار دهد.

### توضيحات:

- bfloatConvert whole, fraction :> دستور
  - < کد دستور: 1101 ⊳
- ♦ فرمت دستور: قسمت اعشاري قسمت صحيح 1101

مثال: نمابش عدد 5.2

دستور ورودى به پردازنده: 1101\_0000101\_1101\_

خروجى: 01000001010010110