## Lab0 - Verilog预备实验

## 带功能允许信号的模18计数器设计说明

mod\_18\_counter.v : 实现计数器模块的文件。模块定义的输入信号为复位信号 rstn , 时钟信号 clk , 功能允许信号 enable , 输出信号为位宽为5的计数信号 cnt 。



模块采用 always 和 if 、 else 组合逻辑实现。在复位信号下降沿或始终信号上升沿触发模块控制逻辑,当内部寄存器 cnt\_temp 值为0d17时置为0,否则在每个上升沿+1,实现mod18计数功能;仅当 enable 为1时触发计数,否则不对 cnt\_temp 作阻塞赋值,实现功能允许信号的功能;最后将cnt\_temp用 assign 语句非阻塞赋值给输出信号 cnt ,输出计数结果。

mod\_18\_counter\_tb.v: 实现testbench的文件。首先定义寄存器型变量 cnt , rstn , enable 作为 mod\_18\_counter 模块实例 U 的输入,线型变量 cnt 作为模块实例的输出。在第一个初始化块 initial 中使用 forever 循环生成时钟信号,在第二个初始化块中进行仿真进程。首先初始化 rstn , enable 信号,将 rstn 信号置 1 将计数器模块复位,随后 repeat 中反复将 enable 置1 再置0共20次,检测功能允许信号和模块计数功能是否正常。

```
mod_18_counter.v × mod18_counter_tb.v × Untitled 2 ×
                                                                                                                                    ? 🗆
 Z:/25Spring/Vivado_lab/lab0/project_1/project_1.srcs/sources_1/new/mod18_counter_tb.v
 Q 💾 ← → 🐰 🖺 🛣 📈 🖩 ♀
 16 😓
         module mod_18_counter_tb();
 17
            // 信号定义
 18
            reg clk;
 19
            reg rstn;
 20
           reg enable;
            wire [4:0] cnt;
 21
 22
            // 实例化被测试模块
 23
 24
            mod_18_counter U(
              .clk(clk),
 25
 26
               .rstn(rstn),
               . enable(enable),
 27
               . cnt(cnt)
 28
 29
 30
 31
            // 时钟生成
 32
            parameter clk_period = 10;
 33 🖨
            initial begin
     0
 34
             c1k = 0;
     0
 35
               forever #(clk_period/2) clk = ~clk;
 36 🖨
 37
 38 🖨
            initial begin
             // 初始化
 39
               rstn = 0;
 40
     0
 41
               enable = 0;
     0
 42
                // 复位后释放
 43
               #50 rstn = 1;
 44
     0
 45
         initial begin
           // 初始化
            rstn = 0;
  0
            enable = 0;
  0
             // 复位后释放
            #50 \text{ rstn} = 1;
  0
            // 等待一段时间
            #50;
   0
            // 开始周期性变化
            repeat(20) begin // 重复 20 次
  0
              enable = 1;
               #20;
               enable = 0;
  0
               #20;
  0
             // 结束仿真
  0
           $finish;
\dot{\ominus}
  0
         // 监视信号变化
.
О
        initial begin
          $monitor("Time=%t, rstn=%b, enable=%b, count=%d",
                   $time, rstn, enable, cnt);
end
endmodule
```

## 仿真结果

## 以下分别是仿真执行结果的整体和局部细节图



与testbench的操作逻辑符合,先 rstn 复位再反复将 enable 置1共20次。



与模18计数器的功能相符合,当 enable 置为0时计数停止,当 enable 置为1时在时钟上升沿正常进行模18计数。