# Lab3: 单周期CPU实验与仿真模拟 实验报告

### 实验目的

- 1. 掌握不同类型指令在数据通路中的执行路径,并用Verilog描述、实现
- 2. 掌握Vivado仿真方式

## 设计思路概述

导入实验一、二中已经实现的模块以及提供的加法器、选择器模块后,使用Block memory generator实例化指令ROM以及数据RAM。完成以上步骤后Lab3的文件树如下:

```
✓ □ Design Sources (3)
   ✓ ■ ∴ sc_computer (sc_computer.v) (3)
       ✓ ■ cpu : sc_cpu (sc_cpu.v) (12)
             • ip : dff32 (dff32.v)
              ImmGen : immext (immext.v)
              rf : regfile (regfile.v)
              cu : sc_cu (sc_cu.v)
             alu_unit : alu (alu.v)
              nextpc : mux4x32 (mux4x32.v)
             result : mux2x32 (mux2x32.v)
              link : mux2x32 (mux2x32.v)
             alu_b : mux2x32 (mux2x32.v)
              pcplus4 : cla32 (cla32.v)
              branch_adr : cla32 (cla32.v)
              genjalrpc : cla32 (cla32.v)

✓ ■ imem : sc_instmem (sc_instmem.v) (1)
           > 🗗 🔳 irom: lpm_rom_irom (lpm_rom_irom.xci)
       ✓ ● dmem: sc_datamem (sc_datamem.v) (1)
           > 🗗 🔳 dram: lpm_ram_dq_dram (lpm_ram_dq_dram.xc
```

图1: Vivado工程文件树截图

根据实验指导书中的结构图,在 sc\_cpu.v 文件中完成各模块的例化以及信号在各模块间的通路。

以register file的例化为例。指导书中给出的信号图如下图:



图2: 指导书中register file数据通路

例化register file模块的代码如下图。从 sc\_cpu 模块定义中找到对应信号并接入实例化的regfile模块的输入、输出即可完成数据通路的连接。

```
13
 12
         //register file, mux2x32 , regfile
         regfile rf(
 11
            .clk(clock),
 10
            .clrn(resetn),
  9
            .rna(inst[19:15]),
            .rnb(inst[24:20]),
            .qa(ra),
            .qb(rb),
  5
            .wn(inst[11:7]),
            .we(wreg),
  3
            .d(regf_din)
         assign data = rb;
33
```

图3: register file例化代码

三个mux2x32的例化数据通路图和代码如下图。这三个二路选择器用于产生alub以及regf\_din。



图3: 指导书中mux2x32的数据通路

```
33
         mux2x32 result(
32
            .s(m2reg),
31
            .a1(mem),
           .a0(aluout),
30
           .y(tmp)
29
28
         );
27
26
         mux2x32 gen_Regf_din(
           .s(pcsource[1]),
25
           .a0(tmp),
24
           .a1(p4),
23
           .y(regf_din)
22
21
         );
20
         mux2x32 alu_b(
19
           .s(aluimm),
18
           .a1(immediate),
17
           .a0(rb),
16
           .y(alub)
15
14
```

图4: 对应mux的例化代码

其他组件如 immext 、 cla32 等的例化和指导书图中对应进行实例化即可完成

### 实验结果演示总结

总体波形如下图所示



图5: 仿真结果波形-第一部分



图6: 仿真结果波形-第二部分

与指导书中结果一致,程序执行到1515ns以后 pc 值为0000007c, 指令 inst 为0000006f, reg18 值为0001ffff

790ns处的波形如下图



图7: 仿真结果波形-第一部分



图8: 仿真结果波形-第二部分

执行的指令 inst 为 00022983,即 lw x19, 0(x4),此处可见 reg16 值为0x0000000a, reg19 在此时刻后被正确写入,置为0x0000000a,与lab2-1表中结果一致。

# 拓展思考

Ripes中的单周期CPU数据通路如下图



图9: Ripes中的单周期CPU数据通路示意图

使用ALU代替单独加法器计算新的分支地址,则对于branch命令(即 beq / bne )需要单独的分支判断模块,因为这样更改以后无法再通过ALU的zero输出来判断是否采用分支。代码实现如下图:

```
lab3 > src_extra > ≡ branch.v
      // 专用分支比较器模块
2
      module branch (
         input [31:0] rs1, rs2, // 要比较的两个寄存器值
         input [2:0] func3,
                                 // 指令的func3字段
         output reg branch_taken // 分支是否应该采用
      );
         always @(*) begin
             case (func3)
                 3'b000: branch_taken = (rs1 == rs2); // BEQ
                 3'b001: branch_taken = (rs1 != rs2); // BNE
                 // 可以扩展支持更多分支指令
                 default: branch_taken = 1'b0;
 11
             endcase
 12
         end
      endmodule
 13
```

图10: 分支判断模块实现

图10: 例化分支判断模块

此外, pcsource 信号改为一位且由 i\_branch / i\_J (i\_jal | i\_jalr)与 branch\_taken (branch模块的输出)得到。

FPGA资源使用上,相比原设计,将四路选择器替换为一个二路选择器,根据 pcsource 选择 ALU输出或pc4。增加了一个单独的分支判断模块。同时,还增加一个产生 alua 信号的多路选择器,根据当前指令是否为 i\_branch | i\_jal 选择 alua 是 ra 或 pc 。删除了原来的两个单独加 法器。

具体的代码在附件zip文件中。将 branch v 模块引入并将 sc\_cpu v 、 sc\_cu v 和 immext v 替换并进行仿真,结果与原实现完全一致。