$$3.41.$$
  $-\frac{1}{4} = -2^{-2} = (-0.01)_{2}$ 

标准化饱对值,有 (0、01)、=1.0×2-2=1.0×2125-127

小数= 000 0000 0000 0000 0000

奴最终形式为 1 0111 1101 000 0000 0000 0000 0000

$$\frac{1}{3} = 0.333333 - \cdots$$
,  $\theta = (3)_{10} = (0011)_{1}$ 

3.47 i多计指至: Load\_128/ Store\_128 同128任寄存器读取

mul\_64, a, b. c 6与(智慧的最低每16位据(共4四16位数)) 5异依次各人a中

Sum\_r,a,b 6中以16位为单位18个16位),计算8个16位数的和, 放入a 的最低位

rshift/lshift-16 a 右移/左移16位

姆 一数组存入十署存器的 千[63:0],将 sig-in存入(每8个的存)

我们, mul-69 temp-mul, sig-in.f

sum-r temp, temp-mul

lshift-16 temp

rshift - 16 sig-in

上述代码执行8次,可以算出 sig\_out 的8个输出,再重新算 sig\_in, Usik Loop, 直到 128次 4、2 CI) 它执行ALU, 附以可以使用ALU单元;

可以使用PC和指全存(清器单元,数据存储器,寄存器单元,三个多路复用器单元

- (2) 不需要添か功能単元
- (3) 不需要新的信号, 只需会 Rey Write=1, Mem Read=1, Mem Write=0, ALU mux=0, REG mux=1, Branch=0 即可

- 4.4 cm 有两条路径: ① PC→ADD→PC , 延时为70 ps ② PC→I-Mem , 延时为200 ps 玖 时钟 周期为 200 ps
  - (2) 路径+0F: PC→ I- Mem→ Sign→€×tend→ Shift-left-2
     → Add→ Mux→ PC
     权处时为 200+1S+10+70+20 = 315 ps
  - (3) 强治: PC→I-mem→ Regs→ Mux→ ALU→Mux→PC

    田以始为 200+90+20+90+20= 420 ps
  - (4) 的有分支和跳转指令使用该单元
  - (S) 对无条件历支和创始转指令,该单元位于关键路径上
  - (b) add 指介不使用话单元,因此处证变化对 add 执行对问无影响 bey 是条件的支指令,对比 (2)知 (3) 结果可知 3些时可以指加 420-315 = (05 ps , 两不气影响更差.
  - 4.7. op code 是长6位:[0101]

    (Dec op code = |xxs+|xx3+|xx2+| = 43, 这是一个sw指令

    (S 是接下来5位: 0001|=3, rt是265位: 00010=2

    劉下是地址: 0000 0000 0001 0100 = 20
  - CI) 符号初展单元输出: 0000 0000 0000 0000 0000 0001 0100 左移两位单元输出: 0000 0000 0000 0000 0000 0101 0100
  - (1) ALU控制单元的输入是 DOID
  - (3) 由于无 跳转/ 分支 指含, to 执行后 PC 值是 执行削的 4倍 器 行: PC → 第一「Add unit → top-right Mux → PC
    - (4) 財元 write vegister, 权 MUX 稿出给 Write Vegister 知值基定义
      Mux 输出给 ALU 知地址值: Ox DO DO DO 14
      Mux 输出信 Data Memory 彻填未定义
      两个 top-right Muxes \$10 出为 PC+4
  - (S) 第一个加法 器输入为 PC 和 4 第二个加法 器 输入为: ① 第一个加法器的输出,即 PC+4 ② 左移2位单元的输出。 为 0x 00000050

对于ALU 第一个输入是 rs . 因此 第一个输 出为 r3 = -3
10(4). 第二个输入为 0×0000014

- (b) 由于 Write register 和 write data 未定义, read register | 是 vs=3 read register 2是 rt=2 , control signal为 0
- 48 (1) /W 指介需要 5个阶段 耐闷为 250+ 350+ 150+ 300+ 200 = 1250 ps 因此非流水线处理器 时钟图期为 1250 ps 对于流水线缘容器,时钟图期取决于最长延时,为 350 ps
  - (2) lw f龄 在非流水(3)处理器延迟为 1250 PS ,同(1). 在流水线处理器 钢弧但为 5×350=1750 PS
  - (3) 的划分ID之外的级不会改变延迟,収缴约划的ID, 双角级、350寸2:175 15 双对钟周期为300 ps。
  - (4) 数据存储器尺被 su和 lu 指令使用。 因此,利用军为 20%+15%=35%
  - (5) 写寄存器端口只被 alu 知lu 指近使用 凤钊用弈: 45% + 20% = 65%
  - (b) 多周期指介的同等于350 ps.