# Tema 6: Segmentación y Paralelismo en el diseño de Computadores

## **Departament Arquitectura de Computadors**

Facultat d'Informàtica de Barcelona

Universitat Politècnica de Catalunya



# Índice

- Introducción
- Paralelismo a Nivel de Instrucciones (ILP)
- Paralelismo a Nivel de Datos (DLP)
- Paralelismo a Nivel de Thread (TLP)
- Ejemplos Reales

## Introducción

## Técnicas Básicas en el Diseño de Procesadores (¡ya vistas!):

- Memorización
  - ✓ Memoria Cache
  - **✓** TLB
  - ✓ Predicción vía
- Concurrencia
  - Segmentación
    - ✓ Cache segmentada
    - ✓ Escrituras segmentadas
    - ✓ SDRAM
  - Paralelismo
    - ✓ Bancos DDR
    - ✓ Cache multibanco
    - ✓ RAIDs

## **Procesador Secuencial**

- Las instrucciones se ejecutan de forma secuencial.
- Las instrucciones pueden tener tiempos de ejecución diferentes, dependiendo de su complejidad:





# Índice

- Introducción
- Paralelismo a Nivel de Instrucciones (ILP)
  - Procesadores Segmentados
  - Superescalares
  - VLIW
- Paralelismo a Nivel de Datos (DLP)
- Paralelismo a Nivel de Thread (TLP)
- Ejemplos Reales

# **Procesadores Segmentados**

## **Objetivo: ejecutar 1 instrucción por ciclo, CPI = 1.**

- Dificultades para alcanzar este objetivo
  - Los recursos hardware disponibles
  - Respetar la semántica del Lenguaje Máquina.
- Para simplificar la segmentación se utiliza un LM tipo RISC

| Rk ← Ri + Rj                          |                                                                              |        |                                                                                                                                   |                                                                                                                                                       | _                                                                                                                                                                  |                                                                                                                                                                                 |
|---------------------------------------|------------------------------------------------------------------------------|--------|-----------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Rk ← Ri - Rj                          | Fetch                                                                        | Decode | Read                                                                                                                              | ALU                                                                                                                                                   | Write                                                                                                                                                              |                                                                                                                                                                                 |
| Rk ← Ri & Rj                          |                                                                              |        |                                                                                                                                   | 1                                                                                                                                                     |                                                                                                                                                                    | _                                                                                                                                                                               |
| Rk ← M[Rj+despl]                      | Fetch                                                                        | Decode | Read                                                                                                                              | @                                                                                                                                                     | MEM                                                                                                                                                                | Write                                                                                                                                                                           |
| Memoria<br>M[Rj+despl] ← Rk           |                                                                              | Decode | Read                                                                                                                              | @                                                                                                                                                     | MEM                                                                                                                                                                |                                                                                                                                                                                 |
| Salto BEQ Ri, \$tag Fetch Decode Read |                                                                              |        |                                                                                                                                   |                                                                                                                                                       |                                                                                                                                                                    |                                                                                                                                                                                 |
|                                       | Fetch                                                                        | Decode | Read                                                                                                                              | Cond                                                                                                                                                  |                                                                                                                                                                    |                                                                                                                                                                                 |
|                                       | $Rk \leftarrow Ri - Rj$ $Rk \leftarrow Ri \& Rj$ $Rk \leftarrow M[Rj+despl]$ | Rk     | Rk ← Ri - Rj Fetch Decode  Rk ← Ri & Rj  Rk ← M[Rj+despl] Fetch Decode  M[Rj+despl] ← Rk Fetch Decode  BEQ Ri, \$tag Fetch Decode | Rk 		Ri - Rj Fetch Decode Read Rk 		Ri & Rj  Rk 		M[Rj+despl] Fetch Decode Read  M[Rj+despl] 		Rk Fetch Decode Read  BEQ Ri, \$tag  Fetch Decode Read | Rk ← Ri - Rj Fetch Decode Read ALU  Rk ← Ri & Rj  Rk ← M[Rj+despl] Fetch Decode Read @  M[Rj+despl] ← Rk Fetch Decode Read @  BEQ Ri, \$tag Fetch Decode Read Cond | Rk ← Ri - Rj Fetch Decode Read ALU Write Rk ← Ri & Rj  Rk ← M[Rj+despl] Fetch Decode Read @ MEM  M[Rj+despl] ← Rk Fetch Decode Read @ MEM  BEQ Ri, \$tag Fetch Decode Read Cond |

Para simplificar el hardware, se busca que todas las instrucciones usen la misma segmentación:

| F D/L | Α | M | W |
|-------|---|---|---|
|-------|---|---|---|

# Procesadores Segmentado en 5 etapas



Todos los registros y elementos de almacenamiento se actualizan en el flanco ascendente de reloj Para ver cuando se usa un elemento hay que observar sus conexiones, no su ubicación.



# **Ejecución Segmentada**

|                | 1 | 2   | 3   | 4   | 5   | 6   | 7 | 8 | 9 | 10 |
|----------------|---|-----|-----|-----|-----|-----|---|---|---|----|
| R1 ← M[R2-24]  | F | D/L | Α   | M   | w   |     |   |   |   |    |
| R4 ← R9 + R10  |   | F   | D/L | A   | М   | w   |   |   |   |    |
| R5 ← R12 + R11 |   |     | F   | D/L | A   | М   | W |   |   |    |
| R6 ← R13 + R14 |   |     |     | F   | D/L | Α   | М | w |   |    |
| R7 ← R18 + R19 |   |     |     |     | F   | D/L | A | М | W |    |

- Las instrucciones (datos + control) se mueven por el pipeline.
- Al inicio de ciclo, todas las etapas empiezan a funcionar con los datos que hay en los registros de desacoplo en la entrada de la etapa.
- Al final de ciclo, las señales de salida de cada etapa se almacena en los registros de desacoplo.
- En un ciclo determinado se está ejecutando una instrucción diferente en cada una de las etapas.
- Prácticamente, con el hardware necesario para ejecutar 1 instrucción, estamos ejecutando concurrentemente 5 instrucciones independientes.

# Límites a la Segmentación

## Riesgos de Datos

|                                                            | 1 | 2   | 3   | 4 | 5 | 6 | 7 |
|------------------------------------------------------------|---|-----|-----|---|---|---|---|
| $I_1: \ \textcolor{red}{R1} \leftarrow \ \texttt{M[R2+X]}$ | F | D/L | A   | М | W |   |   |
| I₂: R4 ← R9 + R1                                           |   | F   | D/L | A | М | w |   |

La instrucción  $I_1$  calcula R1 y es utilizado en la instrucción  $I_2$ .  $I_1$  escribe R1 en el ciclo 5,  $I_2$  lee el registro R1 en el ciclo 3  $\Rightarrow$   $I_2$  lee un valor incorrecto.

## Riesgos de Control

|                                   | 1 | 2   | 3   | 4   | 5 | 6 | 7 |
|-----------------------------------|---|-----|-----|-----|---|---|---|
| I <sub>1</sub> : BEQ R1, \$4      | F | D/L | A   | М   | W |   |   |
| I₂: R4 ← R9 + R10                 |   | F   | D/L | A   | M | w |   |
| $I_3$ : R5 $\leftarrow$ R12 + R11 |   |     | F   | D/L | A | М | W |

La instrucción  $I_1$  evalúa la condición de salto en el ciclo 3 (etapa A). Hasta ese ciclo no sabemos si el salto será efectivo. Si el salto es efectivo  $\Rightarrow$  Se ha iniciado la ejecución de 2 instrucciones erróneamente ( $I_2$  e  $I_3$ ).

## Riesgos Estructurales

- Se producen cuando un único recurso se intenta utilizar por 2 instrucciones diferentes.
- El procesador segmentado que hemos presentado está libre de riesgos estructurales:
  - ✓ El Banco de Registros permite 2 lecturas y 1 escritura en el mismo ciclo
  - ✓ Dispone de Memorias independientes para instrucciones (MI) y datos (MD).

Tema 6. Segmentación y Paralelismo 9 / 44 🕡

# Los Procesadores Segmentados son complicados

- No todas las instrucciones han de tener las mismas etapas
  - Operaciones complejas: multiplicación.
  - No siempre es fácil segmentar una operación: división.
  - Aritmética en Coma Flotante.
- Instrucciones con tiempo de ejecución variable
  - Accesos a Memoria: con fallo o acierto en cache (diferentes niveles).

■ Gestión de Interrupciones y Excepciones

# Exemple de pipeline real (Atom)



# **Procesadores Superescalares**

#### Objetivo CPI < 1

- Dispone de múltiples Unidades Funcionales
- Permite iniciar más de una instrucción (u operación) por ciclo
- Sigue siendo un procesador segmentado
- Las instrucciones pueden tener tiempos de ejecución diferentes
- La mayoría de los procesadores de propósito general actuales son superescalares





Intel Core 2 Architecture

# **Procesadores Superescalares OoO**

## Objetivo CPI < 1

- Muchos procesadores superescalares permiten la ejecución fuera de orden (OoO Processors, Out of Order Processors)
- Las instrucciones se leen en orden, pero pueden ejecutarse en desorden
- Las instrucciones se bloquean si sus operandos no están disponibles
- Las instrucciones inician su ejecución cuando tiene sus operandos disponibles y la correspondiente U.F. está libre.
- La mayoría de los procesadores de propósito general actuales son superescalares con ejecución fuera de orden.



Intel Core 2 Architecture



## VLIW: Very Long Instruction Word (Arquitecturas con tamaño de instrucción muy grande)

- Objetivo: explotar ILP (Instruction Level Parallelism), CPI < 1.</p>
- Una instrucción especifica múltiples operaciones independientes
- Cada operación se ejecuta en una unidad funcional predeterminada

Memoria de instrucciones

- La planificación de las instrucciones es estática: realizada por el compilador
- La planificación estática permite usar menos hardware de control y una arquitectura más simple:
  - Mayor frecuencia
  - Menor consumo
  - Menor coste
  - Más espacio para recursos (registros, UFs, caches, ...)
  - Mayor facilidad de verificación
- El procesador sigue estando segmentado
- Un porcentaje muy grande de los procesadores que se fabrican son embedded y de éstos muchos son VLIW



# **VLIW vs Superescalar**

#### **VLIW**

 El compilador decide cuándo y dónde se ejecuta una operación



## **Superescalar**

El hardware decide ...



# Compilación para VLIW vs para Superescalar



16 / 44 UPC

## **Resumiendo ILP**





**Segmentado Objetivo CPI = 1** 



**Superescalar** Objetivo CPI < 1



VLIW
Objetivo CPI < 1

# Índice

- Introducción
- Paralelismo a Nivel de Instrucciones (ILP)
- Paralelismo a Nivel de Datos (DLP)
  - SIMD
  - Procesadores Vectoriales
- Paralelismo a Nivel de Thread (TLP)
- Ejemplos Reales

# SIMD (Single Instruction Multiple Data)

1 única instrucción que permite operar con múltiples datos del mismo tipo.



- Especialmente pensadas para aplicaciones multimedia: procesado de imagen, sonido, ...
- La mayoría de los procesadores actuales tienen extensiones SIMD.
  - Procesadores x86:
    - ✓ MMX, MultiMedia eXtension, Multiple Math eXtension, or Matrix Math eXtension (64 bits)
    - ✓ SSE, Streaming SIMD Extensions, (128 bits)
    - ✓ AVX, Advanced Vector eXtensions, (256 bits)
    - ✓ AVX-512, in Xeon Phi (512 bits)
  - Procesadores ARM:
    - ✓ NEON (128 bits)
  - Procesadores Power (IBM)
    - ✓ AltiVec (128 bits)

## **Procesadores Vectoriales**

- Los primeros supercomputadores (desde los años 70 hasta mediados de los 90) fueron procesadores vectoriales. Ahora obsoletos.
- Orientados al cálculo científico en coma flotante
  - Misma operación sobre distintos datos (vectores o matrices)
  - Muchas operaciones independientes
- En un procesador de propósito general las aplicaciones científicas tienen un rendimiento bastante limitado:



for: F1 ← B[R1]
 F2 ← C[R1]
 F3 ← B[R1+8]
 F4 ← C[R1+8]
 F8 ← F2+F1
 F9 ← F3+F4
 A[R1] ← F8
 A[R1+8] ← F9
 R1 ← R1+16
 R9 ← R9-2
 BNE R9, for

## **Procesadores Vectoriales**

- Los procesadores vectoriales disponen de instrucciones que operan con vectores de números en coma flotante:
  - Usan Registros Vectoriales de tamaño fijo (MVL, p.e. 128 elementos).



Operaciones independientes. Permite un elevado grado de segmentación de las Unidades Funcionales y tener tiempos de ciclo muy pequeños.



## **Procesadores Vectoriales**

- Acceso a datos muy eficiente. Acceso a memoria con patrones conocidos (localidad espacial).
   Acceso a registros vectoriales (localidad temporal).
- La memoria principal está especialmente organizada para soportar accesos a memoria con patrones regulares: acceso a elementos consecutivos en memoria (stride 1); acceso a elementos con distancia constante entre ellos (stride P).
- Los datos que utilizan las U.F. Vectoriales no pasan por Memoria Cache.
- Se reduce la sobrecarga debida al control de los bucles y los saltos condicionales.
- El rendimiento de estos procesadores está limitado por la fracción de código que se puede vectorizar (Ley de Amdahl).
- El compilador (vectorizador) es un elemento fundamental del sistema.

```
for (i=0; i<N; i++)
  A[i]=B[i]+C[i];

for (ii=0; ii<N; ii+=MVL)
  for (i=ii; i<min(ii+MVL,N); i++)
    A[i]=B[i]+C[i]; //N%MVL == 0</pre>
```

# Índice

- Introducción
- Paralelismo a Nivel de Instrucciones (ILP)
- Paralelismo a Nivel de Datos (DLP)
- Paralelismo a Nivel de Thread (TLP)
  - Multithreading
  - Multiprocesadores
- Ejemplos Reales

# Multithreading



- Un procesador actual dispone de múltiples unidades funcionales.
- Se intenta iniciarP instrucciones/operaciones por ciclo.
- Los programas no siempre disponen de suficiente ILP.
- Una forma de aprovechar el hardware disponible es intentar ejecutar instrucciones de threads diferentes.
- Sólo es necesario multiplicar alguno de los elementos hardware: Fetch y Banco de Registros. Hay que mantener el estado de cada thread en ejecución.
- El SO ve tantas CPUs lógicas como estados puede mantener la CPU.

# Multithreading

#### Thread 0

- A B C
- D E
- FG
- H I J

#### **Thread 1**

- AB
- CD
- E F G
- H

# Block Multithreading

- АВС
- Cache miss D E
  - A B
  - CD
- Cache miss E F G
  - F G
- Cache miss H J
  - Н

#### Switch on Event Multithreading

Se cambia de thread cuando se produce un evento de alta latencia (oculta la latencia).

# Interleaved Multithreading

- A B C
- A B
- D E
- CD
- F G
- E F G
- H I J
- H

#### Fine Grained Multithreading Se cambia de thread en cada

Se cambia de thread en cado ciclo. Puede haber múltiples threads activos.

# Simultaneous Multithreading

- A B C
- A B D
- E C D
- F G E
- F G H
- I J H

## SMT (hyperthreading de Intel)

Se lanzan instrucciones de diferentes threads simultáneamente. Encaja de forma natural con los superescalares.

44 UPC

# Multiprocesadores

- Un multiprocesador es un computador que tiene N procesadores
- En un mismo computador pueden ejecutarse varios threads pertenecientes a una misma aplicación o a aplicaciones independientes
- Los sistemas multiprocesador pueden utilizarse para:
  - Ejecutar una aplicación paralela entre todos los elementos de proceso del computador
     El objetivo es la velocidad: Supercomputación
  - Ejecutar más aplicaciones por unidad de tiempo
     El objetivo es el throughput: Servidores de aplicaciones
  - O una mezcla de ambos

# Multiprocesadores: Organización

#### **Multiprocesadores con Memoria Compartida**



- Existe un único espacio de direcciones compartido por todos los procesadores.
- La red de interconexión permite

   a cualquier procesador
   acceder a cualquier posición de memoria

## Multiprocesadores con Memoria Distribuida



- Los procesadores sólo pueden acceder a su memoria local.
- La red de interconexión permite a cualquier procesador comunicarse con cualquiera de los procesadores del sistema.

# Multiprocesadores: Programación

#### Modelo de variables compartidas



- Las operaciones se dividen en procesos
- Los datos son compartidos por los procesos
- Se requieren primitivas de sincronización:
  - Señalización
  - Acceso Exclusivo

#### Modelo de paso de mensajes



- Las operaciones y los datos se descomponen en procesos
- Los procesos sólo tienen acceso a directo a los datos privados (locales)
- Los datos no locales se acceden mediante intercambio de mensajes entre procesos

# Multiprocesadores: Programación

#### Situación Ideal

# Código Secuencial Compilador /Paralelizador Código Paralelo

Este es el modelo de programación ideal. Sin embargo, la tecnología de compilación actual no permite obtener buenos rendimientos en los sistemas multiprocesadores.

## El modelo de programación y la organización

|              | Modelo de Programación |                                                              |                                                          |  |  |  |  |
|--------------|------------------------|--------------------------------------------------------------|----------------------------------------------------------|--|--|--|--|
|              |                        | Paso de Mensajes                                             |                                                          |  |  |  |  |
| zación       | Memoria<br>Compartida  | Combinación natural<br>Poco Escalable<br>Programación fácil  | Poco Escalable<br>Programación difícil                   |  |  |  |  |
| Organización | Memoria<br>Distribuida | Programación fácil<br>Escalable<br>Implementación<br>difícil | Combinación natural<br>Escalable<br>Programación difícil |  |  |  |  |

# Multiprocesadores: Mejora de la Organización

- La red de interconexión aumenta la latencia con memoria
- El uso de memorias cache locales de gran capacidad es imprescindible



- El uso de memorias cache locales en un entorno de memoria compartida provoca
   la aparición de un problema que el hardware ha de resolver: COHERENCIA de MEMORIA
- Un sistema de memoria es coherente si cualquier lectura de un dato devuelve el último valor escrito sobre esa posición de memoria. Existen 2 temas a tener en cuenta:
  - Coherencia
  - Consistencia

## El Problema de la Coherencia de Memoria



Un sistema es coherente si cumple tres condiciones:





Ninguna escritura en M[x] tiempo suficiente para que la escritura sea visible ⇒ w = v

$$M[x] \leftarrow v_1 \quad (P_i)$$
 $\vdots \quad \vdots \quad \vdots$ 
 $M[x] \leftarrow v_2 \quad (P_j)$ 
 $\vdots \quad \vdots \quad \vdots$ 
 $M[x] \leftarrow v_3 \quad (P_k)$ 
 $\vdots \quad \vdots \quad \vdots$ 

Todas las escrituras se ven en el mismo orden por todos los procesadores ( $M[x] = v_1, v_2, v_3$ ). Nunca puede ocurrir que un procesador vea :  $M[x] = v_1, v_3, v_2$ 

## Redes de Interconexión

#### Elemento fundamental en el rendimiento de un multiprocesador





#### **Buses Múltiples**



#### **Bus Común**

- Barato
- Ancho de banda bajo

#### Crossbar

- Caro (para muchos procesadores)
- Ancho de banda alto

#### **Buses Múltiples**

Compromiso entre bus común y crossbar.

## Redes de Interconexión

 La red de interconexión también es fundamental en los multiprocesadores con memoria distribuida



## Redes de Acceso a Memoria Uniforme (UMA)

- Cualquier pareja de nodos se comunican con igual coste de comunicación
- Redes poco escalables





#### Crossbar



33 / 44 UPC

## Redes de Interconexión

Los multiprocesadores con memoria distribuida pueden utilizar conexiones punto a punto.









## Redes de Acceso a Memoria No Uniforme (NUMA)

- El coste de la comunicación entre dos nodos depende de la posición relativa de los nodos en la red.
- Redes Escalables.

# Índice

- Introducción
- Paralelismo a Nivel de Instrucciones (ILP)
- Paralelismo a Nivel de Datos (DLP)
- Paralelismo a Nivel de Thread (TLP)
- Ejemplos Reales
  - Un procesador de propósito general
  - Un TV 3D
  - Una GPU
  - Una consola
  - Un SoC para movil
  - Supercomputador MareNostrum

## **IBM Power 8**



- Frecuencia: 4 GHz
- 12 cores / chip, 8 SMT threads / core -> 96 threads
- Ejecución fuera de orden
- Issue 10 instrucciones/ciclo
- 16 U.F.s por core
- Altivec Vector SIMD instructions
- 64KB L1 datos + 32KB L1 instrucciones por core
- 512KB L2 por core
- 96 MB L3 (eDRAM con ECC)
- 128 MB off-chip eDRAM L4 cache using 8XCentaur companion chips

www.ibm.com

## **IBM Power 8**





www.ibm.com

## **ST FLI7521** → **TV 3D**



© STMicroelectronics

Algunos de los elementos específicos también son CPUs.

## **ST FLI7521** → **TV 3D**



© STMicroelectronics

## **AMD GPU**



#### AMD Radeon™ HD Serie 6970

- Multi-core
- Multi-thread
- VLIW
- SIMD
- Frecuencia de la GPU: 880 MHz
- 2 GB de memoria GDDR5
- Frecuencia de memoria 1375 MHz
- 8 canales con memoria
- 176 GB/s de acho de banda de memoria
- 2,7 TFLOPs en simple precisión
- 683 GFLOPs en doble precisión
- 1536 elementos de cálculo

www.amd.com

# Cell, procesador gráfico de la PS3





- Multi-thread, Multi-core, Memoria Distribuida
- 1 PPE (Power Processing Element). CPU de propósito general. Encargado de distribuir la carga entre los SPEs y recoger los resultados. Es un PowerPC.
- 8 SPE (Synergistic Processing Elements). Procesan las tareas que le encarga el PPE. La comunicación entre ellos es vía DMA. No disponen de Memoria cache. Sólo pueden acceder a su Memoria RAM Local. Dispone de unidades de cálculo vectorial del tipo SIMD.

## **PS4 vs Xbox One**





PS4: 8 cores + GPU con 18 GCNs

Xbox One: 8 cores + GPU con 12 GCNs + 32 MB SRAM

# **Snapdragon 800**



- 4 cores ARM (Krait 400)
  - RISC
  - Superescalar
  - Out-of order
  - Frecuencia: 2.3 GHz
- 3 cores Hexagon
  - DSP
  - VLIW (4 ops / instruction)
  - SIMD
  - Interleaved Multithreading
  - 600 MHz (200 MHz per thread)
- GPU Adreno 330
  - 158.4 Gflops

Qualcom

# **Supercomputador MareNostrum**

