# Conceptos Avanzados de Memoria Caché

Queremos optimizar:

```
Ttotal = N * CPI * Tc
```

La optimización hay que hacerla en el CPI, tal que:

```
Ttotal = N * (CPI_ideal + n_ref * miss * t_pen + CPI_wr) * Tc
```

Para reducir los fallos hay que analizar los tipos de fallos.

- Fallos de carga: son fallos causados por la primera introducción en la caché. (no podemos evitar estos fallos).
- Fallos por conflicto: son fallos debidos a la asociatividad de la caché.
- Fallos de capacidad: Todas las líneas del programa no caben en la caché.

Fallos de coherencia: en los sistemas multiprocesador.

#### **Acciones posibles**

- Aumentar el tamaño de bloque (m↓). Reduce los fallos de carga, pero puede ser contraproducente (m↑).
- Aumentar el tamaño de cache ( $m \downarrow$ ). Reduce los fallos de capacidad (y conflicto), pero aumenta el tiempo de acceso a la cache ( $tsa^{\uparrow}$ ) y el consumo ( $W^{\uparrow}$ ).
- Aumentar el grado de asociatividad (m

  ). Reduce los fallos de conflicto, pero aumenta el tiempo de acceso a la cache (tsa

  ).
- **Caches multinivel**  $(t_{pf} \downarrow)$ . L1 pequeña  $(m \uparrow y tsa \downarrow)$  y L2 grande  $(m \downarrow y tsa \uparrow)$ .
- Dar más prioridad a las lecturas que a las escrituras (CPI<sub>WR</sub>↓). El coste de las escrituras se puede reducir (ocultar) utilizando buffers de escrituras.

- Reducir el coste de un acierto en cache (tsa ↓): caches pequeñas y simples, predicción de vía y trace caches.
- Aumentar el ancho de banda de cache (BW<sup>↑</sup>): caches segmentadas, caches multi-banco y caches no bloqueantes.
- Reducir el coste de los fallos (t<sub>pf</sub> ): early restart y merging write buffers.
- Reducir la tasa de fallos (m↓): optimizaciones del compilador.
- Reducir el coste de los fallos (t<sub>pf</sub> ) y la tasa de fallos (m ) vía paralelismo: pre-búsqueda hardware y pre-búsqueda software.

# Cachés pequeñas y simples (- hit time)

Utilizar cachés pequeñas y simples para reducir el tiempo de acceso en caso de acierto.

#### Predicción de vía

Para reducir el tiempo de acceso en cachés asociativas.

#### **Paralelo**



Consumo alto. Tiempo de acceso más rápido.

#### **Secuencial**

#### Cache con acceso secuencial



Consumo bajo. Tiempo de acceso más lento.

#### Way prediction

#### Cache con way prediction



Intento adivinar qué vía va a ser. Para ello tengo una tabla, en la que almaceno la vía en la que está guardada la etiqueta. Esta tabla es pequeña. Se direcciona con unos pocos bits.

#### Trace cachés

El compilador coge el código y lo parte en bloques básicos: mira todas las direcciones de salto y cada cosa que hay entre dos direcciones, hace un bloque.



Una caché normal hace esto:

|                        |                       | R1 ← 0                | R2 ← @V                |
|------------------------|-----------------------|-----------------------|------------------------|
| <b>R3</b> ← @ <b>x</b> | <b>R8</b> ← <b>0</b>  | <b>R9</b> ← <b>0</b>  | $R5 \leftarrow R1 < N$ |
| BEQ R5,\$4             | $R6 \leftarrow M[R2]$ | R7 ← R6>0             | BEQ R7,\$2             |
| R8 ← R8+R6             | BR \$3                | R9 ← R9+R6            | R1 ← R1+1              |
| R2 ← R2+4              | BR 1\$                | $M[R3] \leftarrow R8$ | R3 ← R3+4              |
| M[R3] ← R9             |                       |                       |                        |
|                        |                       |                       |                        |
|                        |                       |                       |                        |

Una trace caché hace esto:

| R5 ←<br>R1 <n< th=""><th>BEQ<br/>R5,\$4</th><th></th><th>R7 ←<br/>R6&gt;0</th><th>BEQ<br/>R7,\$2</th><th>R8 ←<br/>R8+R6</th><th>BR \$3</th><th>R1 ←<br/>R1+1</th><th>R2 ←<br/>R2+4</th><th>BR 1\$</th></n<> | BEQ<br>R5,\$4 |            | R7 ←<br>R6>0 | BEQ<br>R7,\$2 | R8 ←<br>R8+R6 | BR \$3 | R1 ←<br>R1+1 | R2 ←<br>R2+4 | BR 1\$ |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|------------|--------------|---------------|---------------|--------|--------------|--------------|--------|
| R5 ←<br>R1 <n< th=""><th>BEQ<br/>R5,\$4</th><th>M[R3] ← R8</th><th>R3 ←<br/>R3+4</th><th>M[R3] ←<br/>R9</th><th></th><th></th><th></th><th></th><th></th></n<>                                              | BEQ<br>R5,\$4 | M[R3] ← R8 | R3 ←<br>R3+4 | M[R3] ←<br>R9 |               |        |              |              |        |
| R5 ←                                                                                                                                                                                                        | BEQ           |            | R7 ←         | BEQ           | R9 ←          | R1 ←   | R2 ←         | BR 1\$       | 1      |
| R1 <n< th=""><th>R5,\$4</th><th>M[R2]</th><th>R6&gt;0</th><th>R7,\$2</th><th>R9+R6</th><th>R1+1</th><th>R2+4</th><th>BK 15</th><th></th></n<>                                                               | R5,\$4        | M[R2]      | R6>0         | R7,\$2        | R9+R6         | R1+1   | R2+4         | BK 15        |        |
|                                                                                                                                                                                                             |               |            |              |               |               |        |              |              |        |

Tienes diversas rutas (trazas) de ejecución y lo que se tiene que hacer es intentar adivinar por qué traza de ejecución va a tirar el programa.

# Cachés segmentadas (+ ancho de banda)

Pongo un registro en medio del proceso de la caché para guardar la información. Mientras busco el dato en una parte, puedo acceder a una memoria de etiquetas en la otra parte.

# Cache con acceso secuencial Memoria de etiquetas O E N SE DE CIÓN VÍA Selección VÍA MUX/Driver DATA



El tiempo de reloj de la caché segmentada sería lo que tarde más, las etiquetas o los datos. (si una instrucción accede a memoria, duraría 2 ciclos)

Aunque el tiempo de acceso en caso de acierto sea más lento, transmito más bytes por ciclo ya que cada ciclo estaría dando una dirección de memoria:



Puedo segmentar más poniendo más registros dentro de los procesos:

### Se puede aumentar el grado de segmentación



# Non blocking caché

Pasar de esto:



A esto:

|                        |                       | R1 ← 0                | R2 ← @V                |
|------------------------|-----------------------|-----------------------|------------------------|
| <b>R3</b> ← @ <b>x</b> | <b>R8</b> ← <b>0</b>  | <b>R9</b> ← <b>0</b>  | $R5 \leftarrow R1 < N$ |
| BEQ R5,\$4             | $R6 \leftarrow M[R2]$ | R7 ← R6>0             | BEQ R7,\$2             |
| R8 ← R8+R6             | BR \$3                | R9 ← R9+R6            | R1 ← R1+1              |
| R2 ← R2+4              | BR 1\$                | $M[R3] \leftarrow R8$ | R3 ← R3+4              |
| M[R3] ← R9             |                       |                       |                        |
|                        |                       |                       |                        |
|                        |                       |                       |                        |

Para ello usa un **MSHRs (Miss Status Handler Register)** para gestionar los datos pendientes. Los MSHRs guardan el registro destino y cuando llega la información, se mete en el destino.

Para cada línea que falla, se pone un registro destino en el MSHRs.

Como pueden haber dos fallos de la misma línea en diferentes registros, asignamos varios registros por línea en el MSHR.

De este modo, el procesador tan solo se parará cuando necesite un dato que aún no ha llegado y no pueda ejecutar ninguna instrucción antes.