# I2C in AVR ATmega16/ATmega32



| 3      | مقدمهای بر ۱2C —————————————                      |
|--------|---------------------------------------------------|
| 4      | پینهای SDA و SCL، واحد رابط باس، آدرس واحد مطابقت |
| 5      | واحد تولید کننده نرخ بیت، واحد کنترل              |
| 6      | TWBR: TWI Bit Rate Register                       |
| 7      | WCR: TWI Control Register                         |
| 8      | TWSR: TWI Status Register                         |
| 9 ———— | TWDR: TWI Data Register                           |
| 10     | TWAR: TWI Address Register                        |
| 11     | چهار حالت انتقال 12C                              |
| 12     | منابع، آدرسي گيتهاب                               |

# مقدمهای بر ۱۷۲:

پروتکل آی2سی در واقع ادغام شده از بهترین ویژگیهای SPI و UART میباشد. توسط آی2سی امکان اتصال چند پیرو چند پیرو (master) به یک رهبر (boss) مانند SPI یا استفاده از چند رهبر برای کنترل یک یا چند پیرو وجود دارد. این ویژگی زمانی که شما میخواهید از چند ریزکنترلگر برای ارسال داده به یک کارت حافظه یا نمایش بر روی LCD استفاده کنید، بسیار مناسب میباشد.

آی ۲سی یک پروتکل ارتباطی سریال میباشد، لذا دادهها به صورت بیت به بیت از طریق خط SDA منتقل خواهند شد.

همانند SPI پروتوکل آی2سی نیز به صورت همزمان میباشد. لذا بیتهای خروجی با بیتهای نمونه توسط سیگنال کلاک همزمان میباشند. سیگنال کلاک توسط رهبر کنترل میشود.

آی2سی دو فاز کاری دارد:

- 1) Master mode
- 2) Slave mode



electronicwings.com

### پینهای SDA و SCL:

- این پینها برای اتصال به تجهیزات جانبی خارجی و میکروکنترلر مبتنی بر TWl استفاده می شود.
- درایورهای خروجی حاوی یک محدود کننده سرعت حرکت (slew-rate limiter) هستند. مراحل ورودی شامل یک واحد سرکوب سنبله است که میخ های (spikes) کوتاهتر از 50 ns را حذف می کند.

# واحد رابط باس (Bus interface unit):

- واحد رابط باس شامل کنترل Start/Stop است که مسئول تولید و تشخیص شرایط START، START است.
  - رجیستر افزودن/تغییر داده TWDR حاوی داده هایی است که باید ارسال و دریافت شوند.
- بیت ACK دو حالت ack/nack را در حالت فرستنده دریافت می کند و در حالت دریافت از طریق نرم افزار تولید می شود.
- واحد سرکوب اسپایک از سنبله ها مراقبت می کند در حالی که تشخیص داوری به طور مداوم وضعیت باس را بررسی می کند و واحد کنترل را در مورد آن مطلع می کند.

## آدرس واحد مطابقت (Address match unit):

در حالت برده (slave mode)، واحد تطبیق آدرس، یک آدرس 7 بیتی ورودی دریافت می کند و با آدرس موجود در ثبت نام Two Wire Address Register) مقایسه می کند تا بررسی کند که آیا مطابقت دارد یا نه و در صورت تطابق، به واحد کنترل نزدیک می شود تا اقدامات لازم را انجام دهد. همچنین اگر بیت TWGCE در TWAR فعال باشد، آدرس تماس عمومی (general call address) را در نظر می گیرد.

### واحد تولید کننده نرخ بیت (Bit rate generator unit):

واحد تولید کننده نرخ بیت دوره SCL را در حالت اصلی کنترل می کند تا فرکانس SCL را تولید کند. روش تولید به صورت زیر است:

SCL frequency = (CPU CLK frequency)/(16+2(TWBR)\*4^TWPS)

# واحد کنترل (Control unit):

- واحد كنترل شامل TWI control register) TWCR ،(TWI status register) TWSR) است.
- این فرآیند کلی توجه را برای رویدادهای ضروری کنترل می کند، رویدادها را در هنگام وقوع شناسایی می کند، TWINT را قطع می کند و TWSR را بهروز می کند.
- تا زمانی که TWINT flag تنظیم SCL پایین نگه داشته شد. هر زمان که TWI کار فعلی را کامل کرد، TWINT تنظیم می شود.

### **TWBR: TWI Bit Rate Register**

TWI bit rate register در تولید فرکانس SCL هنگام کار در حالت اصلی استفاده می شود.

| 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |                  |
|-------|-------|-------|-------|-------|-------|-------|-------|------------------|
| TWBR7 | TWBR6 | TWBR5 | TWBR4 | TWBR3 | TWBR2 | TWBR1 | TWBR0 | TWBR<br>Register |

### **TWCR: TWI Control Register**

| 7     | 6    | 5     | 4     | 3    | 2    | 1 | 0    | _                |
|-------|------|-------|-------|------|------|---|------|------------------|
| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | _ | TWIE | TWCR<br>Register |

TWI control resistor براي كنترل رويدادهاي تمام ارتباطات 12C استفاده مي شود.

### Bit 7 - TWINT: TWI interrupt

- این بیت هر زمان که TWI رویداد فعلی خود را کامل کند (مانند شروع، توقف، ارسال، دریافت و غیره) تنظیم میشود.
- · در حالی که I-bit در SREG و بیت TWIE در TWCR فعال است، بردار وقفه TWI هر زمان که وقفه TWI رخ دهد، فراخوانی می شود.
- پرچم وقفه TWI باید توسط نرم افزار با نوشتن یک علامت منطقی روی آن پاک شود. این بیت به طور خودکار توسط سخت افزار پاک نمی شود.

### Bit 6 - TWEA: TWI enable acknowledgment bit

- این بیت فعال کننده تایید TWI است، در حالت گیرنده تنظیم شده است تا تایید ایجاد کند و در حالت انتقال پاک شود.

#### Bit 5 - TWSTA: TWI START condition bit

دستگاه اصلی این بیت را برای ایجاد شرایط START با نظارت بر وضعیت باس رایگان برای به دست گرفتن کنترل گذرگاه TWI تنظیم کرد.

#### Bit 4 - TWSTO: TWI STOP condition bit

- دستگاه اصلی این بیت را برای ایجاد شرط STOP تنظیم کرد تا کنترل را بر روی گذرگاه TWI بگذارد.

#### Bit 3 – TWWC: TWI write collision

- این بیت هنگام نوشتن در ثبات TWDR تنظیم می شود، قبل از اینکه انتقال فعلی i.e کامل نشود، یعنی TWINT کم

#### Bit 2 - TWEN: TWI enable bit

- این بیت روی رابط TWI در دستگاه فعال می شود و پینهای ورودی اخروجی (۱/0) را کنترل می کند.

#### Bit 1 – Reserved

### Bit 0 - TWIE: TWI interrupt enable

- این بیت برای فعال کردن TWI برای قطع کردن روال استفاده می شود در حالی که I-bit از SREG تا زمانی که پرچم TWINT بالا است تنظیم شده است.

### **TWSR: TWI Status Register**



Bit 7:Bit 3 - TWS7: TWS3: TWI status bits

- بیت های وضعیت TWI وضعیت کنترل و گذرگاه TWI را نشان می دهد

### Bit 1:0 - TWPS1:TWPS0: TWI pre-scaler bits

- بیت های پیش مقیاس کننده (pre-scaler) TWI در فرمول نرخ بیت برای محاسبه فرکانس TWI استفاده می شود

| TWPS1 | TWPS0 | Exponent | Pre-scaler value |
|-------|-------|----------|------------------|
| 0     | 0     | 0        | 1                |
| 0     | 1     | 1        | 4                |
| 1     | 0     | 2        | 16               |
| 1     | 1     | 3        | 64               |

### **TWDR: TWI Data Register**

- TWDR حاوی داده هایی است که باید ارسال یا دریافت شوند.
- در حالی که TWI در حال تغییر یک بایت است، قابل نوشتن نیست.
  - تا زمانی که TWINT تنظیم شده باشد، داده ها پایدار می مانند.



### TWAR: TWI Address Register

- ثبات TWAR شامل آدرس واحد TWI در حالت برده (slave mode) است.
  - بیشتر در سیستم مولتی مستر استفاده می شود.



### Bit 7:1 - TWA6: TWA0: TWI address bits

- بیت های آدرس TWI حاوی آدرس 7 بیتی TWI است که می تواند توسط دیگر Master ها در حالت Slave فراخوانی شود.

### Bit 0 - TWGCE: TWI general call enable bit

- بیت فعال کردن تماس عمومی (TWI (general call) هنگامی که تنظیم شود، تشخیص تماس عمومی از طریق گذرگاه TWI را فعال می کند.

### چهار حالت انتقال در 120 وجود دارد که دستگاه 120 در آنها کار می کند:

- وقتی دستگاه Master است در حالت های انتقال MT و MR کار می کند.

- و هنگامی که دستگاه Slave است در حالت انتقال SR و SR کار می کند.

| SR No. | Transmission mode       | Operation                         |
|--------|-------------------------|-----------------------------------|
| 1      | Master Transmitter (MT) | Master device writes data to SDA. |
| 2      | Master Receiver (MR)    | Master device read data from SDA. |
| 3      | Slave Transmitter (ST)  | Slave device writes data to SDA.  |
| 4      | Slave Receiver (SR)     | Slave device read data from SDA.  |

### منابع:

- https://www.electronicwings.com/avr-atmega/atmega1632-i2c
  - https://en.wikipedia.org/wiki/I2C -

# آدرس گیتهاب:

https://github.com/MrShotgun1182/I2C-in-AVR-ATmega16-ATmega32 -