# 周宽久老师计算机组成原理期末考试题

# 卷壹

- 一、选择题(包括 20 个小题, 共 20 分)
- 1、据新华社报道,2017年新一期全球超级计算机500强榜单19日公布,中国()和"天河二号"第三次携手夺得前两名,瑞士的代恩特峰排名第三。美国20年来首次无缘前三。
- A、天河一号
- B、银河一号
- C、神威·太湖之光
- D、天河三号

### 解析:

2021年超级计算机排行榜

- 1. Fugaku (富士通)
- 2. Summet (IBM 公司)
- 3. Sierra (IBM 公司)
- 4. 神威·太湖之光(国家并行计算机工程技术研究中心)
- 5. Selence(Nividia 公司)
- 6. 天河二号(国防科大)
- 2、( )可区分存储单元中存放的是指令还是数据。
- A 存储器
- B 运算器
- C 控制器
- D 用户

### 解析:

控制器其核心部件为 CU(Control Unit)负责程序的流程管理。CU 是整个 CPU 的指挥控制中心,由指令寄存器 IR(Instruction Register)、指令译码器 ID(Instruction Decoder)和操作控制器 OC(Operation controller)三个部分组成;

控制器对于指令存储单元中存放指令还是数据,是以对于存储单元进行访问的机器周期 为标志进行区分的。在取指周期,地址寄存器(MAR)以 PC 指向的地址为依据从存储器中 取出待之行的指令,这时控制器可以区分出存储器内为指令。在执行周期,地址寄存器(MAR)根据 CU 的译码结果获取操作数的地址并从存储器中取出操作数,这时控制器可以区分出存储器内为数据。

3、( )是一种将程序指令存储和数据存储分开的存储器结构,它是一种并行体系结构,它的主要特点是将程序和数据存储在不同的存储空间中,即程序存储器和数据存储器是两个独立的存储器,每个存储器独立编址、独立访问。

A 冯.诺伊曼结构

### B 哈佛结构

- C 微程序结构
- D 组合逻辑结构

### 解析:

哈佛结构是指数据存储器和指令存储器分开的存储结构;

四·诺伊曼结构是将数据和指令放在一起存储的存储结构;

- 4、在链式查询方式下, 若有 N 个设备, 则( )
- A 有 N 条总线请求线
- B 无法确定有几条请求线
- C只有一条总线请求线

### 解析:

链式查询方式的电路结构如下图所示,BS(Bus selected)线作为总线忙标志线,BR(Bus request)线作为请求线,BG(Bus Guarantee)线作为总线同意信号。BR 线是一条布尔值的线,它的作用是告诉总线控制部件是否有设备申请总线使用权而不需要确定是哪一个设备(I/O 接口)提出的申请。确定设备是由总线同意信号 BG 来串行完成的,一旦设备得到总线控制权立即将 BS 线置 1,表示该设备正在控制总线。



- 5、总线的半同步通信方式()
- A 不采用时钟信号, 只采用握手信号;
- B 既采用时钟信号,又采用握手信号;
- C 既不采用时钟信号,又不采用握手信号。

#### 解析:

教材 64 页: "半同步通信既保留了同步通信的特点,严格参照系统时钟又像异步通信 那样,允许不同速度的模块和谐的工作。" 所以,半同步通信既采用时钟信号,又采用握手 信号。

- 6、程序员编程所用的地址是()
- A 逻辑地址
- B 物理地址
- C 真实地址

### 解析:

程序员所用的地址并不是计算机硬件所用的地址,而是对于硬件地址在软件实现中的一种映射,即逻辑地址是编程所用的地址,它与物理地址存在映射关系。

- 7、常用的虚拟存储器寻址系统由()两级存储器组成
- A 主存-辅存
- B Cache-主存
- C Cache-辅存

### 解析:

虚存解决主存和辅村容量相差较大的问题,由软件实现;

Cache 解决主存和 CPU 之间速度不匹配的问题,由 cache 硬件实现;

- 8、在 DMA 方式中,周期窃取是窃取一个()
- A 存取周期
- B 指令周期
- C CPU 周期
- D 总线周期

### 解析:

DMA 方式工作的 CPU 的工作流程如下所示:



周期窃取中的"周期"二字实际上指的是一个存取周期。在该周期中会实现 I/O 设备与主存之间数据的传送。周期窃取由硬件完成,发生时间是一个存取周期结束时。

- 9、微型计算机中, 主机和高速硬盘进行数据交换一般采用()方式。
- A 程序查询
- B 程序中断

C DMA

### 解析:

主机与高速硬盘数据交换一般采用 DMA 方式。

10、设[x]补 = 1. $X_1X_2X_3X_4$ , 当满足下列( )时, x > -1/2

A X<sub>1</sub> 必须为 1, X<sub>2</sub>~X<sub>4</sub> 至少有一个为 1

B X<sub>1</sub> 必须为 1, X<sub>2</sub>~X<sub>4</sub> 任意

CA X<sub>1</sub> 必须为 0, X<sub>2</sub>~X<sub>4</sub> 至少有一个为 1

# 解析:

根据补码的表达式, 当-1<x<0 时, 2+x=x 补码; x=x 补码 -2>-1/2;

解得: x 补码> 3/2 = 1.1000;

因此,数值位最高位必须为1,数值位其他位至少有一位为1;

- 11、对真值 0 表示形式唯一的机器数是()
- A 原码
- B 补码和移码
- C 反码

### D 以上都不对

### 解析:

补码和移码都只有一种表示 0 的方法: 0.0000;

原码表示 0 的方法有两种; 0.0000(+0); 1.0000(-0);

补码对于负一的表示方法: 1.0000:

原码无法表示-1;

补码与移码性质相同;

原码与反码性质相同:

- 12、操作数地址存放在寄存器的寻址方式是()
- A 寄存器寻址
- B 寄存器间接寻址
- C 变址寄存器寻址

# 解析:

操作数地址存放在寄存器内,从寄存器里取出的是操作数的地址,这符合寄存器间接寻址的定义: EA = (A), A表示操作数。

寄存器寻址的寻址表达式为: EA = A;

变址寄存器的寻址表达式为: EA = A + (IX); IX 是偏移量;

直接寻址的寻址表达式: EA = A;

间接寻址的寻址表达式: EA = (A)

基址寻址的寻址表达式: EA = A + (BR)

相对寻址的寻址表达式: EA = (PC) + A;

13、若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数 12345678H 按字节地址由小到大依次存为( )

A 12345678

B 78563412

C 34127856

### 解析:

十六进制数的1位占4个二进制位;一个字节包含两位十六进制数;

12345678H 占 4 个字节,由于低字节存放低位,所以

第一子节: 78H;

第二子节: 56H;

第三子节: 34H;

第四子节: 12H;

故字节地址从小到大依次是 78563412;

- 14、超标量流水技术是指( )
- A 缩短原来流水线的处理器周期
- B 在每个时钟周期内同时并发多条指令
- C 把多条能并行操作的指令组合成一条具有多个操作码字段的指令

### 解析:

流水线的多发技术:

- 1. 超标量技术: 在每个时钟周期内可同时并发多条独立指令;
- 2. 超流水线技术:将流水线再分段;
- 3. 超长指令字技术: 把多条能并行执行的指令组合成一条有多个操作码子段的超长指令字;
- 15、中断向量可提供()
- A被选中设备的地址
- B 传送数据的起始地址
- C 中断服务程序入口地址
- D 主程序的断点地址



中断向量提供中断服务程序的入口地址,如上图中所示的入口地址 200;

- 16、CPU 响应中断的时间是( )
- A 一条指令执行结束

| B 外设提出中断                                               |  |  |
|--------------------------------------------------------|--|--|
| C 取指周期结束                                               |  |  |
| 17、在中断周期中,将 EINT 置"0"的操作由( )完成                         |  |  |
| A 硬件                                                   |  |  |
| B 关中断指令                                                |  |  |
| C 开中断指令                                                |  |  |
| 18、由于 CPU 内部操作的速度较快,而 CPU 访问一次存储器的时间较长,因此机器周期通         |  |  |
| 常由( )来确定。                                              |  |  |
| A 指令周期                                                 |  |  |
| B 存取周期                                                 |  |  |
| C 间址周期                                                 |  |  |
| 19、以硬连线方式构成的控制器称为( )控制器                                |  |  |
| A 组合逻辑型                                                |  |  |
| B 存储逻辑型                                                |  |  |
| C 微程序型                                                 |  |  |
| 20、水平型微指令的特点是( )                                       |  |  |
| A 一次可以完成多个操作                                           |  |  |
| B 微指令的操作控制字段 n b 进行编码                                  |  |  |
| C 微指令的格式尖端                                             |  |  |
| 二、填空题(包括 20 个空,每空 1 分,共 20 分)                          |  |  |
| 1、机器数为补码,字长 16 位(含1位符号位),用十六进制写出对应于整数定点机的最大            |  |  |
| 正数补码是(),最小负数补码是()。                                     |  |  |
| 2、当 0>x>-1,满足 [x]补 = [x]原的 x 值是 ( )。                   |  |  |
| 3、如果[x]补 = 1.11011,则[x]移 = ( )                         |  |  |
| 4、某同步总线的时钟频率为 100MHz, 宽度为 32 位, 地址/数据线复用, 每传输一个地址或     |  |  |
| 数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次"主存写"总线事务               |  |  |
| 传输 128 位数据所需要的时间至少是 ( )。                               |  |  |
| 5、低位交叉编址的存储器能够提高访存速度的原因是()。                            |  |  |
| 6、某计算机主存容量为 64 KB, 其中 ROM 区为 4 KB, 其余为 RAM 区, 按字节编址。现要 |  |  |
| 用 2 K×8 位的 ROM 芯片和 4 K×4 位的 RAM 芯片来设计该存储器,则需要上述规格的 ROM |  |  |

芯片数和 RAM 芯片数分别是()。

- 7、某计算机存储器按字节编址,主存地址空间大小为 64MB,现用 4M×8 位的 RAM 芯片组成 32MB 的主存储器,则存储器地址寄存器 MAR 的位数至少是( )。
- 8、某计算机存储器按字节变址,采用小端方式存放数据。假定编译器规定 int 型和 short 型长度分别为 32 位和 16 位,并且数据按边界对齐存储。某 C 语言程序段如下:

struct

{

int a;

char b;

short c;

} record;

record.a = 273;

若 record 变量的首地址为 0xC008,则地址 0xC008 中内容是 ( ),record.c 的地址是 ( )。

- 9、用海明码对长度为 8 位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为 ( )。 10、某磁盘的转速为 10,000 转/分,平均寻道时间是 6ms,磁盘传输速率是 20MB/s,磁盘控制器延迟为 0.2ms,读取一个 4KB 的扇区所需的平均时间约为( )。
- 11、设 D 为指令中的形式地址, D = FCH, (D) = 40712, 如果采用直接寻址方式, 有效地址是( ), 参与操作的操作数是( )。如果采用一次间接寻址方式, 其间接地址是( ), 有效地址是( )。
- 12、某计算机采用微程序控制,微指令中操作控制字段共 16 位,若采用直接控制,则可以定义( )种微操作,此时一条微指令最多可以启动( )个微操作。若采用编码控制,并要求一条微指令需同时启动 4 个微操作,则微指令字中操作控制字段应分为( )段,若每个字段的微命令数相同,这样的微指令格式最多可包含( )个微操作命令。

### 三、问答题(共20分)

- 1、画出 ADD @R1 指令对操作数的寻址及加法过程的信息流程图(设另一个操作数隐含在 ACC 中,@R1 表示寄存器间接寻址,R1 寄存器内容为 2074H)。
- 2、如下图四个中断 1、2、3、4 及执行轨迹, 假设这四个中断响应优先级 1>2>3>4,
- (1) 试根据下图确定他们的处理优先级;
- (2) 中断 4 执行结束时恢复的中断屏蔽字是什么?



- 3、设主存容量为 256K 字, Cache 容量为 2K 字, 块长为 4。
- (1) 设计 Cache 地址格式, Cache 中可装入多少块数据?
- (2) 在四路组相联方式下,设计主存地址格式;
- (3) 在四路组相关联方式下,如果考虑块标记、块有效位、写回法数据标识位,Cache 的 总容量多少?
- (4) 在直接映射方式下,设计主存地址格式,如果采用LRU 替换算法,能否实现替换? 4、8086 微型计算机中,键盘中断调用为 INT 16H,其对应的中断处理程序入口地址为 20100H, CS 为段基址寄存器,IP 为偏移量寄存器,假设 CS 值为 2000H,如何设置中断向量? 5、下面程序代码是一个中断处理程序,其中地址单元 0 存放程序断点,地址单元 5 存放中断向量,试分析下列中断处理程序存在什么问题?

| 地 址            | 内 容                           | 说明                        |
|----------------|-------------------------------|---------------------------|
| 0<br>5         | XXXX<br>JMP SERVE             | 存程序断点<br>5 为向量地址          |
| SERVE          | STA SAVE<br>:<br>ENI          | 保护現场<br>开中斯               |
|                | LDA 0<br>STA RETURN           |                           |
|                | :<br>LDA SAVE<br>JMP @ RETURN | 恢复现场<br>间址返回              |
| SAVE<br>RETURN | ××××                          | 存放ACC 内容<br>转存 0 地址内容 113 |

# 四、计算题(共20分,)

- 1、(1) 写出 1110 按奇原则配置的汉明码;
- (2) 如果接收到按奇配置的哈明码 1110001,请给出欲传输的二进制代码,说明纠错过程。

2、假设解码取3位,尾数取6位(均不包括符号位),计算下列试题,

$$I_{2^{-3}} \times \frac{13}{16} I - I_{2^{-4}} \times (-\frac{5}{8}) I$$
要求,

- (1) 解码与尾数均采用补码表示:
- (2) 计算结果规格化:
- (3) 计算结果转成 10 进制真值形式。
- 3、采用补码不恢复余数法计算
- $(-0.10101) \div (0.11011)$ , 计算结果还原为真值。
- 4、今有四级流水线,分别完成取指(IF)、译码并取数(ID)、执行(EX)、写结果(WR)四个步骤,假设完成各步骤的时间依次为 100ns、100ns、70ns、50ns。
- (1) 流水线的时钟周期应取何值?
- (2) 若相邻的两指令发生数据相关,那么第二条指令安排推迟多少时间才能不发生错误?
- (3) 若相邻的两指令发生数据相关,而不推迟第二条指令的执行,可采取什么措施?

# 五、分析题(10分)

某计算机的 CPU 主频为 500 MHz, CPI 为 5 (即执行每条指令平均需 5 个时钟周期)。假定某外设的数据传输率为 0.5 MB/s,采用中断方式与主机进行数据传送,以 32 位为传输单位,对应的中断服务程序包含 18 条指令,中断服务的其他开销相当于 2 条指令的执行时间。请回答下列问题,要求给出计算过程。

- (1) 在中断方式下, CPU 用于该外设 I/O 的时间占整个 CPU 时间的百分比是多少?
- (2) 当该外设的数据传输率达到 5 MB/s 时,改用 DMA 方式传送数据。假定每次 DMA 传送块大小为 5000 B,且 DMA 预处理和后处理的总开销为 500 个时钟周期,则 CPU 用于该外设 I/O 的时间占整个 CPU 时间的百分比是多少? (假设 DMA 与 CPU 之间没有访存冲突)

### 六、(设计题,10分)

设 CPU 共有 16 根地址线,8 根数据线,并用 $\overline{MREQ}$  (低电平有效) 作访存控制信号, $R/\overline{W}$ 作读写控制信号线(高电平为读,低电平为写)。现有这些芯片:ROM( $2K \times 8位$ , $4K \times 4位$ , $8K \times 8位$ ),RAM( $1k \times 4位$ , $2k \times 8位$ , $4k \times 8位$ )及 74138 译码器和其他门电路(门电路自定)。

试从上述规格中选用合适的芯片,画出 CPU 与存储芯片的连接图,要求如下:

(1) 最小 4k 地址为系统程序区,接下来 4K 为系统程序工作区,8192~16383 地址范围为

用户程序区。

- (2) 指出选用的存储芯片类型及数量。
- (3) 详细画出片选逻辑。