

## 复旦微电子

# JFMK50 系列FPGA

技术手册

2023.05



本资料是为了让用户根据用途选择合适的上海复旦微电子集团股份有限公司(以下简称复旦微电子)的产品而提供的参考资料,不作为转让属于复旦微电子或者第三者所有的知识产权以及其他权利的许可。

在使用本资料所记载的信息最终做出有关信息和产品是否适用的判断前,请您务必将所有信息作为一个整体系统来进行评价。 采购方对于选择与使用本文描述的复旦微电子的产品和服务全权负责,复旦微电子不承担采购方选择与使用本文描述的产品和服务的责任。除非以书面形式明确地认可,复旦微电子的产品不推荐、不授权、不担保用于包括军事、航空、航天、救生及生命维持系统在内的,由于失效或故障可能导致人身伤亡、严重的财产或环境损失的产品或系统中。

未经复旦微电子的许可,不得翻印或者复制全部或部分本资料的内容。

今后日常的产品更新会在适当的时候发布,恕不另行通知。在购买本资料所记载的产品时,请预先向复旦微电子在当地的销售办事处确认最新信息,并请您通过各种方式关注复旦微电子公布的信息,包括复旦微电子的网站(http://www.fmsh.com/)。如果您需要了解有关本资料所记载的信息或产品的详情,请与上海复旦微电子集团股份有限公司在当地的销售办事处联系。

#### 商标

上海复旦微电子集团股份有限公司的公司名称、徽标以及"复旦"徽标均为上海复旦微电子集团股份有限公司及其分公司在中国的商标或注册商标。

上海复旦微电子集团股份有限公司在中国发布, 版权所有。

上海复旦微电子集团股份有限公司

s Group Company Limited



## 章节列表

|    | 产品概述及应用范围                                                                                                                        |            |
|----|----------------------------------------------------------------------------------------------------------------------------------|------------|
| 2  | 产品特点                                                                                                                             |            |
|    | 2.1 产品结构特点                                                                                                                       | 3          |
|    | 2.2 产品功能                                                                                                                         | 4          |
|    | 2.3 质量等级                                                                                                                         | 6          |
|    | 2.4 抗静电 ESD 能力                                                                                                                   | 6          |
|    | 2.5 MSL 等级                                                                                                                       | 7          |
|    | 2.6 器件重量                                                                                                                         | 7          |
| 3  | 外形尺寸图                                                                                                                            | 8          |
|    | 3.1 JFMK50T4、JFMK50T4-AS、JFMK50T4-N 外形及尺寸                                                                                        |            |
|    | 3.2 JFMK50、JFMK50-AS、JFMK50-N 外形及尺寸                                                                                              | 8          |
|    | 3.3 JFMK50T2、JFMK50T2-AS、JFMK50T2-N 外形及尺寸                                                                                        |            |
| 4  | 引出端信息                                                                                                                            |            |
|    | 4.1 引出端功能定义                                                                                                                      |            |
|    | 4.2 配置管脚                                                                                                                         |            |
|    | 4.3 引脚信息                                                                                                                         | 12         |
|    | 43.1 IFMK 50T4 IFMK 50T4-AS IFMK 50T4-N 引脚信息                                                                                     | 12         |
|    | 4.3.2 JEMK50 JEMK50-AS JEMK50-N 引脚信自                                                                                             | 25         |
|    | 4.3.1 JFMK50T4、JFMK50T4-AS、JFMK50T4-N 引脚信息<br>4.3.2 JFMK50、JFMK50-AS、JFMK50-N 引脚信息<br>4.3.3 JFMK50T2、JFMK50T2-AS、JFMK50T2-N 引脚信息 | 30         |
| 5  | 性能指标                                                                                                                             |            |
| J  | 5.1 器件工作条件                                                                                                                       |            |
|    | 5.2 电参数                                                                                                                          | 4/         |
|    | 5.2.1 电特性参数                                                                                                                      | 40         |
|    | 5.2.2 IO 电特性参数                                                                                                                   |            |
|    | 5.2.3 UHST 电特性                                                                                                                   |            |
|    |                                                                                                                                  |            |
|    | 5.2.4 Pin To Pin 开关参数                                                                                                            |            |
|    | 5.2.5 SYS_MON 性能参数                                                                                                               |            |
|    | 5.2.6 配置开关参数                                                                                                                     |            |
|    | 5.2.7 UHST 开关特性                                                                                                                  |            |
|    | 5.2.8 网络应用接口性能参数                                                                                                                 |            |
|    | 5.2.9 存储接口性能参数                                                                                                                   |            |
|    | 5.2.10 IOU PAD 输入/输出三态开关特性                                                                                                       |            |
|    | 5.2.11 输入输出逻辑开关特性                                                                                                                |            |
|    | 5.2.12 可配置逻辑模块(LB)特性                                                                                                             |            |
|    | 5.2.13 块 RAM(HRAM)与 FIFO 开关特性                                                                                                    |            |
|    | 5.2.14 CU 开关特性                                                                                                                   |            |
|    | 5.2.15 时钟网络特性                                                                                                                    |            |
|    | 5.3 器件特性曲线                                                                                                                       |            |
|    | 5.3.1 负载电流与输出电压特性曲线                                                                                                              |            |
|    | 5.3.2 静态电流随温度变化特性曲线                                                                                                              |            |
|    | 5.3.3 动态功耗与温度、频率的特性曲线                                                                                                            |            |
|    | 5.3.4 AC 参数与温度的特性曲线                                                                                                              | 102        |
| 6  | 环境极限                                                                                                                             |            |
|    | 应用要求和典型应用                                                                                                                        |            |
| ,  | "                                                                                                                                |            |
| Sh | _海复旦微电子集团股份有限公司<br>anghai Fudan Microelectronics Group Company Limited ————————————————————————————————————                      | <i>卡手册</i> |

#### Shanghai Fudan Microelectronics Group Company Limited



| 7.1 应用要求                    | 109 |
|-----------------------------|-----|
| 7.1.1 配置专用 IO PCB 信号设计推荐    | 109 |
| 7.1.2 高速收发器 UHST PCB 设计注意事项 |     |
| 7.1.3 DDR 控制器 PCB 设计注意事项    | 117 |
| 7.1.4 SYS_MON PCB 设计注意事项    | 121 |
| 7.1.5 未使用 IO BANK 接法推荐      | 122 |
| 7.1.6 其他注意事项                | 123 |
| 7.2 典型应用                    | 124 |
| 8 包装、贮存和运输要求                | 125 |
| 8.1 包装                      |     |
| 8.2 贮存要求                    | 126 |
| 8.3 运输要求                    | 127 |
| 9 推荐板级安装说明                  | 127 |
| 10 常规故障及处理方法                | 127 |
| 11 注意事项                     | 128 |
| 12 特殊说明                     |     |
| 版本信息                        |     |
| 上海复旦微电子集团股份有限公司销售及服务网点      | 130 |





## 1 产品概述及应用范围

JFMK50 系列 FPGA 是复旦微电子在 28nm 工艺平台开发的高性能低功耗 FPGA 产品。JFMK50 系列产品提供了可编程逻辑单元、数字信号处理单元、存储器单元、高速收发器以及强大的安全防护方案。面向 5G 通信、视频图像处理、工业控制、各类消费电子市场的需求,支持以下特征:

- ▶ LUT5 结构, 支持进位链逻辑;
- ▶ 可配置存储器;
- ▶ 可配置 25 x 18 bit 乘法器, 48bit 加法器:
- ▶ 输入输出端口支持多种电平标准(1.2V、1.5V、1.8V、2.5V、3.3V), 支持差分 LVDS;
- ▶ 支持高速 DDR3 接口,可达 800Mbps;
- ▶ 支持高速收发器 UHST, 速率范围 0.5~12.5Gbps, 支持 PCIE Gen1/Gen2;
- ▶ 可靠的安全方案,可选择 SM4 和 AES 加密方式,抗侧信道攻击;
- ▶ 支持片上电压和温度实时监测:
- ▶ 支持不同封装形式的 9 款产品(FCFBGA484、FCFBGA324、FCFBGA236)。

| 产品型号        | 封装规格                       | 工作温度(T」)范围     |
|-------------|----------------------------|----------------|
| JFMK50      | FCFBGA324, 15mm*15mm, 锡银焊球 | -40°C ∼+100°C  |
| JFMK50T2    | FCFBGA236, 10mm*10mm,锡银焊球  | -40°C ∼ +100°C |
| JFMK50T4    | FCFBGA484, 19mm*19mm,锡银焊球  | -40°C ∼+100°C  |
| JFMK50-AS   | FCFBGA324, 15mm*15mm,锡银焊球  | -55°C ~ +125°C |
| JFMK50T2-AS | FCFBGA236, 10mm*10mm,锡银焊球  | -55°C ~ +125°C |
| JFMK50T4-AS | FCFBGA484, 19mm*19mm,锡银焊球  | -55°C ~ +125°C |
| JFMK50-N    | FCFBGA324, 15mm*15mm,锡银焊球  | -55°C ~ +125°C |
| JFMK50T2-N  | FCFBGA236, 10mm*10mm,锡银焊球  | -55°C ~ +125°C |
| JFMK50T4-N  | FCFBGA484, 19mm*19mm,锡银焊球  | -55°C ~ +125°C |

表 1-1 产品信息表

## 2 产品特点

#### 2.1 产品结构特点

器件采用 28nm、High-K Metal Gate CMOS 工艺设计。芯片凸点使用 solder bump 工艺。器件采用倒装焊,非气密性的封装工艺。器件潮湿敏感等级为 MSL3。芯片和基板间采用助焊剂进行倒装焊接。封装引脚材料参考表 1-1 里的焊球材料说明。

上海复旦微电子集团股份有限公司

JFMK50T4 系列封装结构主要包括散热片、芯片、填充胶、封装基板以及焊球,芯片背面和散 热板 (铜镀镍)间采用导热胶粘接固化,器件侧视结构如图 2-1 所示。

JFMK50系列、JFMK50T2系列封装结构主要包括塑封料、芯片、填充胶、封装基板以及焊球,器件侧视结构如图 2-2 所示。



图 2-1 JFMK50T4 系列器件侧视结构示意图



图 2-2 JFMK50 系列、JFMK50T2 系列器件侧视结构示意图

#### 2.2 产品功能

JFMK50 系列产品支持 7 种外部及 1 种内部配置模式,分别为 Master Serial、Slave Serial、Master Parallel、Slave Parallel、Master SPI、Master BPI、JTAG 和 UAC 配置模式。外部配置模式通过模式选择引脚 CFG\_T[2:0]来选择相应的配置模式,配置模式及引脚见表 2-1;内部配置模式通过 UAC 原语来实现位流配置。

- ◆ JTAG 模式: 支持 JTAG IEEE1149.1, 并且拥有最高优先级:
- ◆ Master Parallel 模式: 支持数据位宽 8bit 和 16bit;
- ◆ Slave Parallel 模式: 支持数据位宽 8bit、16bit 和 32bit;
- ◆ Master SPI 模式: 支持数据位宽 1bit、2bit 和 4bit;
- ◆ Master BPI 模式: 支持数据位宽 8bit 和 16bit;

上海复旦微电子集团股份有限公司



- ◆ UAC 模式: 支持数据位宽 32bit。
- 此外, JFMK50 系列产品还提供以下功能:
- ◆ 支持位流压缩配置;
- ◆ 可靠的安全方案, 抗侧信道攻击, 支持 AES/SM4 加密;
- ◆ 支持 fallback multiboot 功能,在配置失败后,FPGA 主动读取存储器件(FLASH/PROM)中其他区块存储的备份位流,或者由用户控制读取存储器件中任意位置存储的位流;
- ◆ 支持串行/并行菊花链配置;
- ◆ 支持 ECC 刷新或定时刷新的抗软错误机制。

配置引脚分为专用配置管脚和可复用配置管脚两类,其中可复用配置管脚在配置过程中为配置引脚,配置完成后可复用为用户 IO。

| 表 2-1 引脚定义       |    |                               |                               |           |                   |              |
|------------------|----|-------------------------------|-------------------------------|-----------|-------------------|--------------|
| 配置引脚             | 类型 | 配置模式                          |                               |           |                   |              |
|                  | 大生 | Serial                        | Parallel                      | JTAG      | SPI               | BPI          |
| CFG_V            | 专用 | CFG_V                         | CFG_V                         | CFG_V     | CFG_V             | CFG_V        |
| CFG_T[2:0]       | 专用 | 3'b000-master<br>3'b111-slave | 3'b100-master<br>3'b110-slave | 3'b101    | 3'b001            | 3'b010       |
| TCK              | 专用 | TCK                           | TCK                           | TCK       | TCK               | TCK          |
| TMS              | 专用 | TMS                           | TMS                           | TMS       | TMS               | TMS          |
| TDI              | 专用 | TDI                           | TDI                           | TDI       | TDI               | TDI          |
| TDO              | 专用 | TDO                           | TDO                           | TDO       | TDO               | TDO          |
| CFG_ENB          | 专用 | CFG_ENB                       | CFG_ENB                       | CFG_ ENB  | CFG_ ENB          | CFG_ ENB     |
| CFG_STA_B        | 专用 | CFG_STA_B                     | CFG_STA_B                     | CFG_STA_B | CFG_STA_B         | CFG_STA_B    |
| CFG_DONE         | 专用 | CFG_DONE                      | CFG_DONE                      | CFG_DONE  | CFG_DONE          | CFG_DONE     |
| CFG_CLK          | 专用 | CFG_CLK                       | CFG_CLK                       | CFG_CLK   | CFG_CLK           | CFG_CLK      |
| PUDC_B           | 复用 | PUDC_B                        | PUDC_B                        | PUDC_B    | PUDC_B            | PUDC_B       |
| ECLK             | 复用 | ECLK                          | ECLK                          | ECLK      | ECLK              | ECLK         |
| CSIN_B           | 复用 |                               | CSIN_B                        |           |                   |              |
| CFGDO_CSON_B     | 复用 | CFGDO_B                       | CSON_B                        |           | CFGDO (x1)        | CSON_B       |
| RDWR_B           | 复用 |                               | RDWR                          |           |                   |              |
| CS_B             | 复用 |                               |                               |           | CS                | CS           |
| D00_MOSI         | 复用 |                               | D00                           |           | MOSI              | D00          |
| D01_DIN          | 复用 | DIN                           | D01                           |           | DIN(x1)/D01(x2x4) | D01          |
| D02              | 复用 |                               | D02                           |           | D02               | D02          |
| D03              | 复用 |                               | D03                           |           | D03(x4)           | D03          |
| D[7:4]           | 复用 |                               | D[7:4](x8)                    |           |                   | D[7:4](x8)   |
| D[15:8]          | 复用 |                               | D[15:8](x16)                  |           |                   | D[15:8](x16) |
| A[15:0]_D[31:16] | 复用 |                               | D[31:16](x32)                 |           |                   | A[15:0]      |
| A[28:16]         | 复用 |                               |                               |           |                   | A[28:16]     |
| OE_B             | 复用 |                               |                               |           |                   | OE_B         |
| WE_B             | 复用 |                               |                               |           |                   | WE_B         |

表 2-1 引脚定义

上海复旦微电子集团股份有限公司

| 配置引脚         | 类型 | 配置模式   |          |      |     |       |
|--------------|----|--------|----------|------|-----|-------|
| HOTET AT WAL | 人主 | Serial | Parallel | JTAG | SPI | BPI   |
| ADV_B        | 复用 |        |          |      |     | ADV_B |
| RS0          | 复用 | RS0    | RS0      | RS0  |     | RS0   |
| RS1          | 复用 | RS1    | RS1      | RS1  |     | RS1   |

JFMK50 系列资源具体数量如下表所示:

表 2-2 JFMK50 系列资源

| 资源                                                 | JFMK50、<br>JFMK50-AS、<br>JFMK50-N | JFMK50T2、<br>JFMK50T2-AS、<br>JFMK50T2-N | JFMK50T4、<br>JFMK50T4-AS、<br>JFMK50T4-N |
|----------------------------------------------------|-----------------------------------|-----------------------------------------|-----------------------------------------|
| 逻辑单元,LB (Logic Block)                              | 52K                               | 52K                                     | 52K                                     |
| 计算单元,CU (Compute Unit)                             | 120                               | 120                                     | 120                                     |
| 高性能 RAM 模块,HRAM (High<br>Performance RAM Blocks)   | 2700Kb                            | 2700Kb                                  | 2700КЬ                                  |
| 通用高速收发器,UHST(Universal<br>High Speed Transceivers) | -                                 | 2                                       | 4                                       |
| UHST Max Speed                                     | -                                 | 12.5Gb/s                                | 12.5Gb/s                                |
| DDR3                                               | 800 Mb/s                          | 800 Mb/s                                | 800 Mb/s                                |
| PCIe 2.1 硬核                                        | -                                 | 1                                       | 1                                       |
| User I/O                                           | 210                               | 106                                     | 250                                     |
| SYS_MON                                            | 1                                 | 1                                       | 1                                       |
| 安全                                                 | 支持 SM4 和 AES 加密                   | 支持 SM4 和 AES 加密                         | 支持 SM4 和 AES 加密                         |
| 封装                                                 | FCFBGA324                         | FCFBGA236                               | FCFBGA484                               |
| 尺寸                                                 | 15x15 mm                          | 10x10 mm                                | 19x19 mm                                |

#### 2.3 质量等级

表 2-3 质量等级表

| Device                            | 规范          | 质量等级  |
|-----------------------------------|-------------|-------|
| JFMK50、JFMK50T2、JFMK50T4          | JEDEC 总规范   | 工业级   |
| JFMK50-AS、JFMK50T2-AS、JFMK50T4-AS | JEDEC 总规范   | 工业宽温级 |
| JFMK50-N、JFMK50T2-N、 JFMK50T4-N   | GJB7400 总规范 | N1 级  |

### 2.4 抗静电 ESD 能力

ESD 等级为 1 级, HBM 不小于 1500V。

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



#### 2.5 MSL 等级

根据 J-STD-020D 潮湿敏感器件分级标准要求,本产品湿度敏感等级为3级。

表 2-4 MSL 等级

| MCI 体仍 | 客户端车间  | 可寿命(Floor Life) |
|--------|--------|-----------------|
| MSL 等级 | 时间     | 环境              |
| MSL3   | 168 小时 | ≤30 °C/60% RH   |

- 1. MBB 袋打开以后,必须在规定的客户端车间寿命内进行回流焊接,返工,重新用 MBB 袋包装或放入干燥箱内,如果客户端车间寿命或环境超出规定,则需进行烘干处理。
- 2. 在干燥包装条件下,可贮存在常温常湿的环境中,在贮存环境为<40℃/90% RH 状态下,储存有效期为 12 个月。储存时间 12 个月均从包装之日算起,包装日期及储存期限标注于 MSL 警示标签上。
- 3. 湿敏器件干燥包装检验开袋后重置干燥包装;或者干燥包装存储超期;或者 MBB 袋破损,须根据 J-STD-033D 的相关规定进行处理。

#### 4. 烘烤条件:

烘烤温度 125+5/-0 ℃、烘烤时间通常 48 小时。器件进行烘烤时不能直接放入 125℃的烘箱中,必须从室温缓慢升温至 125℃,升温时间大于半小时,最大升温速率不能大于 4℃/min。若出现密封包装破损或湿度指示卡 60%变色情况,则需延长烘烤时间,在 125℃条件下,大于 48 小时,但最长不要超过 96 小时。烘烤后需在 12 小时内进行电装。

#### 2.6 器件重量

表 2-5 器件重量

| 产品型号        | 重量(g)     |
|-------------|-----------|
| JFMK50      | 0.8±0.2   |
| JFMK50T2    | 0.22±0.05 |
| JFMK50T4    | 2.2±0.2   |
| JFMK50-AS   | 0.8±0.2   |
| JFMK50T2-AS | 0.22±0.05 |
| JFMK50T4-AS | 2.2±0.2   |
| JFMK50-N    | 0.8±0.2   |

上海复旦微电子集团股份有限公司

| JFMK50T2-N | 0.22±0.05 |
|------------|-----------|
| JFMK50T4-N | 2.2±0.2   |

## 3 外形尺寸图

### 3.1 JFMK50T4、JFMK50T4-AS、JFMK50T4-N 外形及尺寸

JFMK50T4、JFMK50T4-AS、JFMK50T4-N 采用 484 引脚 Flip-Chip BGA (FCFBGA484) 封装, 外形尺寸见图 3-1。



图 3-1 FCFBGA484 外形尺寸

#### 3.2 JFMK50、JFMK50-AS、JFMK50-N 外形及尺寸

JFMK50、JFMK50-AS、JFMK50-N 采用 324 引脚 Flip-Chip BGA(FCFBGA324)封装,外形尺寸见图 3-2。



#### 3.3 JFMK50T2、JFMK50T2-AS、JFMK50T2-N 外形及尺寸

JFMK50T2、JFMK50T2-AS、JFMK50T2-N采用238引脚Flip-Chip BGA(引脚代码FCFBGA236) 封装,外形尺寸见图3-3。



图 3-3 FCFBGA236 外形尺寸



## 4 引出端信息

### 4.1 引出端功能定义

表 4-1 引出端功能定义

|                                                                                                      | 表 4-1 引出端功能定义                   |  |  |
|------------------------------------------------------------------------------------------------------|---------------------------------|--|--|
| 接口名称                                                                                                 | 功能描述                            |  |  |
| "U#_XXY"或"U#_SXX"                                                                                    | ● #表示组(Bank)号;                  |  |  |
|                                                                                                      | ● S 表示单端信号                      |  |  |
|                                                                                                      | ● XX 表示该信号在所在组(Bank)的编号。        |  |  |
|                                                                                                      | 多功能复用可配置管脚                      |  |  |
| U#_XXY_ZZZ                                                                                           | "ZZZ"表示一种或多种功能。                 |  |  |
|                                                                                                      | 电源                              |  |  |
| GND                                                                                                  | 接地引脚                            |  |  |
| VCCCORE                                                                                              | 1.0V 核电压                        |  |  |
| VCCSUP                                                                                               | 1.8V 辅助电源                       |  |  |
| VCCHRAM                                                                                              | 1.0V HRAM 电源                    |  |  |
| F0_VCCP                                                                                              | BANK0 IO 电源                     |  |  |
| U1_VCCP                                                                                              | BANK1 IO 电源                     |  |  |
| U2_VCCP                                                                                              | BANK2 IO 电源                     |  |  |
| U3_VCCP                                                                                              | BANK3 IO 电源                     |  |  |
| U4_VCCP                                                                                              | BANK4 IO 电源                     |  |  |
| U5_VCCP                                                                                              | BANK5 IO 电源                     |  |  |
| VREF                                                                                                 | 输入管脚的参考电压阈值。                    |  |  |
|                                                                                                      | 注: 只有特殊电平标准时才使用该参考电压电压阈值; 对于非特殊 |  |  |
|                                                                                                      | 电平标准,只需使用相应 BANK 的 VCCP 即可。     |  |  |
|                                                                                                      | SYS_MON 管脚                      |  |  |
| F0_GNDADC                                                                                            | SYS_MON 的模拟地                    |  |  |
| F0_VCCADC                                                                                            | SYS_MON 的模拟电源                   |  |  |
| F0_VIN                                                                                               | SYS_MON 模拟输入,负端                 |  |  |
| F0_VIP                                                                                               | SYS_MON 模拟输入,正端                 |  |  |
| F0_VREFP                                                                                             | 1.25V 参考输入                      |  |  |
| F0_VREFN                                                                                             | 1.25V 参考地                       |  |  |
| AD0P-AD15P                                                                                           | SYS_MON 差分输入                    |  |  |
| AD0N-AD15N                                                                                           | n l. fal.                       |  |  |
| ) mg                                                                                                 | 时钟<br>                          |  |  |
| MRC                                                                                                  | 全局时钟                            |  |  |
| SRC                                                                                                  | 局部时钟                            |  |  |
|                                                                                                      | 高速 Serdes                       |  |  |
|                                                                                                      | 高速 Serdes 以 UHST#表示,其中          |  |  |
| ● UHST1,表示高速 Serdes 最高速率达到 6.25Gbps;                                                                 |                                 |  |  |
| ● UHST2,表示高速 Serdes 最高速率达到 12.5Gbps;                                                                 |                                 |  |  |
| <ul><li>● UHST3,表示高速 Serdes 最高速率达到 13.1Gbps;</li><li>● UHST4,表示高速 Serdes 最高速率达到 28.05Gbps。</li></ul> |                                 |  |  |
| ● UHS14, 表示局迷 Se<br>UHSTREFCLK0/1P                                                                   | *                               |  |  |
| UHSTREFCLK0/1P UHSTREFCLK0/1N                                                                        | UHST2 差分时钟的正极                   |  |  |
|                                                                                                      | UHST2 差分時钟的负极                   |  |  |
| UHST2RXP[0:3]                                                                                        | UHST2 差分接收端口正极                  |  |  |



| 接口名称           | 功能描述                                 |  |
|----------------|--------------------------------------|--|
| UHST2RXN[0:3]  | UHST2 差分接收端口负极                       |  |
| UHST2TXP[0:3]  | UHST2 差分发送端口正极                       |  |
| UHST2TXN[0:3]  | UHST2 差分发送端口负极                       |  |
| 其他             |                                      |  |
| G0, G1, G2, G3 | Memory group                         |  |
| G0_DQS、G1_DQS、 | DDR DQS strobe 管脚                    |  |
| G2_DQS、G3_DQS  |                                      |  |
| RS0, RS1       | BPI 模式下用于 MultiBoot 版本输出控制,进行多个镜像选择。 |  |

### 4.2 配置管脚

#### 表 4-2 配置管脚说明

| 序号  | 信号名       | 类型  | 说明                                                                                                        |
|-----|-----------|-----|-----------------------------------------------------------------------------------------------------------|
| 1.  | TCK       | 专用  | JTAG 测试时钟                                                                                                 |
| 2.  | TMS       | 专用  | JTAG 测试模式选择                                                                                               |
| 3.  | TDI       | 专用  | JTAG 测试数据输入                                                                                               |
| 4.  | TDO       | 专用  | JTAG 测试数据输出                                                                                               |
| 5.  | T[2:0]    | 专用  | 配置模式                                                                                                      |
| 6.  | CFG_V     | 专用  | 配置 bank 电源选择                                                                                              |
| 7.  | CFG_STA_B | 专用  | 配置初始化完成标志。输出从低电平到高电平表示配置内存已经被清理;在<br>配置过程中,输出低电平表示配置数据错误已经发生;配置完成后,其输出<br>可以用来指示 CRC 状态。作为输入时保持低电平,配置被延迟。 |
| 8.  | CFG_DONE  | 专用  | 作为输出,这个引脚表示配置过程已经完成;作为输入,配置为低电平可以延迟启动。                                                                    |
| 9.  | CFG_CLK   | 专用  | 配置时钟                                                                                                      |
| 10. | CFG_ENB   | 专用  | 配置复位信号                                                                                                    |
| 11. | PUDC_B    | 多功能 | 芯片内部上拉电阻控制                                                                                                |
| 12. | ECLK      | 多功能 | 主模式外部配置时钟                                                                                                 |
| 13. | CSIN_B    | 多功能 | 在 Select MAP 模式下,这是一个低有效的片选信号。                                                                            |
| 14. | CFGDO     | 多功能 | 在串行配置模式下,端口作为菊花链配置的串行数据输出。                                                                                |
| 15. | RDWR_B    | 多功能 | 在 SelectMAP 模式下,作为低电平有效的写使能信号。                                                                            |
| 16. | CS_B      | 多功能 | 在 Select MAP 模式下,这是一个低有效的片选信号。                                                                            |
| 17. | MOSI      | 多功能 | Master-Output, Slave-Input                                                                                |
| 18. | DIN       | 多功能 | 在串行配置模式下的单数据输入。                                                                                           |
| 19. | D[00:31]  | 多功能 | 数据总线                                                                                                      |
| 20. | A[00:28]  | 多功能 | 地址总线                                                                                                      |
| 21. | OE_B      | 多功能 | Flash 输出使能                                                                                                |
| 22. | WE_B      | 多功能 | Flash 写使能                                                                                                 |
| 23. | ADV_B     | 多功能 | 地址有效信号                                                                                                    |
| 24  | CSON_B    | 多功能 | 片选输出                                                                                                      |



### 4.3 引脚信息

#### 4.3.1 JFMK50T4、JFMK50T4-AS、JFMK50T4-N 引脚信息

表 4-3 JFMK50T4、JFMK50T4-AS、JFMK50T4-N 引脚

| 序号 | 位置   | Memory<br>Group | Bank | 信号名                 | 说明                                         |
|----|------|-----------------|------|---------------------|--------------------------------------------|
| 1  | M10  | N/A             | 0    | F0_VIN              | ADC 模拟输入,负端                                |
| 2  | M14  | N/A             | 0    | F0_VIP              | ADC 模拟输入,正端                                |
| 3  | T21  | N/A             | 1    | U1_S0               | BANK1 用户管脚,单端                              |
| 4  | U22  | 0               | 1    | U1_1P_G0_D00_MOSI   | BANK1 用户管脚,差分信号的正端,配置数据管脚 0;SPI flash 命令输出 |
| 5  | V22  | 0               | 1    | U1_1N_G0_D01_DIN    | BANK1 用户管脚;差分信号的负端;配置数据管脚1;串行数据输入管脚;       |
| 6  | V21  | 0               | 1    | U1_2P_G0_D02        | BANK1 用户管脚;差分信号的正端;配置数据管脚 2                |
| 7  | W21  | 0               | 1    | U1_2N_G0_D03        | BANK1 用户管脚;差分信号的负端;配置数据管脚3                 |
| 8  | Y22  | 0               | 1    | U1_3P_G0_DQS_PUDC_B | BANK1 用户管脚;差分信号的正端;配置过程中上拉控制信号             |
| 9  | AA22 | 0               | 1    | U1_3N_G0_DQS_ECLK   | BANK1 用户管脚;差分信号的正端;外<br>部配置时钟              |
| 10 | T20  | 0               | 1    | U1_4P_G0_D04        | BANK1 用户管脚;差分信号的正端;配置数据管脚 4                |
| 11 | T19  | 0               | 1    | U1_4N_G0_D05        | BANK1 用户管脚;差分信号的负端;配置数据管脚 5                |
| 12 | U20  | 0               | 1    | U1_5P_G0_D06        | BANK1 用户管脚;差分信号的正端;配置数据管脚 6                |
| 13 | U19  | 0               | 1    | U1_5N_G0_D07        | BANK1 用户管脚;差分信号的负端;配置数据管脚 7                |
| 14 | V20  | 0               | 1    | U1_6P_G0_CS_B       | BANK1 用户管脚; 差分信号的正端; BPI flash 片选          |
| 15 | V19  | 0               | 1    | U1_6N_G0_D08_VREF   | BANK1 用户管脚;差分信号的负端;配置数据管脚 8;特殊电平标准的电压参考阈值  |
| 16 | Y20  | 1               | 1    | U1_7P_G1_D09        | BANK1 用户管脚;差分信号的正端;配置数据管脚 9                |
| 17 | W20  | 1               | 1    | U1_7N_G1_D10        | BANK1 用户管脚;差分信号的负端;配置数据管脚 10               |
| 18 | AA19 | 1               | 1    | U1_8P_G1_D11        | BANK1 用户管脚;差分信号的正端;配置数据管脚 11               |
| 19 | Y19  | 1               | 1    | U1_8N_G1_D12        | BANK1 用户管脚;差分信号的负端;配置数据管脚 12               |
| 20 | AA21 | 1               | 1    | U1_9P_G1_DQS        | BANK1 用户管脚;差分信号的正端;                        |
| 21 | AA20 | 1               | 1    | U1_9N_G1_DQS_D13    | BANK1 用户管脚;差分信号的负端;配置数据管脚 13               |
| 22 | AB19 | 1               | 1    | U1_10P_G1_D14       | BANK1 用户管脚;差分信号的正端;配                       |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



| 序号 | 位置   | Memory<br>Group | Bank | 信号名                            | 说明                                                         |
|----|------|-----------------|------|--------------------------------|------------------------------------------------------------|
|    |      |                 |      |                                | 置数据管脚 14                                                   |
| 23 | AB18 | 1               | 1    | U1_10N_G1_D15                  | BANK1 用户管脚;差分信号的负端;配置数据管脚 15                               |
| 24 | AB21 | 1               | 1    | U1_11P_G1_SRC                  | BANK1 用户管脚;差分信号的正端;局 部时钟输入                                 |
| 25 | AB20 | 1               | 1    | U1_11N_G1_SRC                  | BANK1 用户管脚;差分信号的负端;局<br>部时钟输入                              |
| 26 | AA18 | 1               | 1    | U1_12P_G1_MRC                  | BANK1 用户管脚; 差分信号的正端; 全<br>局时钟输入                            |
| 27 | AA17 | 1               | 1    | U1_12N_G1_MRC                  | BANK1 用户管脚; 差分信号的负端; 全<br>局时钟输入                            |
| 28 | W17  | 2               | 1    | U1_13P_G2_MRC                  | BANK1 用户管脚;差分信号的正端;全<br>局时钟输入                              |
| 29 | Y18  | 2               | 1    | U1_13N_G2_MRC                  | BANK1 用户管脚,差分信号的负端;全局时钟输入                                  |
| 30 | U18  | 2               | 1    | U1_14P_G2_SRC                  | BANK1 用户管脚;差分信号的正端;局部时钟输入                                  |
| 31 | U17  | 2               | 1    | U1_14N_G2_SRC                  | BANK1 用户管脚;差分信号的负端;局部时钟输入                                  |
| 32 | AA16 | 2               | 1    | U1_15P_G2_DQS_RDWR_B           | BANK1 用户管脚;差分信号的正端;<br>SelectMap 数据总线方向                    |
| 33 | AB17 | 2               | 1    | U1_15N_G2_DQS_CFGDO_C<br>SON_B | BANK1 用户管脚;差分信号的负端;菊<br>花链配置数据输出;并行菊花链的片选。                 |
| 34 | V18  | 2               | 1    | U1_16P_G2_CSIN_B               | BANK1 用户管脚;差分信号的正端;<br>SelectMap 片选输入                      |
| 35 | V17  | 2               | 1    | U1_16N_G2_A15_D31              | BANK1 用户管脚, 差分信号的负端, BPI 地址管脚 15; 配置数据管脚 31                |
| 36 | Y16  | 2               | 1    | U1_17P_G2_A14_D30              | BANK1 用户管脚,差分信号的正端, BPI 地址管脚 14;配置数据管脚 30                  |
| 37 | AA15 | 2               | 1    | U1_17N_G2_A13_D29              | BANK1 用户管脚;差分信号的负端; BPI 地址管脚 13;配置数据管脚 29                  |
| 38 | V16  | 2               | 1    | U1_18P_G2_A12_D28              | BANK1 用户管脚;差分信号的正端; BPI 地址管脚 12; 配置数据管脚 28                 |
| 39 | U16  | 2               | 1    | U1_18N_G2_A11_D27              | BANK1 用户管脚;差分信号的负端; BPI 地址管脚 11; 配置数据管脚 27                 |
| 40 | U15  | 3               | 1    | U1_19P_G3_A10_D26              | BANK1 用户管脚;差分信号的正端; BPI 地址管脚 10;配置数据管脚 26                  |
| 41 | W15  | 3               | 1    | U1_19N_G3_A09_D25_VREF         | BANK1 用户管脚; 差分信号的负端; BPI 地址管脚 09; 配置数据管脚 25; 特殊电平标准的电压参考阈值 |
| 42 | W16  | 3               | 1    | U1_20P_G3_A08_D24              | BANK1 用户管脚;差分信号的正端; BPI 地址管脚 8;配置数据管脚 24                   |
| 43 | V15  | 3               | 1    | U1_20N_G3_A07_D23              | BANK1 用户管脚; 差分信号的负端; BPI 地址管脚 7; 配置数据管脚 23                 |
| 44 | Y14  | 3               | 1    | U1_21P_G3_DQS                  | BANK1 用户管脚;差分信号的正端;                                        |



| 序号 | 位置   | Memory<br>Group | Bank | 信号名                   | 说明                                          |
|----|------|-----------------|------|-----------------------|---------------------------------------------|
| 45 | AA14 | 3               | 1    | U1_21N_G3_DQS_A06_D22 | BANK1 用户管脚;差分信号的负端; BPI 地址管脚 06; 配置数据管脚 22  |
| 46 | V13  | 3               | 1    | U1_22P_G3_A05_D21     | BANK1 用户管脚;差分信号的正端; BPI 地址管脚 05; 配置数据管脚 21  |
| 47 | W14  | 3               | 1    | U1_22N_G3_A04_D20     | BANK1 用户管脚;差分信号的负端; BPI 地址管脚 04; 配置数据管脚 20  |
| 48 | AB14 | 3               | 1    | U1_23P_G3_A03_D19     | BANK1 用户管脚; 差分信号的正端; BPI 地址管脚 03; 配置数据管脚 19 |
| 49 | AB15 | 3               | 1    | U1_23N_G3_A02_D18     | BANK1 用户管脚; 差分信号的负端; BPI 地址管脚 02; 配置数据管脚 18 |
| 50 | AB13 | 3               | 1    | U1_24P_G3_A01_D17     | BANK1 用户管脚; 差分信号的正端; BPI 地址管脚 01; 配置数据管脚 17 |
| 51 | AA13 | 3               | 1    | U1_24N_G3_A00_D16     | BANK1 用户管脚; 差分信号的负端; BPI 地址管脚 0; 配置数据管脚 26  |
| 52 | W13  | N/A             | 1    | U1 S25                | BANK1 用户管脚;单端信号                             |
| 53 | K16  | N/A             | 2    | U2 S0                 | BANK2 用户管脚;单端信号                             |
| 54 | J16  | 0               | 2    | U2_1P_G0_AD0P         | BANK2 用户管脚;差分信号的正端;<br>ADC 的差分输入 0 正端       |
| 55 | H16  | 0               | 2    | U2_1N_G0_AD0N         | BANK2 用户管脚; 差分信号的负端; ADC 的差分输入 0 负端         |
| 56 | J17  | 0               | 2    | U2_2P_G0_AD8P         | BANK2 用户管脚;差分信号的正端; ADC 的差分输入 8 正端          |
| 57 | J18  | 0               | 2    | U2_2N_G0_AD8N         | BANK2 用户管脚; 差分信号的负端; ADC 的差分输入 8 负端         |
| 58 | H17  | 0               | 2    | U2_3P_G0_DQS_AD1P     | BANK2 用户管脚;差分信号的正端; ADC 的差分输入 1 正端          |
| 59 | J19  | 0               | 2    | U2_3N_G0_DQS_AD1N     | BANK2 用户管脚; 差分信号的负端; ADC 的差分输入 1 负端         |
| 60 | H19  | 0               | 2    | U2 4P G0              | BANK2 用户管脚;差分信号的正端;                         |
| 61 | H20  | 0               | 2    | U2 4N G0              | BANK2 用户管脚;差分信号的负端;                         |
| 62 | K17  | 0               | 2    | U2_5P_G0_AD9P         | BANK2 用户管脚;差分信号的正端; ADC 的差分输入 9 正端          |
| 63 | L17  | 0               | 2    | U2_5N_G0_AD9N         | BANK2 用户管脚; 差分信号的负端; ADC 的差分输入 9 负端         |
| 64 | G21  | 0               | 2    | U2 6P G0              | BANK2 用户管脚;差分信号的正端;                         |
| 65 | G22  | 0               | 2    | U2_6N_G0_VREF         | BANK2 用户管脚;差分信号的负端;特<br>殊电平电压参考阈值           |
| 66 | G18  | 1               | 2    | U2_7P_G1_AD2P         | BANK2 用户管脚;差分信号的正端; ADC 的差分输入 2 正端          |
| 67 | G19  | 1               | 2    | U2_7N_G1_AD2N         | BANK2 用户管脚; 差分信号的负端; ADC 的差分输入 2 负端         |
| 68 | J20  | 1               | 2    | U2_8P_G1_AD10P        | BANK2 用户管脚; 差分信号的正端; ADC 的差分输入 10 正端        |
| 69 | K19  | 1               | 2    | U2_8N_G1_AD10N        | BANK2 用户管脚; 差分信号的负端; ADC 的差分输入 10 负端        |



| 序号 | 位置  | Memory<br>Group | Bank | 信号名                 | 说明                                          |
|----|-----|-----------------|------|---------------------|---------------------------------------------|
| 70 | K20 | 1               | 2    | U2_9P_G1_DQS_AD3P   | BANK2 用户管脚;差分信号的正端; ADC 的差分输入 3 正端          |
| 71 | K21 | 1               | 2    | U2_9N_G1_DQS_AD3N   | BANK2 用户管脚,差分信号的负端;<br>ADC 的差分输入 3 负端       |
| 72 | L18 | 1               | 2    | U2_10P_G1_AD11P     | BANK2 用户管脚,差分信号的正端;<br>ADC 的差分输入 11 正端      |
| 73 | L19 | 1               | 2    | U2_10N_G1_AD11N     | BANK2 用户管脚,差分信号的负端;<br>ADC 的差分输入 11 负端      |
| 74 | L21 | 1               | 2    | U2_11P_G1_SRC       | BANK2 用户管脚,差分信号的正端,局部时钟管脚                   |
| 75 | L22 | 1               | 2    | U2_11N_G1_SRC       | BANK2 用户管脚;差分信号的负端;局部时钟管脚                   |
| 76 | L16 | 1               | 2    | U2_12P_G1_MRC       | BANK2 用户管脚;差分信号的正端;全<br>局时钟管脚               |
| 77 | M16 | 1               | 2    | U2_12N_G1_MRC       | BANK2 用户管脚;差分信号的负端;全<br>局时钟管脚               |
| 78 | H22 | 2               | 2    | U2_13P_G2_MRC       | BANK2 用户管脚;差分信号的正端;全<br>局时钟管脚               |
| 79 | H21 | 2               | 2    | U2_13N_G2_MRC       | BANK2 用户管脚,差分信号的负端,全<br>局时钟管脚               |
| 80 | M20 | 2               | 2    | U2_14P_G2_SRC       | BANK2 用户管脚,差分信号的正端,局部时钟管脚                   |
| 81 | M19 | 2               | 2    | U2_14N_G2_SRC       | BANK2 用户管脚,差分信号的负端,局部时钟管脚                   |
| 82 | K22 | 2               | 2    | U2 15P G2 DQS       | BANK2 用户管脚;差分信号的正端;                         |
| 83 | J22 | 2               | 2    | U2_15N_G2_DQS_ADV_B | BANK2 用户管脚; 差分信号的负端; BPI FLASH 地址有效         |
| 84 | R22 | 2               | 2    | U2_16P_G2_A28       | BANK2 用户管脚; 差分信号的正端; BPI 地址线 28             |
| 85 | R21 | 2               | 2    | U2_16N_G2_A27       | BANK2 用户管脚;差分信号的负端; BPI 地址线 27              |
| 86 | N21 | 2               | 2    | U2_17P_G2_A26       | BANK2 用户管脚; 差分信号的正端; BPI 地址线 26             |
| 87 | M21 | 2               | 2    | U2_17N_G2_A25       | BANK2 用户管脚; 差分信号的负端; BPI 地址线 25             |
| 88 | R20 | 2               | 2    | U2_18P_G2_A24       | BANK2 用户管脚; 差分信号的正端; BPI 地址线 24             |
| 89 | P20 | 2               | 2    | U2_18N_G2_A23       | BANK2 用户管脚; 差分信号的负端; BPI 地址线 23             |
| 90 | P22 | 3               | 2    | U2_19P_G3_A22       | BANK3 用户管脚; 差分信号的正端; BPI 地址线 22             |
| 91 | N22 | 3               | 2    | U2_19N_G3_A21_VREF  | BANK3 用户管脚; 差分信号的负端; BPI 地址线 21; 特殊电平电压参考阈值 |
| 92 | M17 | 3               | 2    | U2_20P_G3_A20       | BANK2 用户管脚; 差分信号的正端; BPI 地址线 20             |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名               | 说明                                                  |
|-----|-----|-----------------|------|-------------------|-----------------------------------------------------|
| 93  | N17 | 3               | 2    | U2_20N_G3_A19     | BANK2 用户管脚; 差分信号的负端; BPI 地址线 19                     |
| 94  | P18 | 3               | 2    | U2 21P G3 DQS     | BANK2 用户管脚;差分信号的正端;                                 |
| 95  | P19 | 3               | 2    | U2_21N_G3_DQS_A18 | BANK2 用户管脚; 差分信号的负端; BPI 地址线 18                     |
| 96  | N19 | 3               | 2    | U2_22P_G3_A17     | BANK2 用户管脚; 差分信号的正端; BPI 地址线 17                     |
| 97  | N18 | 3               | 2    | U2_22N_G3_A16     | BANK2 用户管脚; 差分信号的负端; BPI 地址线 16                     |
| 98  | R19 | 3               | 2    | U2_23P_G3_OE_B    | BANK2 用户管脚; 差分信号的正端; BPI FLASH 输出使能                 |
| 99  | R18 | 3               | 2    | U2_23N_G3_WE_B    | BANK2 用户管脚; 差分信号的负端; BPI FLASH 写使能                  |
| 100 | P17 | 3               | 2    | U2_24P_G3_RS1     | BANK2 用户管脚; 差分信号的正端; RS1 和 RS0 组合管理 multiboot 是版本输出 |
| 101 | P16 | 3               | 2    | U2_24N_G3_RS0     | BANK2 用户管脚; 差分信号的负端; RS1 和 RS0 组合管理 multiboot 是版本输出 |
| 102 | T22 | N/A             | 2    | U2_S25            | BANK2 用户管脚,单端信号                                     |
| 103 | F15 | N/A             | 3    | U3_S0             | BANK3 用户管脚,单端信号                                     |
| 104 | F14 | 0               | 3    | U3_1P_G0          | BANK3 用户管脚;差分信号的正端;                                 |
| 105 | F13 | 0               | 3    | U3_1N_G0          | BANK3 用户管脚;差分信号的负端;                                 |
| 106 | E14 | 0               | 3    | U3_2P_G0          | BANK3 用户管脚;差分信号的正端;                                 |
| 107 | E13 | 0               | 3    | U3_2N_G0          | BANK3 用户管脚;差分信号的负端;                                 |
| 108 | D15 | 0               | 3    | U3_3P_G0_DQS      | BANK3 用户管脚;差分信号的正端;                                 |
| 109 | D14 | 0               | 3    | U3_3N_G0_DQS      | BANK3 用户管脚;差分信号的负端;                                 |
| 110 | C13 | 0               | 3    | U3_4P_G0          | BANK3 用户管脚;差分信号的正端;                                 |
| 111 | B13 | 0               | 3    | U3_4N_G0          | BANK3 用户管脚;差分信号的负端;                                 |
| 112 | B15 | 0               | 3    | U3_5P_G0          | BANK3 用户管脚;差分信号的正端;                                 |
| 113 | B16 | 0               | 3    | U3_5N_G0          | BANK3 用户管脚;差分信号的负端;                                 |
| 114 | A13 | 0               | 3    | U3_6P_G0          | BANK3 用户管脚;差分信号的正端;                                 |
| 115 | A14 | 0               | 3    | U3_6N_G0_VREF     | BANK3 用户管脚;差分信号的负端;特<br>殊电平标准的电压参考阈值                |
| 116 | A15 | 1               | 3    | U3_7P_G1          | BANK3 用户管脚;差分信号的正端;                                 |
| 117 | A16 | 1               | 3    | U3_7N_G1          | BANK3 用户管脚;差分信号的负端;                                 |
| 118 | C14 | 1               | 3    | U3_8P_G1          | BANK3 用户管脚;差分信号的正端;                                 |
| 119 | C15 | 1               | 3    | U3_8N_G1          | BANK3 用户管脚;差分信号的负端;                                 |
| 120 | D16 |                 | 3    | U3_9P_G1_DQS      | BANK3 用户管脚;差分信号的正端;                                 |
| 121 | E16 | 1               | 3    | U3_9N_G1_DQS      | BANK3 用户管脚;差分信号的负端;                                 |
| 122 | E17 | 1               | 3    | U3_10P_G1         | BANK3 用户管脚;差分信号的正端;                                 |
| 123 | F16 | 1               | 3    | U3_10N_G1         | BANK3 用户管脚;差分信号的负端;                                 |
| 124 | B17 | 1               | 3    | U3_11P_G1_SRC     | BANK3 用户管脚;差分信号的正端;局部时钟管脚                           |
| 125 | B18 | 1               | 3    | U3_11N_G1_SRC     | BANK3 用户管脚,差分信号的负端;局部时钟管脚                           |
| 126 | C17 | 1               | 3    | U3_12P_G1_MRC     | BANK3 用户管脚;差分信号的正端;全                                |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名            | 说明                                   |
|-----|-----|-----------------|------|----------------|--------------------------------------|
|     |     | Group           |      |                |                                      |
| 127 | D17 | 1               | 3    | U3_12N_G1_MRC  | BANK3 用户管脚; 差分信号的负端; 全局时钟管脚          |
| 128 | A19 | 2               | 3    | U3_13P_G2_MRC  | BANK3 用户管脚;差分信号的正端;全<br>局时钟管脚        |
| 129 | A18 | 2               | 3    | U3_13N_G2_MRC  | BANK3 用户管脚;差分信号的负端;全<br>局时钟管脚        |
| 130 | G16 | 2               | 3    | U3_14P_G2_SRC  | BANK3 用户管脚;差分信号的正端;局<br>部时钟管脚        |
| 131 | G17 | 2               | 3    | U3_14N_G2_SRC  | BANK3 用户管脚;差分信号的负端;局<br>部时钟管脚        |
| 132 | C19 | 2               | 3    | U3_15P_G2_DQS  | BANK3 用户管脚;差分信号的正端;                  |
| 133 | C18 | 2               | 3    | U3_15N_G2_DQS  | BANK3 用户管脚;差分信号的负端;                  |
| 134 | D19 | 2               | 3    | U3_16P_G2      | BANK3 用户管脚;差分信号的正端;                  |
| 135 | E19 | 2               | 3    | U3_16N_G2      | BANK3 用户管脚;差分信号的负端;                  |
| 136 | B21 | 2               | 3    | U3_17P_G2      | BANK3 用户管脚;差分信号的正端;                  |
| 137 | A21 | 2               | 3    | U3_17N_G2      | BANK3 用户管脚;差分信号的负端;                  |
| 138 | A20 | 2               | 3    | U3_18P_G2      | BANK3 用户管脚;差分信号的正端;                  |
| 139 | B20 | 2               | 3    | U3_18N_G2      | BANK3 用户管脚;差分信号的负端;                  |
| 140 | F18 | 3               | 3    | U3_19P_G3      | BANK3 用户管脚;差分信号的正端;                  |
| 141 | E18 | 3               | 3    | U3_19N_G3_VREF | BANK3 用户管脚;差分信号的负端;特<br>殊电平标准的电压参考阈值 |
| 142 | B22 | 3               | 3    | U3_20P_G3      | BANK3 用户管脚;差分信号的正端;                  |
| 143 | C22 | 3               | 3    | U3_20N_G3      | BANK3 用户管脚;差分信号的负端;                  |
| 144 | D20 | 3               | 3    | U3_21P_G3_DQS  | BANK3 用户管脚;差分信号的正端;                  |
| 145 | C20 | 3               | 3    | U3_21N_G3_DQS  | BANK3 用户管脚;差分信号的负端;                  |
| 146 | D22 | 3               | 3    | U3_22P_G3      | BANK3 用户管脚;差分信号的正端;                  |
| 147 | E22 | 3               | 3    | U3_22N_G3      | BANK3 用户管脚;差分信号的负端;                  |
| 148 | E21 | 3               | 3    | U3_23P_G3      | BANK3 用户管脚;差分信号的正端;                  |
| 149 | D21 | 3               | 3    | U3_23N_G3      | BANK3 用户管脚;差分信号的负端;                  |
| 150 | F19 | 3               | 3    | U3_24P_G3      | BANK3 用户管脚;差分信号的正端;                  |
| 151 | F20 | 3               | 3    | U3_24N_G3      | BANK3 用户管脚;差分信号的负端;                  |
| 152 | F21 | N/A             | 3    | U3_S25         | BANK3 用户管脚,单端信号                      |
| 153 | T3  | N/A             | 4    | U4_S0          | BANK4 用户管脚,单端信号                      |
| 154 | R2  | 0               | 4    | U4_1P_G0       | BANK4 用户管脚;差分信号的正端;                  |
| 155 | R3  | 0               | 4    | U4_1N_G0       | BANK4 用户管脚;差分信号的负端;                  |
| 156 | U2  | 0               | 4    | U4_2P_G0       | BANK4 用户管脚;差分信号的正端;                  |
| 157 | V2  | 0               | 4    | U4_2N_G0       | BANK4 用户管脚;差分信号的负端;                  |
| 158 | T1  | 0               | 4    | U4_3P_G0_DQS   | BANK4 用户管脚;差分信号的正端;                  |
| 159 | U1  | 0               | 4    | U4_3N_G0_DQS   | BANK4 用户管脚;差分信号的负端;                  |
| 160 | W2  | 0               | 4    | U4_4P_G0       | BANK4 用户管脚;差分信号的正端;                  |
| 161 | Y2  | 0               | 4    | U4_4N_G0       | BANK4 用户管脚;差分信号的负端;                  |
| 162 | W1  | 0               | 4    | U4_5P_G0       | BANK4 用户管脚;差分信号的正端;                  |
| 163 | Y1  | 0               | 4    | U4_5N_G0       | BANK4 用户管脚;差分信号的负端;                  |
| 164 | T4  | 0               | 4    | U4_6P_G0       | BANK4 用户管脚;差分信号的正端;                  |



| 序号    | 位置  | Memory | Bank | 信号名            | 说明                                   |
|-------|-----|--------|------|----------------|--------------------------------------|
| 11. 2 | 上上  | Group  | Dank | IR 511         |                                      |
| 165   | R4  | 0      | 4    | U4_6N_G0_VREF  | BANK4 用户管脚;差分信号的负端;特<br>殊电平标准的电压参考阈值 |
| 166   | AA1 | 1      | 4    | U4_7P_G1       | BANK4 用户管脚,差分信号的正端,                  |
| 167   | AB1 | 1      | 4    | U4_7N_G1       | BANK4 用户管脚;差分信号的负端;                  |
| 168   | U3  | 1      | 4    | U4_8P_G1       | BANK4 用户管脚;差分信号的正端;                  |
| 169   | V3  | 1      | 4    | U4_8N_G1       | BANK4 用户管脚;差分信号的负端;                  |
| 170   | T5  | 1      | 4    | U4_9P_G1_DQS   | BANK4 用户管脚;差分信号的正端;                  |
| 171   | U5  | 1      | 4    | U4_9N_G1_DQS   | BANK4 用户管脚;差分信号的负端;                  |
| 172   | AB2 | 1      | 4    | U4_10P_G1      | BANK4 用户管脚;差分信号的正端;                  |
| 173   | AB3 | 1      | 4    | U4_10N_G1      | BANK4用户管脚;差分信号的负端;                   |
| 174   | Y3  | 1      | 4    | U4_11P_G1_SRC  | BANK4 用户管脚;差分信号的正端;局部时钟管脚            |
| 175   | AA3 | 1      | 4    | U4_11N_G1_SRC  | BANK4 用户管脚,差分信号的负端,局部时钟管脚            |
| 176   | V4  | 1      | 4    | U4_12P_G1_MRC  | BANK4 用户管脚;差分信号的正端;全局时钟管脚            |
| 177   | W4  | 1      | 4    | U4_12N_G1_MRC  | BANK4 用户管脚;差分信号的负端;全<br>局时钟管脚        |
| 178   | AA5 | 2      | 4    | U4_13P_G2_MRC  | BANK4 用户管脚;差分信号的正端;全<br>局时钟管脚        |
| 179   | AB5 | 2      | 4    | U4_13N_G2_MRC  | BANK4 用户管脚; 差分信号的负端; 全局时钟管脚          |
| 180   | V5  | 2      | 4    | U4_14P_G2_SRC  | BANK4 用户管脚; 差分信号的正端; 局 部时钟管脚         |
| 181   | U6  | 2      | 4    | U4_14N_G2_SRC  | BANK4 用户管脚;差分信号的负端;局<br>部时钟管脚        |
| 182   | T6  | 2      | 4    | U4 15P G2 DQS  | BANK4 用户管脚;差分信号的正端;                  |
| 183   | R6  | 2      | 4    | U4 15N G2 DQS  | BANK4 用户管脚;差分信号的负端;                  |
| 184   | Y4  | 2      | 4    | U4 16P G2      | BANK4 用户管脚;差分信号的正端;                  |
| 185   | AA4 | 2      | 4    | U4_16N_G2      | BANK4 用户管脚;差分信号的负端;                  |
| 186   | W6  | 2      | 4    | U4_17P_G2      | BANK4 用户管脚;差分信号的正端;                  |
| 187   | W5  | 2      | 4    | U4_17N_G2      | BANK4 用户管脚;差分信号的负端;                  |
| 188   | Y6  | 2      | 4    | U4_18P_G2      | BANK4 用户管脚;差分信号的正端;                  |
| 189   | AA6 | 2      | 4    | U4_18N_G2      | BANK4 用户管脚;差分信号的负端;                  |
| 190   | V7  | 3      | 4    | U4 19P G3      | BANK4 用户管脚;差分信号的正端;                  |
| 191   | W7  | 3      | 4    | U4_19N_G3_VREF | BANK4 用户管脚,差分信号的负端,特<br>殊电平标准的电压参考阈值 |
| 192   | AB6 | 3      | 4    | U4 20P G3      | BANK4用户管脚;差分信号的正端;                   |
| 193   | AB7 | 3      | 4    | U4 20N G3      | BANK4 用户管脚;差分信号的负端;                  |
| 194   | V9  | 3      | 4    | U4 21P G3 DQS  | BANK4 用户管脚;差分信号的正端;                  |
| 195   | V8  | 3      | 4    | U4 21N G3 DQS  | BANK4用户管脚;差分信号的负端;                   |
| 196   | AB8 | 3      | 4    | U4 22P G3      | BANK4 用户管脚;差分信号的正端;                  |
| 197   | AA8 | 3      | 4    | U4 22N G3      | BANK4 用户管脚;差分信号的负端;                  |
| 198   | Y8  | 3      | 4    | U4_23P_G3      | BANK4 用户管脚;差分信号的正端;                  |
| 199   | Y7  | 3      | 4    | U4_23N_G3      | BANK4 用户管脚;差分信号的负端;                  |



| 序号  | 位置 | Memory<br>Group | Bank | 信号名               | 说明                                     |
|-----|----|-----------------|------|-------------------|----------------------------------------|
| 200 | W9 | 3               | 4    | U4_24P_G3         | BANK4 用户管脚;差分信号的正端;                    |
| 201 | Y9 | 3               | 4    | U4_24N_G3         | BANK4 用户管脚;差分信号的负端;                    |
| 202 | U7 | N/A             | 4    | U4_S25            | BANK4 用户管脚;单端信号                        |
| 203 | F4 | N/A             | 5    | U5_S0             | BANK5 用户管脚;单端信号                        |
| 204 | J6 | 0               | 5    | U5_1P_G0_AD4P     | BANK5 用户管脚; 差分信号的正端; ADC 的差分输入 4 正端    |
| 205 | K6 | 0               | 5    | U5_1N_G0_AD4N     | BANK5 用户管脚; 差分信号的负端; ADC 的差分输入 4 负端    |
| 206 | H4 | 0               | 5    | U5_2P_G0_AD12P    | BANK5 用户管脚; 差分信号的正端; ADC 的差分输入 12 正端   |
| 207 | G4 | 0               | 5    | U5_2N_G0_AD12N    | BANK5 用户管脚; 差分信号的负端; ADC 的差分输入 12 负端   |
| 208 | Н5 | 0               | 5    | U5_3P_G0_DQS_AD5P | BANK5 用户管脚;差分信号的正端;<br>ADC 的差分输入5 正端   |
| 209 | J5 | 0               | 5    | U5_3N_G0_DQS_AD5N | BANK5 用户管脚;差分信号的负端;<br>ADC 的差分输入 5 负端  |
| 210 | E3 | 0               | 5    | U5 4P G0          | BANK5 用户管脚;差分信号的正端;                    |
| 211 | F3 | 0               | 5    | U5_4N_G0          | BANK5 用户管脚;差分信号的负端;                    |
| 212 | G3 | 0               | 5    | U5_5P_G0_AD13P    | BANK5 用户管脚; 差分信号的正端; ADC 的差分输入 13 正端   |
| 213 | НЗ | 0               | 5    | U5_5N_G0_AD13N    | BANK5 用户管脚; 差分信号的负端; ADC 的差分输入 13 负端   |
| 214 | B2 | 0               | 5    | U5_6P_G0          | BANK5 用户管脚;差分信号的正端;                    |
| 215 | C2 | 0               | 5    | U5_6N_G0_VREF     | BANK5 用户管脚;差分信号的负端;特<br>殊电平标准的电压参考阈值   |
| 216 | D1 | 1               | 5    | U5_7P_G1_AD6P     | BANK5 用户管脚;差分信号的正端;ADC 的差分输入 6 正端      |
| 217 | E1 | 1               | 5    | U5_7N_G1_AD6N     | BANK5 用户管脚,差分信号的负端;<br>ADC 的差分输入 6 负端  |
| 218 | D2 | 1               | 5    | U5_8P_G1_AD14P    | BANK5 用户管脚,差分信号的正端;<br>ADC 的差分输入 14 正端 |
| 219 | E2 | 1               | 5    | U5_8N_G1_AD14N    | BANK5 用户管脚; 差分信号的负端; ADC 的差分输入 14 负端   |
| 220 | B1 |                 | 5    | U5_9P_G1_DQS_AD7P | BANK5 用户管脚;差分信号的正端;ADC 的差分输入7正端        |
| 221 | Al | 1               | 5    | U5_9N_G1_DQS_AD7N | BANK5 用户管脚; 差分信号的负端; ADC 的差分输入 7 负端    |
| 222 | K4 | 1               | 5    | U5_10P_G1_AD15P   | BANK5 用户管脚;差分信号的正端;<br>ADC 的差分输入 15 正端 |
| 223 | J4 | 1               | 5    | U5_10N_G1_AD15N   | BANK5 用户管脚;差分信号的负端;<br>ADC 的差分输入 15 负端 |
| 224 | К3 | 1               | 5    | U5_11P_G1_SRC     | BANK5 用户管脚;差分信号的正端;局部时钟输入              |
| 225 | L3 | 1               | 5    | U5_11N_G1_SRC     | BANK5 用户管脚;差分信号的负端;局部时钟输入              |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名               | 说明                                   |
|-----|-----|-----------------|------|-------------------|--------------------------------------|
| 226 | Н2  | 1               | 5    | U5_12P_G1_MRC     | BANK5 用户管脚;差分信号的正端;全<br>局时钟输入        |
| 227 | G2  | 1               | 5    | U5_12N_G1_MRC     | BANK5 用户管脚;差分信号的负端;全<br>局时钟输入        |
| 228 | L4  | 2               | 5    | U5_13P_G2_MRC     | BANK5 用户管脚; 差分信号的正端; 全<br>局时钟输入      |
| 229 | L5  | 2               | 5    | U5_13N_G2_MRC     | BANK5 用户管脚; 差分信号的负端; 全局时钟输入          |
| 230 | J1  | 2               | 5    | U5_14P_G2_SRC     | BANK5 用户管脚;差分信号的正端;局<br>部时钟输入        |
| 231 | K1  | 2               | 5    | U5_14N_G2_SRC     | BANK5 用户管脚;差分信号的负端;局 部时钟输入           |
| 232 | K2  | 2               | 5    | U5 15P G2 DQS     | BANK5 用户管脚;差分信号的正端;                  |
| 233 | J2  | 2               | 5    | U5 15N G2 DQS     | BANK5 用户管脚;差分信号的负端;                  |
| 234 | L1  | 2               | 5    | U5 16P G2         | BANK5 用户管脚;差分信号的正端;                  |
| 235 | M1  | 2               | 5    | U5 16N G2         | BANK5 用户管脚;差分信号的负端;                  |
| 236 | F1  | 2               | 5    | U5 17P G2         | BANK5 用户管脚;差分信号的正端;                  |
| 237 | G1  | 2               | 5    | U5 17N G2         | BANK5 用户管脚;差分信号的负端;                  |
| 238 | M6  | 2               | 5    | U5 18P G2         | BANK5 用户管脚;差分信号的正端;                  |
| 239 | M5  | 2               | 5    | U5 18N G2         | BANK5 用户管脚;差分信号的负端;                  |
| 240 | M2  | 3               | 5    | U5 19P G3         | BANK5 用户管脚;差分信号的正端;                  |
| 241 | М3  | 3               | 5    | U5_19N_G3_VREF    | BANK5 用户管脚,差分信号的负端,特<br>殊电平标准的电压参考阈值 |
| 242 | N2  | 3               | 5    | U5_20P_G3         | BANK5 用户管脚;差分信号的正端;                  |
| 243 | P2  | 3               | 5    | U5_20N_G3         | BANK5 用户管脚;差分信号的负端;                  |
| 244 | N4  | 3               | 5    | U5_21P_G3_DQS     | BANK5 用户管脚;差分信号的正端;                  |
| 245 | N3  | 3               | 5    | U5_21N_G3_DQS     | BANK5 用户管脚;差分信号的负端;                  |
| 246 | N5  | 3               | 5    | U5_22P_G3         | BANK5 用户管脚;差分信号的正端;                  |
| 247 | P6  | 3               | 5    | U5_22N_G3         | BANK5 用户管脚;差分信号的负端;                  |
| 248 | R1  | 3               | 5    | U5_23P_G3         | BANK5 用户管脚;差分信号的正端;                  |
| 249 | P1  | 3               | 5    | U5_23N_G3         | BANK5 用户管脚;差分信号的负端;                  |
| 250 | P4  | 3               | 5    | U5_24P_G3         | BANK5 用户管脚;差分信号的正端;                  |
| 251 | P5  | 3               | 5    | U5_24N_G3         | BANK5 用户管脚;差分信号的负端;                  |
| 252 | L6  | N/A             | 5    | U5_S25            | BANK5 用户管脚;单端信号                      |
| 253 | F6  | N/A             | 101  | U101_UHSTREFCLK0N | UHST #0 的参考时钟,负端                     |
| 254 | E6  | N/A             | 101  | U101_UHSTREFCLK0P | UHST #0 的参考时钟,正端                     |
| 255 | C11 | N/A             | 101  | U101_UHST2RXP1    | UHST #1 的接收端,正端                      |
| 256 | A10 | N/A             | 101  | U101_UHST2RXP2    | UHST#2 的接收端,正端                       |
| 257 | D9  | N/A             | 101  | U101_UHST2RXP3    | UHST#3 的接收端,正端                       |
| 258 | A8  | N/A             | 101  | U101_UHST2RXN0    | UHST#0 的接收端,负端                       |
| 259 | C7  | N/A             | 101  | U101_UHST2TXP3    | UHST#3 的发送端,正端                       |
| 260 | A6  | N/A             | 101  | U101_UHST2TXP2    | UHST#2 的发送端,正端                       |
| 261 | E10 | N/A             | 101  | U101_UHSTREFCLK1P | UHST #1 的参考时钟,正端                     |
| 262 | F10 | N/A             | 101  | U101_UHSTREFCLK1N | UHST #1 的参考时钟,负端                     |
| 263 | D11 | N/A             | 101  | U101_UHST2RXN1    | UHST #1 的接收端,负端                      |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名            | 说明                    |
|-----|-----|-----------------|------|----------------|-----------------------|
| 264 | B10 | N/A             | 101  | U101_UHST2RXN2 | UHST #2 的接收端, 负端      |
| 265 | C9  | N/A             | 101  | U101_UHST2RXN3 | UHST #3 的接收端,负端       |
| 266 | В8  | N/A             | 101  | U101_UHST2RXP0 | UHST #0 的接收端,正端       |
| 267 | D7  | N/A             | 101  | U101_UHST2TXN3 | UHST #3 的发送端,负端       |
| 268 | B6  | N/A             | 101  | U101_UHST2TXN2 | UHST #2 的发送端,负端       |
| 269 | C5  | N/A             | 101  | U101_UHST2TXP1 | UHST #1 的发送端,正端       |
| 270 | D5  | N/A             | 101  | U101_UHST2TXN1 | UHST #1 的发送端,负端       |
| 271 | A4  | N/A             | 101  | U101_UHST2TXP0 | UHST #0 的发送端,正端       |
| 272 | B4  | N/A             | 101  | U101_UHST2TXN0 | UHST #0 的发送端, 负端      |
| 273 | R13 | N/A             | 0    | F0_CFG_DONE    | 配置完成信号                |
| 274 | K14 | N/A             | 0    | NC             |                       |
| 275 | L13 | N/A             | 0    | F0_GNDADC      | ADC 模拟地               |
| 276 | K11 | N/A             | 0    | F0_VCCADC      | ADC 模拟电源              |
| 277 | L14 | N/A             | 0    | F0_VREFP       | ADC 1.25V 参考电源输入,正端   |
| 278 | M13 | N/A             | 0    | F0_VCCBAT      | 保存密钥的电池电源输入           |
| 279 | N13 | N/A             | 0    | F0_TCK         | JTAG时钟                |
| 280 | J14 | N/A             | 0    | NC             |                       |
| 281 | L10 | N/A             | 0    | F0_VREFN       | ADC 1.25V 参考电源输入,负端   |
| 282 | N14 | N/A             | 0    | F0_CFG_CLK     | 配置时钟                  |
| 283 | U14 | N/A             | 0    | F0_CFG_T0      | 配置模式选择                |
| 284 | T13 | N/A             | 0    | F0_CFG_T1      | 配置模式选择                |
| 285 | P11 | N/A             | 0    | F0_CFG_STA_B   | 配置 memory 的初始化标识      |
| 286 | P13 | N/A             | 0    | F0_TDI         | JTAG 数据输入             |
| 287 | P14 | N/A             | 0    | F0_TDO         | JTAG 数据输出             |
| 288 | U11 | N/A             | 0    | F0_CFG_T2      | 配置模式选择                |
| 289 | R11 | N/A             | 0    | F0_CFG_V       | 选择配置相关 BANK 在配置过程中的电压 |
| 290 | T14 | N/A             | 0    | F0_CFG_ENB     | 配置使能                  |
| 291 | N10 | N/A             | 0    | F0_TMS         | JTAG 模式选择             |
| 292 | F8  | N/A             | 101  | U101_UHSTREF   | 内部校准终端用精密参考电阻管脚       |
| 293 | D6  | N/A             | N/A  | UHSTVCC        | UHST 的 1.0V 模拟电源输入    |
| 294 | D10 | N/A             | N/A  | UHSTVCC        | UHST 的 1.0V 模拟电源输入    |
| 295 | F7  | N/A             | N/A  | UHSTVCC        | UHST 的 1.0V 模拟电源输入    |
| 296 | F9  | N/A             | N/A  | UHSTVCC        | UHST 的 1.0V 模拟电源输入    |
| 297 | E8  | N/A             | N/A  | UHSTVCC        | UHST 的 1.0V 模拟电源输入    |
| 298 | B5  | N/A             | N/A  | UHSTVTT        | UHST 的 1.2V 模拟电源输入    |
| 299 | B7  | N/A             | N/A  | UHSTVTT        | UHST 的 1.2V 模拟电源输入    |
| 300 | В9  | N/A             | N/A  | UHSTVTT        | UHST 的 1.2V 模拟电源输入    |
| 301 | B11 | N/A             | N/A  | UHSTVTT        | UHST 的 1.2V 模拟电源输入    |
| 302 | C4  | N/A             | N/A  | UHSTVTT        | UHST 的 1.2V 模拟电源输入    |
| 303 | C8  | N/A             | N/A  | UHSTVTT        | UHST 的 1.2V 模拟电源输入    |
| 304 | D8  | N/A             | N/A  | GND            | 地                     |
| 305 | A2  | N/A             | N/A  | GND            | 地                     |
| 306 | A3  | N/A             | N/A  | GND            | 地                     |
| 307 | A5  | N/A             | N/A  | GND            | 地                     |



|                   |                  | Memory            |                   |                   | FM          |
|-------------------|------------------|-------------------|-------------------|-------------------|-------------|
| 序号                | 位置               | Group             | Bank              | 信号名               | 说明          |
| 308               | A7               | N/A               | N/A               | GND               | 地           |
| 309               | A9               | N/A               | N/A               | GND               | 地           |
| 310               | A11              | N/A               | N/A               | GND               | 地           |
| 311               | A12              | N/A               | N/A               | GND               | 地           |
| 312               | A22              | N/A               | N/A               | GND               | 地           |
| 313               | AA2              | N/A               | N/A               | GND               | 地           |
| 314               | AA12             | N/A               | N/A               | GND               | 地           |
| 315               | F12              | N/A               | N/A               | GND               | 地           |
| 316               | AB9              | N/A               | N/A               | GND               | 地           |
| 317               | J21              | N/A               | N/A               | GND               | 地           |
| 318               | В3               | N/A               | N/A               | GND               | 地           |
| 319               | B12              | N/A               | N/A               | GND               | 地           |
| 320               | B19              | N/A               | N/A               | GND               | 地           |
| 321               | C3               | N/A               | N/A               | GND               | 地           |
| 322               | C6               | N/A               | N/A               | GND               | 地           |
| 323               | C10              | N/A               | N/A               | GND               | 地           |
| 324               | C12              | N/A               | N/A               | GND               | 地           |
| 325               | C16              | N/A               | N/A               | GND               | 地           |
| 326               | D3               | N/A               | N/A               | GND               | 地           |
| 327               | D4               | N/A               | N/A               | GND               | 地           |
| 328               | D12              | N/A               | N/A               | GND               | 地           |
| 329               | D13              | N/A               | N/A               | GND               | 地           |
| 330               | E4               | N/A               | N/A               | GND               | 地           |
| 331               | E5               | N/A               | N/A               | GND               | 地           |
| 332               | E7               | N/A               | N/A               | GND               | 地           |
| 333               | E9               | N/A               | N/A               | GND               | 地 地         |
| 334               | E11<br>E20       | N/A               | N/A<br>N/A        | GND<br>GND        | 地           |
| 335               | F5               | N/A<br>N/A        | N/A<br>N/A        | GND               | 地           |
| 337               | F11              | N/A<br>N/A        | N/A               | GND               | 地           |
| 338               | F17              | N/A               | N/A               | GND               | 地           |
| 339               | G5               | N/A               | N/A               | GND               | 地           |
| 340               | G6               | N/A               | N/A               | GND               | 地           |
| 341               | G7               | N/A               | N/A               | GND               | 地           |
| 342               | G8               | N/A               | N/A               | GND               | 地           |
| 343               | G9               | N/A               | N/A               | GND               | 地           |
| 344               | G10              | N/A               | N/A               | GND               |             |
| 345               | G12              | N/A               | N/A               | GND               | 地           |
| 346               | G15              | N/A               | N/A               | GND               | 地           |
|                   |                  |                   |                   |                   |             |
| 348               | H7               | N/A               | N/A               | GND               | 地           |
| 349               | Н9               | N/A               | N/A               | GND               | 地           |
| 350               | H11              | N/A               | N/A               | GND               | 地           |
| 351               | K13              | N/A               | N/A               | GND               | 地           |
| 352               | K18              | N/A               | N/A               | GND               | 地           |
| 349<br>350<br>351 | H9<br>H11<br>K13 | N/A<br>N/A<br>N/A | N/A<br>N/A<br>N/A | GND<br>GND<br>GND | 地<br>地<br>地 |



| 序号         | 位置        | Memory       | Bank       | 信号名                | 说明                    |
|------------|-----------|--------------|------------|--------------------|-----------------------|
| 353        | M15       | Group<br>N/A | N/A        | GND                | 地                     |
| 354        | J12       | N/A          | N/A        | GND                | 地                     |
| 355        | M22       | N/A          | N/A        | GND                | 地                     |
| 356        | K5        | N/A          | N/A        | GND                | 地                     |
| 357        | K7        | N/A          | N/A        | GND                | 地                     |
| 358        | N12       | N/A          | N/A        | GND                | 地                     |
| 359        | K15       | N/A          | N/A        | GND                | 地                     |
| 360        | L2        | N/A          | N/A        | GND                | 地                     |
| 361        | L8        | N/A          | N/A        | GND                | 地                     |
| 362        | N20       | N/A          | N/A        | GND                | 地                     |
| 363        | M7        | N/A          | N/A        | GND                | 地                     |
| 364        | M11       | N/A          | N/A        | GND                | 地                     |
| 365        | R14       | N/A          | N/A        | GND                | 地                     |
| 366        | N6        | N/A          | N/A        | GND                | 地                     |
| 367        | N8        | N/A          | N/A        | GND                | 地                     |
| 368        | N16       | N/A          | N/A        | GND                | 地                     |
| 369        | P3        | N/A          | N/A        | GND                | 地                     |
| 370        | P7        | N/A          | N/A        | GND                | 地                     |
| 371        | P9<br>T11 | N/A<br>N/A   | N/A<br>N/A | GND<br>GND         | 地                     |
| 372<br>373 | T17       | N/A<br>N/A   | N/A        | GND                | 地                     |
| 374        | R8        | N/A          | N/A        | GND                | 地                     |
| 375        | R10       | N/A          | N/A        | GND                | 地                     |
| 376        | U4        | N/A          | N/A        | GND                | 地                     |
| 377        | U8        | N/A          | N/A        | GND                | 地                     |
| 378        | U10       | N/A          | N/A        | GND                | 地                     |
| 379        | U21       | N/A          | N/A        | GND                | 地                     |
| 380        | Y13       | N/A          | N/A        | GND                | 地                     |
| 381        | Y21       | N/A          | N/A        | GND                | 地                     |
| 382        | AB16      | N/A          | N/A        | GND                | 地                     |
| 383        | AB22      | N/A          | N/A        | GND                | 地                     |
| 384        | V1        | N/A          | N/A        | GND                | 地                     |
| 385        | V11       | N/A          | N/A        | GND                | 地                     |
| 386        | E12       | N/A          | N/A        | GND                | 地                     |
| 387        | W8        | N/A          | N/A        | GND                | 地                     |
| 388        | W18       | N/A          | N/A        | GND                | 地                     |
| 389        | Y5        | N/A          | N/A        | GND                | 地                     |
| 390        | Y15       | N/A          | N/A        | GND                | 地                     |
| 391        | L9        | N/A          | N/A        | VCCCORE            | 核电压输入管脚               |
| 392<br>393 | M9<br>J7  | N/A<br>N/A   | N/A<br>N/A | VCCCORE<br>VCCCORE | 核电压输入管脚 核电压输入管脚       |
| 393        | N9        | N/A<br>N/A   | N/A        | VCCCORE            | 核电压输入管脚               |
| 394        | K8        | N/A<br>N/A   | N/A        | VCCCORE            | 核电压输入管脚               |
| 396        | L7        | N/A<br>N/A   | N/A        | VCCCORE            | 核电压输入管脚               |
| 397        | M8        | N/A          | N/A        | VCCCORE            | 核电压输入管脚               |
| 371        | 1410      | 1 1/ 1 1     | 1 1/1 1    | CCCORL             | V =\T-1  0\ \ \ □   4 |



| 序号         | 位置         | Memory       | Bank | 信号名                | 说明                           |
|------------|------------|--------------|------|--------------------|------------------------------|
| 398        | N7         | Group<br>N/A | N/A  | VCCCORE            | 核电压输入管脚                      |
| 399        | P8         | N/A          | N/A  | VCCCORE            | 核电压输入管脚                      |
| 400        | P10        | N/A          | N/A  | VCCCORE            | 核电压输入管脚                      |
| 401        | R7         | N/A          | N/A  | VCCCORE            | 核电压输入管脚                      |
| 402        | R9         | N/A          | N/A  | VCCCORE            | 核电压输入管脚                      |
| 403        | Т8         | N/A          | N/A  | VCCCORE            | 核电压输入管脚                      |
| 404        | T10        | N/A          | N/A  | VCCCORE            | 核电压输入管脚                      |
| 405        | H12        | N/A          | N/A  | VCCSUP             | 辅助电压输入管脚                     |
| 406        | K12        | N/A          | N/A  | VCCSUP             | 辅助电压输入管脚                     |
| 407        | M12        | N/A          | N/A  | VCCSUP             | 辅助电压输入管脚                     |
| 408        | P12        | N/A          | N/A  | VCCSUP             | 辅助电压输入管脚                     |
| 409        | T12        | N/A          | N/A  | VCCSUP             | 辅助电压输入管脚                     |
| 410        | R12        | N/A          | 0    | F0_VCCP            | BANK0 电压输入管脚                 |
| 411        | U13        | N/A          | 0    | F0_VCCP            | BANK0 电压输入管脚                 |
| 412        | T15        | N/A          | 1    | U1_VCCP            | BANK1 电压输入管脚                 |
| 413        | Y17        | N/A          | 1    | U1_VCCP            | BANK1 电压输入管脚                 |
| 414        | T18        | N/A          | 1    | U1_VCCP            | BANK1 电压输入管脚                 |
| 415        | W19        | N/A          | 1    | U1_VCCP            | BANK1 电压输入管脚                 |
| 416        | W22        | N/A          | 1    | U1_VCCP            | BANK1 电压输入管脚                 |
| 417        | V14        | N/A          | 1    | U1_VCCP            | BANK1 电压输入管脚                 |
| 418        | N15        | N/A          | 2    | U2_VCCP            | BANK2 电压输入管脚                 |
| 419        | P21        | N/A          | 2    | U2_VCCP            | BANK2 电压输入管脚                 |
| 420<br>421 | M18        | N/A<br>N/A   | 2 2  | U2_VCCP            | BANK2 电压输入管脚                 |
| 421        | G20<br>H18 | N/A<br>N/A   | 2    | U2_VCCP<br>U2_VCCP | BANK2 电压输入管脚<br>BANK2 电压输入管脚 |
| 423        | L20        | N/A<br>N/A   | 2    | U2 VCCP            | BANK2 电压输入管脚                 |
| 424        | F22        | N/A<br>N/A   | 3    | U3 VCCP            | BANK3 电压输入管脚                 |
| 425        | E15        | N/A          | 3    | U3 VCCP            | BANK3 电压输入管脚                 |
| 426        | D18        | N/A          | 3    | U3 VCCP            | BANK3 电压输入管脚                 |
| 427        | C21        | N/A          | 3    | U3_VCCP            | BANK3 电压输入管脚                 |
| 428        | B14        | N/A          | 3    | U3 VCCP            | BANK3 电压输入管脚                 |
| 429        | A17        | N/A          | 3    | U3 VCCP            | BANK3 电压输入管脚                 |
| 430        | R5         | N/A          | 4    | U4 VCCP            | BANK4 电压输入管脚                 |
| 431        | T2         | N/A          | 4    | U4 VCCP            | BANK4 电压输入管脚                 |
| 432        | V6         | N/A          | 4    | U4 VCCP            | BANK4 电压输入管脚                 |
| 433        | W3         | N/A          | 4    | U4 VCCP            | BANK4 电压输入管脚                 |
| 434        | AA7        | N/A          | 4    | U4 VCCP            | BANK4 电压输入管脚                 |
| 435        | AB4        | N/A          | 4    | U4_VCCP            | BANK4 电压输入管脚                 |
| 436        | C1         | N/A          | 5    | U5_VCCP            | BANK5 电压输入管脚                 |
| 437        | F2         | N/A          | 5    | U5_VCCP            | BANK5 电压输入管脚                 |
| 438        | Н6         | N/A          | 5    | U5_VCCP            | BANK5 电压输入管脚                 |
| 439        | J3         | N/A          | 5    | U5_VCCP            | BANK5 电压输入管脚                 |
| 440        | M4         | N/A          | 5    | U5_VCCP            | BANK5 电压输入管脚                 |
| 441        | N1         | N/A          | 5    | U5_VCCP            | BANK5 电压输入管脚                 |
| 442        | J11        | N/A          | N/A  | VCCHRAM            | 内部 RAM 的电压输入管脚               |



| 序号  | 位置          | Memory<br>Group | Bank       | 信号名      | 说明             |
|-----|-------------|-----------------|------------|----------|----------------|
| 443 | L11         | N/A             | N/A        | VCCHRAM  | 内部 RAM 的电压输入管脚 |
| 444 | N11         | N/A             | N/A        | VCCHRAM  | 内部 RAM 的电压输入管脚 |
| 445 | T7          | N/A             | N/A        | NC       |                |
| 446 | Н8          | N/A             | N/A        | NC       |                |
| 447 | J8          | N/A             | N/A        | NC       |                |
| 448 | J9          | N/A             | N/A        | NC       |                |
| 449 | K9          | N/A             | N/A        | NC       |                |
| 450 | Т9          | N/A             | N/A        | NC       | _              |
| 451 | U9          | N/A             | N/A        | NC       |                |
| 452 | AA9         | N/A             | N/A        | NC       |                |
| 453 | H10         | N/A             | N/A        | NC       |                |
| 454 | J10         | N/A             | N/A        | NC       |                |
| 455 | K10         | N/A             | N/A        | NC       |                |
| 456 | V10         | N/A             | N/A        | NC       |                |
| 457 | W10         | N/A             | N/A        | NC       |                |
| 458 | Y10         | N/A             | N/A        | NC NC    |                |
| 459 | AA10        | N/A             | N/A        | NC<br>NG |                |
| 460 | AB10        | N/A             | N/A        | NC<br>NG |                |
| 461 | G11         | N/A             | N/A        | NC<br>NG |                |
| 462 | W11         | N/A             | N/A        | NC<br>NC |                |
| 463 | Y11         | N/A             | N/A        | NC<br>NC | <b>1</b> 0.    |
| 464 | AA11        | N/A<br>N/A      | N/A<br>N/A | NC<br>NC |                |
| 465 | AB11<br>L12 | N/A<br>N/A      | N/A        | NC<br>NC |                |
| 467 | U12         | N/A             | N/A        | NC NC    |                |
| 468 | V12         | N/A             | N/A        | NC<br>NC |                |
| 469 | W12         | N/A             | N/A        | NC NC    |                |
| 470 | Y12         | N/A             | N/A        | NC NC    |                |
| 471 | AB12        | N/A             | N/A        | NC       |                |
| 472 | G13         | N/A             | N/A        | NC NC    |                |
| 474 | H13         | N/A             | N/A        | NC       |                |
| 474 | J13         | N/A             | N/A        | NC       |                |
| 475 | G14         | N/A             | N/A        | NC       |                |
| 476 | H14         | N/A             | N/A        | NC       |                |
| 477 | H15         | N/A             | N/A        | NC       |                |
| 478 | J15         | N/A             | N/A        | NC       |                |
| 479 | L15         | N/A             | N/A        | NC       |                |
| 480 | P15         | N/A             | N/A        | NC       |                |
| 481 | R15         | N/A             | N/A        | NC       |                |
| 482 | R16         | N/A             | N/A        | NC       |                |
| 483 | T16         | N/A             | N/A        | NC       |                |
| 484 | R17         | N/A             | N/A        | NC       |                |

#### 4.3.2 JFMK50、JFMK50-AS、JFMK50-N 引脚信息

表 4-4 JFMK50、JFMK50-AS、JFMK50-N 引脚

| 77 · 101111120 · 11111120 113 · 11111120 1 · 51/// |    |                 |      |        |             |  |  |
|----------------------------------------------------|----|-----------------|------|--------|-------------|--|--|
| 序号                                                 | 位置 | Memory<br>Group | Bank | 信号名    | 说明          |  |  |
| 1                                                  | K9 | N/A             | 0    | F0 VIN | ADC 模拟输入,负端 |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



| 序号 | 位置  | Memory<br>Group | Bank | 信号名                 | 说明                                                         |
|----|-----|-----------------|------|---------------------|------------------------------------------------------------|
| 2  | J10 | N/A             | 0    | F0_VIP              | ADC 模拟输入,正端                                                |
| 3  | R11 | 0               | 1    | U1_S0               | BANK1 用户管脚,单端                                              |
| 4  | K17 | 0               | 1    | U1_1P_G0_D00_MOSI   | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 0;配置数据管脚 0;SPI<br>flash 命令输出 |
| 5  | K18 | 0               | 1    | U1_1N_G0_D01_DIN    | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 0; 配置数据管脚 1; 串行<br>数据输入管脚;  |
| 6  | L18 | 0               | 1    | U1_2P_G0_D02        | BANK1 用户管脚; 差分信号的正端;<br>存储器字节组 0; 配置数据管脚 2                 |
| 7  | M18 | 0               | 1    | U1_2N_G0_D03        | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 0; 配置数据管脚 3                 |
| 8  | L15 | 0               | 1    | U1_3P_G0_DQS_PUDC_B | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 0 的 DDR DQS;配置过程中上拉控制信号      |
| 9  | L16 | 0               | 1    | U1_3N_G0_DQS_ECLK   | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 0 的 DDR DQS;外部配<br>置时钟       |
| 10 | L14 | 0               | 1    | U1_4P_G0_D04        | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 0;配置数据管脚 4                   |
| 11 | M14 | 0               | 1    | U1_4N_G0_D05        | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 0;配置数据管脚 5                   |
| 12 | P18 | 0               | 1    | U1_5P_G0_D06        | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 0;配置数据管脚 6                   |
| 13 | N17 | 0               | 1    | U1_5N_G0_D07        | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 0;配置数据管脚 7                   |
| 14 | L13 | 0               | 1    | U1_6P_G0_CS_B       | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 0;BPI flash 片选               |
| 15 | M13 | 0               | 1    | U1_6N_G0_D08_VREF   | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 0;配置数据管脚 8;特殊<br>电平标准的电压参考阈值 |
| 16 | R18 | 1               | 1    | U1_7P_G1_D09        | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 1;配置数据管脚 9                   |
| 17 | T18 | 1               | 1    | U1_7N_G1_D10        | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 1;配置数据管脚 10                  |
| 18 | M16 | 1               | 1    | U1_8P_G1_D11        | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 1;配置数据管脚 11                  |
| 19 | M17 | 1               | 1    | U1_8N_G1_D12        | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 1;配置数据管脚 12                  |
| 20 | U16 | 1               | 1    | U1_9P_G1_DQS        | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 1 的 DDR DQS                  |
| 21 | V17 | 1               | 1    | U1_9N_G1_DQS_D13    | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 1 的 DDR DQS;配置数据管脚 13        |
| 22 | P17 | 1               | 1    | U1_10P_G1_D14       | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 1;配置数据管脚 14                  |



| 序号 | 位置  | Memory<br>Group | Bank | 信号名                            | 说明                                                                 |
|----|-----|-----------------|------|--------------------------------|--------------------------------------------------------------------|
| 23 | R17 | 1               | 1    | U1_10N_G1_D15                  | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 1;配置数据管脚 15                          |
| 24 | N16 | 1               | 1    | U1_11P_G1_SRC                  | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 1;局部时钟输入                             |
| 25 | N15 | 1               | 1    | U1_11N_G1_SRC                  | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 1;局部时钟输入                             |
| 26 | R16 | 1               | 1    | U1_12P_G1_MRC                  | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 1;全局时钟输入                             |
| 27 | T16 | 1               | 1    | U1_12N_G1_MRC                  | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 1; 全局时钟输入                           |
| 28 | R15 | 2               | 1    | U1_13P_G2_MRC                  | BANK1 用户管脚; 差分信号的正端;<br>存储器字节组 2; 全局时钟输入                           |
| 29 | P15 | 2               | 1    | U1_13N_G2_MRC                  | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 2;全局时钟输入                             |
| 30 | V16 | 2               | 1    | U1_14P_G2_SRC                  | BANK1 用户管脚; 差分信号的正端;<br>存储器字节组 2; 局部时钟输入                           |
| 31 | V15 | 2               | 1    | U1_14N_G2_SRC                  | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 2;局部时钟输入                             |
| 32 | P14 | 2               | 1    | U1_15P_G2_DQS_RDWR_B           | BANK1 用户管脚;差分信号的正端;<br>存储器字节组2的DDR DQS;SelectMap<br>数据总线方向         |
| 33 | N14 | 2               | 1    | U1_15N_G2_DQS_CFGDO_C<br>SON_B | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 2 的 DDR DQS; 菊花链<br>配置数据输出;并行菊花链的片选。 |
| 34 | T15 | 2               | 1    | U1_16P_G2_CSIN_B               | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 2; SelectMap 片选输入                    |
| 35 | T14 | 2               | 1    | U1_16N_G2_A15_D31              | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 2;BPI 地址管脚 15;配<br>置数据管脚 31          |
| 36 | U17 | 2               | 1    | U1_17P_G2_A14_D30              | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 2;BPI 地址管脚 14;配<br>置数据管脚 30          |
| 37 | U18 | 2               | T    | U1_17N_G2_A13_D29              | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 2; BPI 地址管脚 13; 配<br>置数据管脚 29       |
| 38 | V14 | 2               | 1    | U1_18P_G2_A12_D28              | BANK1 用户管脚; 差分信号的正端;<br>存储器字节组 2; BPI 地址管脚 12; 配<br>置数据管脚 28       |
| 39 | U14 | 2               | 1    | U1_18N_G2_A11_D27              | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 2; BPI 地址管脚 11; 配<br>置数据管脚 27       |
| 40 | T13 | 3               | 1    | U1_19P_G3_A10_D26              | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 2; BPI 地址管脚 10; 配<br>置数据管脚 26        |
| 41 | U13 | 3               | 1    | U1_19N_G3_A09_D25_VREF         | BANK1 用户管脚;差分信号的负端;<br>存储器字节组 2;BPI 地址管脚 09;配                      |



| 序号 | 位置  | Memory<br>Group | Bank | 信号名                   | 说明                                                           |
|----|-----|-----------------|------|-----------------------|--------------------------------------------------------------|
|    |     | Group           |      |                       | 置数据管脚 25; 特殊电平标准的电压参<br>考阈值                                  |
| 42 | V12 | 3               | 1    | U1_20P_G3_A08_D24     | BANK1 用户管脚; 差分信号的正端;<br>存储器字节组 3; BPI 地址管脚 8; 配置<br>数据管脚 24  |
| 43 | U12 | 3               | 1    | U1_20N_G3_A07_D23     | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 3; BPI 地址管脚 7; 配置<br>数据管脚 23  |
| 44 | T11 | 3               | 1    | U1_21P_G3_DQS         | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 3 的 DDR DQS                    |
| 45 | U11 | 3               | 1    | U1_21N_G3_DQS_A06_D22 | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 3; BPI 地址管脚 06; 配<br>置数据管脚 22 |
| 46 | R13 | 3               | 1    | U1_22P_G3_A05_D21     | BANK1 用户管脚; 差分信号的正端;<br>存储器字节组 3; BPI 地址管脚 05; 配<br>置数据管脚 21 |
| 47 | R12 | 3               | 1    | U1_22N_G3_A04_D20     | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 3; BPI 地址管脚 04; 配<br>置数据管脚 20 |
| 48 | V10 | 3               | 1    | U1_23P_G3_A03_D19     | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 3;BPI 地址管脚 03;配<br>置数据管脚 19    |
| 49 | V11 | 3               | 1    | U1_23N_G3_A02_D18     | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 3; BPI 地址管脚 02; 配<br>置数据管脚 18 |
| 50 | Т9  | 3               | 1    | U1_24P_G3_A01_D17     | BANK1 用户管脚;差分信号的正端;<br>存储器字节组 3;BPI 地址管脚 01;配<br>置数据管脚 17    |
| 51 | T10 | 3               | 1    | U1_24N_G3_A00_D16     | BANK1 用户管脚; 差分信号的负端;<br>存储器字节组 3; BPI 地址管脚 0; 配置<br>数据管脚 26  |
| 52 | R10 | N/A             | 1    | U1_S25                | BANK1 用户管脚;单端信号                                              |
| 53 | G13 | N/A             | 2    | U2_S0                 | BANK2 用户管脚; 单端信号                                             |
| 54 | F13 | 0               | 2    | U2_1P_G0_AD0P         | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 0; ADC 的差分输入 0 正<br>端          |
| 55 | F14 | 0               | 2    | U2_1N_G0_AD0N         | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 0; ADC 的差分输入 0 负端              |
| 56 | D12 | 0               | 2    | U2_2P_G0_AD8P         | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 0; ADC 的差分输入 8 正端              |
| 57 | D13 | 0               | 2    | U2_2N_G0_AD8N         | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 0; ADC 的差分输入 8 负端              |
| 58 | C12 | 0               | 2    | U2_3P_G0_DQS_AD1P     | BANK2 用户管脚;差分信号的正端;                                          |



| 序号 | 位置  | Memory<br>Group | Bank | 信号名               | 说明                                                            |
|----|-----|-----------------|------|-------------------|---------------------------------------------------------------|
|    |     | Group           |      |                   | 存储器字节组 0 的 DDR DQS; ADC 的 差分输入 1 正端                           |
| 59 | B12 | 0               | 2    | U2_3N_G0_DQS_AD1N | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 0 的 DDR DQS; ADC 的<br>差分输入 1 负端 |
| 60 | B11 | 0               | 2    | U2_4P_G0          | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 0;                              |
| 61 | A11 | 0               | 2    | U2_4N_G0          | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 0;                              |
| 62 | D14 | 0               | 2    | U2_5P_G0_AD9P     | BANK2 用户管脚; 差分信号的正端;<br>存储器字节组 0; ADC 的差分输入 9 正端              |
| 63 | C14 | 0               | 2    | U2_5N_G0_AD9N     | BANK2 用户管脚; 差分信号的负端;<br>存储器字节组 0; ADC 的差分输入 9 负<br>端          |
| 64 | B14 | 0               | 2    | U2_6P_G0          | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 0;                              |
| 65 | B13 | 0               | 2    | U2_6N_G0_VREF     | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 0;特殊电平电压参考阈<br>值                |
| 66 | A13 | 1               | 2    | U2_7P_G1_AD2P     | BANK2 用户管脚; 差分信号的正端;<br>存储器字节组 1; ADC 的差分输入 2 正端              |
| 67 | A14 | 1               | 2    | U2_7N_G1_AD2N     | BANK2 用户管脚; 差分信号的负端;<br>存储器字节组 1; ADC 的差分输入 2 负<br>端          |
| 68 | H14 | 1               | 2    | U2_8P_G1_AD10P    | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 1; ADC 的差分输入 10<br>正端           |
| 69 | G14 | 1               | 2    | U2_8N_G1_AD10N    | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 1; ADC 的差分输入 10<br>负端           |
| 70 | B16 | 1               | 2    | U2_9P_G1_DQS_AD3P | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 1 的 DDR DQS; ADC 的<br>差分输入 3 正端 |
| 71 | B17 | 1               | 2    | U2_9N_G1_DQS_AD3N | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 1 的 DDR DQS; ADC 的<br>差分输入 3 负端 |
| 72 | J14 | 1               | 2    | U2_10P_G1_AD11P   | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 1; ADC 的差分输入 11<br>正端           |
| 73 | H15 | 1               | 2    | U2_10N_G1_AD11N   | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 1; ADC 的差分输入 11<br>负端           |
| 74 | E15 | 1               | 2    | U2_11P_G1_SRC     | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 1;局部时钟管脚                        |



| 序号 | 位置  | Memory<br>Group | Bank | 信号名                 | 说明                                                           |
|----|-----|-----------------|------|---------------------|--------------------------------------------------------------|
| 75 | E16 | 1               | 2    | U2_11N_G1_SRC       | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 1;局部时钟管脚                       |
| 76 | D15 | 1               | 2    | U2_12P_G1_MRC       | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 1;全局时钟管脚                       |
| 77 | C15 | 1               | 2    | U2_12N_G1_MRC       | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 1;全局时钟管脚                       |
| 78 | G16 | 2               | 2    | U2_13P_G2_MRC       | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 2;全局时钟管脚                       |
| 79 | H16 | 2               | 2    | U2_13N_G2_MRC       | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 2;全局时钟管脚                       |
| 80 | F15 | 2               | 2    | U2_14P_G2_SRC       | BANK2 用户管脚; 差分信号的正端;<br>存储器字节组 2; 局部时钟管脚                     |
| 81 | F16 | 2               | 2    | U2_14N_G2_SRC       | BANK2 用户管脚; 差分信号的负端;<br>存储器字节组 2; 局部时钟管脚                     |
| 82 | K13 | 2               | 2    | U2_15P_G2_DQS       | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 2 的 DDR DQS                    |
| 83 | J13 | 2               | 2    | U2_15N_G2_DQS_ADV_B | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 2 的 DDR DQS; BPI<br>FLASH 地址有效 |
| 84 | E17 | 2               | 2    | U2_16P_G2_A28       | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 2;BPI 地址线 28                   |
| 85 | D17 | 2               | 2    | U2_16N_G2_A27       | BANK2 用户管脚; 差分信号的负端;<br>存储器字节组 2; BPI 地址线 27                 |
| 86 | A16 | 2               | 2    | U2_17P_G2_A26       | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 2;BPI 地址线 26                   |
| 87 | A15 | 2               | 2    | U2_17N_G2_A25       | BANK2 用户管脚; 差分信号的负端;<br>存储器字节组 2; BPI 地址线 25                 |
| 88 | K15 | 2               | 2    | U2_18P_G2_A24       | BANK2 用户管脚; 差分信号的正端;<br>存储器字节组 2; BPI 地址线 24                 |
| 89 | J15 | 2               | 2    | U2_18N_G2_A23       | BANK2 用户管脚; 差分信号的负端;<br>存储器字节组 2; BPI 地址线 23                 |
| 90 | E18 | 3               | 2    | U2_19P_G3_A22       | BANK3 用户管脚;差分信号的正端;<br>存储器字节组 3;BPI 地址线 22                   |
| 91 | D18 | 3               | 2    | U2_19N_G3_A21_VREF  | BANK3 用户管脚;差分信号的负端;<br>存储器字节组 3;BPI 地址线 21;特殊<br>电平电压参考阈值    |
| 92 | G17 | 3               | 2    | U2_20P_G3_A20       | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 3;BPI 地址线 20                   |
| 93 | H17 | 3               | 2    | U2_20N_G3_A19       | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 3;BPI 地址线 19                   |
| 94 | J18 | 3               | 2    | U2_21P_G3_DQS       | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 3 的 DDR DQS;                   |
| 95 | J17 | 3               | 2    | U2_21N_G3_DQS_A18   | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 3 的 DDR DQS;BPI 地址<br>线 18     |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名            | 说明                                                                  |
|-----|-----|-----------------|------|----------------|---------------------------------------------------------------------|
| 96  | C17 | 3               | 2    | U2_22P_G3_A17  | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 3;BPI 地址线 17                          |
| 97  | C16 | 3               | 2    | U2_22N_G3_A16  | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 3;BPI 地址线 16                          |
| 98  | A18 | 3               | 2    | U2_23P_G3_OE_B | BANK2 用户管脚;差分信号的正端;<br>存储器字节组 3;BPI FLASH 输出使能                      |
| 99  | B18 | 3               | 2    | U2_23N_G3_WE_B | BANK2 用户管脚;差分信号的负端;<br>存储器字节组 3;BPI FLASH 写使能                       |
| 100 | G18 | 3               | 2    | U2_24P_G3_RS1  | BANK2 用户管脚; 差分信号的正端;<br>存储器字节组 3; RS1 和 RS0 组合管理<br>multiboot 是版本输出 |
| 101 | F18 | 3               | 2    | U2_24N_G3_RS0  | BANK2 用户管脚; 差分信号的负端;<br>存储器字节组 3; RS1 和 RS0 组合管理<br>multiboot 是版本输出 |
| 102 | K16 | N/A             | 2    | U2_S25         | BANK2 用户管脚,单端信号                                                     |
| 103 | D9  | N/A             | 3    | U3_6N_G0_VREF  | BANK3 用户管脚;差分负端;存储器字节组0;特殊电平电压参考阈值                                  |
| 104 | С9  | N/A             | 3    | U3_11P_G1_SRC  | BANK3 用户管脚;差分信号的正端;<br>存储器字节组 1;局部时钟管脚                              |
| 105 | В9  | N/A             | 3    | U3_11N_G1_SRC  | BANK3 用户管脚;差分信号的负端;<br>存储器字节组 1;局部时钟管脚                              |
| 106 | В8  | N/A             | 3    | U3_12P_G1_MRC  | BANK3 用户管脚;差分信号的正端;<br>存储器字节组 1;全局时钟管脚                              |
| 107 | A8  | N/A             | 3    | U3_12N_G1_MRC  | BANK3 用户管脚;差分信号的负端;<br>存储器字节组 1;全局时钟管脚                              |
| 108 | C11 | N/A             | 3    | U3_13P_G2_MRC  | BANK3 用户管脚;差分信号的正端;<br>存储器字节组 2;全局时钟管脚                              |
| 109 | C10 | N/A             | 3    | U3_13N_G2_MRC  | BANK3 用户管脚;差分信号的负端;<br>存储器字节组 2;全局时钟管脚                              |
| 110 | A10 | N/A             | 3    | U3_14P_G2_SRC  | BANK3 用户管脚;差分信号的正端;<br>存储器字节组 2;局部时钟管脚                              |
| 111 | A9  | N/A             | 3    | U3_14N_G2_SRC  | BANK3 用户管脚;差分信号的负端;<br>存储器字节组 2;局部时钟管脚                              |
| 112 | D10 | N/A             | 3    | U3_19N_G3_VREF | BANK3 用户管脚;差分信号的负端;<br>存储器字节组 3;局部时钟管脚;特殊<br>电平标准的电压参考阈值            |
| 113 | K6  | N/A             | 4    | U4_S0          | BANK4 用户管脚;单端信号                                                     |
| 114 | K5  | 0               | 4    | U4_1P_G0       | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 0                                     |
| 115 | L4  | 0               | 4    | U4_1N_G0       | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 0                                     |
| 116 | К3  | 0               | 4    | U4_2P_G0       | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 0                                     |
| 117 | L3  | 0               | 4    | U4_2N_G0       | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 0                                     |



| 序号  | 位置 | Memory<br>Group | Bank | 信号名           | 说明                                                  |
|-----|----|-----------------|------|---------------|-----------------------------------------------------|
| 118 | L1 | 0               | 4    | U4_3P_G0_DQS  | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 0 的 DDR DQS           |
| 119 | M1 | 0               | 4    | U4_3N_G0_DQS  | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 0 的 DDR DQS           |
| 120 | L6 | 0               | 4    | U4_4P_G0      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 0                     |
| 121 | L5 | 0               | 4    | U4_4N_G0      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 0                     |
| 122 | N1 | 0               | 4    | U4_5P_G0      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 0                     |
| 123 | N2 | 0               | 4    | U4_5N_G0      | BANK4 用户管脚; 差分信号的负端;<br>存储器字节组 0                    |
| 124 | M2 | 0               | 4    | U4_6P_G0      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 0                     |
| 125 | M3 | 0               | 4    | U4_6N_G0_VREF | BANK4 用户管脚; 差分信号的负端;<br>存储器字节组 0; 特殊电平标准的电压<br>参考阈值 |
| 126 | U1 | 1               | 4    | U4_7P_G1      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 1                     |
| 127 | V1 | 1               | 4    | U4_7N_G1      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 1                     |
| 128 | P2 | 1               | 4    | U4_8P_G1      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 1                     |
| 129 | R2 | 1               | 4    | U4_8N_G1      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 1                     |
| 130 | V2 | 1               | 4    | U4_9P_G1_DQS  | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 1 的 DDR DQS           |
| 131 | U2 | 1               | 4    | U4_9N_G1_DQS  | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 1 的 DDR DQS           |
| 132 | R1 | 1               | 4    | U4_10P_G1     | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 1                     |
| 133 | T1 | 1               | 4    | U4_10N_G1     | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 1                     |
| 134 | R3 | 1               | 4    | U4_11P_G1_SRC | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 1;局部时钟管脚              |
| 135 | T3 | 1               | 4    | U4_11N_G1_SRC | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 1;局部时钟管脚              |
| 136 | U3 | 1               | 4    | U4_12P_G1_MRC | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 1;全局时钟管脚              |
| 137 | U4 | 1               | 4    | U4_12N_G1_MRC | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 1;全局时钟管脚              |
| 138 | N5 | 2               | 4    | U4_13P_G2_MRC | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 2;全局时钟管脚              |
| 139 | P5 | 2               | 4    | U4_13N_G2_MRC | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 2;全局时钟管脚              |



| 序号  | 位置 | Memory<br>Group | Bank | 信号名            | 说明                                                |
|-----|----|-----------------|------|----------------|---------------------------------------------------|
| 140 | M4 | 2               | 4    | U4_14P_G2_SRC  | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 2;局部时钟管脚            |
| 141 | N4 | 2               | 4    | U4_14N_G2_SRC  | BANK4 用户管脚; 差分信号的负端;<br>存储器字节组 2; 局部时钟管脚          |
| 142 | Т5 | 2               | 4    | U4_15P_G2_DQS  | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 2 的 DDR DQS         |
| 143 | T4 | 2               | 4    | U4_15N_G2_DQS  | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 2 的 DDR DQS         |
| 144 | M6 | 2               | 4    | U4_16P_G2      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 2                   |
| 145 | N6 | 2               | 4    | U4_16N_G2      | BANK4 用户管脚; 差分信号的负端;<br>存储器字节组 2                  |
| 146 | V5 | 2               | 4    | U4_17P_G2      | BANK4 用户管脚,差分信号的正端;<br>存储器字节组 2                   |
| 147 | V4 | 2               | 4    | U4_17N_G2      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 2                   |
| 148 | Р3 | 2               | 4    | U4_18P_G2      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 2                   |
| 149 | P4 | 2               | 4    | U4_18N_G2      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 2                   |
| 150 | R6 | 3               | 4    | U4_19P_G3      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 3                   |
| 151 | R5 | 3               | 4    | U4_19N_G3_VREF | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 3;特殊电平标准的电压<br>参考阈值 |
| 152 | V6 | 3               | 4    | U4_20P_G3      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 3                   |
| 153 | V7 | 3               | 4    | U4_20N_G3      | BANK4 用户管脚;差分信号的负端;<br>DDR IP DQ[2]               |
| 154 | U9 | 3               | 4    | U4_21P_G3_DQS  | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 3 的 DDR DQS         |
| 155 | V9 | 3               | 4    | U4_21N_G3_DQS  | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 3 的 DDR DQS         |
| 156 | U6 | 3               | 4    | U4_22P_G3      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 3                   |
| 157 | U7 | 3               | 4    | U4_22N_G3      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 3                   |
| 158 | R7 | 3               | 4    | U4_23P_G3      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 3                   |
| 159 | Т6 | 3               | 4    | U4_23N_G3      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 3                   |
| 160 | R8 | 3               | 4    | U4_24P_G3      | BANK4 用户管脚;差分信号的正端;<br>存储器字节组 3                   |
| 161 | Т8 | 3               | 4    | U4_24N_G3      | BANK4 用户管脚;差分信号的负端;<br>存储器字节组 3                   |
| 162 | U8 | N/A             | 4    | U4_S25         | BANK4 用户管脚;单端信号                                   |



| 序号  | 位置 | Memory<br>Group | Bank | 信号名               | 说明                                                            |
|-----|----|-----------------|------|-------------------|---------------------------------------------------------------|
| 163 | F5 | N/A             | 5    | U5_S0             | BANK5 用户管脚;单端信号                                               |
| 164 | E6 | 0               | 5    | U5_1P_G0_AD4P     | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 0; ADC 的差分输入 4 正端               |
| 165 | E5 | 0               | 5    | U5_1N_G0_AD4N     | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 0; ADC 的差分输入 4 负<br>端           |
| 166 | G6 | 0               | 5    | U5_2P_G0_AD12P    | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 0; ADC 的差分输入 12<br>正端           |
| 167 | F6 | 0               | 5    | U5_2N_G0_AD12N    | BANK5 用户管脚; 差分信号的负端;<br>存储器字节组 0; ADC 的差分输入 12<br>负端          |
| 168 | Н6 | 0               | 5    | U5_3P_G0_DQS_AD5P | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 0 的 DDR DQS; ADC 的<br>差分输入 5 正端 |
| 169 | Н5 | 0               | 5    | U5_3N_G0_DQS_AD5N | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 0 的 DDR DQS; ADC 的<br>差分输入 5 负端 |
| 170 | E7 | 0               | 5    | U5_4P_G0          | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 0;                              |
| 171 | D7 | 0               | 5    | U5_4N_G0          | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 0;                              |
| 172 | C6 | 0               | 5    | U5_5P_G0_AD13P    | BANK5 用户管脚;差分信号的正端;<br>ADC 的差分输入 13 正端                        |
| 173 | C5 | 0               | 5    | U5_5N_G0_AD13N    | BANK5 用户管脚;差分信号的负端;<br>ADC 的差分输入 13 负端                        |
| 174 | D8 | 0               | 5    | U5_6P_G0          | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 0;                              |
| 175 | C7 | 0               | 5    | U5_6N_G0_VREF     | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 0;特殊电平标准的电压<br>参考阈值             |
| 176 | D5 | 1               | 5    | U5_7P_G1_AD6P     | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 1; ADC 的差分输入 6 正端               |
| 177 | D4 | 1               | 5    | U5_7N_G1_AD6N     | BANK5 用户管脚; 差分信号的负端;<br>存储器字节组 1; ADC 的差分输入 6 负端              |
| 178 | B7 | 1               | 5    | U5_8P_G1_AD14P    | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 1; ADC 的差分输入 14<br>正端           |
| 179 | В6 | 1               | 5    | U5_8N_G1_AD14N    | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 1; ADC 的差分输入 14<br>负端           |
| 180 | A6 | 1               | 5    | U5_9P_G1_DQS      | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 1 的 DDR DQS                     |



| 序号  | 位置 | Memory<br>Group | Bank | 信号名             | 说明                                                    |
|-----|----|-----------------|------|-----------------|-------------------------------------------------------|
| 181 | A5 | 1               | 5    | U5_9N_G1_DQS    | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 1 的 DDR DQS             |
| 182 | A4 | 1               | 5    | U5_10P_G1_AD15P | BANK5 用户管脚; 差分信号的正端;<br>存储器字节组 1; ADC 的差分输入 15<br>正端; |
| 183 | A3 | 1               | 5    | U5_10N_G1_AD15N | BANK5 用户管脚; 差分信号的负端;<br>存储器字节组 1; ADC 的差分输入 15<br>负端  |
| 184 | G4 | 1               | 5    | U5_11P_G1_SRC   | BANK5 用户管脚; 差分信号的正端;<br>存储器字节组 1; 局部时钟输入              |
| 185 | G3 | 1               | 5    | U5_11N_G1_SRC   | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 1;局部时钟输入                |
| 186 | J4 | 1               | 5    | U5_12P_G1_MRC   | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 1;全局时钟输入                |
| 187 | Н4 | 1               | 5    | U5_12N_G1_MRC   | BANK5 用户管脚; 差分信号的负端;<br>存储器字节组 1; 全局时钟输入              |
| 188 | F3 | 2               | 5    | U5_13P_G2_MRC   | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 2;全局时钟输入                |
| 189 | F4 | 2               | 5    | U5_13N_G2_MRC   | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 2;全局时钟输入                |
| 190 | C4 | 2               | 5    | U5_14P_G2_SRC   | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 2;局部时钟输入                |
| 191 | B4 | 2               | 5    | U5_14N_G2_SRC   | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 2;局部时钟输入                |
| 192 | Е3 | 2               | 5    | U5_15P_G2_DQS   | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 2 的 DDR DQS;            |
| 193 | D3 | 2               | 5    | U5_15N_G2_DQS   | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 2 的 DDR DQS;            |
| 194 | Ј3 | 2               | 5    | U5_16P_G2       | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 2;                      |
| 195 | J2 | 2               | 5    | U5_16N_G2       | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 2;                      |
| 196 | B2 | 2               | 5    | U5_17P_G2       | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 2;                      |
| 197 | В3 | 2               | 5    | U5_17N_G2       | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 2;                      |
| 198 | Al | 2               | 5    | U5_18P_G2       | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 2;                      |
| 199 | B1 | 2               | 5    | U5_18N_G2       | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 2;                      |
| 200 | G2 | 3               | 5    | U5_19P_G3       | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 3;                      |
| 201 | Н2 | 3               | 5    | U5_19N_G3_VREF  | BANK5 用户管脚;差分信号的负端;<br>存储器字节组 3;特殊电平标准的电压<br>参考阈值     |



| 序号  | 位置        | Memory     | Bank    | 信号名             | 说明                                        |
|-----|-----------|------------|---------|-----------------|-------------------------------------------|
|     |           | Group      |         |                 | BANK5 用户管脚; 差分信号的正端;                      |
| 202 | C1        | 3          | 5       | U5_20P_G3       | 存储器字节组 3;                                 |
| 202 | G2        | 2          |         | 115 2011 G2     | BANK5 用户管脚;差分信号的负端;                       |
| 203 | C2        | 3          | 5       | U5_20N_G3       | 存储器字节组 3;                                 |
| 204 | H1        | 3          | 5       | U5 21P G3 DQS   | BANK5 用户管脚,差分信号的正端;                       |
| 204 | 111       | <i></i>    | <i></i> | 03_211_03_bQ5   | 存储器字节组 3 的 DDR DQS;                       |
| 205 | G1        | 3          | 5       | U5_21N_G3_DQS   | BANK5 用户管脚; 差分信号的负端;                      |
|     |           |            |         | `               | 存储器字节组 3 的 DDR DQS;                       |
| 206 | E2        | 3          | 5       | U5_22P_G3       | BANK5 用户管脚;差分信号的正端;<br>存储器字节组 3;          |
|     |           |            |         |                 | BANK5 用户管脚: 差分信号的负端;                      |
| 207 | D2        | 3          | 5       | U5_22N_G3       | 存储器字节组3;                                  |
|     |           |            |         |                 | BANK5 用户管脚,差分信号的正端;                       |
| 208 | K1        | 3          | 5       | U5_23P_G3       | 存储器字节组3;                                  |
| 200 | 1/2       | 2          |         | 115, 2221, 62   | BANK5 用户管脚;差分信号的负端;                       |
| 209 | K2        | 3          | 5       | U5_23N_G3       | 存储器字节组 3;                                 |
| 210 | E1        | 3          | 5       | U5_24P_G3       | BANK5 用户管脚;差分信号的正端;                       |
| 210 | 121       |            |         | 03_241_03       | 存储器字节组 3;                                 |
| 211 | F1        | 3          | 5       | U5 24N G3       | BANK5 用户管脚;差分信号的负端;                       |
|     |           |            |         |                 | 存储器字节组 3;                                 |
| 212 | J5        | N/A        | 5       | U5_S25          | BANK5 用户管脚; 单端信号                          |
| 213 | P10       | N/A        | 0       | F0_CFG_DONE     | 配置完成信号                                    |
| 214 | L10<br>H9 | N/A<br>N/A | 0       | NC<br>F0 GNDADC | ADC 模拟地                                   |
| 216 | H10       | N/A<br>N/A | 0       | FO VCCADC       | ADC 模拟电源                                  |
| 217 | K10       | N/A        | 0       | FO VREFP        | ADC 1.25V 参考电源输入,正端                       |
| 218 | E8        | N/A        | 0       | F0_VCCBAT       | 保存密钥的电池电源输入                               |
| 219 | E10       | N/A        | 0       | FO TCK          | JTAG 时钟                                   |
| 220 | L9        | N/A        | 0       | NC              | VIII 0 11 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |
| 221 | Ј9        | N/A        | 0       | F0 VREFN        | ADC 1.25V 参考电源输入,负端                       |
| 222 | E9        | N/A        | 0       | F0_CFG_CLK      | 配置时钟                                      |
| 223 | P12       | N/A        | 0       | F0_CFG_T0       | 配置模式选择                                    |
| 224 | P13       | N/A        | 0       | F0_CFG_T1       | 配置模式选择                                    |
| 225 | P7        | N/A        | 0       | F0_CFG_STA_B    | 配置 memory 的初始化标识                          |
| 226 | E11       | N/A        | 0       | F0_TDI          | JTAG 数据输入                                 |
| 227 | E13       | N/A        | 0       | F0_TDO          | JTAG 数据输出                                 |
| 228 | P11       | N/A        | 0       | F0_CFG_T2       | 配置模式选择                                    |
| 229 | P8        | N/A        | 0       | F0_CFG_V        | 选择配置相关 BANK 在配置过程中的<br>电压                 |
| 230 | P9        | N/A        | 0       | F0_CFG_ENB      | 配置使能                                      |
| 231 | E12       | N/A        | 0       | F0_TMS          | JTAG 模式选择                                 |
| 232 | A12       | N/A        | N/A     | GND             | 数字地                                       |
| 233 | A2        | N/A        | N/A     | GND             | 数字地                                       |
| 234 | B15       | N/A        | N/A     | GND             | 数字地                                       |
| 235 | B5        | N/A        | N/A     | GND             | 数字地                                       |



|     | I   | 3.5             |      |         | FM      |
|-----|-----|-----------------|------|---------|---------|
| 序号  | 位置  | Memory<br>Group | Bank | 信号名     | 说明      |
| 236 | C18 | N/A             | N/A  | GND     | 数字地     |
| 237 | C8  | N/A             | N/A  | GND     | 数字地     |
| 238 | D11 | N/A             | N/A  | GND     | 数字地     |
| 239 | D1  | N/A             | N/A  | GND     | 数字地     |
| 240 | E14 | N/A             | N/A  | GND     | 数字地     |
| 241 | E4  | N/A             | N/A  | GND     | 数字地     |
| 242 | F17 | N/A             | N/A  | GND     | 数字地     |
| 243 | F11 | N/A             | N/A  | GND     | 数字地     |
| 244 | F9  | N/A             | N/A  | GND     | 数字地     |
| 245 | F7  | N/A             | N/A  | GND     | 数字地     |
| 246 | G12 | N/A             | N/A  | GND     | 数字地     |
| 247 | G10 | N/A             | N/A  | GND     | 数字地     |
| 248 | G8  | N/A             | N/A  | GND     | 数字地     |
| 249 | H13 | N/A             | N/A  | GND     | 数字地     |
| 250 | H11 | N/A             | N/A  | GND     | 数字地     |
| 251 | H7  | N/A             | N/A  | GND     | 数字地     |
| 252 | Н3  | N/A             | N/A  | GND     | 数字地     |
| 253 | J16 | N/A             | N/A  | GND     | 数字地     |
| 254 | J12 | N/A             | N/A  | GND     | 数字地     |
| 255 | Ј8  | N/A             | N/A  | GND     | 数字地     |
| 256 | J6  | N/A             | N/A  | GND     | 数字地     |
| 257 | K11 | N/A             | N/A  | GND     | 数字地     |
| 258 | K7  | N/A             | N/A  | GND     | 数字地     |
| 259 | L12 | N/A             | N/A  | GND     | 数字地     |
| 260 | L8  | N/A             | N/A  | GND     | 数字地     |
| 261 | L2  | N/A             | N/A  | GND     | 数字地     |
| 262 | M15 | N/A             | N/A  | GND     | 数字地     |
| 263 | M11 | N/A             | N/A  | GND     | 数字地     |
| 264 | M9  | N/A             | N/A  | GND     | 数字地     |
| 265 | M7  | N/A             | N/A  | GND     | 数字地     |
| 266 | M5  | N/A             | N/A  | GND     | 数字地     |
| 267 | N18 | N/A             | N/A  | GND     | 数字地     |
| 268 | N12 | N/A             | N/A  | GND     | 数字地     |
| 269 | N10 | N/A             | N/A  | GND     | 数字地     |
| 270 | N8  | N/A             | N/A  | GND     | 数字地     |
| 271 | P1  | N/A             | N/A  | GND     | 数字地     |
| 272 | R14 | N/A             | N/A  | GND     | 数字地     |
| 273 | R4  | N/A             | N/A  | GND     | 数字地     |
| 274 | T17 | N/A             | N/A  | GND     | 数字地     |
| 275 | T7  | N/A             | N/A  | GND     | 数字地     |
| 276 | U10 | N/A             | N/A  | GND     | 数字地     |
| 277 | V13 | N/A             | N/A  | GND     | 数字地     |
| 278 | V3  | N/A             | N/A  | GND     | 数字地     |
| 279 | F8  | N/A             | N/A  | VCCCORE | 核电压输入管脚 |
| 280 | G9  | N/A             | N/A  | VCCCORE | 核电压输入管脚 |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名     | 说明             |
|-----|-----|-----------------|------|---------|----------------|
| 281 | G7  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 282 | Н8  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 283 | J11 | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 284 | J7  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 285 | K8  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 286 | L11 | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 287 | L7  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 288 | M10 | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 289 | M8  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 290 | N11 | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 291 | N9  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 292 | N7  | N/A             | N/A  | VCCCORE | 核电压输入管脚        |
| 293 | F12 | N/A             | N/A  | VCCSUP  | 辅助电压输入管脚       |
| 294 | H12 | N/A             | N/A  | VCCSUP  | 辅助电压输入管脚       |
| 295 | K12 | N/A             | N/A  | VCCSUP  | 辅助电压输入管脚       |
| 296 | M12 | N/A             | N/A  | VCCSUP  | 辅助电压输入管脚       |
| 297 | R9  | N/A             | 0    | F0_VCCP | BANK0 电压输入管脚   |
| 298 | L17 | N/A             | 1    | U1_VCCP | BANKI 电压输入管脚   |
| 299 | N13 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚   |
| 300 | P16 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚   |
| 301 | T12 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚   |
| 302 | U15 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚   |
| 303 | V18 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚   |
| 304 | A17 | N/A             | 2    | U2_VCCP | BANK2 电压输入管脚   |
| 305 | C13 | N/A             | 2    | U2_VCCP | BANK2 电压输入管脚   |
| 306 | D16 | N/A             | 2    | U2_VCCP | BANK2 电压输入管脚   |
| 307 | G15 | N/A             | 2    | U2_VCCP | BANK2 电压输入管脚   |
| 308 | H18 | N/A             | 2    | U2_VCCP | BANK2 电压输入管脚   |
| 309 | K14 | N/A             | 2    | U2_VCCP | BANK2 电压输入管脚   |
| 310 | B10 | N/A             | 3    | U3_VCCP | BANK3 电压输入管脚   |
| 311 | K4  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚   |
| 312 | N3  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚   |
| 313 | P6  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚   |
| 314 | T2  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚   |
| 315 | U5  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚   |
| 316 | V8  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚   |
| 317 | A7  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚   |
| 318 | C3  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚   |
| 319 | D6  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚   |
| 320 | F2  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚   |
| 321 | G5  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚   |
| 322 | J1  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚   |
| 323 | F10 | N/A             | N/A  | VCCHRAM | 内部 RAM 的电压输入管脚 |
| 324 | G11 | N/A             | N/A  | VCCHRAM | 内部 RAM 的电压输入管脚 |



### 4.3.3 JFMK50T2、JFMK50T2-AS、JFMK50T2-N 引脚信息

表 4-5 JFMK50T2、JFMK50T2-AS、JFMK50T2-N 引脚

| 序号 | 位置  | Memory<br>Group | Bank | 信号名                 | 说明                                                |
|----|-----|-----------------|------|---------------------|---------------------------------------------------|
| 1  | B13 | N/A             | 0    | F0_VIN              | ADC 模拟输入,负端                                       |
| 2  | A12 | N/A             | 0    | F0_VIP              | ADC 模拟输入,正端                                       |
| 3  | D17 | N/A             | 1    | U1_S0               | BANK1 用户管脚,单端                                     |
| 4  | D18 | 0               | 1    | U1_1P_G0_D00_MOSI   | BANK1 用户管脚;差分信号的正端;<br>配置数据管脚 0;SPI flash 命令输出    |
| 5  | D19 | 0               | 1    | U1_1N_G0_D01_DIN    | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 1;串行数据输入管脚;         |
| 6  | G18 | 0               | 1    | U1_2P_G0_D02        | BANK1 用户管脚;差分信号的正端;<br>配置数据管脚 2                   |
| 7  | F18 | 0               | 1    | U1_2N_G0_D03        | BANK1 用户管脚; 差分信号的负端;<br>配置数据管脚 3                  |
| 8  | E18 | 0               | 1    | U1_3P_G0_DQS_PUDC_B | BANK1 用户管脚;差分信号的正端;<br>配置过程中上拉控制信号                |
| 9  | E19 | 0               | 1    | U1_3N_G0_DQS_ECLK   | BANK1 用户管脚;差分信号的正端;<br>外部配置时钟                     |
| 10 | H19 | 0               | 1    | U1_4P_G0_D04        | BANK1 用户管脚;差分信号的正端;<br>配置数据管脚 4                   |
| 11 | G19 | 0               | 1    | U1_4N_G0_D05        | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 5                   |
| 12 | H17 | 0               | 1    | U1_5P_G0_D06        | BANK1 用户管脚;差分信号的正端;<br>配置数据管脚 6                   |
| 13 | G17 | 0               | 1    | U1_5N_G0_D07        | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 7                   |
| 14 | K19 | 0               | 1    | U1_6P_G0_CS_B       | BANK1 用户管脚;差分信号的正端;<br>BPI flash 片选               |
| 15 | J19 | 0               | 1    | U1_6N_G0_D08_VREF   | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 8;特殊电平标准的电压<br>参考阈值 |
| 16 | J17 | 1               |      | U1_7P_G1_D09        | BANK1 用户管脚;差分信号的正端;<br>配置数据管脚 9                   |
| 17 | J18 | 1               | 1    | U1_7N_G1_D10        | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 10                  |
| 18 | L18 | 1               | 1    | U1_8P_G1_D11        | BANK1 用户管脚;差分信号的正端;<br>配置数据管脚 11                  |
| 19 | K18 | 1               | 1    | U1_8N_G1_D12        | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 12                  |
| 20 | N18 | 1               | 1    | U1_9P_G1_DQS        | BANK1 用户管脚;差分信号的正端;                               |
| 21 | N19 | 1               | 1    | U1_9N_G1_DQS_D13    | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 13                  |
| 22 | P19 | 1               | 1    | U1_10P_G1_D14       | BANK1 用户管脚;差分信号的正端;<br>配置数据管脚 14                  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



| 序号 | 位置  | Memory<br>Group | Bank | 信号名                            | 说明                                                             |
|----|-----|-----------------|------|--------------------------------|----------------------------------------------------------------|
| 23 | R19 | 1               | 1    | U1_10N_G1_D15                  | BANK1 用户管脚;差分信号的负端;<br>配置数据管脚 15                               |
| 24 | M18 | 1               | 1    | U1_11P_G1_SRC                  | BANK1 用户管脚;差分信号的正端;<br>局部时钟输入                                  |
| 25 | M19 | 1               | 1    | U1_11N_G1_SRC                  | BANK1 用户管脚;差分信号的负端;<br>局部时钟输入                                  |
| 26 | L17 | 1               | 1    | U1_12P_G1_MRC                  | BANK1 用户管脚;差分信号的正端;<br>全局时钟输入                                  |
| 27 | K17 | 1               | 1    | U1_12N_G1_MRC                  | BANK1 用户管脚;差分信号的负端;<br>全局时钟输入                                  |
| 28 | N17 | 2               | 1    | U1_13P_G2_MRC                  | BANK1 用户管脚;差分信号的正端;<br>全局时钟输入                                  |
| 29 | P17 | 2               | 1    | U1_13N_G2_MRC                  | BANK1 用户管脚;差分信号的负端;<br>全局时钟输入                                  |
| 30 | P18 | 2               | 1    | U1_14P_G2_SRC                  | BANK1 用户管脚;差分信号的正端;<br>局部时钟输入                                  |
| 31 | R18 | 2               | 1    | U1_14N_G2_SRC                  | BANK1 用户管脚;差分信号的负端;<br>局部时钟输入                                  |
| 32 | U19 | 2               | 1    | U1_15P_G2_DQS_RDWR_B           | BANK1 用户管脚;差分信号的正端;<br>SelectMap 数据总线方向                        |
| 33 | V19 | 2               | 1    | U1_15N_G2_DQS_CFGDO_C<br>SON_B | BANK1 用户管脚; 差分信号的负端; 菊花链配置数据输出; 并行菊花链的 片选。                     |
| 34 | W18 | 2               | 1    | U1_16P_G2_CSIN_B               | BANK1 用户管脚;差分信号的正端;<br>SelectMap 片选输入                          |
| 35 | W19 | 2               | 1    | U1_16N_G2_A15_D31              | BANK1 用户管脚;差分信号的负端;<br>BPI 地址管脚 15;配置数据管脚 31                   |
| 36 | T17 | 2               | 1    | U1_17P_G2_A14_D30              | BANK1 用户管脚;差分信号的正端;<br>BPI 地址管脚 14;配置数据管脚 30                   |
| 37 | T18 | 2               | 1    | U1_17N_G2_A13_D29              | BANK1 用户管脚;差分信号的负端;<br>BPI 地址管脚 13;配置数据管脚 29                   |
| 38 | U17 | 2               | 1    | U1_18P_G2_A12_D28              | BANK1 用户管脚;差分信号的正端;<br>BPI 地址管脚 12;配置数据管脚 28                   |
| 39 | U18 | 2               | 1    | U1_18N_G2_A11_D27              | BANK1 用户管脚;差分信号的负端;<br>BPI 地址管脚 11;配置数据管脚 27                   |
| 40 | V16 | 3               | 1    | U1_19P_G3_A10_D26              | BANK1 用户管脚;差分信号的正端;<br>BPI 地址管脚 10;配置数据管脚 26                   |
| 41 | V17 | 3               | 1    | U1_19N_G3_A09_D25_VREF         | BANK1 用户管脚;差分信号的负端;<br>BPI 地址管脚 09;配置数据管脚 25;<br>特殊电平标准的电压参考阈值 |
| 42 | W16 | 3               | 1    | U1_20P_G3_A08_D24              | BANK1 用户管脚;差分信号的正端;<br>BPI 地址管脚 8;配置数据管脚 24                    |
| 43 | W17 | 3               | 1    | U1_20N_G3_A07_D23              | BANK1 用户管脚;差分信号的负端;                                            |



| BPI 地址管脚 7; 配置数据管脚   BPI 地址管脚 7; 配置数据管脚   A4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |      |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| 45   W15   3   1   U1_21N_G3_DQS_A06_D22   BANK1 用户管脚; 差分信号的 BPI 地址管脚 06; 配置数据管理 46   W13   3   1   U1_22P_G3_A05_D21   BANK1 用户管脚; 差分信号的 BPI 地址管脚 05; 配置数据管理 47   W14   3   1   U1_22N_G3_A04_D20   BANK1 用户管脚; 差分信号的 BPI 地址管脚 04; 配置数据管理 48   U15   3   1   U1_23P_G3_A03_D19   BANK1 用户管脚; 差分信号的 BPI 地址管脚 03; 配置数据管理 49   U16   3   1   U1_23N_G3_A02_D18   BANK1 用户管脚; 差分信号的 BPI 地址管脚 02; 配置数据管理 50   V13   3   1   U1_24P_G3_A01_D17   BANK1 用户管脚; 差分信号的 BPI 地址管脚 01; 配置数据管理 51   V14   3   1   U1_24N_G3_A00_D16   BANK1 用户管脚; 差分信号的 BPI 地址管脚 01; 配置数据管理 52   U14   N/A   1   U1_S25   BANK1 用户管脚; 单端信号                                                                                         | 1 23 |
| W15   3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 正端;  |
| W13   3   1   U1_22P_G3_A05_D21   BANK1 用户管脚; 差分信号的 BPI 地址管脚 05; 配置数据管服                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |      |
| 46       W13       3       1       U1_22P_G3_A05_D21       BPI 地址管脚 05; 配置数据管理         47       W14       3       1       U1_22N_G3_A04_D20       BANK1 用户管脚; 差分信号的 BPI 地址管脚 04; 配置数据管理         48       U15       3       1       U1_23P_G3_A03_D19       BANK1 用户管脚; 差分信号的 BPI 地址管脚 03; 配置数据管理         49       U16       3       1       U1_23N_G3_A02_D18       BANK1 用户管脚; 差分信号的 BPI 地址管脚 02; 配置数据管理         50       V13       3       1       U1_24P_G3_A01_D17       BANK1 用户管脚; 差分信号的 BPI 地址管脚 01; 配置数据管理         51       V14       3       1       U1_24N_G3_A00_D16       BANK1 用户管脚; 差分信号的 BPI 地址管脚 0; 配置数据管理         52       U14       N/A       1       U1_S25       BANK1 用户管脚; 单端信号 |      |
| 47       W14       3       1       U1_22N_G3_A04_D20       BPI 地址管脚 04; 配置数据管序         48       U15       3       1       U1_23P_G3_A03_D19       BANK1 用户管脚; 差分信号的BPI 地址管脚 03; 配置数据管序         49       U16       3       1       U1_23N_G3_A02_D18       BANK1 用户管脚; 差分信号的BPI 地址管脚 02; 配置数据管序         50       V13       3       1       U1_24P_G3_A01_D17       BANK1 用户管脚; 差分信号的BPI 地址管脚 01; 配置数据管序         51       V14       3       1       U1_24N_G3_A00_D16       BANK1 用户管脚; 差分信号的BPI 地址管脚 0; 配置数据管序         52       U14       N/A       1       U1_S25       BANK1 用户管脚; 单端信号                                                                                                              | 却 21 |
| 48     U15     3     1     U1_23P_G3_A03_D19     BPI 地址管脚 03; 配置数据管制       49     U16     3     1     U1_23N_G3_A02_D18     BANK1 用户管脚; 差分信号的BPI 地址管脚 02; 配置数据管制       50     V13     3     1     U1_24P_G3_A01_D17     BANK1 用户管脚; 差分信号的BPI 地址管脚 01; 配置数据管制       51     V14     3     1     U1_24N_G3_A00_D16     BANK1 用户管脚; 差分信号的BPI 地址管脚 0; 配置数据管制       52     U14     N/A     1     U1_S25     BANK1 用户管脚; 单端信号                                                                                                                                                                                                                                                                                |      |
| 49       U16       3       1       U1_23N_G3_A02_D18       BPI 地址管脚 02; 配置数据管序         50       V13       3       1       U1_24P_G3_A01_D17       BANK1 用户管脚; 差分信号的BPI 地址管脚 01; 配置数据管序         51       V14       3       1       U1_24N_G3_A00_D16       BANK1 用户管脚; 差分信号的BPI 地址管脚 0; 配置数据管脚         52       U14       N/A       1       U1_S25       BANK1 用户管脚; 单端信号                                                                                                                                                                                                                                                                                                                              |      |
| 50     V13     3     1     U1_24P_G3_A01_D17     BPI 地址管脚 01; 配置数据管序       51     V14     3     1     U1_24N_G3_A00_D16     BANK1 用户管脚; 差分信号的BPI 地址管脚 0; 配置数据管脚       52     U14     N/A     1     U1_S25     BANK1 用户管脚; 单端信号                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |      |
| 51     V14     3     1     U1_24N_G3_A00_D16     BPI 地址管脚 0;配置数据管脚       52     U14     N/A     1     U1_S25     BANK1用户管脚;单端信号                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |      |
| 52 U14 N/A 1 U1_S25 BANK1 用户管脚;单端信号                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |      |
| 53 A14 0 3 U3 6P G0 RANK 3 用户管脚, 差分信号的                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |      |
| 25   111   11   11   11   11   11   11                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 正端;  |
| 54       A15       0       3       U3_6N_G0_VREF       BANK3 用户管脚;差分信号的特殊电平标准的电压参考阈值                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 负端;  |
| 55     C15     1     3     U3_11P_G1_SRC     BANK3 用户管脚;差分信号的局部时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 正端;  |
| 56     B15     1     3     U3_11N_G1_SRC     BANK3 用户管脚;差分信号的局部时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 负端;  |
| 57     A16     1     3     U3_12P_G1_MRC     BANK3 用户管脚;差分信号的全局时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 正端;  |
| 58       A17       1       3       U3_12N_G1_MRC       BANK3 用户管脚;差分信号的全局时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 负端;  |
| 59       C16       2       3       U3_13P_G2_MRC       BANK3 用户管脚;差分信号的全局时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 正端;  |
| 60       B16       2       3       U3_13N_G2_MRC       BANK3 用户管脚;差分信号的全局时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 负端;  |
| 61       C17       2       3       U3_14P_G2_SRC       BANK3 用户管脚;差分信号的局部时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 正端;  |
| 62       B17       2       3       U3_14N_G2_SRC       BANK3 用户管脚;差分信号的局部时钟管脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 负端;  |
| 63 B18 3 U3_19P_G3 BANK3 用户管脚; 差分信号的                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 正端;  |
| 64       A18       3       U3_19N_G3_VREF       BANK3 用户管脚;差分信号的特殊电平标准的电压参考阈值                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 负端;  |
| 65   R2   0   4   U4 1P G0   BANK4 用户管脚; 差分信号的                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 下端.  |
| 66 T2 0 4 U4 IN G0 BANK4用户管脚;差分信号的                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |      |
| 67 R3 0 4 U4 2P G0 BANK4 用户管脚; 差分信号的                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |      |
| 68 T3 0 4 U4_2N_G0 BANK4用户管脚;差分信号的                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 负端;  |



| 序号 | 位置 | Memory<br>Group | Bank | 信号名               | 说明                                     |
|----|----|-----------------|------|-------------------|----------------------------------------|
| 69 | T1 | 0               | 4    | U4 3P G0 DQS      | BANK4 用户管脚;差分信号的正端;                    |
| 70 | U1 | 0               | 4    | U4_3N_G0_DQS      | BANK4 用户管脚;差分信号的负端;                    |
| 71 | V2 | 0               | 4    | U4_5P_G0          | BANK4 用户管脚;差分信号的正端;                    |
| 72 | W2 | 0               | 4    | U4_5N_G0          | BANK4 用户管脚;差分信号的负端;                    |
| 73 | V3 | 0               | 4    | U4_6P_G0          | BANK4 用户管脚;差分信号的正端;                    |
| 74 | W3 | 0               | 4    | U4_6N_G0_VREF     | BANK4 用户管脚;差分信号的负端;<br>特殊电平标准的电压参考阈值   |
| 75 | U3 | 1               | 4    | U4 9P G1 DQS      | BANK4用户管脚;差分信号的正端;                     |
| 76 | U2 | 1               | 4    | U4 9N G1 DQS      | BANK4用户管脚;差分信号的负端;                     |
| 77 | U4 | 1               | 4    | U4_11P_G1_SRC     | BANK4 用户管脚;差分信号的正端;<br>局部时钟管脚          |
| 78 | V4 | 1               | 4    | U4_11N_G1_SRC     | BANK4 用户管脚;差分信号的负端;<br>局部时钟管脚          |
| 79 | W5 | 1               | 4    | U4_12P_G1_MRC     | BANK4 用户管脚;差分信号的正端;<br>全局时钟管脚          |
| 80 | W4 | 1               | 4    | U4_12N_G1_MRC     | BANK4 用户管脚;差分信号的负端;<br>全局时钟管脚          |
| 81 | W7 | 2               | 4    | U4_13P_G2_MRC     | BANK4 用户管脚;差分信号的正端;<br>全局时钟管脚          |
| 82 | W6 | 2               | 4    | U4_13N_G2_MRC     | BANK4 用户管脚;差分信号的负端;<br>全局时钟管脚          |
| 83 | U8 | 2               | 4    | U4_14P_G2_SRC     | BANK4 用户管脚;差分信号的正端;<br>局部时钟管脚          |
| 84 | V8 | 2               | 4    | U4_14N_G2_SRC     | BANK4 用户管脚;差分信号的负端;<br>局部时钟管脚          |
| 85 | U5 | 2               | 4    | U4_16P_G2         | BANK4用户管脚;差分信号的正端;                     |
| 86 | V5 | 2               | 4    | U4_16N_G2         | BANK4用户管脚;差分信号的负端;                     |
| 87 | U7 | 3               | 4    | U4_19P_G3         | BANK4用户管脚;差分信号的正端;                     |
| 88 | V7 | 3               | 4    | U4_19N_G3_VREF    | BANK4 用户管脚;差分信号的负端;<br>特殊电平标准的电压参考阈值   |
| 89 | G3 | 0               | 5    | U5_1P_G0_AD4P     | BANK5 用户管脚;差分信号的正端;<br>ADC 的差分输入 4 正端  |
| 90 | G2 | 0               | 5    | U5_1N_G0_AD4N     | BANK5 用户管脚;差分信号的负端;<br>ADC 的差分输入 4 负端  |
| 91 | H2 | 0               | 5    | U5_2P_G0_AD12P    | BANK5 用户管脚;差分信号的正端;<br>ADC 的差分输入 12 正端 |
| 92 | J2 | 0               | 5    | U5_2N_G0_AD12N    | BANK5 用户管脚;差分信号的负端;<br>ADC 的差分输入 12 负端 |
| 93 | H1 | 0               | 5    | U5_3P_G0_DQS_AD5P | BANK5 用户管脚;差分信号的正端;<br>ADC 的差分输入 5 正端  |
| 94 | J1 | 0               | 5    | U5_3N_G0_DQS_AD5N | BANK5 用户管脚;差分信号的负端;<br>ADC 的差分输入 5 负端  |
| 95 | K2 | 0               | 5    | U5_5P_G0_AD13P    | BANK5 用户管脚;差分信号的正端;                    |



| 序号         | 位置         | Memory<br>Group | Bank | 信号名                    | 说明                                 |
|------------|------------|-----------------|------|------------------------|------------------------------------|
|            |            | Oroup           |      |                        | ADC 的差分输入 13 正端                    |
| 06         | 1.0        | 0               | 5    | LIS SN CO ADION        | BANK5 用户管脚;差分信号的负端;                |
| 96         | L2         | 0               | 5    | U5_5N_G0_AD13N         | ADC 的差分输入 13 负端                    |
| 97         | L1         | 0               | 5    | U5_6N_G0_VREF          | BANK5 用户管脚;差分信号的负端;                |
| 91         | LI         | U               | 3    | 03_6N_G0_VREF          | 特殊电平标准的电压参考阈值                      |
| 98         | Ј3         | 1               | 5    | U5 7P G1 AD6P          | BANK5 用户管脚;差分信号的正端;                |
| 70         | 33         | 1               |      | C3_/1_G1_/1D01         | ADC 的差分输入 6 正端                     |
| 99         | K3         | 1               | 5    | U5_7N_G1_AD6N          | BANK5 用户管脚;差分信号的负端;                |
|            |            | _               |      | 0.7.7.7.0.7.1.1.1.1    | ADC 的差分输入 6 负端                     |
| 100        | L3         | 1               | 5    | U5_8P_G1_AD14P         | BANK5 用户管脚; 差分信号的正端;               |
|            |            |                 |      |                        | ADC 的差分输入 14 正端                    |
| 101        | M3         | 1               | 5    | U5_8N_G1_AD14N         | BANK5 用户管脚; 差分信号的负端;               |
|            |            |                 |      |                        | ADC 的差分输入 14 负端                    |
| 102        | M2         | 1               | 5    | U5_9P_G1_DQS_AD7P      | BANK5 用户管脚; 差分信号的正端;               |
|            |            |                 |      |                        | ADC 的差分输入7正端<br>BANK5用户管脚;差分信号的负端; |
| 103        | M1         | 1               | 5    | U5_9N_G1_DQS_AD7N ==   | ADC 的差分输入7负端                       |
|            |            |                 |      |                        | BANK5 用户管脚; 差分信号的正端;               |
| 104        | N2         | 1               | 5    | U5_10P_G1_AD15P        | ADC 的差分输入 15 正端                    |
|            |            |                 |      |                        | BANK5 用户管脚;差分信号的负端;                |
| 105        | N1         | 1               | 5    | U5_10N_G1_AD15N        | ADC 的差分输入 15 负端                    |
| 105        | 2.70       |                 | _    |                        | BANK5 用户管脚;差分信号的正端;                |
| 106        | N3         | 1               | 5    | U5_12P_G1_MRC          | 全局时钟输入                             |
| 107        | D2         | 1               | -    | FAIS ANN CLAMPS        | BANK5 用户管脚;差分信号的负端;                |
| 107        | P3         | 1               | 5    | U5_12N_G1_MRC          | 全局时钟输入                             |
| 108        | P1         | 3               | 5    | U5_19N_G3_VREF         | BANK5 用户管脚;差分信号的负端;                |
| 108        | PI         | 3               | 3    | U3_19N_G3_VREF         | 特殊电平标准的电压参考阈值                      |
| 109        | A8         | N/A             | 101  | U101_UHSTREFCLK0N      | UHST #0 的参考时钟,负端                   |
| 110        | В8         | N/A             | 101  | U101_UHSTREFCLK0P      | UHST #0 的参考时钟,正端                   |
| 111        | В6         | N/A             | 101  | U101_UHST2RXP1         | UHST #1 的接收端,正端                    |
| 112        | B4         | N/A             | 101  | U101_UHST2RXP0         | UHST #0 的接收端,正端                    |
| 113        | B10        | N/A             | 101  | U101_UHSTREFCLK1P      | UHST #1 的参考时钟,正端                   |
| 114        | A10        | N/A             | 101  | U101_UHSTREFCLK1N      | UHST #1 的参考时钟,负端                   |
| 115        | A6         | N/A             | 101  | U101_UHST2RXN1         | UHST #1 的接收端,负端                    |
| 116        | A4         | N/A             | 101  | U101_UHST2RXN0         | UHST#0 的接收端,负端                     |
| 117        | B2         | N/A             | 101  | U101_UHST2TXP1         | UHST #1 的发送端,正端                    |
| 118        | A2         | N/A             | 101  | U101_UHST2TXN1         | UHST #1 的发送端, 负端                   |
| 119        | D2         | N/A             | 101  | U101_UHST2TXP0         | UHST #0 的发送端, 正端                   |
| 120        | D1         | N/A             | 101  | U101_UHST2TXN0         | UHST #0 的发送端,负端                    |
| 121        | U12        | N/A             | 0    | F0_CFG_DONE            | 配置完成信号 配置完成信号                      |
| 122<br>123 | A11<br>C12 | #N/A<br>N/A     | 0    | NC<br>F0 GNDADC        | ADC 模拟地                            |
| 123        |            |                 | 0    | F0_GNDADC<br>F0_VCCADC | ADC 模拟电源                           |
| 124        | C13        | N/A             | U    | FU_VCCADC              | ADC 医纵电你                           |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名          | 说明                        |
|-----|-----|-----------------|------|--------------|---------------------------|
| 125 | B12 | N/A             | 0    | F0_VREFP     | ADC 1.25V 参考电源输入,正端       |
| 126 | C9  | N/A             | 0    | F0_VCCBAT    | 保存密钥的电池电源输入               |
| 127 | C8  | N/A             | 0    | F0_TCK       | JTAG 时钟                   |
| 128 | B11 | #N/A            | 0    | NC           |                           |
| 129 | A13 | N/A             | 0    | F0_VREFN     | ADC 1.25V 参考电源输入,负端       |
| 130 | C11 | N/A             | 0    | F0_CFG_CLK   | 配置时钟                      |
| 131 | V12 | N/A             | 0    | F0_CFG_T0    | 配置模式选择                    |
| 132 | W11 | N/A             | 0    | F0_CFG_T1    | 配置模式选择                    |
| 133 | U11 | N/A             | 0    | F0_CFG_STA_B | 配置 memory 的初始化标识          |
| 134 | W10 | N/A             | 0    | F0_TDI       | JTAG 数据输入                 |
| 135 | W8  | N/A             | 0    | F0_TDO       | JTAG 数据输出                 |
| 136 | U10 | N/A             | 0    | F0_CFG_T2    | 配置模式选择                    |
| 137 | V11 | N/A             | 0    | F0_CFG_V     | 选择配置相关 BANK 在配置过程中的<br>电压 |
| 138 | V10 | N/A             | 0    | F0_CFG_ENB   | 配置使能                      |
| 139 | W9  | N/A             | 0    | F0_TMS       | JTAG 模式选择                 |
| 140 | C7  | N/A             | 101  | U101 UHSTREF | 内部校准终端用精密参考电阻管脚           |
| 141 | M11 | N/A             | N/A  | VCCHRAM      | 内部 RAM 的电压输入管脚            |
| 142 | N11 | N/A             | N/A  | VCCHRAM      | 内部 RAM 的电压输入管脚            |
| 143 | A1  | N/A             | N/A  | GND          | 地                         |
| 144 | A3  | N/A             | N/A  | GND          | 地                         |
| 145 | A5  | N/A             | N/A  | GND          | 地                         |
| 146 | A7  | N/A             | N/A  | GND          | 地                         |
| 147 | A9  | N/A             | N/A  | GND          | 地                         |
| 148 | A19 | N/A             | N/A  | GND          | 地                         |
| 149 | В3  | N/A             | N/A  | GND          | 地                         |
| 150 | B5  | N/A             | N/A  | GND          | 地                         |
| 151 | B7  | N/A             | N/A  | GND          | 地                         |
| 152 | В9  | N/A             | N/A  | GND          | 地                         |
| 153 | B14 | N/A             | N/A  | GND          | 地                         |
| 154 | C2  | N/A             | N/A  | GND          | 地                         |
| 155 | C3  | N/A             | N/A  | GND          | 地                         |
| 156 | C4  | N/A             | N/A  | GND          | 地                         |
| 157 | C6  | N/A             | N/A  | GND          | 地                         |
| 158 | C10 | N/A             | N/A  | GND          | 地                         |
| 159 | C19 | N/A             | N/A  | GND          | 地                         |
| 160 | D3  | N/A             | N/A  | GND          | 地                         |
| 161 | E3  | N/A             | N/A  | GND          | 地                         |
| 162 | E17 | N/A             | N/A  | GND          | 地                         |
| 163 | F1  | N/A             | N/A  | GND          | 地                         |
| 164 | F2  | N/A             | N/A  | GND          | 地                         |
| 165 | F19 | N/A             | N/A  | GND          | 地                         |
| 166 | G1  | N/A             | N/A  | GND          | 地                         |



| 序号  | 位置  | Memory<br>Group | Bank | 信号名     | 说明           |
|-----|-----|-----------------|------|---------|--------------|
| 167 | G8  | N/A             | N/A  | GND     | 地            |
| 168 | G11 | N/A             | N/A  | GND     | 地            |
| 169 | Н7  | N/A             | N/A  | GND     | 地            |
| 170 | Н8  | N/A             | N/A  | GND     | 地            |
| 171 | H11 | N/A             | N/A  | GND     | 地            |
| 172 | H12 | N/A             | N/A  | GND     | 地            |
| 173 | H18 | N/A             | N/A  | GND     | 地            |
| 174 | J8  | N/A             | N/A  | GND     | 地            |
| 175 | Ј9  | N/A             | N/A  | GND     | 地            |
| 176 | J11 | N/A             | N/A  | GND     | 地            |
| 177 | J12 | N/A             | N/A  | GND     | 地            |
| 178 | K8  | N/A             | N/A  | GND     | 地            |
| 179 | L8  | N/A             | N/A  | GND     | 地            |
| 180 | L9  | N/A             | N/A  | GND     | 地            |
| 181 | L11 | N/A             | N/A  | GND     | 地            |
| 182 | L19 | N/A             | N/A  | GND     | 地            |
| 183 | M9  | N/A             | N/A  | GND     | 地            |
| 184 | M13 | N/A             | N/A  | GND     | 地            |
| 185 | N9  | N/A             | N/A  | GND     | 地            |
| 186 | N12 | N/A             | N/A  | GND     | 地            |
| 187 | N13 | N/A             | N/A  | GND     | 地            |
| 188 | P2  | N/A             | N/A  | GND     | 地            |
| 189 | T19 | N/A             | N/A  | GND     | 地            |
| 190 | U6  | N/A             | N/A  | GND     | 地            |
| 191 | U9  | N/A             | N/A  | GND     | 地            |
| 192 | V18 | N/A             | N/A  | GND     | 地            |
| 193 | W1  | N/A             | N/A  | GND     | 地            |
| 194 | W12 | N/A             | N/A  | GND     | 地            |
| 195 | G10 | N/A             | N/A  | VCCCORE | 核电压输入管脚      |
| 196 | H10 | N/A             | N/A  | VCCCORE | 核电压输入管脚      |
| 197 | J10 | N/A             | N/A  | VCCCORE | 核电压输入管脚      |
| 198 | L10 | N/A             | N/A  | VCCCORE | 核电压输入管脚      |
| 199 | M10 | N/A             | N/A  | VCCCORE | 核电压输入管脚      |
| 200 | N10 | N/A             | N/A  | VCCCORE | 核电压输入管脚      |
| 201 | H13 | N/A             | N/A  | VCCSUP  | 辅助电压输入管脚     |
| 202 | J13 | N/A             | N/A  | VCCSUP  | 辅助电压输入管脚     |
| 203 | V9  | N/A             | 0    | F0_VCCP | BANK0 电压输入管脚 |
| 204 | G12 | N/A             | 0    | F0_VCCP | BANK0 电压输入管脚 |
| 205 | F17 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚 |
| 206 | K12 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚 |
| 207 | K13 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚 |
| 208 | L12 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚 |
| 209 | L13 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚 |



|     |     |                 |      |         | ₩ FM               |
|-----|-----|-----------------|------|---------|--------------------|
| 序号  | 位置  | Memory<br>Group | Bank | 信号名     | 说明                 |
| 210 | M12 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚       |
| 211 | M17 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚       |
| 212 | R17 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚       |
| 213 | U13 | N/A             | 1    | U1_VCCP | BANK1 电压输入管脚       |
| 214 | B19 | N/A             | 3    | U3_VCCP | BANK3 电压输入管脚       |
| 215 | C14 | N/A             | 3    | U3_VCCP | BANK3 电压输入管脚       |
| 216 | C18 | N/A             | 3    | U3_VCCP | BANK3 电压输入管脚       |
| 217 | G13 | N/A             | 3    | U3_VCCP | BANK3 电压输入管脚       |
| 218 | M8  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚       |
| 219 | N7  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚       |
| 220 | N8  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚       |
| 221 | R1  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚       |
| 222 | V1  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚       |
| 223 | V6  | N/A             | 4    | U4_VCCP | BANK4 电压输入管脚       |
| 224 | Н3  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚       |
| 225 | J7  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚       |
| 226 | K1  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚       |
| 227 | K7  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚       |
| 228 | L7  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚       |
| 229 | M7  | N/A             | 5    | U5_VCCP | BANK5 电压输入管脚       |
| 230 | C1  | N/A             | N/A  | UHSTVCC | UHST 的 1.0V 模拟电源输入 |
| 231 | E1  | N/A             | N/A  | UHSTVCC | UHST 的 1.0V 模拟电源输入 |
| 232 | F3  | N/A             | N/A  | UHSTVCC | UHST 的 1.0V 模拟电源输入 |
| 233 | G9  | N/A             | N/A  | UHSTVCC | UHST 的 1.0V 模拟电源输入 |
| 234 | Н9  | N/A             | N/A  | UHSTVCC | UHST 的 1.0V 模拟电源输入 |
| 235 | B1  | N/A             | N/A  | UHSTVTT | UHST 的 1.2V 模拟电源输入 |
| 236 | C5  | N/A             | N/A  | UHSTVTT | UHST 的 1.2V 模拟电源输入 |
| 237 | E2  | N/A             | N/A  | UHSTVTT | UHST 的 1.2V 模拟电源输入 |
| 238 | G7  | N/A             | N/A  | UHSTVTT | UHST 的 1.2V 模拟电源输入 |



# 5 性能指标

## 5.1 器件工作条件

表 5-1 推荐工作条件

| 信号                   | 描述                                                             | 最小值   | 典型值  | 最大值                    | 单位           |  |  |  |  |
|----------------------|----------------------------------------------------------------|-------|------|------------------------|--------------|--|--|--|--|
|                      | FPGA 逻辑                                                        |       |      |                        |              |  |  |  |  |
| V <sub>CCCORE</sub>  | 核电压                                                            | 0.97  | 1.00 | 1.03                   | V            |  |  |  |  |
| V <sub>CCSUP</sub>   | 辅助电压                                                           | 1.71  | 1.80 | 1.89                   | V            |  |  |  |  |
| V <sub>CCHRAM</sub>  | 内部高速 RAM 电压                                                    | 0.97  | 1.00 | 1.03                   | V            |  |  |  |  |
| $V_{CCP}$            | I/O Bank 电压                                                    | 1.14  | -    | 3.45                   | V            |  |  |  |  |
|                      | I/O 输入电压                                                       | -0.20 | - /  | V <sub>CCP</sub> +0.20 | V            |  |  |  |  |
| $V_{ m IN}$          | I/O 输入电压 V <sub>CCP</sub> 为 3.3V, V <sub>REF</sub> 和差分 I/O 标准为 | -0.20 |      | 2.625                  | V            |  |  |  |  |
|                      | TMDS_33 时                                                      |       |      |                        |              |  |  |  |  |
| $I_{IN}$             | 当钳位二极管正向偏置时,通电或未通电 BANK 中任                                     | -     | -/\_ | 10                     | mA           |  |  |  |  |
| IIN                  | 何引脚的最大电流。                                                      |       |      |                        |              |  |  |  |  |
| V <sub>CCBAT</sub>   | 电池电压                                                           | 0     | -    | 1.89                   | V            |  |  |  |  |
| UHST                 |                                                                |       |      |                        |              |  |  |  |  |
|                      | UHST 发送器和接收器电路的内核电源电压(传输速                                      | 0.97  | 1.0  | 1.03                   | V            |  |  |  |  |
|                      | 率≤6.6Gbps)                                                     | 40    |      |                        |              |  |  |  |  |
| V <sub>UHSTVCC</sub> | UHST 发送器和接收器电路的内核电源电压(6.6Gbps                                  | 0.97  | 1.0  | 1.08                   | V            |  |  |  |  |
| VUHSTVCC             | <传输速率≤10.3125Gbps)                                             |       |      |                        |              |  |  |  |  |
|                      | UHST 发送器和接收器电路的内核电源电压(传输速                                      | 1.02  | 1.05 | 1.08                   | V            |  |  |  |  |
|                      | 率>10.3125Gbps)                                                 |       |      |                        |              |  |  |  |  |
| V <sub>UHSTVTT</sub> | UHST 发送器和接收器终端电路的模拟电源电压                                        | 1.17  | 1.2  | 1.23                   | V            |  |  |  |  |
|                      | SYS_MON                                                        |       |      |                        |              |  |  |  |  |
| $V_{CCADC}$          | SYS_MON 相对于 GNDADC 的电源电压                                       | 1.71  | 1.80 | 1.89                   | V            |  |  |  |  |
| $ m V_{REFP}$        | 外部参考电压                                                         | 1.20  | 1.25 | 1.30                   | V            |  |  |  |  |
|                      | 工作温度                                                           |       |      |                        |              |  |  |  |  |
| T <sub>J</sub>       | 结温(JFMK50、JFMK50T2、JFMK50T4)                                   | -40   | -    | +100                   | $^{\circ}$ C |  |  |  |  |
| Т-                   | 结温(JFMK50-AS、JFMK50T2-AS、JFMK50T4-AS、                          | -55   | -    | +125                   | $^{\circ}$ C |  |  |  |  |
| T <sub>J</sub>       | JFMK50-N、JFMK50T2-N、JFMK50T4-N)                                |       |      |                        |              |  |  |  |  |
|                      |                                                                |       |      |                        |              |  |  |  |  |



## 5.2 电参数

### 5.2.1 电特性参数

表 5-2 电特性

|                                                      |                                 | 条件<br>(除非另有规定,                                                                                                                        | 测试 | 极降                         | 艮值       | 単  |
|------------------------------------------------------|---------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|----|----------------------------|----------|----|
| 特性                                                   | 符号                              | $0.97V \le V_{\text{CCCORE}} \le 1.03V,$ $1.71V \le V_{\text{CCSUP}} \le 1.89V, -55^{\circ}C \le T_{\text{C}} \le 125^{\circ}C)$      | 方法 | 最小值                        | 最大值      | 位  |
| V <sub>CCCORE</sub> 电源静态电流                           | $I_{\mathrm{CCCOREQ}}^{^{}}$    | 器件没有配置,没有输出电流负                                                                                                                        |    | _                          | 1000     | mA |
| $V_{\rm CCP}$ 电源静态电流 $^d$                            | $I_{\mathrm{CCPQ}}^{}$          | 载,没有使能上拉电阻,并且所                                                                                                                        |    |                            | 10       | mA |
| Vccsup 电源静态电流                                        | $I_{	ext{CCSUPQ}}$ $^{	ext{!}}$ | 有 I/O 引脚处于三态或者悬空,                                                                                                                     | _  |                            | 100      | mA |
| V <sub>CCP0</sub> 电源静态电流                             | $I_{\mathrm{CCPQ}}^{}$          | $V_{\text{CCCORE}}=1.03\text{V}, V_{\text{CCSUP}}=1.89\text{V},$                                                                      |    | <b>÷</b>                   | 10       | mA |
| V <sub>CCHRAM</sub> 电源静态电流                           | $I_{ m CCHRAMQ}^{\ rac{1}{2}}$ | $V_{\text{CCP}}$ =3.465V, $V_{\text{CCHRAM}}$ =1.03V, $V_{\text{CCP 0}}$ =3.465V                                                      |    |                            | 20       | mA |
| V <sub>CCCORE</sub> 上电电流 <sup>e</sup>                | $I_{\text{CCCORE}}$             | 上电顺序 VCCCORE、VCCHRAM、                                                                                                                 |    | $I_{\text{CCCOREQ}}$ +300  | _        | mA |
| V <sub>CCSUP</sub> 上电电流 <sup>e</sup>                 | $I_{\text{CCSUP}}$              | $V_{\text{CCSUP}}$ , $V_{\text{CCP}}^c$ , $V_{\text{CCCORE}}=1.0\text{V}$ ,                                                           | -  | $I_{\text{CCSUPQ}}$ +50    |          | mA |
| V <sub>CCP</sub> 上电电流 <sup>e</sup>                   | $I_{\rm CCP}$                   | $V_{\text{CCSUP}}=1.8\text{V}, V_{\text{CCP}}=3.3\text{V},$                                                                           |    | I <sub>CCPQ</sub> +50/Bank |          | mA |
| V <sub>CCHRAM</sub> 上电电流 <sup>e</sup>                | $I_{\rm CCHRAM}$                | $V_{\text{CCP\_0}}=1.8\text{V}, V_{\text{CCHRAM}}=1.0\text{V}$                                                                        |    | $I_{\text{CCHRAMQ}} + 100$ | <u> </u> | mA |
| 数据保持 Vcccore 电压<br>(低于该电压时,配置<br>数据可能会丢失)            | $V_{ m DRINT}^{^{rac{1}{2}}}$  | $V_{\text{CCP}}$ =3.3V, $V_{\text{CCP 0}}$ =1.8V, $V_{\text{CCSUP}}$ =1.8V,初始 $V_{\text{CCCORE}}$ =1.0V                               | -  | 0.85                       | _        | V  |
| 数据保持 $V_{\text{CCSUP}}$ 电压<br>(低于该电压时,配置<br>数据可能会丢失) | $V_{ m DRI}{}^{\dot{lpha}}$     | $V_{\text{CCP}}$ =3.3V, $V_{\text{CCP}_0}$ =1.8V,初始 $V_{\text{CCSUP}}$ =1.8V, $V_{\text{CCCORE}}$ =1.0V                               | _  | 1.5                        | _        | V  |
| 钳位二极管正偏时的最 大输入电流                                     | $I_{IN}^{ eq}$                  | $V_{IN} = V_{CCP} + 0.2 \text{V}$                                                                                                     | _  | _                          | 10       | mA |
| V <sub>REF</sub> 漏电流                                 | $I_{ m REF}^{$                  |                                                                                                                                       | _  | _                          | 15       | μΑ |
| 输入或输出漏电流                                             | IL <sup>注</sup>                 | 每个引脚的输入或输出漏电流, $V_{\text{CCCORE}}=1.0\text{V}$ , $V_{\text{CCSUP}}=1.8\text{V}$ , $V_{\text{CCP}}$ 0=1.8V, $V_{\text{CCP}}$ 3.465V    |    | _                          | 15       | μΑ |
|                                                      |                                 | 管脚上拉使能, $V_{\text{IN}}=0V$ , $V_{\text{CCP}}=3.3V$ , $V_{\text{CCCORE}}=1.0V$ , $V_{\text{CCSUP}}=1.8V$ , $V_{\text{CCP}}=1.8V$       |    | -330                       | -90      | μА |
|                                                      |                                 | 管脚上拉使能, $V_{\text{IN}}$ =0V, $V_{\text{CCP}}$ =2.5V, $V_{\text{CCCORE}}$ =1.0V, $V_{\text{CCSUP}}$ =1.8V, $V_{\text{CCP}}$ 0=1.8V     |    | -250                       | -68      | μА |
| 管脚上拉电流                                               | $I_{	ext{RPU}}$ $^{	ext{	ide}}$ | 管脚上拉使能, $V_{\text{IN}}$ =0V, $V_{\text{CCP}}$ =1.8V, $V_{\text{CCCORE}}$ =1.0V, $V_{\text{CCSUP}}$ =1.8V, $V_{\text{CCP}}$ 0=1.8V     | _  | -250                       | -34      | μА |
|                                                      |                                 | 管脚上拉使能, $V_{\text{IN}}$ =0V, $V_{\text{CCP}}$ =1.5V, $V_{\text{CCCORE}}$ =1.0V, $V_{\text{CCSUP}}$ =1.8V, $V_{\text{CCP}}$ $_0$ =1.8V |    | -200                       | -23      | μА |
|                                                      |                                 | 管脚上拉使能, $V_{\text{IN}}$ =0V, $V_{\text{CCP}}$ =1.2V, $V_{\text{CCORE}}$ =1.0V, $V_{\text{CCSUP}}$ =1.8V, $V_{\text{CCP}}$ 0=1.8V      |    | -120                       | -12      | μА |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

|                           |                                                  | 条件<br>(除非另有规定,                                                                                                                                                                                                    | 测试 | 极降       | <br>  <b>单</b> |            |  |
|---------------------------|--------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----------|----------------|------------|--|
| <b>特性</b>                 | 符号                                               | $\begin{array}{c} 0.97\text{V} \leq V_{\text{CCCORE}} \leq 1.03\text{V}, \\ 1.71\text{V} \leq V_{\text{CCSUP}} \leq 1.89\text{V}, -55^{\circ}\text{C} \leq \\ T_{\text{C}} \leq 125^{\circ}\text{C}) \end{array}$ | 方法 | 最小值      | 最大值            | 位          |  |
| <b>海脚下拉</b> 由这            | 7 注                                              | 管脚下拉使能, $V_{\text{IN}}=V_{\text{CCP}}$ , $V_{\text{CCP}}=3.3\text{V}$ , $V_{\text{CCCORE}}=1.0\text{V}$ , $V_{\text{CCSUP}}=1.8\text{V}$ , $V_{\text{CCP}}=1.8\text{V}$                                           | _  | 68       | 330            | μА         |  |
| 管脚下拉电流                    | $I_{ m RPD}^{~\pm}$                              | 管脚下拉使能, $V_{\text{IN}}=V_{\text{CCP}}$ , $V_{\text{CCP}}=1.8\text{V}$ , $V_{\text{CCCORE}}=1.0\text{V}$ , $V_{\text{CCSUP}}=1.8\text{V}$ , $V_{\text{CCP}}=1.8\text{V}$                                           | _  | 45       | 250            | μА         |  |
| 电池电源电流                    | $I_{\mathrm{BAT}}$ $^{\stackrel{\mathrm{i}}{=}}$ | $V_{\rm BAT}=1.89{ m V}$                                                                                                                                                                                          | _  | _        | 1500           | nA         |  |
| $V_{\text{CCADC}}$ 电源静态电流 | $I_{\mathrm{CCADC}}^{}$                          | $V_{\text{CCADC}}=1.89\text{V}$                                                                                                                                                                                   | _  | `        | 25             | mA         |  |
| interm 终端阻抗               | R <sub>IN TERM</sub>                             | UNTUNED SPLIT 40<br>UNTUNED SPLIT 50                                                                                                                                                                              | _  | 28<br>35 | 65<br>75       | ohm<br>ohm |  |
|                           | IIV_I LIKIVI                                     | UNTUNED SPLIT 60                                                                                                                                                                                                  | _  | 44       | 90             | ohm        |  |
| 输入电容 a                    | $C_{ m IN}$                                      | $f=1$ MHz, $V_{IN}=0.1$ V, $T_A=25$ °C                                                                                                                                                                            | _  |          | 30             | pF         |  |
| 功能测试 6                    | 注                                                | $V_{\text{CCCORE}}$ =1.0V, $V_{\text{CCSUP}}$ =1.8V, $V_{\text{CCP}}$ 0=1.8V, $V_{\text{CCP}}$ =典型电压,-55°C $\leq$ T <sub>C</sub> $\leq$ 125°C                                                                     |    |          | _              | _          |  |

注: 该参数进行三温电性能参数评估试验。功能测试包括可编程资源功能(可编程资源功能测试覆盖器件内部所提供 LB、IOL、CU、CK 的类型),以及互联资源。

"仅在初始鉴定或产品重新设计及工艺更改时进行。抽样方案为 116(0),样本大小 116 是指引出端数,至少从 3 只样品中抽取。

#### <sup>b</sup>功能测试内容如下:

- 1 可编程资源功能:可编程资源功能测试覆盖器件内部所提供的所有类型(HRAM、LB、IOU、IOL、CU, CCMU, ANALOG、CK, DDR PHY, SYS\_MON, UHST)、以及每一类型所有坐标位置的用户可编程资源:
- 2 配置功能:配置功能测试覆盖所提供的所有配置功能。同时覆盖所有配置存储阵列;
- 3 互联资源;
- 4 典型应用。
- c设置 ATE 电源通道电流上限,在此上电顺序条件下给被测电路上电,判断电路能否正常启动。
- <sup>d</sup>Vccp 电源静态电流是指 VCCP 1、VCCP 2、VCCP 3、VCCP 4、VCCP 5 电源静态电流。
- <sup>e</sup> 该参数是保障参数,在设计过程中通过仿真或者测试保证,在鉴定、例行/一致性、生产和交收检验时不进行测试。

#### 5.2.2 IO 电特性参数

表 5-3 IOU 单端接口标准输入直流性能指标—输入低电平电压

|          |     | 电压≤VCCP≤105%×典型电源电压,-55℃≤T <sub>C</sub> ≤ 125℃,VREF=VCCP 典型电源电压/2) |   | 极    |            |            |
|----------|-----|--------------------------------------------------------------------|---|------|------------|------------|
| 特性       | 符号  |                                                                    |   | 最小值  | 最大值        | 単  <br>  位 |
| +A ) Irr |     | HSTL_I,典型电源电压 1.5V <sup>注</sup>                                    |   | -0.3 | VREF-0.12  | V          |
| 输入低电平电   | VIL | HSTL_I_18, 典型电源电压 1.8V <sup>注</sup>                                |   | -0.3 | VREF -0.12 | V          |
| 压        |     | HSTL_II, 典型电源电压 1.5V <sup>注</sup>                                  | _ | -0.3 | VREF -0.12 | V          |
|          |     | HSTL_II_18,典型电源电压 1.8V <sup>注</sup>                                |   | -0.3 | VREF -0.12 | V          |

上海复旦微电子集团股份有限公司

Shanghai Fudan Microelectronics Group Company Limited



|     |                 |                                                                                                               |          |      | FM         |    |
|-----|-----------------|---------------------------------------------------------------------------------------------------------------|----------|------|------------|----|
|     |                 | 条件<br>(除非另有规定,VCCCORE=1.0V,                                                                                   |          | 极    | 限值         |    |
| 特性  | 符号              | VCCSUP=1.8V, VCCP 0=1.8V, 95%×典型电源<br>电压≤VCCP≤105%×典型电源电压, -55℃≤T <sub>C</sub> ≤<br>125℃, VREF=VCCP 典型电源电压/2) | 测试<br>方法 | 最小值  | 最大值        | 单位 |
|     |                 | HSUL_12, 典型电源电压 1.2V <sup>注</sup>                                                                             |          | -0.3 | VREF -0.15 | V  |
|     |                 | LVCMOS12, 典型电源电压 1.2V                                                                                         |          | -0.3 | 30% VCCP   | V  |
|     |                 | LVCMOS15, 典型电源电压 1.5V <sup>注</sup>                                                                            |          | -0.3 | 30% VCCP   | V  |
|     |                 | LVCMOS18, 典型电源电压 1.8V <sup>注</sup>                                                                            |          | -0.3 | 30% VCCP   | V  |
|     |                 | LVCMOS25, 典型电源电压 2.5V <sup>注</sup>                                                                            |          | -0.3 | 0.7        | V  |
|     |                 | LVCMOS33, 典型电源电压 3.3V <sup>注</sup>                                                                            |          | -0.3 | 0.8        | V  |
|     |                 | LVTTL, 典型电源电压 3.3V <sup>注</sup>                                                                               |          | -0.3 | 0.8        | V  |
|     |                 | MOBILE_DDR,典型电源电压 1.8V <sup>注</sup>                                                                           |          | -0.3 | 20% VCCP   | V  |
|     |                 | PCI33_3, 典型电源电压 3.3V <sup>注</sup>                                                                             |          | -0.4 | 30% VCCP   | V  |
|     |                 | SSTL135, 典型电源电压 1.35V <sup>注</sup>                                                                            |          | -0.3 | VREF-0.11  | V  |
|     |                 | SSTL135_R, 典型电源电压 1.35V <sup>注</sup>                                                                          |          | -0.3 | VREF-0.11  | V  |
|     |                 | SSTL15, 典型电源电压 1.5V <sup>注</sup>                                                                              |          | -0.3 | VREF-0.12  | V  |
|     |                 | SSTL15_R, 典型电源电压 1.5V <sup>注</sup>                                                                            |          | -0.3 | VREF-0.12  | V  |
|     |                 | SSTL18_I,典型电源电压 1.8V <sup>注</sup>                                                                             |          | -0.3 | VREF-0.145 | V  |
|     |                 | SSTL18_II,典型电源电压 1.8V <sup>注</sup>                                                                            |          | -0.3 | VREF-0.145 | V  |
| 注:该 | <u></u><br>参数进行 | 三温电性能参数评估试验。                                                                                                  |          |      |            |    |

表 5-4 IOU 单端接口标准输入直流性能指标—输入高电平电压

|   |   |     | 条件                                                                                                                                 |          | 极限          | .值        |        |
|---|---|-----|------------------------------------------------------------------------------------------------------------------------------------|----------|-------------|-----------|--------|
| 特 | 性 | 符号  | (除非另有规定,VCCCORE=1.0V,<br>VCCSUP=1.8V,VCCP 0=1.8V,95%×典型电源<br>电压≤VCCP≤105%×典型电源电压,-55℃≤T <sub>C</sub> ≤<br>125℃,VREF=VCCP 典型电源电压/2) | 测试<br>方法 | 最小值         | 最大值       | 单<br>位 |
|   |   |     | HSTL_I, 典型电源电压 1.5V <sup>注</sup>                                                                                                   |          | VREF +0.12  | VCCP+0.3  | V      |
|   |   |     | HSTL_I_18, 典型电源电压 1.8V <sup>注</sup>                                                                                                |          | VREF +0.15  | VCCP +0.3 | V      |
|   |   |     | HSTL_II, 典型电源电压 1.5V <sup>注</sup>                                                                                                  |          | VREF +0.12  | VCCP +0.3 | V      |
|   |   |     | HSTL_II_18, 典型电源电压 1.8V <sup>注</sup>                                                                                               |          | VREF +0.15  | VCCP +0.3 | V      |
|   |   |     | HSUL_12, 典型电源电压 1.2V <sup>注</sup>                                                                                                  |          | VREF +0.15  | VCCP +0.3 | V      |
|   |   |     | LVCMOS12, 典型电源电压 1.2V                                                                                                              |          | 70% VCCP    | VCCP +0.3 | V      |
| 输 | λ |     | LVCMOS15, 典型电源电压 1.5V <sup>注</sup>                                                                                                 |          | 70% VCCP    | VCCP +0.3 | V      |
| 高 | 电 | VIH | LVCMOS18, 典型电源电压 1.8V <sup>注</sup>                                                                                                 |          | 70% VCCP    | VCCP +0.3 | V      |
| 平 | 电 | VIH | LVCMOS25, 典型电源电压 2.5V <sup>注</sup>                                                                                                 | _        | 1.7         | VCCP +0.3 | V      |
| 压 |   |     | LVCMOS33,典型电源电压 3.3V <sup>注</sup>                                                                                                  |          | 2           | 3.45      | V      |
|   |   |     | LVTTL,典型电源电压 3.3V <sup>注</sup>                                                                                                     |          | 2           | 3.45      | V      |
|   |   |     | MOBILE_DDR,典型电源电压 1.8V <sup>注</sup>                                                                                                |          | 80% VCCP    | VCCP +0.3 | V      |
|   |   |     | PCI33_3, 典型电源电压 3.3V <sup>注</sup>                                                                                                  |          | 50% VCCP    | VCCP +0.5 | V      |
|   |   |     | SSTL135, 典型电源电压 1.35V <sup>注</sup>                                                                                                 |          | VREF +0.145 | VCCP +0.3 | V      |
|   |   |     | SSTL135_R, 典型电源电压 1.35V <sup>注</sup>                                                                                               |          | VREF +0.11  | VCCP +0.3 | V      |
|   |   |     | SSTL15, 典型电源电压 1.5V <sup>注</sup>                                                                                                   |          | VREF +0.12  | VCCP +0.3 | V      |



|     |                     | 条件                                                                                                                                 |          | 极限          | .值        |    |  |  |  |
|-----|---------------------|------------------------------------------------------------------------------------------------------------------------------------|----------|-------------|-----------|----|--|--|--|
| 特性  | 符号                  | (除非另有规定,VCCCORE=1.0V,<br>VCCSUP=1.8V,VCCP 0=1.8V,95%×典型电源<br>电压≤VCCP≤105%×典型电源电压,-55℃≤T <sub>C</sub> ≤<br>125℃,VREF=VCCP 典型电源电压/2) | 测试<br>方法 | 最小值         | 最大值       | 单位 |  |  |  |
|     |                     | SSTL15_R, 典型电源电压 1.5V <sup>注</sup>                                                                                                 |          | VREF +0.12  | VCCP +0.3 | V  |  |  |  |
|     |                     | SSTL18_I,典型电源电压 1.8V <sup>注</sup>                                                                                                  |          | VREF +0.145 | VCCP +0.3 | V  |  |  |  |
|     |                     | SSTL18_II,典型电源电压 1.8V <sup>注</sup>                                                                                                 |          | VREF +0.145 | VCCP +0.3 | V  |  |  |  |
| 注:该 | 注:该参数进行三温电性能参数评估试验。 |                                                                                                                                    |          |             |           |    |  |  |  |

### 表 5-5 IOU 单端接口标准输出直流性能指标——输出低电平电压

|      |             | 条件<br>(除非另有规定,VCCCORE=1.0V,VCCSUP=1.8V,                                           | 测试 | 机电子电池 | 及限值              | 单 |
|------|-------------|-----------------------------------------------------------------------------------|----|-------|------------------|---|
| 特性   | 符号          | VCCP 0=1.8V, VCCP=95%×典型电源电压, -55℃<br>≪T <sub>C</sub> ≪125℃, VREF= VCCP 典型电源电压/2) | 方法 | 最小值   | 最大值              | 位 |
|      |             | HSTL_I, 典型电源电压 1.5V, IOL = 8mA <sup>注 6</sup>                                     |    |       | 0.4              | V |
|      |             | HSTL_I_18,典型电源电压 1.8V,IOL = 8mA <sup>注 6</sup>                                    |    |       | 0.4              | V |
|      |             | HSTL_II, 典型电源电压 1.5V, IOL = 16mA <sup>26</sup>                                    |    | _     | 0.4              | V |
|      |             | HSTL_II_18, 典型电源电压 1.8V, IOL = 16mA <sup>注6</sup>                                 | 5) | _     | 0.4              | V |
|      |             | HSUL_12, 典型电源电压 1.2V, IOL = 0.1mA <sup>注 6</sup>                                  |    | _     | 20% VCCP         | V |
|      |             | LVCMOS12,典型电源电压 1.2V,IOL <sup>注</sup> 1                                           |    |       | 0.4              | V |
|      |             | LVCMOS15, 典型电源电压 1.5V, IOL <sup>往2往6</sup>                                        |    | _     | 25% VCCP         | V |
|      |             | LVCMOS18, 典型电源电压 1.8V, IOL <sup>注3注6</sup>                                        |    | _     | 0.45             | V |
|      |             | LVCMOS25, 典型电源电压 2.5V, IOL <sup>注4注6</sup>                                        |    | _     | 0.4              | V |
| 输出低  |             | LVCMOS33,典型电源电压 3.3V,IOL <sup>注4注6</sup>                                          | _  | _     | 0.4              | V |
| 电平电压 | VOL         | LVTTL, 典型电源电压 3.3V, IOL <sup>誰5誰6</sup>                                           |    | _     | 0.45             | V |
| ,    | 1           | MOBILE_DDR,典型电源电压 1.8V,IOL = 0.1mA <sup>注</sup>                                   |    | _     | 10% VCCP         | V |
|      |             | PCI33_3, 典型电源电压 3.3V, IOL = 1.5mA <sup>注6</sup>                                   |    | _     | 10% VCCP         | V |
|      | $\triangle$ | SSTL135, 典型电源电压 1.35V, IOL = 13mA <sup>注 6</sup>                                  |    | _     | VCCP<br>/2-0.15  | V |
|      | H           | SSTL135_R, 典型电源电压 1.35V, IOL = 8.9mA <sup>注 6</sup>                               |    | _     | VCCP<br>/2-0.15  | V |
|      | '\          | SSTL15, 典型电源电压 1.5V, IOL = 13mA <sup>注 6</sup>                                    |    | _     | VCCP<br>/2-0.175 | V |
|      |             | SSTL15_R, 典型电源电压 1.5V, IOL = 8.9mA <sup>注 6</sup>                                 |    | _     | VCCP<br>/2-0.175 | V |
|      |             | SSTL18_I,典型电源电压 1.8V,IOL = 8mA <sup>注6</sup>                                      |    | _     | VCCP<br>/2-0.47  | V |
|      |             | SSTL18_II,典型电源电压 1.8V,IOL = 13.4mA <sup>注6</sup>                                  |    | _     | VCCP /2-0.5      | V |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



|  |    | 条件<br>(除作用有相序 VCCCOPE-1 OV VCCSUP -1 OV | 测试                                                                                                                     | 极限值 |     | 单   |   |
|--|----|-----------------------------------------|------------------------------------------------------------------------------------------------------------------------|-----|-----|-----|---|
|  | 特性 | 符号                                      | (除非另有规定,VCCCORE=1.0V,VCCSUP=1.8V,<br>VCCP 0=1.8V, VCCP=95%×典型电源电压, -55℃<br>≤T <sub>C</sub> ≤125℃, VREF= VCCP 典型电源电压/2) |     | 最小值 | 最大值 | 位 |

注

- 1. 在 I/O 中支持的驱动能力为 4,8,12mA。
- 2. 在 I/O 中支持的驱动能力为 4, 8, 12, 16mA。
- 3. 在 I/O 中支持的驱动能力为 4, 8, 12, 16, 24mA。
- 4. 在 I/O 中支持的驱动能力为 4, 8, 12, 16mA。
- 5. 在 I/O 中支持的驱动能力为 4, 8, 12, 16, 24mA。
- 该参数进行三温电性能参数评估试验。

#### 表 5-6 IOU 单端接口标准输出直流性能指标——输出高电平电压

|                  | <b>#</b> H | 条件<br>(除非另有规定,VCCCORE=1.0V,VCCSUP = 1.8V,                                      | 测试 | 极限值           |     | 单 |
|------------------|------------|--------------------------------------------------------------------------------|----|---------------|-----|---|
| 特性               | 符号         | VCCP 0=1.8V, VCCP=95%×典型电源电压, -55℃≤ T <sub>C</sub> ≤125℃, VREF= VCCP 典型电源电压/2) | 方法 | 最小值           | 最大值 | 位 |
|                  |            | HSTL_I, 典型电源电压 1.5V, IOH = 8mA <sup>注6</sup>                                   |    | VCCP-0.4      | _   | V |
|                  |            | HSTL_I_18, 典型电源电压 1.8V, IOH = 8mA <sup>注 6</sup>                               |    | VCCP -0.4     |     | V |
|                  |            | HSTL_II,典型电源电压 1.5V,IOH = 16mA <sup>注6</sup>                                   |    | VCCP -0.5     |     | V |
|                  |            | HSTL_II_18,典型电源电压 1.8V,IOH = 16mA <sup>注6</sup>                                |    | VCCP -0.4     |     | V |
|                  |            | HSUL_12, 典型电源电压 1.2V, IOH = 0.1mA <sup>注 6</sup>                               |    | 80% VCCP      |     | V |
|                  |            | LVCMOS12,典型电源电压 1.2V,IOH <sup>±</sup> 1                                        |    | VCCP -0.45    |     | V |
|                  |            | LVCMOS15, 典型电源电压 1.5V, IOH <sup>注2注6</sup>                                     |    | 70% VCCP      | _   | V |
| <i>4</i> .A 1.   |            | LVCMOS18, 典型电源电压 1.8V, IOH <sup>注3注6</sup>                                     |    | VCCP -0.55    | _   | V |
| 输出高电             |            | LVCMOS25, 典型电源电压 2.5V, IOH <sup>注4注6</sup>                                     |    | VCCP -0.4     | _   | V |
| 一<br>一<br>平<br>电 | VOH        | LVCMOS33, 典型电源电压 3.3V, IOH <sup>注4注6</sup>                                     | _  | VCCP -0.4     |     | V |
| 压                |            | LVTTL, 典型电源电压 3.3V, IOH <sup>建5 注 6</sup>                                      |    | 2.4           | _   | V |
| /                |            | MOBILE_DDR, 典型电源电压 1.8V, IOH = 0.1mA <sup>注6</sup>                             |    | 90% VCCP      |     | V |
|                  |            | PCI33_3, 典型电源电压 3.3V, IOH = 0.5mA <sup>注 6</sup>                               |    | 90% VCCP      |     | V |
|                  |            | SSTL135, 典型电源电压 1.35V, IOH = 13mA <sup>注 6</sup>                               |    | VCCP /2+0.15  |     | V |
|                  |            | SSTL135_R, 典型电源电压 1.35V, IOH = 8.9mA <sup>注 6</sup>                            |    | VCCP /2+0.15  |     | V |
|                  |            | SSTL15, 典型电源电压 1.5V, IOH = 13mA <sup>注 6</sup>                                 |    | VCCP /2+0.175 |     | V |
|                  | <b>⊢</b>   | SSTL15_R, 典型电源电压 1.5V, IOH = 8.9mA <sup>注6</sup>                               |    | VCCP /2+0.175 | _   | V |
|                  |            | SSTL18_I,典型电源电压 1.8V,IOH = 8mA <sup>注6</sup>                                   |    | VCCP /2+0.47  | _   | V |
|                  |            | SSTL18_II, 典型电源电压 1.8V, IOH = 13.4mA <sup>注 6</sup>                            |    | VCCP /2+0.45  | _   | V |

注

- 1. 在 I/O 中支持的驱动能力为 4, 8, 12mA。
- 2. 在 I/O 中支持的驱动能力为 4, 8, 12, 16mA。
- 3. 在 I/O 中支持的驱动能力为 4, 8, 12, 16, 24mA。
- 4. 在 I/O 中支持的驱动能力为 4, 8, 12, 16mA。
- 5. 在 I/O 中支持的驱动能力为 4, 8, 12, 16, 24mA。
- 6. 该参数进行三温电性能参数评估试验。



### 表 5-7 IOU 差分接口标准的直流性能指标

|                       |        | 条件<br>(Path 日本地会 - MCCCOPE-1 AV                                                | 极限         | <br>{值     |    |  |  |  |  |
|-----------------------|--------|--------------------------------------------------------------------------------|------------|------------|----|--|--|--|--|
| 特性                    | 符号     | (除非另有规定, VCCCORE=1.0V, VCCSUP=1.8V, VCCP 0=1.8V, 95%×<br>典型电源电压≤VCCP≤105%×典型电源 | 最小值        | 最大值        | 単位 |  |  |  |  |
|                       |        | 电压,-55℃≤T <sub>C</sub> ≤125℃)<br>MINI LVDS 25 <sup>±</sup>                     |            |            |    |  |  |  |  |
| <br>  输出差模电压          | VOD    | MINI_LVDS_25<br>RT=100Ω,跨接于 Q 和 QB 端口                                          | 0.247      | 0.6        | V  |  |  |  |  |
| 输出共模电压                | VOCM   | RT=100Ω, 跨接于 Q 和 QB 端口                                                         | 0.247      | 0.6<br>1.6 | V  |  |  |  |  |
| 输入差模电压                | VID    | R1-10022,跨按 1 Q 和 QB 编口                                                        | 0.33       | 0.6        | V  |  |  |  |  |
| 输入共模电压                | VICM   |                                                                                | 0.2        |            | V  |  |  |  |  |
|                       | VICM   | PPDS 25 <sup>±</sup>                                                           | 0.3        | VCCSUP     | V  |  |  |  |  |
| 松山光掛山匠                | MOD    | <u> </u>                                                                       | 0.1        | 0.4        | 37 |  |  |  |  |
| 输出差模电压                | VOD    | RT=100Ω,跨接于 Q 和 QB 端口                                                          | 0.1        | 0.4        | V  |  |  |  |  |
| 输出共模电压                | VOCM   | RT=100Ω,跨接于 Q 和 QB 端口                                                          | 0.35       | 1.4        | V  |  |  |  |  |
| 输入差模电压                | VID    | _                                                                              | 0.1        | 0.4        | V  |  |  |  |  |
| 输入共模电压                | VICM   |                                                                                | 0.2        | VCCSUP     | V  |  |  |  |  |
| RSDS_25 <sup>it</sup> |        |                                                                                |            |            |    |  |  |  |  |
| 输出差模电压                | VOD    | RT=100Ω, 跨接于 Q 和 QB 端口                                                         | 0.1        | 0.6        | V  |  |  |  |  |
| 输出共模电压                | VOCM   | RT=100Ω, 跨接于 Q 和 QB 端口                                                         | 0.55       | 1.6        | V  |  |  |  |  |
| 输入差模电压                | VID    | _                                                                              | 0.1        | 0.6        | V  |  |  |  |  |
| 输入共模电压                | VICM   | _                                                                              | 0.3        | 1.5        | V  |  |  |  |  |
|                       | ı      | TMDS33                                                                         |            |            |    |  |  |  |  |
| 输出差模电压                | VOD    | 输出端上拉 50ohm 到 VCCO                                                             | 0.4        | 0.8        | V  |  |  |  |  |
| 输出共模电压                | VOCM   | 输出端上拉 50ohm 到 VCCO                                                             | VCCP-0.405 | VCCP -0.19 | V  |  |  |  |  |
| 输入差模电压                | VID    | -                                                                              | 0.15       | 1.2        | V  |  |  |  |  |
| 输入共模电压                | VICM   | _                                                                              | 2.7        | 3.23       | V  |  |  |  |  |
|                       |        | LVDS_25 <sup>2</sup>                                                           |            |            |    |  |  |  |  |
| 输出高电平电压               | VOH    | RT=100Ω,跨接于 Q 和 QB 端口                                                          | _          | 1.8        | V  |  |  |  |  |
| 输出低电平电压               | VOL    | RT=100Ω, 跨接于 Q 和 QB 端口                                                         | 0.4        | _          | V  |  |  |  |  |
| 输出差模电压                | VODIFF | RT=100Ω, 跨接于 Q 和 QB 端口                                                         | 247        | 600        | mV |  |  |  |  |
| 输出共模电压                | VOCM   | RT=100Ω,跨接于 Q 和 QB 端口                                                          | 0.55       | 1.625      | V  |  |  |  |  |
| 输入差模电压                | VIDIFF | 输入共模电压为 1.25V                                                                  | 100        | 600        | mV |  |  |  |  |
| 输入共模电压                | VICM   | 输入差模电压为+/-350mV                                                                | 0.3        | 1.5        | V  |  |  |  |  |
| 注:该参数进行三              | 三温电性能  | 参数评估试验。                                                                        |            |            |    |  |  |  |  |

### 表 5-8 IOU 差分接口标准输入直流性能指标—互补差分输入共模电压

|               |      | 条件<br>(除非另有规定,VCCCORE=1.0V,VCCSUP=                                             |       | 札   |       |    |
|---------------|------|--------------------------------------------------------------------------------|-------|-----|-------|----|
| 特性            | 符号   | 1.8V, VCCP 0=1.8V, 95%×典型电源电压<br>≤VCCP≤105%×典型电源电压, -55℃≤T <sub>C</sub> ≤125℃) | 测试 方法 | 最小值 | 最大值   | 単位 |
|               |      | DIFF_HSTL_I,典型电源电压 1.5V                                                        |       | 0.3 | 1.125 | V  |
| <i>+</i> \( ) | VICM | DIFF_HSTL_I_18,典型电源电压 1.8V                                                     |       | 0.3 | 1.425 | V  |
| 输 入 共 模       |      | DIFF_HSTL_II,典型电源电压 1.5V                                                       |       | 0.3 | 1.125 | V  |
| 共 侯   电压      | 注    | DIFF_HSTL_II_18,典型电源电压 1.8V                                                    |       | 0.3 | 1.425 | V  |
| 七匹            |      | DIFF_HSUL_12,典型电源电压 1.2V                                                       |       | 0.3 | 0.85  | V  |
|               |      | DIFF_MOBILE_DDR,典型电源电压 1.8V                                                    |       | 0.3 | 1.425 | V  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

#### Shanghai Fudan Microelectronics Group Company Limited

## **き** 复旦微电子

| DIFF SSTL135, 典型电源电压 1.35V   | 0.3 | 1     | W |
|------------------------------|-----|-------|---|
| DIFF_551L155,                | 0.5 | 1     | V |
| DIFF_SSTL135_R, 典型电源电压 1.35V | 0.3 | 1     | V |
| DIFF_SSTL15, 典型电源电压 1.5V     | 0.3 | 1.125 | V |
| DIFF_SSTL15_R, 典型电源电压 1.5V   | 0.3 | 1.125 | V |
| DIFF_SSTL18_I,典型电源电压 1.8V    | 0.3 | 1.425 | V |
| DIFF_SSTL18_II,典型电源电压 1.8V   | 0.3 | 1.425 | V |
| 注: 该参数进行三温电性能参数评估试验。         |     |       |   |

#### 表 5-9 IOU 差分接口标准输入直流性能指标—互补差分输入差模电压—

|      |      | 条件<br>(除非另有规定,VCCCORE=1.0V,VCCSUP                                                   |       | 极限  | 值   |    |
|------|------|-------------------------------------------------------------------------------------|-------|-----|-----|----|
| 特性   | 符号   | =1.8V, VCCP 0=1.8V, 95%×典型电源电压<br>≤VCCP≤105%×典型电源电压, -55℃≤T <sub>C</sub> ≤<br>125℃) | 测试 方法 | 最小值 | 最大值 | 单位 |
|      |      | DIFF_HSTL_I,典型电源电压 1.5V                                                             | 1     | 0.1 | _   | V  |
|      |      | DIFF_HSTL_I_18,典型电源电压 1.8V                                                          |       | 0.1 | _   | V  |
|      |      | DIFF_HSTL_II,典型电源电压 1.5V                                                            |       | 0.1 | _   | V  |
|      |      | DIFF_HSTL_II_18,典型电源电压 1.8V                                                         |       | 0.1 | _   | V  |
|      |      | DIFF_HSUL_12,典型电源电压 1.2V                                                            |       | 0.1 | —   | V  |
| 输入差  | VID  | DIFF_MOBILE_DDR,典型电源电压 1.8V                                                         |       | 0.1 | —   | V  |
| 模电压  | 注    | DIFF_SSTL135, 典型电源电压 1.35V                                                          |       | 0.1 | —   | V  |
|      |      | DIFF_SSTL135_R, 典型电源电压 1.35V                                                        |       | 0.1 | —   | V  |
|      |      | DIFF_SSTL15, 典型电源电压 1.5V                                                            |       | 0.1 | —   | V  |
|      |      | DIFF_SSTL15_R,典型电源电压 1.5V                                                           |       | 0.1 | —   | V  |
|      |      | DIFF_SSTL18_I,典型电源电压 1.8V                                                           |       | 0.1 | —   | V  |
|      |      | DIFF_SSTL18_II,典型电源电压 1.8V                                                          |       | 0.1 | _   | V  |
| 注:该参 | 数进行三 | 温电性能参数评估试验。                                                                         |       |     |     |    |

### 表 5-10 IOU 差分接口标准输入直流性能指标—输出低电压

|          |     | 条件<br>(除非另有规定,VCCCORE=1.0V,VCCSUP                                  | 测试 |         | 极限值           |    |
|----------|-----|--------------------------------------------------------------------|----|---------|---------------|----|
| 特性       | 符号  | =1.8V, VCCP 0=1.8V, VCCO=95%×典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 方法 | 最小<br>值 | 最大值           | 単位 |
|          |     | DIFF_HSTL_I,典型电源电压 1.5V,IOL=8mA                                    |    | _       | 0.4           | V  |
|          |     | DIFF_HSTL_I_18,典型电源电压 1.8V,IOL =8mA                                |    | _       | 0.4           | V  |
|          |     | DIFF_HSTL_II,典型电源电压 1.5V,IOL =16mA                                 |    | _       | 0.4           | V  |
|          |     | DIFF_HSTL_II_18,典型电源电压 1.8V,IOL =16mA                              |    | _       | 0.4           | V  |
| 输出低      | VOL | DIFF_HSUL_12,典型电源电压 1.2V,IOL =0.1mA                                |    |         | 20%VCCP       | V  |
| 电平电<br>压 | 注   | DIFF_MOBILE_DDR, 典型电源电压 1.8V, IOL=0.1mA                            | _  | _       | 10% VCCP      | V  |
|          |     | DIFF_SSTL135, 典型电源电压 1.35V, IOL =13mA                              |    |         | VCCP/2-0.15   | V  |
|          |     | DIFF_SSTL135_R,典型电源电压 1.35V, IOL =8.9mA                            |    | _       | VCCP /2-0.15  | V  |
|          |     | DIFF_SSTL15,典型电源电压 1.5V,IOL =13mA                                  |    | _       | VCCP /2-0.175 | V  |
|          |     | DIFF_SSTL15_R, 典型电源电压 1.5V, IOL =8.9mA                             |    | _       | VCCP /2-0.175 | V  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

#### Shanghai Fudan Microelectronics Group Company Limited

## 🎾 复旦微电子

|           | DIFF_SSTL18_I,典型电源电压 1.8V,IOL =8mA     |   | VCCP /2-0.47 | V |
|-----------|----------------------------------------|---|--------------|---|
|           | DIFF_SSTL18_II,典型电源电压 1.8V,IOL =13.4mA | _ | VCCP /2-0.5  | V |
| 注: 该参数进行三 | 温电性能参数评估试验。                            |   |              |   |

### 表 5-11 IOU 差分接口标准输入直流性能指标—输出高电压

|        |      | 条件<br>(除非另有规定,VCCCORE=1.0V,VCCSUP                               | 测试 | 极限值           |         | 单 |
|--------|------|-----------------------------------------------------------------|----|---------------|---------|---|
| 特性     | 符号   | =1.8V, VCCP 0=1.8V, VCCP=95%×典型电源电压, -55℃≤T <sub>C</sub> ≤125℃) | 方法 | 最小值           | 最大<br>值 | 位 |
|        |      | DIFF_HSTL_I,典型电源电压 1.5V,IOH=8mA                                 |    | VCCP -0.4     | _       | V |
|        |      | DIFF_HSTL_I_18,典型电源电压 1.8V,IOH =8mA                             |    | VCCP -0.4     |         | V |
|        |      | DIFF_HSTL_II,典型电源电压 1.5V,IOH =16mA                              |    | VCCP -0.5     |         | V |
|        |      | DIFF_HSTL_II_18,典型电源电压 1.8V,IOH =16mA                           |    | VCCP -0.4     |         | V |
|        |      | DIFF_HSUL_12,典型电源电压 1.2V,IOH =0.1mA                             |    | 80% VCCP      |         | V |
| 输出高电   | VOH  | DIFF_MOBILE_DDR, 典型电源电压 1.8V, IOH =0.1mA                        |    | 90% VCCP      | _       | V |
| 平电压    | 注    | DIFF_SSTL135, 典型电源电压 1.35V, IOH =13mA                           |    | VCCP /2+0.15  | _       | V |
|        |      | DIFF_SSTL135_R, 典型电源电压 1.35V, IOH=8.9mA                         |    | VCCP /2+0.15  | _       | V |
|        |      | DIFF_SSTL15,典型电源电压 1.5V,IOH =13mA                               |    | VCCP /2+0.175 |         | V |
|        |      | DIFF_SSTL15_R, 典型电源电压 1.5V, IOH =8.9mA                          |    | VCCP /2+0.175 | _       | V |
|        |      | DIFF_SSTL18_I,典型电源电压 1.8V,IOH =8mA                              |    | VCCP /2+0.47  | _       | V |
|        |      | DIFF_SSTL18_II, 典型电源电压 1.8V, IOH =13.4mA                        |    | VCCP /2+0.45  |         | V |
| 注: 该参数 | 进行三温 | 且电性能参数评估试验。                                                     |    |               |         |   |

### 5.2.3 UHST 电特性

表 5-12 UHST 收发器 DC 特性

| 特性                  | 符号                                                                                                                                                                                                                                                                                                                         | 条件<br>(除非另有规定,<br>V <sub>CCCORE</sub> =1.0V,V <sub>CCSUP</sub> =1.8V,<br>V <sub>CCUHSTVCC</sub> =1.0V,<br>V <sub>CCUHSTVTT</sub> =1.2V,-55℃≤T <sub>C</sub> | 极限值                  |                    | 单位 |
|---------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------|--------------------|----|
| 122                 |                                                                                                                                                                                                                                                                                                                            | ≤125°C)                                                                                                                                                    | 最小值                  | 最大值                |    |
| 差分峰峰输出              | $DV_{	ext{PPOUT}}$                                                                                                                                                                                                                                                                                                         | TX 输出幅度设为最大                                                                                                                                                | 900                  | _                  | mV |
| 差分输出共模电平            | $V_{\mathrm{CMOUTDC}}$                                                                                                                                                                                                                                                                                                     | 基于公式                                                                                                                                                       | $V_{ m UHSTVTT} - I$ | $DV_{ m PPOUT}$ /4 | mV |
| 差分输出电阻              | $R_{ m OUT}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{{}^{}}}}}}}}$ |                                                                                                                                                            | 80                   | 120                | Ω  |
| 输出端 TXP 和 TXN 的时延 a | $T_{ m OSKEW}$                                                                                                                                                                                                                                                                                                             | _                                                                                                                                                          | _                    | 12                 | ps |
|                     |                                                                                                                                                                                                                                                                                                                            | >10.3125Gbps                                                                                                                                               | 350                  | 1250               | mV |
| 差分峰峰输入              | $DV_{ m PPIN}$                                                                                                                                                                                                                                                                                                             | 6.6Gbps~10.3125Gbps                                                                                                                                        | 350                  | 1250               | mV |
|                     |                                                                                                                                                                                                                                                                                                                            | <= 6.6Gbps                                                                                                                                                 | 350                  | 2000               | mV |
| 差分输入电阻              | $R_{ m IN}^{$                                                                                                                                                                                                                                                                                                              |                                                                                                                                                            | 80                   | 120                | Ω  |
| 推荐 AC 耦合电容          | $C_{ m EXT}$                                                                                                                                                                                                                                                                                                               |                                                                                                                                                            | 100(典                | 型值)                | nF |
| 注: 该参数进行三温电性能参      | 数评估试验。                                                                                                                                                                                                                                                                                                                     | •                                                                                                                                                          |                      |                    |    |



#### 5.2.4 Pin To Pin 开关参数

表 5-13 参数全局时钟输入到输出触发器输出延迟,不使用 DCCU/PLL(相邻时钟区域)

|                                       |        | 及品制山连及, 个 及                                                                                                                                                                    | C/I EE(III V | 10 1 M. 15 42 | <i>)</i> |
|---------------------------------------|--------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------|---------------|----------|
|                                       |        | 条件<br>(除非另有规定,<br>0.97V <vcccopr<1.03v,< td=""><td>极限</td><td>值</td><td></td></vcccopr<1.03v,<>                                                                                | 极限           | 值             |          |
| 特性                                    | 符号     | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电压,<br>V <sub>CCP 0</sub> =1.8V, -55℃≤T <sub>C</sub> ≤125℃) | 最小值          | 最大值           | 単位       |
| 全局时钟输入到输出触发器输出延迟,不使用 DCCU/PLL(相邻时钟区域) | tICKOF | SSTL15, Fast Slew Rate                                                                                                                                                         | -<           | 6.61          | ns       |
| 注,保持时间为"0"表示无保持时                      | 间成者负保  | 持时间, 不能保证这时最好的保                                                                                                                                                                | 特时间 为负值      | , 但可以         | 保证保      |

注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保持时间不会是正值。

表 5-14 数全局时钟输入到输出触发器输出延迟,不使用 DCCU/PLL(最远时钟区域)

| W = 1 - 30 = 1 - 10   1   10   10     |           | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                                                                           | 极限  |      |              |
|---------------------------------------|-----------|-----------------------------------------------------------------------------------------------------------------------------------------------|-----|------|--------------|
| 特性                                    | 符号        | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源<br>电压, V <sub>CCP 0</sub> =1.8V,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值  | <br>  単位<br> |
| 全局时钟输入到输出触发器输出延迟,不使用 DCCU/PLL(最远时钟区域) | tICKOFFAR | SSTL15, Fast Slew Rate                                                                                                                        | _   | 6.61 | ns           |

注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保持时间不会是正值。

表 5-15 全局时钟输入到输出触发器输出延迟。使用 DCCU

| 12.5-                           | 12 1 10 11 17 11 17 11 11 | 山阳及品制山烂丛,区                                                                                                                                   | ij DCCO        |          |         |
|---------------------------------|---------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|----------------|----------|---------|
| , X                             | 5_1                       | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                                                                          | 极限             | 值        |         |
| 特性                              | 符号                        | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源<br>电压, V <sub>CCP</sub> ₀=1.8V,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值            | 最大值      | 单位      |
| 全局时钟输入到输出触<br>发器输出延迟,使用<br>DCCU | tICKOFDCCUCC              | SSTL15, Fast Slew Rate                                                                                                                       | _              | 2.5      | ns      |
| 一分 但在时间不2021年二年                 | 加生中间最多各种性中                | 简 不够但过效时 电极极值                                                                                                                                | HERLICIAL AS A | 늘 /미국(이. | /ロップ /ロ |

注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保持时间不会是正值。

上海复旦微电子集团股份有限公司

#### 表 5-16 全局时钟输入到输出触发器输出延迟, 使用 PLL

|  | * *                         | 10 T1=11-11-11-11-11-11-11-11-11-11-11-11-11        | •                                                                                                                                            |     |     |    |
|--|-----------------------------|-----------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|----|
|  |                             | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V, | 极限                                                                                                                                           | 值   |     |    |
|  | 特性                          | 符号                                                  | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电<br>压,V <sub>CCP_0</sub> =1.8V,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值 | 单位 |
|  | 全局时钟输入到输出触发<br>器输出延迟,使用 PLL | tICKOFPLLCC                                         | SSTL15, Fast Slew Rate                                                                                                                       |     | 2.2 | ns |

注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保持时间不会是正值。

#### 表 5-17 输入触发器建立/保持时间, 使用无延迟全局时钟, 使用 DCCU

| <b>1</b>                         | / 柳八瓜及前廷亚/水饼町                                    | 问,以用几些赵王问时诉,                                                 | IX/II DCC | 70              |    |  |  |  |
|----------------------------------|--------------------------------------------------|--------------------------------------------------------------|-----------|-----------------|----|--|--|--|
|                                  |                                                  | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,          | 极阳        | 艮值              |    |  |  |  |
| 特性                               | <br>  符号<br>                                     | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压               |           |                 | 单位 |  |  |  |
|                                  |                                                  | ≤V <sub>CCP</sub> ≤105%×典型电源电压,<br>V <sub>CCP_0</sub> =1.8V, | 最小值       | │ 最大值<br>│<br>│ |    |  |  |  |
|                                  | <br>                                             | -55°C≤T <sub>C</sub> ≤125°C)                                 |           |                 |    |  |  |  |
|                                  | <u> </u>                                         | 立/保持时间                                                       |           |                 |    |  |  |  |
| 输入触发器建立/<br>保持时间,使用无<br>延迟全局时钟,使 | tPSDCCUCC/tPHDCCUCC                              | SSTL15                                                       | 3.35/0    | _               | ns |  |  |  |
| 用 DCCU                           |                                                  |                                                              |           |                 |    |  |  |  |
|                                  | 注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保 |                                                              |           |                 |    |  |  |  |
| ┣持时间不会是正值。                       |                                                  | •                                                            |           |                 |    |  |  |  |

#### 表 5-18 输入触发器建立/保持时间 使用无延迟全局时钟 使用 PI I

| 衣 3-18                        | 制入                | 1,使用无延迟至同时刊                                                                                                                                   | ·,使用 PLI |      |     |
|-------------------------------|-------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|----------|------|-----|
| 1                             | <b>X</b>          | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                                                                           | 极限值      | 苴    |     |
| 特性                            | 符号                | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源<br>电压, V <sub>CCP_0</sub> =1.8V,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值      | 最大值  | 单位  |
|                               | 建立/伯              | <b>呆持时间</b>                                                                                                                                   |          |      |     |
| 输入触发器建立/保持时间,使用无延迟全局时钟,使用 PLL | tPSPLLCC/tPHPLLCC | SSTL15                                                                                                                                        | 3.77/0   | _    | ns  |
| 注:保持时间为"0"表示持时间不会是正值。         | 示无保持时间或者负保持时间,    | 不能保证这时最好的保持                                                                                                                                   | 时间为负值,   | 但可以仍 | 禄证保 |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



#### 表 5-19 源同步 pin-to-pin 开关特性参数

| 特性                                           | 符号          | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压≤V <sub>CCP</sub> ≤105%×典<br>型电源电压,V <sub>CCP_0</sub> =1.8V,<br>-55℃≤T <sub>C</sub> ≤125℃) | 极阳<br>最小值 | 最大值  | 单位 |
|----------------------------------------------|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|------|----|
| 对于 I/O banks 时钟输入至<br>输出的延时,使用 BUFIO<br>时钟输入 | tICKOFCS    | SSTL15, Fast Slew Rate                                                                                                                                                                          |           | 6.64 | ns |
| 对于 I/O banks 数据输入建立/保持时间,使用 BUFIO时钟输入        | tPSCS/tPHCS | SSTL15, Fast Slew Rate                                                                                                                                                                          | 1/2.5     |      | ns |

注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保持时间不会是正值。

#### 表 5-20 I/O Banks 输入触发器建立/保持时间,使用 ZHOLD DELAY,不使用 DCCU/PLL

| 表 3-20 I/O Baliks 拥入概及错建立/体持印间,反用 ZHOLD_DELAT,不反用 DCCO/I LL |             |                                                                                                                                              |          |     |    |  |  |  |
|-------------------------------------------------------------|-------------|----------------------------------------------------------------------------------------------------------------------------------------------|----------|-----|----|--|--|--|
|                                                             |             | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORL</sub> ≤1.03V,                                                                                          | 极限       | 值   |    |  |  |  |
| 特性                                                          | 符号          | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电压,<br>V <sub>CCP_0</sub> =1.8V,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值      | 最大值 | 单位 |  |  |  |
|                                                             |             | 建立/保持时间                                                                                                                                      |          |     |    |  |  |  |
| 输入触发器建立/保持时间,使用<br>ZHOLD_DELAY,不使用<br>DCCU/PLL              | tPSFD/tPHFD | SSTL15                                                                                                                                       | 3.10/1.5 | _   | ns |  |  |  |
| 注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保            |             |                                                                                                                                              |          |     |    |  |  |  |
| 持时间不会是正值。                                                   |             |                                                                                                                                              |          |     |    |  |  |  |

#### 5.2.5 SYS\_MON 性能参数

#### 表 5-21 SYS MON 开关特性参数

| <b>収 5-21 015_MON                                    </b> |    |                                                                                                                                           |     |     |      |  |  |  |
|-----------------------------------------------------------|----|-------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|------|--|--|--|
| 13-                                                       |    | 条件<br>(除非另有规定,                                                                                                                            | 极队  | 艮值  |      |  |  |  |
| 特性                                                        | 符号 | V <sub>CCCORE</sub> =1.0V, V <sub>CCSUP</sub> = 1.8V,1.71V≤V <sub>CCADC</sub> ≤1.89V, V <sub>CCP</sub> = 典型电压, -55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值 | 单位   |  |  |  |
|                                                           |    | 扩展温度下 ADC 精度                                                                                                                              |     |     |      |  |  |  |
| 分辨率                                                       | _  | $TA = -55$ °C 到 $125$ °C , $V_{REFP} = 1.25V$ ; $V_{REFN} = 0V$ ; $ADC_{CLK} = 26$ MHz                                                    | 10  |     | Bits |  |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

| FM Z PX B 3    |          |                                                                                                   |              |        |              |  |  |  |
|----------------|----------|---------------------------------------------------------------------------------------------------|--------------|--------|--------------|--|--|--|
|                |          | 条件<br>(除非另有规定,<br>V <sub>CCCORE</sub> =1.0V,V <sub>CCSUP</sub> =                                  | 极阝           | 艮值     |              |  |  |  |
| 特性             | 符号       | 1.8V,1.71V≤V <sub>CCADC</sub> ≤1.89V,<br>V <sub>CCP</sub> = 典型电压,<br>-55°C≤T <sub>C</sub> ≤125°C) | 最小值          | 最大值    | 单位           |  |  |  |
| 积分非线性          | INL      | TA = -55°C 到 125°C,                                                                               | _            | ±1     | LSBs(10bits) |  |  |  |
| 差分非线性          | DNL      | T <sub>C</sub> =-55°C 到 125℃, 无失<br>码                                                             | _            | ±1     | LSBs(10bits) |  |  |  |
|                |          | 模拟输入 <sup>a</sup>                                                                                 | '            |        |              |  |  |  |
|                |          | 单极模式                                                                                              | 0            | 1      | V            |  |  |  |
| SYS_MON 输入     |          | 双极模式                                                                                              | -0.5         | 0.5    | V            |  |  |  |
| 范围             |          | 单极模式共模范围                                                                                          | 0            | 0.5    | V            |  |  |  |
|                |          | 双极模式共模范围                                                                                          | 0.5          | 0.6    | V            |  |  |  |
| 最大外部通道输<br>入范围 | _        | 相邻通道测量范围没有相互 影响情况下                                                                                | -0.1         | VCCADC | V            |  |  |  |
| 辅助通道全分辨 率下带宽   | FRBW     | _                                                                                                 | 250          |        | KHz          |  |  |  |
|                |          | 传感器 a                                                                                             | 79           |        |              |  |  |  |
| 温度传感误差 a       | _        | T <sub>C</sub> =-55°C 到 125°C                                                                     | _            | ±10    | °C           |  |  |  |
| 电压传感误差         | _        | T <sub>C</sub> = -55°C 到 125°C                                                                    | <del>-</del> | ±2     | %            |  |  |  |
|                |          | 转换率 a                                                                                             |              |        |              |  |  |  |
| 转换时间-连续        | tCONV    | ADC时钟的周期数                                                                                         | 26           | 32     | 周期数          |  |  |  |
| 转换时间-事件        | tCONV    | 时钟的周期数                                                                                            | _            | 21     | 周期数          |  |  |  |
| DRP 时钟         | DCLK     | DRP 时钟频率                                                                                          | 8            | 250    | MHz          |  |  |  |
| ADC 时钟         | ADCCLK   | DCLK 上分频得到                                                                                        | 1            | 26     | MHz          |  |  |  |
| DCLK 的占空比      |          |                                                                                                   | 40           | 60     | %            |  |  |  |
|                |          | XADC 参考电压 a                                                                                       |              |        |              |  |  |  |
| 外部基准           | VREF     | VREP 管脚连接到外部基准<br>电压                                                                              | 1.2          | 1.3    | V            |  |  |  |
| 内部基准           |          | VREP 管脚连接到模拟地;<br>Tj = -55°C 到 125℃                                                               | 1.2375       | 1.2625 | V            |  |  |  |
| a 该参数是保障参      | 数,在设计过程中 | 通过仿真或测试保证,在鉴定                                                                                     | 和质量一致生       | 性检验时不适 | 进行测试。        |  |  |  |

## 5.2.6 配置开关参数

表 5-22 配置开关特性参数

|    |    | 11人刊11夕以                                                         |     |     |  |  |
|----|----|------------------------------------------------------------------|-----|-----|--|--|
| 特性 | 符号 | 条件<br>(除非另有规定,<br>V <sub>CCCORE</sub> =1.0V,V <sub>CCSUP</sub> = | 极限  | 极限值 |  |  |
|    |    | 1.8V, V <sub>CCP</sub> =典型电压,<br>-55℃≤TC≤125℃)                   | 最小值 | 最大值 |  |  |
| 上电 |    |                                                                  |     |     |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



|                                                    | → FM                 |                                                                                                    |           |          |     |
|----------------------------------------------------|----------------------|----------------------------------------------------------------------------------------------------|-----------|----------|-----|
| 特性                                                 | 符号                   | 条件<br>(除非另有规定,<br>V <sub>CCCORE</sub> =1.0V, V <sub>CCSUP</sub> =<br>1.8V, V <sub>CCP</sub> =典型电压, | 极限        | <b>值</b> | 単位  |
|                                                    |                      | 1.8V, V <sub>CCP</sub> = 典型电压,<br>-55℃ ≤ TC ≤ 125℃)                                                | 最小值       | 最大值      |     |
| 配置等待时间                                             | tPL                  |                                                                                                    |           | 15       | ms  |
| 上电复位(50ms 斜坡速率时间)                                  | tPOR                 | _                                                                                                  | 5         | 50       | ms  |
| 配置脉冲宽度 a                                           | tPROGRAM             | _                                                                                                  | 250       | _        | ns  |
| 输出延迟                                               | tICCK                | _                                                                                                  | 150       |          | ns  |
| 低电平时间                                              | tMCCKL               | _                                                                                                  | 40        | 60       | %   |
| 高电平时间                                              | tMCCKH               | _                                                                                                  | 40        | 60       | %   |
| 最大频率                                               | fMCCK                | _                                                                                                  | 70        | 100      | MHz |
| AEX x16 加密最大频率                                     | fMCCK                | _                                                                                                  |           | 50       | MHz |
| 配置初始频率                                             | fMCCK_STA<br>RT      | _                                                                                                  | 3         |          | MHz |
| 容许频偏                                               | fMCCKTOL             | _                                                                                                  | -50       | 50       | %   |
|                                                    | CCLK 输,              | λ (从模式) <sup>a</sup>                                                                               |           |          |     |
| 低电平时间 <sup>a</sup>                                 | tSCCKL               | - 1                                                                                                | 2.5       |          | ns  |
| 高电平时间 <sup>a</sup>                                 | tSCCKH               |                                                                                                    | 2.5       |          | ns  |
| 最大频率                                               | fSCCK                | 7/1                                                                                                | _         | 60       | MHz |
|                                                    | EMCCLK 執             | 俞入(主模式) <sup>a</sup>                                                                               |           |          |     |
| 低电平时间                                              | tEMCCKL              |                                                                                                    | 2.5       | _        | ns  |
| 高电平时间                                              | tEMCCKH              |                                                                                                    | 2.5       |          | ns  |
| 最大频率                                               | fEMCCK               | _                                                                                                  | _         | 100      | MHz |
|                                                    | 内部配置                 | 置访问端口 a                                                                                            |           |          |     |
| 最大频率                                               | tICAPCK              | <u> </u>                                                                                           | _         | 100      | MHz |
| DIN 建立/保持时间,从模式                                    | tDCCK/tCCK<br>D      | _                                                                                                  | 4.00/0.00 |          | ns  |
| DOUT                                               | tCCO                 | _                                                                                                  | _         | 8.0      | ns  |
|                                                    |                      | MAP 模式 <sup>a</sup>                                                                                |           |          |     |
| SelectMAP 建立/保持时间 a                                | tSMDCCK/tS<br>MCCD   | _                                                                                                  | 4.00/1.20 |          | ns  |
| CS_B 建立/保持时间 a                                     | tSMCSCCK/tS<br>MCCCS | _                                                                                                  | 4.00/1.20 |          | ns  |
| RDWR_B 建立/保持时间 a                                   | tSMWCCK/tS<br>MCCKW  | _                                                                                                  | 4.00/1.20 |          | ns  |
| CSO_B 时钟到输出(外接 330 欧上拉电阻) a                        | tSMCKCSO             | _                                                                                                  | _         | 7        | ns  |
| 回读时 D[31:00]时钟到输出                                  | tSMCO                | _                                                                                                  | _         | 8        | ns  |
| 回读最大频率                                             | fMCCTOL              | _                                                                                                  | _         | 60       | MHz |
|                                                    | 边界                   | 扫描端口                                                                                               |           |          |     |
| TMS 和 TDI 在 TCK 前的建立时间                             | TAPTCK/tTC<br>KTAP   | _                                                                                                  | 3.00/2.00 | _        | ns  |
| TCK 下降沿到 TDO 输出有效                                  | tTCKTDO              | _                                                                                                  |           | 7        | ns  |
| TCK 最大配置频率                                         | fTCK                 | _                                                                                                  |           | 66       | MHz |
|                                                    | BPI FLA              | SH 主模式 a                                                                                           |           |          |     |
| A[28:00],RS[1:0],FCS_B,FOE_B,F<br>WE_B,ADV_B 时钟到输出 | tBPICCO              | _                                                                                                  | _         | 8.5      | ns  |

| O FM                 |                                               |                                                                  |           |     |     |  |  |  |  |
|----------------------|-----------------------------------------------|------------------------------------------------------------------|-----------|-----|-----|--|--|--|--|
| 特性                   | 符号                                            | 条件<br>(除非另有规定,<br>V <sub>CCCORE</sub> =1.0V,V <sub>CCSUP</sub> = | 极限        | 值   | 単位  |  |  |  |  |
|                      |                                               | 1.8V, V <sub>CCP</sub> =典型电压,<br>-55℃≤TC≤125℃)                   | 最小值       | 最大值 |     |  |  |  |  |
| D[15:00]建立/保持时间      | tBPIDCC<br>/tBPICCD                           | _                                                                | 4.00/0.00 |     | ns  |  |  |  |  |
|                      | SPI FLA                                       | SH 主模式 <sup>a</sup>                                              |           |     |     |  |  |  |  |
| D[03:00]建立/保持时间      | tSPIDCC<br>/tSPICCD                           | _                                                                | 3.00/0.00 | _   | ns  |  |  |  |  |
| MOSI 时钟到输出           | tSPICCM                                       | <u>—</u>                                                         |           | 8.0 | ns  |  |  |  |  |
| FCS_B 时钟到输出          | tSPICCFC                                      | _                                                                | _/^       | 8.0 | ns  |  |  |  |  |
|                      | START                                         | UPE2 端口 <sup>a</sup>                                             |           |     |     |  |  |  |  |
| USERCCLK 输入到 CCLK 输出 | tUSERCCLKO                                    | _                                                                | 0.5       | 6.7 | ns  |  |  |  |  |
| CFGMCLK 输出频率         | fCFGMCLK                                      | _                                                                | 65        |     | MHz |  |  |  |  |
| CFGMCLK 输出频偏         | fCFGMCLKT<br>OL                               | -                                                                | -50       | 50  | %   |  |  |  |  |
|                      | DNA 配置接口 a                                    |                                                                  |           |     |     |  |  |  |  |
| 最高频率                 | fDNACK                                        |                                                                  | 7         | 100 | MHz |  |  |  |  |
| a 该参数是保障参数,在设计过程。    | a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。 |                                                                  |           |     |     |  |  |  |  |

### 5.2.7 UHST 开关特性

表 5-23 UHST 收发器开关特性参数

|                               |                   |                        | 条件<br>(除非另有规定,<br>VCCCORE=1.0V,                                                           | 极降                                    |                                            |                          |
|-------------------------------|-------------------|------------------------|-------------------------------------------------------------------------------------------|---------------------------------------|--------------------------------------------|--------------------------|
| 特性                            | 符号                | 分频系数                   | VCCSUP = 1.8V, VCCUHSTVCC=1.0V, VCCUHSTVTT =1.2V; VCCP = 典型电压, -55℃≤T <sub>C</sub> ≤125℃) | 最小值                                   | 最大值                                        | 单位                       |
| UHST 传<br>输速率 <sup>a</sup>    | F <sub>UHST</sub> |                        | _                                                                                         | 0.5                                   | 12.5                                       | Gb/s                     |
| CPLL 线<br>速率 <sup>a</sup>     | FUHSTCRANGE       | 1<br>2<br>4<br>8       |                                                                                           | 3.2<br>1.6<br>0.8<br>0.5              | 6.6<br>3.3<br>1.65<br>0.825                | Gb/s Gb/s Gb/s Gb/s      |
| QPLL线<br>速率 1ª                | FUHSTQRANGE1      | 1<br>2<br>4<br>8       |                                                                                           | 5.93<br>2.965<br>1.4825<br>0.74125    | 8<br>4<br>2<br>1                           | Gb/s Gb/s Gb/s Gb/s      |
| QPLL 线<br>速率 2 <sup>a c</sup> | FUHSTQRANGE2      | 1<br>2<br>4<br>8<br>16 | _                                                                                         | 9.8<br>4.9<br>2.45<br>1.225<br>0.6125 | 12.5<br>6.25<br>3.125<br>1.5625<br>0.78125 | Gb/s Gb/s Gb/s Gb/s Gb/s |
| CPLL 频<br>率范围 <sup>b</sup>    | FGCPLLRANGE       | _                      | _                                                                                         | 1.6                                   | 3.3                                        | GHz                      |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

|                              |              |      | 条件<br>(除非另有规定,<br>VCCCORE=1.0V,                                                                           | 极队   | 艮值   |     |
|------------------------------|--------------|------|-----------------------------------------------------------------------------------------------------------|------|------|-----|
| 特性                           | 特性符号分频系数     | 分频系数 | VCCCURE-1.0V,<br>VCCSUP = 1.8V,<br>VCCUHSTVCC=1.0V,<br>VCCUHSTVTT =1.2V;<br>VCCP = 典型电压,<br>-55℃≤Tc≤125℃) | 最小值  | 最大值  | 单位  |
| QPLL 频<br>率范围 1 <sup>b</sup> | FGQPLLRANGE1 |      | _                                                                                                         | 5.93 | 8.0  | GHz |
| QPLL 频<br>率范围 2 <sup>b</sup> | FGQPLLRANGE2 |      | _                                                                                                         | 9.8  | 12.5 | GHz |

- a 以上速率在 Near-End PMA LoopBack 条件下进行测试。
- b 通过读取 QPLLLOCK 或者 CPLLLOCK 判定是否 Lock。
- c 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。

### 表 5-24 UHST 收发器动态重配口开关特性

|                                  | 12 3-2-                                       | FUIIDI 从及前列心主癿口力入时任                                                                                                            |     |        |                   |  |  |  |  |
|----------------------------------|-----------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------|-----|--------|-------------------|--|--|--|--|
| 特性                               | 符号                                            | 条件<br>(除非另有规定, VCCCORE=1.0V,<br>VCCSUP=1.8V,<br>VCCUHSTVCC=1.0V,VCCUHSTVTT<br>=1.2V; VCCP= 典型电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值    | <br> <br>  単位<br> |  |  |  |  |
| UHST DRP 最大<br>时钟频率 <sup>a</sup> | FUHSTDRPCLK                                   | _                                                                                                                              | _   | 175.01 | MHz               |  |  |  |  |
| a 该参数是保障                         | a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。 |                                                                                                                                |     |        |                   |  |  |  |  |

### 表 5-25 UHST 收发器参考时钟开关特性

| 特性        | 符号     | 条件<br>(除非另有规定, VCCCORE=1.0V,<br>VCCSUP=1.8V,VCCUHSTVCC=1.0V,<br>VCCUHSTVTT=1.2V; -55℃≤T <sub>C</sub> ≤125℃) | 极风最小值 | 极限值 最大值 |     |  |  |  |
|-----------|--------|-------------------------------------------------------------------------------------------------------------|-------|---------|-----|--|--|--|
| 参考时钟频率范围  | FGCLK  |                                                                                                             | 60    | 700     | MHz |  |  |  |
| 参考时钟上升沿 a | FRCLK  | ı                                                                                                           | 200(典 | ·型值)    | ps  |  |  |  |
| 参考时钟下降沿 a | FFCLK  |                                                                                                             | 200(典 | l型值)    | ps  |  |  |  |
| 参考时钟占空比 a | FDCREF |                                                                                                             | 40    | 60      | %   |  |  |  |
| a         |        |                                                                                                             |       |         |     |  |  |  |

#### 该参数是保障参数,在按计过程中通过仿其蚁测试保证,在釜定和质重一致性位短的个进行测试。

#### 表 5-26 UHST 收发器 PLL 锁定时间

|        |                                                                | 次 0 = 0 0 110 1                                             |     |     |    |
|--------|----------------------------------------------------------------|-------------------------------------------------------------|-----|-----|----|
| 特性符号   | 条件<br>(除非另有规定, VCCCORE=1.0V,<br>VCCSUP = 1.8V,VCCUHSTVCC=1.0V, | 极限                                                          | 单位  |     |    |
| 10 17. | 19.5                                                           | VCCUHSTVTT =1.2V;<br>VCCP = 典型电压,-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值 | 十匹 |

上海复旦微电子集团股份有限公司

|                                               |        |                                                                | O F |          |    |  |  |  |
|-----------------------------------------------|--------|----------------------------------------------------------------|-----|----------|----|--|--|--|
| 特性                                            | 符号     | 条件<br>(除非另有规定, VCCCORE=1.0V,<br>VCCSUP = 1.8V,VCCUHSTVCC=1.0V, |     |          | 单位 |  |  |  |
| 10 12.                                        | 10 3   | VCCUHSTVTT =1.2V;<br>VCCP = 典型电压,-55℃≤T <sub>C</sub> ≤125℃)    | 最小值 | 最大值      | 十匹 |  |  |  |
| 初始 PLL 锁定时间 <sup>a</sup>                      | TLOCK  | _                                                              | _   | 30       | ms |  |  |  |
| 时钟恢复适应时<br>间 DFE 模式下 <sup>a</sup>             | TDLOCK | DII 以及以后 日於) 新相对 CDD 标复叶岗                                      | _   | 10 x 107 | UI |  |  |  |
| 时钟恢复适应时<br>间 LPM 模式下 a                        | TDLOCK | PLL锁住以后,从输入数据到CDR恢复时间;                                         | _   | 10 x 106 | UI |  |  |  |
| a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。 |        |                                                                |     |          |    |  |  |  |

## 表 5-27 UHST 收发器用户时钟开关特性

| 农 3-27 01131 农及福用户的研入关行压 |        |                                                                                                                          |      |         |     |  |  |
|--------------------------|--------|--------------------------------------------------------------------------------------------------------------------------|------|---------|-----|--|--|
|                          |        | 条件                                                                                                                       | 极    | 限值      |     |  |  |
| 特性                       | 符号     | (除非另有规定, VCCCORE=1.0V,<br>VCCSUP = 1.8V,VCCUHSTVCC=1.0V,<br>VCCUHSTVTT =1.2V; VCCP = 典型电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值  | 最大值     | 单位  |  |  |
| TXOUTCLK 最大频率 a          | FTXOUT | _                                                                                                                        | _    | 412.500 | MHz |  |  |
| RXOUTCLK 最大频率 a          | FRXOUT | _                                                                                                                        | _    | 412.500 | MHz |  |  |
| TVIICDCIV是十版支 a          | ETVINI | 16 位宽                                                                                                                    | _    | 412.500 | MHz |  |  |
| TXUSRCLK 最大频率 a          | FTXIN  | 32 位宽                                                                                                                    | _    | 322.266 | MHz |  |  |
| RXUSRCLK 最大频率 a          | EDVINI | 16 位宽                                                                                                                    | _    | 412.500 | MHz |  |  |
| KAUSKULK 取入侧半"           | FRXIN  | 32 位宽                                                                                                                    | _    | 322.266 | MHz |  |  |
|                          |        | 16 位宽                                                                                                                    | _    | 412.500 | MHz |  |  |
| TXUSRCLK2 最大频率 a         | FTXIN2 | 32 位宽                                                                                                                    | _    | 322.266 | MHz |  |  |
|                          |        | 64 位宽                                                                                                                    | _    | 161.133 | MHz |  |  |
|                          |        | 16 位宽                                                                                                                    | _    | 412.500 | MHz |  |  |
| RXUSRCLK2 最大频率 a         | FRXIN2 | 32 位宽                                                                                                                    |      | 322.266 | MHz |  |  |
|                          |        | 64 位宽                                                                                                                    | _    | 161.133 | MHz |  |  |
| a 该参数是保障参数,在             | 设计过程中  | 通过仿真或测试保证,在鉴定和质量一致性检验                                                                                                    | 时不进行 |         |     |  |  |

## 表 5-28 UHST 发射端开关特性

| skt. kel.             | 符号                       |           | 分          | 极阝      | <br>艮值 | * *  |
|-----------------------|--------------------------|-----------|------------|---------|--------|------|
| 特性                    | 付写<br>                   | 条件        | 组          | 最小      | 最大     | 単位   |
| 串行速率 a                | $f_{ m UHSTTX}$          | _         |            | $F_{U}$ | HST    | Gb/s |
| TX 上升沿 a              | $t_{ m RTX}$             | 20%-80%   |            | 40(典型值) |        | ps   |
| TX 下降沿 a              | $t_{ m FTX}$             | 80%-20%   |            | 40(典型值) |        | ps   |
| TX lane 到 lane 的时延 ab | $t_{ m LLSKEW}$          | _         |            |         | 500    | ps   |
| 电气空闲电平 4              | $V_{ m TXOOBVDPP}$       | _         | A9         | _       | 15     | mV   |
| 电气空闲转换时间 4            | $t_{ m TXOOBTRANSITION}$ | _         | A10<br>A11 |         | 140    | ns   |
| 总抖动 ace               | $TJ_{12.5}$              | 12.5Gb/s  | 7111       |         | 0.5    | UI   |
| 固定性抖动 ace             | $DJ_{12.5}$              | 12.5Gb/s  |            |         | 0.26   | UI   |
| 总抖动 ace               | TJ <sub>11.18</sub>      | 11.18Gb/s |            |         | 0.5    | UI   |
| 固定性抖动 ace             | $DJ_{11.18}$             | 11.18Gb/s |            |         | 0.26   | UI   |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

## **》** 复旦微电子

|                    |                          |                       |   | FM      |      |    |
|--------------------|--------------------------|-----------------------|---|---------|------|----|
| 14±.144-           | 佐旦                       | <b>姓</b> 女件           |   | 极风      | 艮值   | 単位 |
| 特性                 | 符号                       | 条件                    | 组 | 最小      | 最大   | 半世 |
| 总抖动 ace            | $TJ_{10.3125}$           | 10.3125Gb/s           |   | _       | 0.5  | UI |
| 固定性抖动 ace          | $DJ_{10.3125}$           | 10.3125Gb/s           |   |         | 0.26 | UI |
| 总抖动 ace            | $TJ_{9.953}$             | 9.953Gb/s             |   |         | 0.5  | UI |
| 固定性抖动 ace          | $DJ_{9.953}$             | 9.953Gb/s             |   |         | 0.26 | UI |
| 总抖动 ace            | $TJ_{9.8}$               | 9.8Gb/s               |   |         | 0.5  | UI |
| 固定性抖动 ace          | $DJ_{9.8}$               | 9.8Gb/s               |   |         | 0.26 | UI |
| 总抖动 ace            | $TJ_{8.0}$               | 8.0Gb/s               |   |         | 0.5  | UI |
| 固定性抖动 ace          | $DJ_{8.0}$               | 8.0Gb/s               |   |         | 0.26 | UI |
| 总抖动 ace            | $TJ_{6.6\_	ext{QPLL}}$   | 6.6Gb/s               |   | -       | 0.5  | UI |
| 固定性抖动 ace          | $DJ_{6.6\_	ext{QPLL}}$   | 6.6Gb/s               |   |         | 0.26 | UI |
| 总抖动 ade            | $TJ_{6.6\_	ext{CPLL}}$   | 6.6Gb/s               |   | , _<    | 0.5  | UI |
| 固定性抖动 ade          | $DJ_{6.6\_	ext{CPLL}}$   | 6.6Gb/s               |   | <u></u> | 0.26 | UI |
| 总抖动 ade            | $TJ_{5.0}$               | 5.0Gb/s               |   |         | 0.5  | UI |
| 固定性抖动 ade          | $DJ_{5.0}$               | 5.0Gb/s               |   |         | 0.26 | UI |
| 总抖动 ade            | TJ <sub>4.25</sub>       | 4.25Gb/s              |   |         | 0.5  | UI |
| 固定性抖动 ade          | $DJ_{4.25}$              | 4.25Gb/s              |   |         | 0.26 | UI |
| 总抖动 ade            | TJ <sub>3.75</sub>       | 3.75Gb/s              |   |         | 0.5  | UI |
| 固定性抖动 ade          | $DJ_{3.75}$              | 3.75Gb/s              |   |         | 0.26 | UI |
| 总抖动 ade            | <i>TJ</i> <sub>3.2</sub> | 3.2Gb/s <sup>5</sup>  |   |         | 0.5  | UI |
| 固定性抖动 ade          | $DJ_{3.2}$               | 3.2Gb/s <sup>5</sup>  |   |         | 0.26 | UI |
| 总抖动 ade            | $TJ_{3.2L}$              | 3.2Gb/s <sup>6</sup>  |   |         | 0.5  | UI |
| 固定性抖动 ade          | $DJ_{3.2L}$              | 3.2Gb/s <sup>6</sup>  |   |         | 0.26 | UI |
| 总抖动 ade            | $TJ_{2.5}$               | 2.5Gb/s <sup>7</sup>  |   | _       | 0.5  | UI |
| 固定性抖动 ade          | $DJ_{2.5}$               | 2.5Gb/s <sup>7</sup>  |   |         | 0.26 | UI |
| 总抖动 <sup>ade</sup> | TJ <sub>1,25</sub>       | 1.25Gb/s <sup>8</sup> |   |         | 0.30 | UI |
| 固定性抖动 ade          | $DJ_{1,25}$              | 1.25Gb/s <sup>8</sup> |   | _       | 0.15 | UI |
| 总抖动 ade            | TJ <sub>0.5</sub>        | 0.5Gb/s               |   |         | 0.25 | UI |
| 固定性抖动 ade          | $DJ_{0.5}$               | 0.5Gb/s               |   | _       | 0.13 | UI |

- " 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定、例行、生产和交收检验时不进行测试。
- b 使用同一个参考时钟并且TX相位对准使能下的12个TX发送端。
- <sup>c</sup> QPLL\_FBDIV = 40,20位宽下,没有固定协议。
- d CPLL\_FBDIV = 2,20位宽下,没有固定协议。
- <sup>e</sup> 抖动测量基于误码率为1e-12。
- f CPLL的频率为3.2GHz并且TXOUT\_DIV=2。
- g CPLL的频率为1.6GHz并且TXOUT DIV=1。
- \* CPLL的频率为2.5GHz并且TXOUT DIV=2。
- i CPLL的频率为2.5GHz并且TXOUT DIV=4。

#### 表 5-29 UHST 接收端开关特性

| 特性             | 符号                | 符号条件       |     | 极降                | 艮值  | 单位         |
|----------------|-------------------|------------|-----|-------------------|-----|------------|
| <b>初注</b>      | 17 5              | <b>余</b> 件 | 组   | 最小                | 最大  | <b>半</b> 位 |
| 串行速率 4         | <i>f</i> uhstrx   | _          | A9  | F <sub>UHST</sub> |     | Gb/s       |
| RX 空闲响应时间 a    | trxelecidle       | _          | A10 | 10(典型值)           |     | ns         |
| RXOOB 检测峰峰电平 a | $RX_{ m OOBVDPP}$ | _          | A11 | 60                | 150 | mV         |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

|                          |                           |                       |            | FM    |      |     |
|--------------------------|---------------------------|-----------------------|------------|-------|------|-----|
| 特性                       | <b>24</b>                 | 符号条件                  |            | 极队    | 艮值   | 单位  |
| 竹庄                       | 11/5                      | <b>家</b> 什            | 组          | 最小    | 最大   | 平位  |
| RX 展频追踪 ab               | $RX_{SST}$                | 33 KHz 调制频率           |            | -5000 | _    | ppm |
| 运行长度 4                   | $RX_{\mathrm{RL}}$        | _                     |            | _     | 512  | UI  |
|                          |                           | 速率≤6.6Gb/s            |            | -1250 | 1250 | ppm |
| RX 频偏容忍度 <sup>a</sup>    | $RX_{\text{PPMTOL}}$      | 速率 6.6Gb/s ~          |            | -700  | 700  | nnm |
| KA 频隔台心反                 | AAPPMTOL .                | 8Gb/s                 |            | -700  | 700  | ppm |
|                          |                           | 速率>8Gb/s              |            | -200  | 200  | ppm |
|                          | 正弦波下的抖                    | ·动容忍度 ac              |            |       |      |     |
| 正弦抖动(QPLL) <sup>ad</sup> | $JT\_SJ_{12.5}$           | 12.5Gb/s              |            | 0.3   | A    | UI  |
| 正弦抖动 (QPLL) ad           | $JT\_SJ_{11.18}$          | 11.18Gb/s             |            | 0.3   |      | UI  |
| 正弦抖动 (QPLL) ad           | $JT\_SJ_{10.32}$          | 10.32Gb/s             |            | 0.3   |      | UI  |
| 正弦抖动 (QPLL) ad           | JT_SJ <sub>9.95</sub>     | 9.95Gb/s              |            | 0.3   |      | UI  |
| 正弦抖动(QPLL) <sup>ad</sup> | $JT\_SJ_{9.8}$            | 9.8Gb/s               |            | 0.3   |      | UI  |
| 正弦抖动 (QPLL) ad           | $JT\_SJ_{8.0}$            | 8.0Gb/s               |            | 0.44  | _    | UI  |
| 正弦抖动 (QPLL) ad           | JT_SJ <sub>6.6_QPLL</sub> | 6.6Gb/s               |            | 0.48  |      | UI  |
| 正弦抖动 (CPLL) ad           | $JT\_SJ_{6.6\_CPLL}$      | 6.6Gb/s               | A9<br>A10  | 0.44  |      | UI  |
| 正弦抖动(CPLL) <sup>ad</sup> | $JT\_SJ_{5.0}$            | 5.0Gb/s               | A10        | 0.44  |      | UI  |
| 正弦抖动(CPLL) <sup>ad</sup> | JT_SJ <sub>4.25</sub>     | 4.25Gb/s              | 7111       | 0.44  | _    | UI  |
| 正弦抖动(CPLL) <sup>ad</sup> | $JT\_SJ_{3.75}$           | 3.75Gb/s              |            | 0.44  |      | UI  |
| 正弦抖动(CPLL) <sup>ad</sup> | JT_SJ <sub>3.2</sub>      | 3.2Gb/s <sup>4</sup>  | 3          | 0.45  | _    | UI  |
| 正弦抖动(CPLL) <sup>ad</sup> | $JT\_SJ_{3.2L}$           | 3.2Gb/s <sup>5</sup>  |            | 0.45  | _    | UI  |
| 正弦抖动 (CPLL) ad           | JT_SJ <sub>2.5</sub>      | 2.5Gb/s <sup>6</sup>  |            | 0.5   | _    | UI  |
| 正弦抖动(CPLL) <sup>ad</sup> | JT_SJ <sub>1.25</sub>     | 1.25Gb/s <sup>7</sup> |            | 0.5   | _    | UI  |
| 正弦抖动(CPLL) <sup>ad</sup> | JT_SJ <sub>0.5</sub>      | 0.5Gb/s               |            | 0.4   | _    | UI  |
|                          | 压力眼图下的正弦波                 | 下的抖动容忍度 " c           |            |       |      |     |
| 压力眼图下总抖动 **              | JT_TJSE <sub>3.2</sub>    | 3.2Gb/s               |            | 0.5   | _    | UI  |
| 压力眼图下总抖动 **              | JT_TJSE <sub>6.6</sub>    | 6.6Gb/s               | A9<br>A10  | 0.5   |      | UI  |
| 压力眼图下的正弦抖动 ai            | JT_SE <sub>3.2</sub>      | 3.2Gb/s               | A10<br>A11 | 0.05  |      | UI  |
| 压力眼图下的正弦抖动 ai            | JT_SE <sub>6.6</sub>      | 6.6Gb/s               | 1111       | 0.05  | _    | UI  |

- " 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定、例行、生产和交收检验时不进行测试。
- <sup>b</sup> 使用RXOUT\_DIV=1,2,4。
- c 抖动测量基于误码率为1e-12。
- d 正弦波抖动频率为80MHz。
- 《 CPLL的频率为3.2GHz并且RXOUT DIV=2。
- f CPLL的频率为1.6GHz并且RXOUT DIV=1。
- g CPLL的频率为2.5GHz并且RXOUT\_DIV=2。
- \* CPLL的频率为2.5GHz并且RXOUT\_DIV=4。
- i RX为LPM或者DFE模式。

#### 表 5-30 UHST 收发端协议抖动开关特性

| 特性         | 符号       | <del></del> | 分          | 极队  | 艮值  | 单位 |
|------------|----------|-------------|------------|-----|-----|----|
| 4年         | t NT     |             | 组          | 最小  | 最大  | 中位 |
| 千兆以太网协议 "  |          |             |            |     |     |    |
| 发送端总抖动 4   | $T_{TJ}$ | 1.25Gb/s    | A9         | _   | 0.3 | UI |
| 接收端总抖动容忍度。 | _        | 1.25Gb/s    | A10<br>A11 | 0.5 | _   | UI |

上海复旦微电子集团股份有限公司

| 特性     符号     条件     分组     极限值       XAUI 协议 "       发送端总抖动 "     T_TJ     3.125Gb/s     A9 — 0.5       接收端总抖动容忍度 "     — 3.125Gb/s     A10 A11 0.5 —       PCIE 协议 " | 单位<br>UI |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|
| XAUI 协议 <sup>a</sup> 发送端总抖动 <sup>a</sup> T_TJ     3.125Gb/s     A9 — 0.5       接收端总抖动容忍度 <sup>a</sup> — 3.125Gb/s     A10 A11 0.5 —       PCIE 协议 <sup>a</sup>         |          |
| 发送端总抖动 a     T_TJ     3.125Gb/s     A9 — 0.5       接收端总抖动容忍度 a     — 3.125Gb/s     A10 A11 0.5 —       PCIE 协议 a                                                       | UI       |
| 接收端总抖动容忍度 <sup>a</sup>                                                                                                                                                 | UI       |
| 接收端总科动谷忍度" — 3.125Gb/s A11 0.5 — PCIE 协议"                                                                                                                              |          |
|                                                                                                                                                                        | UI       |
|                                                                                                                                                                        |          |
| 发送端总抖动 <sup>a</sup>                                                                                                                                                    | UI       |
| 发送端总抖动 <sup>a</sup> — 5.0Gb/s — 0.5                                                                                                                                    | UI       |
| 发送端不相关总抖动 <sup>a</sup> — 8Gb/s 56                                                                                                                                      | ps       |
| 发送端不相关确定性抖动 <sup>a</sup> — 8Gb/s A9 — 30                                                                                                                               | ps       |
| 接收端总抖动容忍度 <sup>a</sup> — 2.5Gb/s A10 0.5 —                                                                                                                             | UI       |
| 接收端固有时间误差 <sup>a</sup> — 5.0Gb/s A11 0.2 —                                                                                                                             | UI       |
| 接收端固有固定性时间误差 " — 5.0Gb/s 0.1 —                                                                                                                                         | UI       |
| 接收端正弦抖动容忍度 <sup>a</sup> — 8Gb/s, 0.03~1.0MHz 0.5 —                                                                                                                     | UI       |
| 接收端正弦抖动容忍度 " — 8Gb/s, 10~100MHz 0.05 —                                                                                                                                 | UI       |
| CEI-6G 和 CEI-11G 协议 "                                                                                                                                                  |          |
| CEI-6G 发送端总抖动 <sup>a</sup> —       4.976~6.375Gb/s, CEI-6G-SR 接口       —       0.5                                                                                     | UI       |
| CEI-6G 发送端总抖动 <sup>a</sup> — 4.976~6.375Gb/s,CEI-6G-LR <sub>接口</sub> — 0.5                                                                                             | UI       |
| CEI-6G 接收端总抖动容忍度 a       —       4.976~6.375Gb/s, CEI-6G-SR 接口       0.5       —                                                                                       | UI       |
| CEI-6G 接收端总抖动容忍度 a       —       4.976~6.375Gb/s, CEI-6G-SR 接口       0.5       —                                                                                       | UI       |
| CEI-11G 发送端总抖动 <sup>a</sup> — 9.95~11.1Gb/s,CEI-11G-SR A9 A10 — 0.5                                                                                                    | UI       |
| CEI-11G 发送端总抖动 <sup>a</sup> − 9.95~11.1Gb/s, CEI-11G-LR/MR 接口 − 0.5                                                                                                    | UI       |
| CEI-11G 接收端总抖动容忍度 a       9.95~11.1Gb/s, CEI-11G-SR 接口       0.5       —                                                                                               | UI       |
| CEI-11G 接收端总抖动容忍度 a       —       9.95~11.1Gb/s,CEI-11G-MR 接口       0.5       —                                                                                        | UI       |
| CEI-11G 接收端总抖动容忍度 a       —       9.95~11.1Gb/s,CEI-11G-LR 接口       0.5       —                                                                                        | UI       |
| SFP+协议 a                                                                                                                                                               |          |
| 发送端总抖动 " — 9.8304Gb/s — 0.5                                                                                                                                            | UI       |
| 发送端总抖动 <sup>a</sup> — 9.953Gb/s — 0.5                                                                                                                                  | UI       |
| 发送端总抖动 a — 10.3125Gb/s — 0.5                                                                                                                                           | UI       |
| 发送端总抖动 a — 10.51875Gb/s — 0.5                                                                                                                                          | UI       |
| 发送端总科动。 — 11 1Gb/s A9 — 0.5                                                                                                                                            | UI       |
| 控析端片料型交互度 a 0.8304Cb/c A10 0.5                                                                                                                                         | UI       |
| 接收端总抖动容忍度 a                                                                                                                                                            | UI       |
| 接收端总抖动容忍度 a                                                                                                                                                            | UI       |
| 接收端总抖动容忍度 a                                                                                                                                                            | UI       |
| 接收端总抖动容忍度 <sup>a</sup> — 11.1Gb/s 0.5 —                                                                                                                                | UI       |

| 特性          | <b>松</b> . 曰. | 及件                   | 分         | 极队  | 艮值  | *  |
|-------------|---------------|----------------------|-----------|-----|-----|----|
| 44年         | 符号            | 条件                   |           | 最小  | 最大  | 单位 |
|             |               | CPRI 协议 <sup>a</sup> |           |     |     |    |
| 发送端总抖动 a    | _             | 0.6144Gb/s           |           |     | 0.5 | UI |
| 发送端总抖动 a    | _             | 1.2288Gb/s           |           |     | 0.5 | UI |
| 发送端总抖动 a    | _             | 2.4576Gb/s           |           |     | 0.5 | UI |
| 发送端总抖动 a    | _             | 3.072Gb/s            |           |     | 0.5 | UI |
| 发送端总抖动 a    | _             | 4.9152Gb/s           |           |     | 0.5 | UI |
| 发送端总抖动 a    |               | 6.144Gb/s            |           | _   | 0.5 | UI |
| 发送端总抖动 a    |               | 9.8304Gb/s           | A9<br>A10 |     | 0.5 | UI |
| 接收端总抖动容忍度 4 | _             | 0.6144Gb/s           | A10       | 0.5 |     | UI |
| 接收端总抖动容忍度 4 |               | 1.2288Gb/s           | 7111      | 0.5 |     | UI |
| 接收端总抖动容忍度 4 | _             | 2.4576Gb/s           |           | 0.5 |     | UI |
| 接收端总抖动容忍度 4 | _             | 3.072Gb/s            |           | 0.5 |     | UI |
| 接收端总抖动容忍度 4 |               | 4.9152Gb/s           |           | 0.5 |     | UI |
| 接收端总抖动容忍度 4 | _             | 6.144Gb/s            |           | 0.5 | _   | UI |
| 接收端总抖动容忍度 4 | _             | 9.8304Gb/s           |           | 0.5 | _   | UI |

<sup>&</sup>quot; 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定、例行、生产和交收检验时不进行测 试。

### 5.2.8 网络应用接口性能参数

表 5-31 网络应用接口性能参数

| 特性                                                            | 符号 | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最大运行速<br>率 | 单位   |  |  |  |
|---------------------------------------------------------------|----|--------------------------------------------------------------------------------------------------------------------------------------------------|------------|------|--|--|--|
| SDR LVDS 发送器 <sup>a</sup> (using OSERDES;DATA WIDTH = 4 to 8) |    |                                                                                                                                                  | 500        | Mb/s |  |  |  |
| DDR LVDS 发送器 a (using OSERDES;DATA WIDTH = 4 to 14)           | _  | _                                                                                                                                                | 800        | Mb/s |  |  |  |
| SDR LVDS 接收器 *(SFI-4.1)                                       | _  |                                                                                                                                                  | 600        | Mb/s |  |  |  |
| DDR LVDS 接收器 a (SPI-4.2)                                      |    |                                                                                                                                                  | 800        | Mb/s |  |  |  |
| a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。                 |    |                                                                                                                                                  |            |      |  |  |  |

### 5.2.9 存储接口性能参数

表 5-32 存储接口 PHY 最大运行速率

| 特性           | 符号 | 最大运行速率 | 单位   |  |  |  |  |
|--------------|----|--------|------|--|--|--|--|
| 4: 1 内存控制器 a |    |        |      |  |  |  |  |
| DDR3         | _  | 800    | Mb/s |  |  |  |  |
| DDR3L        |    | 667    | Mb/s |  |  |  |  |
| DDR2         | _  | 667    | Mb/s |  |  |  |  |
| 2: 1 内存控制器 a |    |        |      |  |  |  |  |
| DDR3         |    | 620    | Mb/s |  |  |  |  |

上海复旦微电子集团股份有限公司



| <b>十</b>                                      | 符号   | 最大运行速率       | 单位     |  |  |  |
|-----------------------------------------------|------|--------------|--------|--|--|--|
| 13 12                                         | 13 3 | れ バ で 17 で 1 | متنا ا |  |  |  |
| 4: 1 内存控制器 <sup>a</sup>                       |      |              |        |  |  |  |
| DDR3L                                         | _    | 620          | Mb/s   |  |  |  |
| DDR2                                          |      | 620          | Mb/s   |  |  |  |
| a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。 |      |              |        |  |  |  |

### 5.2.10 IOU PAD 输入/输出三态开关特性

表 5-33 IOU 数据输入延迟(tIOPI)

|                    | 符号    | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V, | 极限值 |       | 単   |
|--------------------|-------|-------------------------------------|-----|-------|-----|
| 特性                 |       | 1.71V≤VCCSUP≤1.89V,                 |     |       | 位   |
|                    |       | 95%×典型电源电压≤VCCP≤105%×典型电源电压,        | 最小值 | 最大值   | 14. |
|                    |       | -55°C≤T <sub>C</sub> ≤125°C)        |     | 17.17 |     |
|                    |       | LVTTL_S4                            |     | 1.42  | ns  |
|                    |       | LVTTL S8                            |     | 1.42  | ns  |
|                    |       | LVTTL S12                           |     | 1.42  | ns  |
|                    |       | LVTTL_S16                           |     | 1.42  | ns  |
|                    |       | LVTTL_S24                           |     | 1.42  | ns  |
|                    |       | LVTTL_F4                            |     | 1.42  | ns  |
|                    |       | LVTTL_F8                            |     | 1.42  | ns  |
|                    |       | LVTTL_F12                           | _   | 1.42  | ns  |
|                    |       | LVTTL_F16                           | _   | 1.42  | ns  |
|                    |       | LVTTL_F24                           | _   | 1.42  | ns  |
|                    |       | LVDS_25                             | _   | 0.68  | ns  |
|                    |       | MINI_LVDS_25                        | _   | 0.70  | ns  |
|                    |       | BLVDS_25                            | _   | 0.69  | ns  |
|                    |       | RSDS_25                             | _   | 0.68  | ns  |
|                    |       | PPDS_25                             | _   | 0.69  | ns  |
| IOU 输入开关特          |       | TMDS 33                             |     | 0.76  | ns  |
| 性,数据由 IOU          |       | PCI33_3                             |     | 1.41  | ns  |
| pad 通过输入缓          | tIOPI | HSUL_12_S                           |     | 0.64  | ns  |
| 冲器输入到 IOU          | uOFI  | HSUL_12_F                           |     | 0.64  | ns  |
| 的 I pin 所需要        |       | DIFF_HSUL_12_S                      |     | 0.61  | ns  |
| 经过的延迟 <sup>a</sup> |       | DIFF_HSUL_12_F                      |     | 0.61  | ns  |
|                    |       | MOBILE_DDR_S                        |     | 0.66  | ns  |
|                    |       | MOBILE_DDR_F                        | _   | 0.66  | ns  |
|                    |       | DIFF_MOBILE_DDR_S                   |     | 0.66  | ns  |
|                    |       | DIFF_MOBILE_DDR_F                   |     | 0.66  | ns  |
|                    |       | HSTL_I_S                            |     | 0.64  | ns  |
|                    |       | HSTL_II_S                           | _   | 0.64  | ns  |
|                    |       | HSTL_I_18_S                         | _   | 0.67  | ns  |
|                    |       | HSTL_II_18_S                        | _   | 0.67  | ns  |
|                    |       | DIFF_HSTL_I_S                       | _   | 0.67  | ns  |
|                    |       | DIFF_HSTL_II_S                      |     | 0.67  | ns  |
|                    |       | DIFF_HSTL_I_18_S                    | _   | 0.69  | ns  |
|                    |       | DIFF_HSTL_II_18_S                   | _   | 0.69  | ns  |
|                    |       | HSTL_I_F                            |     | 0.64  | ns  |
|                    |       | HSTL_II_F                           |     | 0.64  | ns  |
|                    |       | HSTL_I_18_F                         | _   | 0.67  | ns  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



|          |          |                                     | FM       |      |    |  |
|----------|----------|-------------------------------------|----------|------|----|--|
|          |          | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V, | 极限值      |      |    |  |
| 特性       | 符号       | 1.71V≤VCCSUP≤1.89V,                 |          |      | 単  |  |
| 14年      | 111 75   |                                     |          |      | 位  |  |
|          |          | 95%×典型电源电压≤VCCP≤105%×典型电源电压,        | 最小值      | 最大值  |    |  |
|          |          | -55°C≤T <sub>C</sub> ≤125°C)        |          |      |    |  |
|          |          | HSTL II_18_F                        |          | 0.67 | ns |  |
|          |          | DIFF_HSTL_I_F                       |          | 0.67 | ns |  |
|          |          | DIFF_HSTL_II_F                      | _        | 0.67 | ns |  |
|          |          | DIFF_HSTL_I_18_F                    |          | 0.69 | ns |  |
|          |          | DIFF_HSTL_II_18_F                   | _        | 0.69 | ns |  |
|          |          | LVCMOS33_S4                         | _        | 1.40 | ns |  |
|          |          | LVCMOS33_S8                         |          | 1.40 | ns |  |
|          |          | LVCMOS33_S12                        | _        | 1.40 | ns |  |
|          |          | LVCMOS33_S16                        |          | 1.40 | ns |  |
|          |          | LVCMOS33_F4                         | X        | 1.40 | ns |  |
|          |          | LVCMOS33_F8                         |          | 1.40 | ns |  |
|          |          | LVCMOS33_F12                        |          | 1.40 | ns |  |
|          |          | LVCMOS33_F16                        | V-P      | 1.40 | ns |  |
|          |          | LVCMOS25_S4                         |          | 1.16 | ns |  |
|          |          | LVCMOS25_S8                         | -        | 1.16 | ns |  |
|          |          | LVCMOS25_S12                        | <u> </u> | 1.16 | ns |  |
|          |          | LVCMOS25_S16                        | _        | 1.16 | ns |  |
|          |          | LVCMOS25_F4                         |          | 1.16 | ns |  |
|          |          | LVCMOS25_F8                         |          | 1.16 | ns |  |
|          |          | LVCMOS25_F12                        |          | 1.16 | ns |  |
|          |          | LVCMOS25_F16                        |          | 1.16 | ns |  |
|          |          | LVCMOS18_S4                         | _        | 0.66 | ns |  |
|          |          | LVCMOS18_S8                         | _        | 0.66 | ns |  |
|          |          | LVCMOS18_S12                        |          | 0.66 | ns |  |
|          |          | LVCMOS18_S16                        |          | 0.66 | ns |  |
|          |          | LVCMOS18_S24                        | _        | 0.66 | ns |  |
|          |          | LVCMOS18_F4                         |          | 0.66 | ns |  |
|          |          | LVCMOS18_F8                         |          | 0.66 | ns |  |
|          |          | LVCMOS18_F12                        |          | 0.66 | ns |  |
|          | <u> </u> | LVCMOS18_F16                        |          | 0.66 | ns |  |
|          |          | LVCMOS18_F24                        | _        | 0.66 | ns |  |
|          |          | LVCMOS15_S4                         | _        | 0.69 | ns |  |
|          |          | LVCMOS15_S8                         | _        | 0.69 | ns |  |
|          |          | LVCMOS15_S12                        | _        | 0.69 | ns |  |
|          |          | LVCMOS15_S16                        | _        | 0.69 | ns |  |
|          |          | LVCMOS15_F4                         | _        | 0.69 | ns |  |
|          |          | LVCMOS15_F8                         | _        | 0.69 | ns |  |
|          |          | LVCMOS15_F12                        | _        | 0.69 | ns |  |
|          |          | LVCMOS15_F16                        | _        | 0.69 | ns |  |
|          |          | LVCMOS12_S4                         | _        | 0.91 | ns |  |
|          |          | LVCMOS12_S8                         | _        | 0.91 | ns |  |
|          |          | LVCMOS12_S12                        | _        | 0.91 | ns |  |
|          |          | LVCMOS12_F4                         | _        | 0.91 | ns |  |
|          |          | LVCMOS12_F8                         | _        | 0.91 | ns |  |
|          |          | LVCMOS12_F12                        |          | 0.91 | ns |  |
| 上海复旦微电子集 | n ·      | SSTL135_S                           |          | 0.64 | ns |  |

|                                               |    |                                                                                   | FM       |      |    |  |
|-----------------------------------------------|----|-----------------------------------------------------------------------------------|----------|------|----|--|
| 特性                                            | 符号 | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V,                                               | 极限       | 值    | 単位 |  |
|                                               |    | 1.71V≤VCCSUP≤1.89V,<br>95%×典型电源电压≤VCCP≤105%×典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值      | 最大值  |    |  |
|                                               |    | SSTL15_S                                                                          | _        | 0.64 | ns |  |
|                                               |    | SSTL18 I S                                                                        | _        | 0.67 | ns |  |
|                                               |    | SSTL18_II_S                                                                       | _        | 0.67 | ns |  |
|                                               |    | DIFF_SSTL135_S                                                                    | _        | 0.61 | ns |  |
|                                               |    | DIFF_SSTL15_S                                                                     | _        | 0.67 | ns |  |
|                                               |    | DIFF_SSTL18_I_S                                                                   | _        | 0.69 | ns |  |
|                                               |    | DIFF_SSTL18_II_S                                                                  | _        | 0.69 | ns |  |
|                                               |    | SSTL135_F                                                                         | _        | 0.64 | ns |  |
|                                               |    | SSTL15_F                                                                          | <b>—</b> | 0.64 | ns |  |
|                                               |    | SSTL18_I_F                                                                        | <b>^</b> | 0.67 | ns |  |
|                                               |    | SSTL18_II_F                                                                       |          | 0.67 | ns |  |
|                                               |    | DIFF_SSTL135_F                                                                    |          | 0.61 | ns |  |
|                                               |    | DIFF_SSTL15_F                                                                     |          | 0.67 | ns |  |
|                                               |    | DIFF_SSTL18_I_F                                                                   |          | 0.69 | ns |  |
|                                               |    | DIFF_SSTL18_II_F                                                                  |          | 0.69 | ns |  |
| a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。 |    |                                                                                   |          |      |    |  |

表 5-34 IOU 数据输出延迟(tIOOP)

| 特性          | 符号    | 条件                                                                                | <del>1</del> 174 (7) | 3 店  |          |
|-------------|-------|-----------------------------------------------------------------------------------|----------------------|------|----------|
|             |       | (除非另有规定, 0.97V≤VCCCORE≤1.03V,                                                     |                      | 极限值  |          |
|             |       | 1.71V≤VCCSUP≤1.89V,<br>95%×典型电源电压≤VCCP≤105%×典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值                  | 最大值  | 単<br>  位 |
|             |       | LVTTL_S4                                                                          | _                    | 4.18 | ns       |
|             |       | LVTTL_S8                                                                          | _                    | 3.92 | ns       |
|             |       | LVTTL_S12                                                                         | _                    | 3.90 | ns       |
|             |       | LVTTL_S16                                                                         |                      | 3.45 | ns       |
|             |       | LVTTL_S24                                                                         | _                    | 3.67 | ns       |
|             |       | LVTTL_F4                                                                          |                      | 3.64 | ns       |
|             | tIOOP | LVTTL_F8                                                                          |                      | 3.12 | ns       |
| IOU 输出开关    |       | LVTTL_F12                                                                         | 1                    | 3.10 | ns       |
| 特性,数据由      |       | LVTTL_F16                                                                         |                      | 2.93 | ns       |
| IOU的Opin通   |       | LVTTL_F24                                                                         |                      | 2.90 | ns       |
| 过输出缓冲器      |       | LVDS_25                                                                           |                      | 1.67 | ns       |
| 输出到 IOU pad |       | MINI_LVDS_25                                                                      |                      | 1.65 | ns       |
| -           |       | BLVDS_25                                                                          |                      | 2.21 | ns       |
| 需要经过的延      |       | RSDS_25                                                                           |                      | 1.65 | ns       |
| 迟 a         |       | PPDS_25                                                                           |                      | 1.67 | ns       |
|             |       | TMDS_33                                                                           |                      | 1.79 | ns       |
|             |       | PCI33_3                                                                           | _                    | 3.48 | ns       |
|             |       | HSUL_12_S                                                                         | _                    | 2.18 | ns       |
|             |       | HSUL_12_F                                                                         |                      | 1.67 | ns       |
|             |       | DIFF_HSUL_12_S                                                                    |                      | 2.18 | ns       |
|             |       | DIFF_HSUL_12_F                                                                    | _                    | 1.67 | ns       |
|             |       | MOBILE_DDR_S                                                                      |                      | 2.06 | ns       |



|           |            |                                     | FM       |      |     |
|-----------|------------|-------------------------------------|----------|------|-----|
|           |            | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V, | W, 极限值   |      | 单   |
| 特性   1    | 号          | 1.71V≤VCCSUP≤1.89V,                 |          |      | 一位  |
|           |            | 95%×典型电源电压≤VCCP≤105%×典型电源电压,        | 最小值      | 最大值  | 144 |
|           |            | -55°C≤T <sub>C</sub> ≤125°C)        | 秋小匠      | 取八匝  |     |
|           |            | MOBILE DDR F                        | _        | 1.76 | ne  |
|           |            | DIFF MOBILE DDR S                   |          | 2.07 | ns  |
|           |            | DIFF MOBILE DDR 5                   |          | 1.82 | ns  |
|           |            | HSTL I S                            | _        | 1.82 | ns  |
|           |            | HSTL I S                            |          |      | ns  |
|           |            |                                     |          | 1.79 | ns  |
|           |            | HSTL I 18 S                         |          | 1.67 | ns  |
|           |            | HSTL_II_18_S                        |          | 1.79 | ns  |
|           |            | DIFF_HSTL_I_S                       |          | 1.96 | ns  |
|           |            | DIFF_HSTL_II_S                      | <u> </u> | 1.88 | ns  |
|           |            | DIFF_HSTL_I_18_S                    |          | 1.76 | ns  |
|           |            | DIFF_HSTL_II_18_S                   | 7        | 1.84 | ns  |
|           |            | HSTL_I_F                            |          | 1.48 | ns  |
|           |            | HSTL_II_F                           |          | 1.49 | ns  |
|           |            | HSTL_I_18_F                         |          | 1.51 | ns  |
|           |            | HSTL_II_18_F                        |          | 1.49 | ns  |
|           |            | DIFF_HSTL_I_F                       | _        | 1.56 | ns  |
|           |            | DIFF_HSTL_II_F                      | _        | 1.59 | ns  |
|           |            | DIFF_HSTL_I_18_F                    |          | 1.59 | ns  |
|           |            | DIFF_HSTL_II_18_F                   |          | 1.59 | ns  |
|           |            | LVCMOS33_S4                         |          | 4.18 | ns  |
|           |            | LVCMOS33_S8                         |          | 3.90 | ns  |
|           |            | LVCMOS33_S12                        |          | 3.46 | ns  |
|           |            | LVCMOS33_S16                        |          | 3.77 | ns  |
|           |            | LVCMOS33_F4                         |          | 3.64 | ns  |
|           |            | LVCMOS33_F8                         |          | 3.12 | ns  |
|           |            | LVCMOS33_F12                        |          | 2.93 | ns  |
|           |            | LVCMOS33_F16                        |          | 2.93 | ns  |
|           |            | LVCMOS25_S4                         | _        | 3.51 | ns  |
|           |            | LVCMOS25_S8                         | _        | 3.26 | ns  |
|           |            | LVCMOS25_S12                        | _        | 2.85 | ns  |
|           |            | LVCMOS25_S16                        | _        | 3.20 | ns  |
| 1         | <b>V</b> A | LVCMOS25_F4                         | _        | 3.12 | ns  |
|           |            | LVCMOS25_F8                         | _        | 2.56 | ns  |
|           |            | LVCMOS25_F12                        | _        | 2.54 | ns  |
|           |            | LVCMOS25_F16                        | _        | 2.39 | ns  |
|           |            | LVCMOS18_S4                         | _        | 1.99 | ns  |
|           |            | LVCMOS18_S8                         | _        | 2.56 | ns  |
|           |            | LVCMOS18_S12                        | _        | 2.56 | ns  |
|           |            | LVCMOS18_S16                        | _        | 1.90 | ns  |
| V         |            | LVCMOS18_S24                        | _        | 1.98 | ns  |
|           |            | LVCMOS18_F4                         | _        | 1.82 | ns  |
|           |            | LVCMOS18_F8                         | _        | 2.06 | ns  |
|           |            | LVCMOS18_F12                        | _        | 2.06 | ns  |
|           |            | LVCMOS18_F16                        | _        | 1.77 | ns  |
|           |            | LVCMOS18_F24                        | _        | 1.71 | ns  |
| L海有日微由子集团 |            | LVCMOS15_S4                         | _        | 2.43 | ns  |

|           |        |                                                                                   | FM                 |                 |    |
|-----------|--------|-----------------------------------------------------------------------------------|--------------------|-----------------|----|
| ala. 1a1  | F3     | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V,                                               | 极队                 | 見值              | 单  |
| 特性<br>    | 符号<br> | 1.71V≤VCCSUP≤1.89V,<br>95%×典型电源电压≤VCCP≤105%×典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值                | 最大值             | 位  |
|           |        | LVCMOS15 S8                                                                       |                    | 2.46            | ns |
|           |        | LVCMOS15_S6<br>LVCMOS15_S12                                                       |                    | 1.96            | ns |
|           |        | LVCMOS15_S12<br>LVCMOS15_S16                                                      | <del></del>        | 1.96            |    |
|           |        | LVCMOS15_S16<br>LVCMOS15_F4                                                       | _                  | 2.23            | ns |
|           |        | <del>-</del>                                                                      | _                  |                 | ns |
|           |        | LVCMOS15_F8                                                                       |                    | 1.98            | ns |
|           |        | LVCMOS15_F12                                                                      | _                  | 1.73            | ns |
|           |        | LVCMOS15_F16                                                                      | /                  | 1.71            | ns |
|           |        | LVCMOS12_S4                                                                       |                    | 2.95            | ns |
|           |        | LVCMOS12_S8                                                                       | <u> </u>           | 2.46            | ns |
|           |        | LVCMOS12_S12                                                                      |                    | 2.17            | ns |
|           |        | LVCMOS12_F4                                                                       | X <del>- /</del> _ | 2.35            | ns |
|           |        | LVCMOS12_F8                                                                       |                    | 1.92            | ns |
|           |        | LVCMOS12_F12                                                                      |                    | 1.76            | ns |
|           |        | SSTL135_S                                                                         |                    | 1.73            | ns |
|           |        | SSTL15_S                                                                          |                    | 1.68            | ns |
|           |        | SSTL18_I_S                                                                        | _                  | 2.04            | ns |
|           |        | SSTL18_II_S                                                                       | _                  | 1.68            | ns |
|           |        | DIFF_SSTL135_S                                                                    | _                  | 1.73            | ns |
|           |        | DIFF_SSTL15_S                                                                     | _                  | 1.68            | ns |
|           |        | DIFF_SSTL18_I_S                                                                   |                    | 2.06            | ns |
|           |        | DIFF_SSTL18_II_S                                                                  | _                  | 1.76            | ns |
| a 该参数是保障参 | 多数,在设  | 计过程中通过仿真或测试保证,在鉴定和质量一致性检验                                                         | <b>应时不进</b> 行      | <u></u><br>示测试。 |    |

表 5-35 IOU 三态信号释放响应延迟(tIOTP)

| 特性            | <i>h</i> /r 口.   | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V,<br>符号 1.71V≤VCCSUP≤1.89V,                     |     | 极限值  |    |  |
|---------------|------------------|-----------------------------------------------------------------------------------|-----|------|----|--|
|               | 1 <del>1 5</del> | 1.71V≤VCCSUP≤1.89V,<br>95%×典型电源电压≤VCCP≤105%×典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值  | 位  |  |
|               |                  | LVTTL_S4                                                                          | _   | 4.20 | ns |  |
|               |                  | LVTTL_S8                                                                          |     | 3.93 | ns |  |
|               |                  | LVTTL_S12                                                                         | _   | 3.91 | ns |  |
|               |                  | LVTTL_S16                                                                         | _   | 3.46 | ns |  |
| IOU三态控制开      |                  | LVTTL_S24                                                                         | _   | 3.68 | ns |  |
| 关特性, 三态信      |                  | LVTTL_F4                                                                          | _   | 3.65 | ns |  |
| 号释放时,由        |                  | LVTTL_F8                                                                          | _   | 3.13 | ns |  |
| IOU 的 T pin 通 | tIOTP            | LVTTL_F12                                                                         | _   | 3.12 | ns |  |
| 过输出缓冲器        | uoir             | LVTTL_F16                                                                         | _   | 2.95 | ns |  |
| 输出到 IOU pad   |                  | LVTTL_F24                                                                         | _   | 2.91 | ns |  |
| 需要经过的延        |                  | LVDS_25                                                                           | _   | 1.68 | ns |  |
| 迟 a           |                  | MINI_LVDS_25                                                                      |     | 1.66 | ns |  |
|               |                  | BLVDS_25                                                                          | _   | 2.23 | ns |  |
|               |                  | RSDS_25                                                                           | _   | 1.66 | ns |  |
|               |                  | PPDS_25                                                                           | _   | 1.68 | ns |  |
|               |                  | TMDS_33                                                                           | _   | 1.80 | ns |  |



|                 |        |                                                                                   | FM          | ~- "         |          |
|-----------------|--------|-----------------------------------------------------------------------------------|-------------|--------------|----------|
|                 |        | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V,                                               | 极限值         |              | 単        |
| 特性              | 符号<br> | 1.71V≤VCCSUP≤1.89V,<br>95%×典型电源电压≤VCCP≤105%×典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值         | 最大值          | ·<br>位   |
|                 |        | ·                                                                                 |             | 2.40         |          |
|                 |        | PCI33_3<br>HSUL 12 S                                                              |             | 3.49         | ns       |
|                 |        | HSUL 12 S<br>HSUL 12 F                                                            |             | 2.20         | ns       |
|                 |        | DIFF HSUL 12 S                                                                    | _           | 1.68<br>2.20 | ns       |
|                 |        | DIFF_HSUL_12_S  DIFF_HSUL_12_F                                                    | _           |              | ns       |
|                 |        | MOBILE DDR S                                                                      | _           | 1.68<br>2.07 | ns       |
|                 |        | MOBILE DDR F                                                                      | _           | 1.77         | ns       |
|                 |        | DIFF MOBILE DDR S                                                                 |             | 2.09         | ns       |
|                 |        | DIFF MOBILE DDR S  DIFF MOBILE DDR F                                              |             | 1.84         | ns       |
|                 |        | HSTL I S                                                                          |             | 2.01         | _        |
|                 |        | HSTL II S                                                                         | 1           | 1.80         | ns       |
|                 |        | HSTL II S<br>HSTL I 18 S                                                          |             | 1.68         | ns       |
|                 |        | HSTL II 18 S                                                                      | V           | 1.80         | ns       |
|                 |        | DIFF HSTL I S                                                                     |             | 1.80         | ns<br>ns |
|                 |        | DIFF HSTL II S                                                                    | 7           | 1.90         | + -      |
|                 |        | DIFF HSTL I 18 S                                                                  |             | 1.77         | ns       |
|                 |        | DIFF HSTL II 18 S                                                                 |             | 1.85         | ns<br>ns |
|                 |        | HSTL I F                                                                          | <del></del> | 1.49         | ns       |
|                 |        | HSTL II F                                                                         |             | 1.51         |          |
|                 |        | HSTL I 18 F                                                                       |             | 1.52         | ns       |
|                 |        | HSTL II 18 F                                                                      |             | 1.51         | ns<br>ns |
|                 |        | DIFF HSTL 1 F                                                                     | <del></del> | 1.57         | + -      |
|                 |        | DIFF HSTL II F                                                                    |             | 1.57         | ns<br>ns |
|                 |        | DIFF HSTL I 18 F                                                                  |             | 1.60         | ns       |
|                 |        | DIFF HSTL II 18 F                                                                 |             | 1.60         | ns       |
|                 |        | LVCMOS33 S4                                                                       |             | 1.60         | ns       |
|                 |        | LVCMOS33 S8                                                                       |             | 4.20         | ns       |
|                 |        | LVCMOS33_S8<br>LVCMOS33_S12                                                       |             | 3.91         | ns       |
|                 |        | LVCMOS33_S12<br>LVCMOS33_S16                                                      |             | 3.48         | ns       |
|                 |        | LVCMOS33_S10                                                                      |             | 3.79         | ns       |
|                 |        | LVCMOS33_F8                                                                       | _           | 3.65         | ns       |
|                 |        | LVCMOS33_F12                                                                      |             | 3.13         | ns       |
|                 |        | LVCMOS33_F16                                                                      |             | 2.95         | ns       |
|                 |        | LVCMOS25_110<br>LVCMOS25_S4                                                       | _           | 2.95         | ns       |
|                 |        | LVCMOS25_S4<br>LVCMOS25_S8                                                        | _           | 3.52         | ns       |
|                 |        | LVCMOS25_S8<br>LVCMOS25_S12                                                       |             | 3.27         | ns       |
|                 |        | LVCMOS25_S12<br>LVCMOS25_S16                                                      | _           | 2.87         | ns       |
|                 |        | LVCMOS25 F4                                                                       | _           | 3.21         | ns       |
|                 |        | LVCMOS25_F8                                                                       | _           | 3.13         | ns       |
|                 |        | LVCMOS25_F12                                                                      | _           | 2.57         | ns       |
|                 |        | LVCMOS25 F16                                                                      | _           | 2.55         | ns       |
|                 |        | LVCMOS18 S4                                                                       | _           | 2.40         | ns       |
|                 |        | LVCMOS18 S8                                                                       | _           | 2.01         | ns       |
|                 |        | LVCMOS18 S12                                                                      | _           | 2.57         | ns       |
|                 |        | LVCMOS18_S16                                                                      | _           | 1.91         | ns       |
|                 |        | LVCMOS18 S24                                                                      | _           | 1.99         | ns       |
| L 海 有 日 微 由 子 旬 |        |                                                                                   |             | 1.//         | 110      |

|            |         |                                                            | FM         | 2-12 |    |
|------------|---------|------------------------------------------------------------|------------|------|----|
| 特性符号       |         | 条件<br>(除非另有规定, 0.97V≤VCCCORE≤1.03V,<br>1.71V≤VCCSUP≤1.89V, | 极阳         | 退值   | 单  |
|            |         | %×典型电源电压≤VCCP≤105%×典型电源电压,                                 | │<br>│ 最小值 | 最大值  | 位  |
|            |         | -55°C≤T <sub>C</sub> ≤125°C)                               | ~ , E      |      |    |
|            |         | LVCMOS18 F4                                                | _          | 1.84 | ns |
|            |         | LVCMOS18 F8                                                | _          | 2.07 | ns |
|            |         | LVCMOS18 F12                                               |            | 2.07 | ns |
|            |         | LVCMOS18_F16                                               |            | 1.79 | ns |
|            |         | LVCMOS18 F24                                               |            | 1.73 | ns |
|            |         | LVCMOS15_S4                                                |            | 2.45 | ns |
|            |         | LVCMOS15_S8                                                |            | 2.48 | ns |
|            |         | LVCMOS15_S12                                               |            | 1.98 | ns |
|            |         | LVCMOS15_S16                                               |            | 1.98 | ns |
|            |         | LVCMOS15_F4                                                |            | 2.24 | ns |
|            |         | LVCMOS15_F8                                                |            | 1.99 | ns |
|            |         | LVCMOS15_F12                                               |            | 1.74 | ns |
|            |         | LVCMOS15_F16                                               | Y          | 1.73 | ns |
|            |         | LVCMOS12_S4                                                | -          | 2.96 | ns |
|            |         | LVCMOS12_S8                                                |            | 2.48 | ns |
|            |         | LVCMOS12_S12                                               |            | 2.18 | ns |
|            |         | LVCMOS12_F4                                                |            | 2.37 | ns |
|            |         | LVCMOS12_F8                                                |            | 1.93 | ns |
|            |         | LVCMOS12_F12                                               |            | 1.77 | ns |
|            |         | SSTL135_S                                                  | _          | 1.74 | ns |
|            |         | SSTL15_S                                                   | _          | 1.69 | ns |
|            |         | SSTL18_I_S                                                 | _          | 2.06 | ns |
|            |         | SSTL18_II_S                                                | _          | 1.70 | ns |
|            |         | DIFF_SSTL135_S                                             | _          | 1.74 | ns |
|            |         | DIFF_SSTL15_S                                              | _          | 1.69 | ns |
|            |         | DIFF_SSTL18_I_S                                            | _          | 2.07 | ns |
|            |         | DIFF_SSTL18_II_S                                           | _          | 1.77 | ns |
|            |         | SSTL135_F                                                  | _          | 1.51 | ns |
|            |         | SSTL15_F                                                   | _          | 1.46 | ns |
|            |         | SSTL18_I_F                                                 | _          | 1.51 | ns |
|            | VA      | SSTL18_II_F                                                | _          | 1.51 | ns |
| 1          |         | DIFF_SSTL135_F                                             | _          | 1.51 | ns |
|            |         | DIFF_SSTL15_F                                              |            | 1.46 | ns |
|            |         | DIFF_SSTL18_I_F                                            | _          | 1.62 | ns |
|            | t i i i | DIFF_SSTL18_II_F                                           |            | 1.60 | ns |
| a 该参数是保障参数 | 在设计过    | t程中通过仿真或测试保证,在鉴定和质量一致性检                                    | 验时不进行      | 丁测试。 |    |

### 表 5-36 IOU 三态信号使能响应延迟(tIOTPHZ)

| We so to a minimum and the first time, |    |                                                                      |     |     |    |  |  |  |  |
|----------------------------------------|----|----------------------------------------------------------------------|-----|-----|----|--|--|--|--|
|                                        |    | 条件<br>(除非另有规定,                                                       | 极阳  | 艮值  |    |  |  |  |  |
| 特性                                     | 符号 | 0.97V≤VCCCORE≤1.03V,<br>1.71V≤VCCSUP≤1.89V,<br>95%×典型电源电压≤VCCP≤105%× | 最小值 | 最大值 | 单位 |  |  |  |  |
|                                        |    | 典型电源电压,-55℃≤T <sub>C</sub> ≤125℃)                                    |     |     |    |  |  |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

|                                                                                  |                    |                                                                                                            | O FM  |      |        |
|----------------------------------------------------------------------------------|--------------------|------------------------------------------------------------------------------------------------------------|-------|------|--------|
| 特性                                                                               |                    | 条件<br>(除非另有规定,                                                                                             | 极限值   |      |        |
|                                                                                  | 符号                 | 0.97V≤VCCCORE≤1.03V,<br>1.71V≤VCCSUP≤1.89V,<br>95%×典型电源电压≤VCCP≤105%×<br>典型电源电压, -55℃≤T <sub>C</sub> ≤125℃) | 最小值   | 最大值  | 单<br>位 |
| IOU 三态控制开关特性,三态信号使能时,由 IOU 的 T pin 通过输出缓冲器输出到 IOU pad 实现三态输出需要经过的延迟 <sup>a</sup> | tIOTPHZ            | 所有接口电平标准配置条件                                                                                               | _     | 2.37 | ns     |
| 对于 I/O 中的 IBUF 从IBUFDISABLE 到 O 端口之间的传输延迟 <sup>a</sup>                           | tIOPBUFDISAB<br>LE |                                                                                                            |       | 2.60 | ns     |
| a 该参数是保障参数,在设计                                                                   | 十过程中通过仿真或          | 或测试保证,在鉴定和质量一致性检验                                                                                          | 硷时不进行 | 测试。  |        |

### 5.2.11 输入输出逻辑开关特性

### 表 5-37 ILOGIC 开关特性参数

|                                                |                   | 条件                                                                                                                                                                            | 极限        | ····································· |    |
|------------------------------------------------|-------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|---------------------------------------|----|
| 特性                                             | 符号                | (除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.<br>03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.8<br>9V, 95%×典型电<br>源电压<br>≤V <sub>CCP</sub> ≤105%×典<br>型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值       | 最大值                                   | 单位 |
|                                                | 建立/保持时            | 间 <sup>a</sup>                                                                                                                                                                |           |                                       |    |
| CE1 端口对于 CLK 的建立/保持时间                          | tICE1CK/tICKCE1   | _                                                                                                                                                                             | 0.76/0.02 | _                                     | ns |
| SR 端口对于 CLK 的建立/保持<br>时间                       | tISRCK/tICKSR     |                                                                                                                                                                               | 1.13/0.01 | _                                     | ns |
| D端口对于 CLK 无延时的建立/<br>保持时间                      | tIDOCKE/tIOCKDE   |                                                                                                                                                                               | 0.01/0.29 | _                                     | ns |
| DDLY 端口对于 CLK 的建立/<br>保持时间(使用 IDELAY)          | tIDOCKDE/tIOCKDDE |                                                                                                                                                                               | 0.02/0.29 | _                                     | ns |
|                                                | 组合延时              | a                                                                                                                                                                             |           |                                       |    |
| D端口到O端口的传播延时, 无延时(仅限 HR I/O banks)             | tIDI              | _                                                                                                                                                                             | _         | 0.13                                  | ns |
| DDLY 端口到 O 端口的传播延时(使用 IDELAY)(仅限 HR I/O banks) | tIDID             |                                                                                                                                                                               | _         | 0.14                                  | ns |
|                                                | 时序延时              | a                                                                                                                                                                             |           |                                       |    |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



|                                                         |               | 条件<br>(除非另有规定,                                                                                                                                            | 极阳     | 見值    |    |
|---------------------------------------------------------|---------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|--------|-------|----|
| 特性                                                      | 符号            | 0.97V≤V <sub>CCCORE</sub> ≤1.<br>03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.8<br>9V, 95%×典型电源电压<br>②V <sub>CCP</sub> ≤105%×典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值    | 最大值   | 单位 |
| latch 模式下 D 端口到 Q1 端口<br>的传播延时, 无延时(仅限 HR<br>I/O banks) | tIDLOE        | _                                                                                                                                                         | -      | 0.51  | ns |
| latch 模式下 D 端口到 Q1 端口的传播延时(使用 IDELAY)(仅限 HR I/O banks)  | tIDLODE       | _                                                                                                                                                         |        | 0.51  | ns |
| CLK 有效沿至 Q 端口的延时                                        | tICKQ         | - ,                                                                                                                                                       | VA     | 0.66  | ns |
| SR 端口到 OQ/TQ 延时                                         | tRQ_ILOGIC    | _                                                                                                                                                         |        | 1.32  | ns |
| 全局 Set/Reset 到 Q 延时                                     | tGSRQ_ILOGIC  |                                                                                                                                                           |        | 10.51 | ns |
|                                                         | 置位/复位         | a                                                                                                                                                         |        |       |    |
| SR 输入的最小脉冲宽度(仅限<br>HR I/O banks)                        | tRPW_ILOGICE3 | <b>19</b>                                                                                                                                                 | 0.72   | _     | ns |
| a 该参数是保障参数,在设计过程                                        | 星中通过仿真或测试保证   | 在鉴定和质量一致                                                                                                                                                  | 性检验时不适 | 性行测试。 |    |

### 表 5-38 OLOGIC 开关特性参数

|                             | 2 3-38 OLOGIC 7     | 条件                                                                                                                                                                       | 极限         | 值    |    |  |  |
|-----------------------------|---------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|------|----|--|--|
| 特性                          | 符号                  | (除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03<br>V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V<br>,95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型<br>电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值        | 最大值  | 単位 |  |  |
|                             | 建立/保持印              | 寸间 <sup>a</sup>                                                                                                                                                          |            |      |    |  |  |
| D1/D2 端口对于 CLK 的建立/保持时间     | tODCK/tOCKD         | _                                                                                                                                                                        | 0.84/-0.11 | _    | ns |  |  |
| OCE 端口对于 CLK 的建立/保持时间       | tOOCECK/tOCKO<br>CE | _                                                                                                                                                                        | 0.51/0.58  | _    | ns |  |  |
| SR 端口对于 CLK 的建立/保持时间        | tOSRCK/tOCKSR       | <u>—</u>                                                                                                                                                                 | 0.80/0.21  | _    | ns |  |  |
| T1/T2端口对于CLK的建立/保持时间        | tOTCK/tOCKT         | _                                                                                                                                                                        | 0.89/-0.14 | _    | ns |  |  |
| TCE 端口对于 CLK 的建立/保持时间       | tOTCECK/tOCKT<br>CE | _                                                                                                                                                                        | 0.51/0.01  | _    | ns |  |  |
| 组合延时 *                      |                     |                                                                                                                                                                          |            |      |    |  |  |
| D1 到 OQ 输出延时                | tODQ                | _                                                                                                                                                                        | _          | 1.16 | ns |  |  |
| - 左右 D 继由 7 在 因 肌 小 左 阳 八 曰 | 时序延时                | † a                                                                                                                                                                      |            |      |    |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



|                         |                |                                                                                                                                                                          | FM     |                 |    |
|-------------------------|----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|-----------------|----|
|                         |                | 条件                                                                                                                                                                       | 极限     | .值              |    |
| 特性                      | 符号             | (除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03<br>V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V<br>,95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型<br>电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值    | 最大值             | 单位 |
| CLK 端口到 TQ 输出延时         | tOCKQ          |                                                                                                                                                                          | _      | 0.56            | ns |
| SR 端口到 OQ/TQ 输出延时       | tRQ_OLOGIC     |                                                                                                                                                                          |        | 0.95            | ns |
| 全局 Set/Reset 端口到 Q 输出延时 | tGSRQ_OLOGIC   | _                                                                                                                                                                        | -/     | 10.51           | ns |
|                         | 置位/复位          | à a                                                                                                                                                                      |        | $X \rightarrow$ |    |
| SR 输入的最小脉冲宽度            | tRPW_OLOGICE 3 | - 3                                                                                                                                                                      | 0.74   |                 | ns |
| a 该参数是保障参数,在设计过程中       | 通过仿真或测试保证      | E,在鉴定和质量一致性                                                                                                                                                              | 检验时不进行 | <b>宁测试。</b>     |    |

# 表 5-39 ISERDES 开关特性参数

| 表 3-39 ISERDES 开关符任多数                        |                              |                                                                                                                                                                   |            |     |    |  |  |  |  |
|----------------------------------------------|------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|-----|----|--|--|--|--|
|                                              |                              | 条件                                                                                                                                                                | 极图         |     |    |  |  |  |  |
| 特性                                           | 符号                           | (除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电<br>压, -55℃≤T <sub>C</sub> ≤125℃) | 最小值        | 最大值 | 单位 |  |  |  |  |
|                                              | 控制信号                         | 的建立/保持时间 <sup>a</sup>                                                                                                                                             |            |     |    |  |  |  |  |
| BITSLIP 端<br>口 对 于<br>CLKDIV<br>的建立/保<br>持时间 | tISCCK_BITSLIP/tISCKC_BITSLI | _                                                                                                                                                                 | 0.02/0.17  | _   | ns |  |  |  |  |
| CE1 端 口<br>对 于 CLK<br>的建立/保<br>持时间           | tISCCK_CE/tISCKC_CE          | _                                                                                                                                                                 | 0.72/-0.01 | _   | ns |  |  |  |  |
| CE2 端口对 于<br>CLKDIV<br>的建立/保<br>持时间          | tISCCK_CE2/tISCKC_CE2        | _                                                                                                                                                                 | -0.10/0.40 | _   | ns |  |  |  |  |
| 数据信号<br>建立/保持<br>时间 <sup>a</sup>             |                              |                                                                                                                                                                   |            |     |    |  |  |  |  |
| D端口对于<br>CLK 的建<br>立/保持时<br>间                | tISDCK_D/tISCKD_D            | _                                                                                                                                                                 | -0.02/0.17 | _   | ns |  |  |  |  |

| 上 | 海 | 复 | 旦 | 微 | 电 | 子 | 集 | 团 | 股 | 份 | 有 | 限 | 公 | 司 |  |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|--|
|   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |  |

Shanghai Fudan Microelectronics Group Company Limited



|                                                            |                                     |                                                                                                                                                                  | O PM       |       |    |  |  |  |
|------------------------------------------------------------|-------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|-------|----|--|--|--|
|                                                            |                                     | 条件                                                                                                                                                               | 极降         | 限值    |    |  |  |  |
| 特性                                                         | 符号                                  | (除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电<br>压,-55℃≤T <sub>C</sub> ≤125℃) | 最小值        | 最大值   | 单位 |  |  |  |
| DDLY 端<br>口 对 于<br>CLK 的建<br>立/保持时<br>间(使用<br>IDELAY)      | tISDCK_DDLY/tISCKD_DDLY             | _                                                                                                                                                                | -0.02/0.17 |       | ns |  |  |  |
| DDR 模式<br>下 D 端口<br>对于 CLK<br>的建立/保<br>持时间                 | tISDCK_D_DDR/tISCKD_D_DDR           | _                                                                                                                                                                | -0.02/0.17 | _     | ns |  |  |  |
| DDR 模式<br>下 DDLY<br>端口对于<br>CLK 的建<br>立/保持时间(使用<br>IDELAY) | tISDCK_DDLY_DDR/tISCKD_DD<br>LY_DDR |                                                                                                                                                                  | 0.17/0.17  | _     | ns |  |  |  |
|                                                            | ₽ B                                 | 寸序延时 *                                                                                                                                                           |            |       |    |  |  |  |
| CLKDIV<br>有效沿至 Q<br>端口的延<br>时                              | tISCKO_Q                            |                                                                                                                                                                  | _          | 0.66  | ns |  |  |  |
|                                                            | 传播延时 <sup>a</sup>                   |                                                                                                                                                                  |            |       |    |  |  |  |
| D输入端口<br>DO 输出端<br>口延时                                     | tISDO_DO                            | _                                                                                                                                                                | _          | 0.13  | ns |  |  |  |
| La 该参数是例                                                   | 保障参数,在设计过程中通过仿真或测                   | 则试保证,在鉴定和质量一致                                                                                                                                                    | 性检验时不过     | 进行测试。 |    |  |  |  |

### 表 5-40 OSERDES 开关特性参数

|    |                             | 72 3 10 01                                                                                                                                           | DERDES 开入时任多数  |           |    |    |  |  |
|----|-----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|-----------|----|----|--|--|
| 17 |                             |                                                                                                                                                      | 条件<br>(除非另有规定, | 极限值       |    |    |  |  |
| 特性 | 符号                          | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源<br>电压,-55℃≤T <sub>C</sub> ≤125℃) | 最小值            | 最大值       | 单位 |    |  |  |
|    | 建立/保持时间 *                   |                                                                                                                                                      |                |           |    |    |  |  |
|    | D输入端口对于 CLKDIV 的<br>建立/保持时间 | tOSDCK_D/tOSC<br>KD_D                                                                                                                                | _              | 0.63/0.03 | _  | ns |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



|                                  |                           |                                                                                                                                                      | FM         |            |    |  |  |
|----------------------------------|---------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|------------|------------|----|--|--|
|                                  |                           | 条件<br>(除非另有规定,                                                                                                                                       | 极限         | ł值         |    |  |  |
| 特性                               | 符号                        | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源<br>电压,-55℃≤T <sub>C</sub> ≤125℃) | 最小值        | 最大值        | 单位 |  |  |
| T输入端口对于CLK的建立/<br>保持时间           | tOSDCK_T/tOSC<br>KD_T     | _                                                                                                                                                    | 0.88/-0.13 | _          | ns |  |  |
| T 输入端口对于 CLKDIV 的<br>建立/保持时间     | tOSDCK_T2/tOS<br>CKD_T2   | _                                                                                                                                                    | 0.39/-0.13 |            | ns |  |  |
| OCE 输入端口对于 CLK 的建立/保持时间          | tOSCCK_OCE/tO<br>SCKC_OCE | _                                                                                                                                                    | 0.51/0.58  |            | ns |  |  |
| SR (Reset) 输入端口对于<br>CLKDIV的建立时间 | tOSCCK_S                  | _                                                                                                                                                    | 0.85       | <b>X</b> - | ns |  |  |
| TCE 输入端口对于 CLK 的建立/保持时间          | tOSCCK_TCE/tO<br>SCKC_TCE | _                                                                                                                                                    | 0.51/0.01  | _          | ns |  |  |
|                                  |                           | 时序延时 a                                                                                                                                               |            |            |    |  |  |
| 时钟 CLK 到输出 OQ 的延时                | tOSCKO_OQ                 | - \                                                                                                                                                  | <b>\</b>   | 0.48       | ns |  |  |
| 时钟 CLK 到输出到 TQ 的延<br>时           | tOSCKO_TQ                 | <u>-</u> /->                                                                                                                                         | <b>5</b> _ | 0.56       | ns |  |  |
| 组合延时 a                           |                           |                                                                                                                                                      |            |            |    |  |  |
| 输入端口T到输出TQ的延时                    | tOSDO_TTQ                 |                                                                                                                                                      | _          | 0.81       | ns |  |  |
| a 该参数是保障参数,在设计                   | 过程中通过仿真或测                 | 则试保证,在鉴定和质量一                                                                                                                                         | 致性检验时不进行   |            |    |  |  |

表 5-41 输入延迟开关特性参数

| 特性                        | 符号                           | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电<br>压,-55℃≤T <sub>C</sub> ≤125℃) | 极!<br>最小值 | 限值<br>最大值 | 単位  |  |  |
|---------------------------|------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|-----------|-----|--|--|
| IDELAYCTRL <sup>f</sup>   |                              |                                                                                                                                                                        |           |           |     |  |  |
| IDELAYCTRL 复位到准备<br>的延迟时间 | tDLYCCO_RDY                  | _                                                                                                                                                                      |           | 3.67      | us  |  |  |
| 属性参考时钟频率 200.00a          |                              | _                                                                                                                                                                      |           | 200       | MHz |  |  |
| 属性参考时钟频率 300.00ª          | fIDELAYCTRL_<br>REF          | _                                                                                                                                                                      | _         | 300       | MHz |  |  |
| 属性参考时钟频率 400.00ª          |                              | _                                                                                                                                                                      | _         | 400       | MHz |  |  |
| 参考时钟精度                    | IDELAYCTRL_R<br>EF_PRECISION | _                                                                                                                                                                      | -10       | 10        | MHz |  |  |



|                                                 |                                             |                                                                                                                                                      | FA        | 4                    |                  |
|-------------------------------------------------|---------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|----------------------|------------------|
|                                                 |                                             | 条件<br>(除非另有规定,                                                                                                                                       | 极         | 限值                   |                  |
| 特性                                              | 符号                                          | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电<br>压,-55℃≤T <sub>C</sub> ≤125℃) | 最小值       | 最大值                  | 单位               |
| 最小重置脉冲宽度                                        | tIDELAYCTRL_<br>RPW                         | _                                                                                                                                                    | _         | 59.28                | ns               |
|                                                 | ID                                          | ELAY/ODELAY <sup>f</sup>                                                                                                                             |           |                      |                  |
| IDELAY/ODELAY 延迟链<br>延迟精度                       | tIDELAYRESOL<br>UTION                       | _                                                                                                                                                    | -/        | 1/(32 x 2 x<br>FREF) | ps               |
| 基于时钟模型的延时链周<br>期性抖动 <sup>b</sup>                |                                             | _                                                                                                                                                    | X         | 0                    | ps<br>per<br>tap |
| 基于伪随机数据序列<br>(PRBS23)的延时链周期性<br>抖动。             | tIDELAYPAT_JI<br>T 和<br>tODELAYPAT_JI<br>T  | _                                                                                                                                                    | -5        | 5                    | ps<br>per<br>tap |
| 基于伪随机数据序列<br>(PRBS23)的延时链周期性<br>抖动 <sup>d</sup> |                                             |                                                                                                                                                      | -9        | 9                    | ps<br>per<br>tap |
| IDELAY/ODELAY 最高<br>CLK 频率                      | tIDELAY_CLK_<br>MAX/<br>tODELAY_CLK_<br>MAX |                                                                                                                                                      | _         | 600.00               | MHz              |
| IDELAY 中 CE 输入端口对于 C 的建立/保持时间                   | tIDCCK_CE/tIDC<br>KC_CE                     |                                                                                                                                                      | 0.21/0.16 | _                    | ns               |
| ODELAY 中 CE 输入端口对于 C 的建立/保持时间                   | tODCCK_CE/tO<br>DCKC_CE                     | <b>/</b>                                                                                                                                             | 0.16/0.22 | _                    | ns               |
| IDELAY 中 INC 输入端口对于 C 的建立/保持时间                  | tIDCCK_INC/tID<br>CKC_INC                   | _                                                                                                                                                    | 0.18/0.14 | _                    | ns               |
| ODELAY 中 INC 输入端口对于 C 的建立/保持时间                  | tODCCK_INC/tO<br>DCKC_INC                   | _                                                                                                                                                    | 0.12/0.08 | _                    | ns               |
| IDELAY中RST输入端口对<br>于C的建立/保持时间                   | tIDCCK_RST/tID<br>CKC_RST                   | _                                                                                                                                                    | 0.14/0.10 | _                    | ns               |
| ODELAY 中 RST 输入端口对于 C 的建立/保持时间                  | tODCCK_RST/tO<br>DCKC_RST                   | _                                                                                                                                                    | 0.19/0.06 | _                    | ns               |
| 通过 IDELAY 的延迟时间 e                               | tIDDO_IDATAIN                               | _                                                                                                                                                    | _         | _                    | ps               |
| 通过 ODELAY 的延迟时间。                                | tODDO_ODATAI<br>N                           | _                                                                                                                                                    | _         | _                    | ps               |

- a 平均延时值在 200MHz = 78 ps, 在 300MHz = 52 ps, 在 400MHz = 39 ps。
- b 当 HIGH PERFORMANCE 模式设置为 TRUE 或者 FALSE。
- c 当 HIGH\_PERFORMANCE 模式设置为 TRUE。
- d 当 HIGH\_PERFORMANCE 模式设置为 FALSE。
- e 该延迟与 IDELAY/ODELAY tap 值设定有关。
- f该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。

| 上海复        | 旦微电 | 子集团 | 股份有 | 可限公司                |
|------------|-----|-----|-----|---------------------|
| Chamble: F |     |     | 2 C | manuel I instituted |



### 表 5-42 IO FIFO 开关特性参数

|                                  | ₩ J +Z 10_1                   | FIFU 开关特性多数                                                                                                      |       |       |     |
|----------------------------------|-------------------------------|------------------------------------------------------------------------------------------------------------------|-------|-------|-----|
|                                  |                               | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                                              | 极限值   |       |     |
| 特性                               | 符号                            | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>95%×典型电源电压<br>≤V <sub>CCP</sub> ≤105%×典型电源电<br>压, -55℃≤T <sub>C</sub> ≤125℃) | 最小值   | 最大值   | 单位  |
|                                  | IO_FIFO                       | 时钟到输出延迟 a                                                                                                        |       |       |     |
| RDCLK 到 Q                        | TOFFCKO_DO                    | _                                                                                                                |       | 0.68  | ns  |
| 时钟到 IO_FIFO                      | TCKO_FLAGS                    | _                                                                                                                |       | 0.77  | ns  |
|                                  | 建设                            | 义保持时间 *                                                                                                          |       |       |     |
| D 输 入 到<br>WRCLK                 | TCCK_D/TCKC_D                 | _                                                                                                                | -0.02 | 0.58  | ns  |
| WREN 到<br>WRCLK                  | TIFFCCK_WREN<br>/TIFFCKC_WREN | _                                                                                                                | -0.01 | 0.53  | ns  |
| RDEN 到 RDCLK                     | TOFFCCK_RDEN/TOFFCK<br>C_RDEN | _                                                                                                                | 0.02  | 0.66  | ns  |
|                                  |                               | 最小脉宽 <sup>a</sup>                                                                                                |       |       |     |
| RESET, RDCLK,<br>WRCLK 最小高<br>脉宽 | TPWH_IO_FIFO                  | - \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\                                                                           | _     | 2.15  | ns  |
| RESET, RDCLK,<br>WRCLK 最小低<br>脉宽 | TPWL_IO_FIFO                  |                                                                                                                  | _     | 2.15  | ns  |
|                                  |                               | 最大频率 <sup>a</sup>                                                                                                |       |       |     |
| RDCLK ,<br>WRCLK                 | FMAX                          | 5                                                                                                                | 200   | _     | MHz |
| a 该参数是保障参                        | 数,在设计过程中通过仿真或没                | 则试保证,在鉴定和质量一致性                                                                                                   | 检验时不适 | 进行测试。 |     |

## 5.2.12 可配置逻辑模块(LB)特性

表 5-43 LB 开关特性参数

|                             |        | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                                                 | 极限  |      |    |
|-----------------------------|--------|---------------------------------------------------------------------------------------------------------------------|-----|------|----|
| 特性                          | 符号     | 1.71V≤VCCCORE≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值  | 単位 |
|                             | :      | 组合延时 4                                                                                                              |     |      |    |
| LUT An-Dn 输入到 A<br>输出       | tILO   |                                                                                                                     |     | 0.13 | ns |
| LUT An-Dn 输入到<br>AMUX/CMU输出 | tILO_2 | <u> </u>                                                                                                            |     | 0.36 | ns |
| LUT An-Dn 输入到<br>BMUX_A输出   | tILO_3 |                                                                                                                     |     | 0.55 | ns |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



|                             |                   | 条件<br>(除非另有规定,                                                                                                                   | 极限                     | 值    | ** |
|-----------------------------|-------------------|----------------------------------------------------------------------------------------------------------------------------------|------------------------|------|----|
| 特性                          | 符号                | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值                    | 最大值  | 单位 |
| An-Dn 输入到 A-D Q<br>输出       | tITO              | _                                                                                                                                | _                      | 1.27 | ns |
| AX 输入到 AMUX 输<br>出          | tAXA              | _                                                                                                                                | _                      | 0.84 | ns |
| AX 输入到 BMUX 输<br>出          | tAXB              | _                                                                                                                                | -/                     | 0.83 | ns |
| AX 输入到 CMUX 输<br>出          | tAXC              | _                                                                                                                                |                        | 0.82 | ns |
| AX 输入到 DMUX 输<br>出          | tAXD              | _                                                                                                                                |                        | 0.90 | ns |
| BX 输入到 BMUX 输<br>出          | tBXB              | -                                                                                                                                |                        | 0.69 | ns |
| BX 输入到 DMUX 输<br>出          | tBXD              | -X(1)                                                                                                                            | <b>)</b> –             | 0.82 | ns |
| CX 输入到 CMUX 输<br>出          | tCXC              | V- 7                                                                                                                             | _                      | 0.58 | ns |
| CX 输入到 DMUX 输<br>出          | tCXD              |                                                                                                                                  | _                      | 0.71 | ns |
| DX 输入到 DMUX 输<br>出          | tDXD              | _                                                                                                                                | _                      | 0.70 | ns |
|                             |                   | 时序延时 4                                                                                                                           |                        |      |    |
| 触发器时钟 CLK 到AQ-DQ 输出         | tCKO              | _                                                                                                                                | _                      | 0.53 | ns |
| 触发器时钟 CLK 到<br>AMUX-DMUX 输出 | tSHCKO            | _                                                                                                                                | _                      | 0.66 | ns |
|                             | LB 触发器在时钟 CI      | K 到达前/后的建立/保持时间                                                                                                                  | a                      |      |    |
| An-Dn 输入                    | tAS/tAH           | _                                                                                                                                | 0.11/0.18              | _    | ns |
| Ax-Dx 输入                    | tDICK/tCKDI       | _                                                                                                                                | 0.09/0.26<br>0.81/0.11 | _    | ns |
| Ax-Dx 通过 MUX 与/<br>或后输入     | tDICK/tCKDI       | _                                                                                                                                | 0.21/0.01              | _    | ns |
| CE 输入                       | tCECK_LB/tCKCE_LB | _                                                                                                                                | 0.53/0.05              | _    | ns |
| SR 输入(同步)                   | tSRCK/tCKSR       | _                                                                                                                                | 0.11/0.18              | _    | ns |

|                             |        |                                                                                                                                  | - FM |      |     |  |  |
|-----------------------------|--------|----------------------------------------------------------------------------------------------------------------------------------|------|------|-----|--|--|
|                             |        | 条件 (除非另有规定,                                                                                                                      | 极限   | 值    |     |  |  |
| 特性                          | 符号     | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值  | 最大值  | 单位  |  |  |
| 设置/复位 a                     |        |                                                                                                                                  |      |      |     |  |  |
| 最小脉冲宽度, SR/BY<br>输入         | tSRMIN | _                                                                                                                                | 1.04 |      | ns  |  |  |
| 从 SR 输入到 AQ/DQ<br>输出的延时(异步) | tRQ    | _                                                                                                                                |      | 0.71 | ns  |  |  |
| 从 CE 输入到 AQ/DQ<br>输出的延时(异步) | tCEO   | _                                                                                                                                |      | 0.70 | ns  |  |  |
| 开关频率(MHz)(输出<br>控制)         | fTOG   | -                                                                                                                                |      | 1098 | MHz |  |  |

注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证 保持时间不会是正值。

a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。

### 表 5-44 LB 分布式 RAM 开关特性参数

|                              | L                     | 条件(除非另有规定,                                                                                                                       | 极限        | 単     |    |
|------------------------------|-----------------------|----------------------------------------------------------------------------------------------------------------------------------|-----------|-------|----|
| 特性                           | 符号                    | 0.97V≦V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值       | 最大值   | 位  |
|                              | H                     | 寸序延时 b                                                                                                                           |           |       |    |
| 时钟 CLK 到<br>A-B 输出           | tSHCKO                | _                                                                                                                                | _         | 1.32  | ns |
| 时钟 CLK 到<br>AMUX-BMU<br>X 输出 | tSHCKO_1              | _                                                                                                                                | _         | 1.86  | ns |
|                              | 在时钟 CLK 到达            | 达前/后的建立/保持时间 b                                                                                                                   |           |       |    |
| A-D 输入                       | tDS_LRAM/tDH_LRAM     | <u> </u>                                                                                                                         | 0.72/0.35 | _     | ns |
| An 地址输入                      | tAS_LRAM/tAH_LRAM     | _                                                                                                                                | 0.37/0.70 | _     | ns |
| An 地址通过<br>MUXs 与/或后<br>输入   | tAS_LRAM/tAH_LRAM     | _                                                                                                                                | 0.94/0.26 | _     | ns |
| WE 输入                        | tWS_LRAM/tWH_LRAM     |                                                                                                                                  | 0.53/0.17 |       | ns |
| CE 输入                        | tCECK_LRAM/tCKCE_LRAM | _                                                                                                                                | 0.53/0.17 |       | ns |
|                              | 时包                    | 中信号 CLKb                                                                                                                         |           |       |    |
| 最小脉冲宽度                       | tMPW                  | <del>-</del>                                                                                                                     | 1.25      | —     | ns |
| 最小时钟周期                       | tMCP                  | _                                                                                                                                | 2.50      | _     | ns |
| 注: 保持时间为                     | "0"表示无保持时间或者负保持时      | 间,不能保证这时最好的保持时                                                                                                                   | 间为负值,     | 但可以保证 | 正保 |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

|    |       | 条件<br>(除非另有规定,                                                                                                                   | 极限  | .值  |    |
|----|-------|----------------------------------------------------------------------------------------------------------------------------------|-----|-----|----|
| 特性 | 符号    | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值 | 単位 |
|    | · A+- |                                                                                                                                  |     |     |    |

持时间不会是正值。

- a TSHCKO 同样可以表征 CLK 到 XMUX 输出的延时,参考 CLK 到 XMUX 的路径的 TRCE 报告。
- b 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。

#### 表 5-45 LB 移位寄存器开关特性参数

| 权 J-4J LD 物位引行钻开大行任多数         |                           |                                                                                                                                                    |                |          |    |  |  |  |  |  |  |
|-------------------------------|---------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|----------------|----------|----|--|--|--|--|--|--|
| 特性                            | 符号                        | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值            | 最大值      | 单位 |  |  |  |  |  |  |
| 时序延时 2                        |                           |                                                                                                                                                    |                |          |    |  |  |  |  |  |  |
| 时 钟 CLK 到<br>A/D 输出           | tREG                      | Z()                                                                                                                                                | _              | 1.61     | ns |  |  |  |  |  |  |
| 时 钟 CLK 到<br>AMUX/DMUX<br>输出  | tREG_MUX                  | X'-7                                                                                                                                               | _              | 2.15     | ns |  |  |  |  |  |  |
| 时 钟 CLK 经<br>M31 到 DMUX<br>输出 | tREG_M31                  | _                                                                                                                                                  | _              | 1.46     | ns |  |  |  |  |  |  |
|                               | 在时钟 CLK 到达前//             | 后的建立/保持时间 a                                                                                                                                        |                |          |    |  |  |  |  |  |  |
| WE 输入                         | tWS_SHFREG/tWH_SHFREG     | _                                                                                                                                                  | 0.51/0.17      | _        | ns |  |  |  |  |  |  |
| CE 输入                         | tCECK_SHFREG/tCKCE_SHFREG | _                                                                                                                                                  | 0.52/0.17      | _        | ns |  |  |  |  |  |  |
| A-D 输入                        | tDS_SHFREG/tDH_SHFREG     | _                                                                                                                                                  | 0.44/0.43      | _        | ns |  |  |  |  |  |  |
|                               | 时钟信号                      | CLK a                                                                                                                                              |                |          |    |  |  |  |  |  |  |
| 最小脉冲宽度                        | tMPW_SHFREG               | _                                                                                                                                                  | 0.98           | _        | ns |  |  |  |  |  |  |
| 注:保持时间为"保持时间不会是正              | 0"表示无保持时间或者负保持时间,<br>E值。  | 不能保证这时最好的保持的                                                                                                                                       | <b>村间为负</b> 值, | 但可以任     | 呆证 |  |  |  |  |  |  |
| a 该参数是保障参                     | 多数,在设计过程中通过仿真或测试          | 保证,在鉴定和质量一致性                                                                                                                                       | 检验时不进          | <br>行测试。 |    |  |  |  |  |  |  |

## 5.2.13 块 RAM(HRAM)与 FIFO 开关特性

#### 表 5-46 HRAM 和 FIFO 开关特性参数

|   |                    | <b>12</b> J-40 ΠΚΑΙVΙ ή | HTITO 万大行工学数                                                                                                                     |     |      |    |  |  |  |  |
|---|--------------------|-------------------------|----------------------------------------------------------------------------------------------------------------------------------|-----|------|----|--|--|--|--|
|   |                    |                         | 条件<br>(除非另有规定,                                                                                                                   | 极   | 限值   |    |  |  |  |  |
|   | 特性                 | 符号                      | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值  | 単位 |  |  |  |  |
| I | 时序延时 a             |                         |                                                                                                                                  |     |      |    |  |  |  |  |
|   | CLK 至 DOUT 延时 (无输出 | tRCKO_DO                | _                                                                                                                                | _   | 2.46 | ns |  |  |  |  |

上海复旦微电子集团股份有限公司



|                                      |                                             |                                                                                                                                  |           | r IVI |    |
|--------------------------------------|---------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------|-----------|-------|----|
|                                      |                                             | 条件<br>(除非另有规定,                                                                                                                   | 极         | 限值    |    |
| 特性                                   | 符号                                          | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值       | 最大值   | 单位 |
| 寄存器)                                 |                                             |                                                                                                                                  |           |       |    |
| CLK 至 DOUT 延时 (帯输出<br>寄存器)           | tRCKO_DO_REG                                | _                                                                                                                                | _         | 0.89  | ns |
| CLK 至 DOUT 延时带 ECC<br>功能(无输出寄存器)     | tRCKO_DO_ECC                                | _                                                                                                                                |           | 3.84  | ns |
| CLK 至 DOUT 延时带 ECC<br>功能(带输出寄存器)     | tRCKO_DO_ECC_R<br>EG                        | _                                                                                                                                | _ <       | 0.94  | ns |
| CLK 至 DOUT 延时带级联功能(无输出寄存器)           | UT                                          | _                                                                                                                                | X         | 3.84  | ns |
| CLK 至 DOUT 延时带级联功能(带输出寄存器)           | tRCKO_DO_CASCO<br>UT_REG                    | _                                                                                                                                |           | 0.94  | ns |
| CLK 至 FIFO flags 的输出延时               | tRCKO_FLAGS                                 |                                                                                                                                  |           | 3.30  | ns |
| CLK 至 FIFO pointer 的输出<br>延时         | tRCKO_POINTERS                              | -X1;                                                                                                                             | >_        | 1.46  | ns |
| 在 ECC 仅编码模式下 CLK 至 ECCPARITY 的输出延时   | tRCKO_PARITY_EC                             | X- P                                                                                                                             | _         | 1.05  | ns |
| CLK 至 BITERR 的输出延时<br>(无输出寄存器)       | tRCKO_SDBIT_ECC                             |                                                                                                                                  | _         | 1.15  | ns |
| CLK 至 BITERR 的输出延时<br>(带输出寄存器)       | tRCKO_SDBIT_ECC<br>_REG                     | _                                                                                                                                | _         | 0.94  | ns |
| CLK 至 RDADDR 延 时 带 ECC 功能(无输出寄存器)    | tRCKO_RDADDR_E<br>CC                        | _                                                                                                                                | _         | 3.55  | ns |
| CLK 至 RDADDR 延 时 带 ECC 功能(带输出寄存器)    | tRCKO_RDADDR_E<br>CC_REG                    | _                                                                                                                                | _         | 0.89  | ns |
|                                      | 时钟 CLK 到达                                   | 前的建立/保持时间 <sup>a</sup>                                                                                                           |           |       |    |
| ADDR 输入的建立/保持时间                      | tRCCK_ADDRA/tRC<br>KC_ADDRA                 | _                                                                                                                                | 0.63/0.50 | _     | ns |
| WRITE_FIRST NO_CHANGE模式下数据输入的建立/保持时间 | tRDCK_DI_WF_NC/t<br>RCKD_DI_WF_NC           | _                                                                                                                                | 1.17/0.50 | _     | ns |
| READ_FIRST 模式下数据输入的建立/保持时间           | tRDCK_DI_RF/tRCK<br>D_DI_RF                 | _                                                                                                                                | 1.32/0.64 | _     | ns |
| 带有标准模式 ECC 功能的 DIN 输入的建立/保持时间        | tRDCK_DI_ECC/tRC<br>KD_DI_ECC               |                                                                                                                                  | 0.74/0.40 | _     | ns |
| 带有仅编码模式 ECC 功能的 DIN 输入的建立/保持时间       | tRDCK_DI_ECCW/t<br>RCKD_DI_ECCW             | _                                                                                                                                | 0.45/0.23 | _     | ns |
| 带有标准模式 FIFO ECC 功能的 DIN 输入的建立/保持时间   | tRDCK_DI_ECC_FIF<br>O/tRCKD_DI_ECC_<br>FIFO | _                                                                                                                                | 0.36/0.16 | _     | ns |
| ECC 模式下 INJECTBITERR                 | tRCCK_INJECTBITE                            | _                                                                                                                                | 0.35/0.07 | _     | ns |



|                                                          |                                |                                                                                                                                  |           | i-m:       |     |  |
|----------------------------------------------------------|--------------------------------|----------------------------------------------------------------------------------------------------------------------------------|-----------|------------|-----|--|
|                                                          |                                | 条件<br>(除非另有规定,                                                                                                                   | 极         | 限值         |     |  |
| 特性                                                       | 符号                             | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值       | 最大值        | 単位  |  |
| 输入的建立/保持时间                                               | RR/tRCKC_INJECT<br>BITERR      |                                                                                                                                  |           |            |     |  |
| EN 输入的建立/保持时间                                            | tRCCK_EN/tRCKC_<br>EN          | <del>_</del>                                                                                                                     | 0.63/0.50 | _          | ns  |  |
| REGCE 输入的建立/保持时间                                         | tRCCK_REGCE/tRC<br>KC_REGCE    | _                                                                                                                                | 1.17/0.50 |            | ns  |  |
| RSTREG输入的建立/保持时间                                         | tRCCK_RSTREG/tR<br>CKC_RSTREG  | _                                                                                                                                | 1.32/0.64 |            | ns  |  |
| RSTRAM 输入的建立/保持时间                                        | tRCCK_RSTRAM/tR<br>CKC_RSTRAM  | _                                                                                                                                | 0.36/0.46 | -          | ns  |  |
| WE 输入的建立/保持时间<br>(仅限 HRAM)                               | tRCCK_WEA/tRCKC<br>WEA         | -                                                                                                                                | 0.54/0.20 | _          | ns  |  |
| FIFO WREN 输入建立/保持时间                                      | tRCCK_WREN/tRCK<br>C_WREN      | /                                                                                                                                | 0.47/0.43 | _          | ns  |  |
| FIFO RDEN 输入建立/保持时间                                      | tRCCK_RDEN/tRCK<br>C_RDEN      | -XG                                                                                                                              | 0.43/0.43 | _          | ns  |  |
|                                                          | <u> </u>                       | 位延时 <sup>a</sup>                                                                                                                 |           |            |     |  |
| 复 位 RST 至 FIFO flags/pointers 延时                         | tRCO_FLAGS                     |                                                                                                                                  | _         | 1.10       | ns  |  |
| FIFO 复位恢复和消除延时                                           | tRREC_RST/tRREM<br>RST         | <b>V</b> _                                                                                                                       | _         | 2.37/-0.81 | ns  |  |
|                                                          | 最高                             | 工作频率 <sup>a</sup>                                                                                                                | ı         | ı          |     |  |
| WRITE_FIRST 和<br>NO_CHANGE 模式下的<br>HRAM 最大工作频率           | fMAX_HRAM_WF_NC                | _                                                                                                                                | _         | 388.20     | MHz |  |
| READ_FIRST 和<br>PERFORMANCE 模式下的<br>HRAM 最大工作频率          | fMAX_HRAM_RF_P<br>ERFORMANCE   | _                                                                                                                                | _         | 388.20     | MHz |  |
| READ_FIRST 和<br>DELAYED_WRITE 模式下<br>的 HRAM 最大工作频率       | fMAX_HRAM_RF_<br>DELAYED_WRITE | _                                                                                                                                | _         | 339.67     | MHz |  |
| WRITE_FIRST 和 NO_CHANGE 模式下的 HRAM 级联最大工作频率               | fMAX_CAS_WF_NC                 |                                                                                                                                  | _         | 345.78     | MHz |  |
| READ_FIRST 和<br>PERFORMANCE 模式下的<br>HRAM 级联最大工作频率        | fMAX_CAS_RF_PE<br>RFORMANCE    | _                                                                                                                                | _         | 345.78     | MHz |  |
| READ_FIRST 和<br>DELAYED_WRITE 模式下<br>的 HRAM 级联最大工作频<br>率 |                                | _                                                                                                                                | _         | 297.35     | MHz |  |
| FIFO 不带 ECC 功能的最大                                        | fMAX_FIFO                      | _                                                                                                                                | _         | 388.20     | MHz |  |

|   |                               |          |                                                                                                                                  |     | C.W.   |     |  |
|---|-------------------------------|----------|----------------------------------------------------------------------------------------------------------------------------------|-----|--------|-----|--|
| I |                               |          | 条件<br>(除非另有规定,                                                                                                                   | 极   |        |     |  |
|   | 特性                            | 符号       | 0.97V≤V <sub>CCCORE</sub> ≤1.03V,<br>1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值    | 単位  |  |
| I | 工作频率                          |          |                                                                                                                                  |     |        |     |  |
|   | 带有 ECC 功能的 HRAM 和 FIFO 最大工作频率 | fMAX_ECC | _                                                                                                                                | _   | 297.53 | MHz |  |

注:保持时间为"0"表示无保持时间或者负保持时间,不能保证这时最好的保持时间为负值,但可以保证保 持时间不会是正值。

### 5.2.14 CU 开关特性

表 5-47 CU 开关特性参数

| da la                               |                                                   | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极限  | - <b>3</b> 4 (). |    |  |  |  |  |  |
|-------------------------------------|---------------------------------------------------|---------------------------------------------------------------------------------------------|-----|------------------|----|--|--|--|--|--|
| 特性                                  | 符号                                                | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值              | 単位 |  |  |  |  |  |
| 数据管脚到输入流水寄存器的建立时间和保持时间 <sup>a</sup> |                                                   |                                                                                             |     |                  |    |  |  |  |  |  |
| A 管脚到 A 寄存器                         | TCUDCK_A_AREG<br>/TCUCKD_A_AREG                   |                                                                                             | _   | 0.37/<br>0.14    | ns |  |  |  |  |  |
| B管脚到B寄存器                            | TCUDCK_B_BREG<br>/TCUCKD_B_BREG                   | _                                                                                           | _   | 0.45/<br>0.18    | ns |  |  |  |  |  |
| C 管脚到 C 寄存器                         | TCUDCK_C_CREG<br>/TCUCKD_C_CREG                   | _                                                                                           | _   | 0.24/<br>0.21    | ns |  |  |  |  |  |
| D管脚到D寄存器                            | TCUDCK_D_DREG<br>/TCUCKD_D_DREG                   | _                                                                                           | _   | 0.42/<br>0.27    | ns |  |  |  |  |  |
| ACIN 管 脚 到<br>ACIN 寄存器              | TCUDCK_ACIN_AREG /TCUCKD_ACIN_AREG                | _                                                                                           | _   | 0.32/<br>0.14    | ns |  |  |  |  |  |
| BCIN 管 脚 到<br>BCIN 寄存器              | TCUDCK_BCIN_BREG /TCUCKD_BCIN_BREG                | _                                                                                           | _   | 0.36/<br>0.18    | ns |  |  |  |  |  |
|                                     | 数据管脚到传输流水寄存                                       | 器的建立时间和保持时间 ª                                                                               |     |                  |    |  |  |  |  |  |
| {A,B}管脚到 M<br>寄存器                   | TCUDCK_{A,B}_MREG_MULT<br>/TCUCKD_{A,B}_MREG_MULT | _                                                                                           | _   | 3.29/<br>-0.01   | ns |  |  |  |  |  |
| {A, D} 管脚到<br>AD 寄存器                | TCUDCK_{A,D}_ADREG<br>/TCUCKD_{A,D}_ADREG         | _                                                                                           | _   | 1.76/<br>-0.02   | ns |  |  |  |  |  |
|                                     | 数据管脚到输出流水寄存                                       | 器的建立时间和保持时间 *                                                                               |     |                  |    |  |  |  |  |  |
| {A,B}管脚通过<br>乘法器到P寄存器               | TCUDCK_{A,B}_PREG_MULT<br>/TCUCKD_{A,B}_PREG_MULT | _                                                                                           |     | 5.48/<br>-0.28   | ns |  |  |  |  |  |
| D 管脚通过乘法<br>器到 P 寄存器                | TCUDCK_D_PREG_MULT<br>/TCUCKD_D_PREG_MULT         | _                                                                                           | _   | 5.35/<br>-0.73   | ns |  |  |  |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

a 该参数是保障参数,在设计过程中通过仿真或测试保证,在鉴定和质量一致性检验时不进行测试。

|                               |                                                                             |                                                                                             | FM  |                |          |
|-------------------------------|-----------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|-----|----------------|----------|
|                               |                                                                             | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极阳  | 退值             |          |
| 特性                            | 符号                                                                          | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值 | 最大值            | 単位       |
| {A,B}管脚到P<br>寄存器              | TCUDCK_{A,B}_PREG<br>/TCUCKD_{A,B}_PREG                                     | _                                                                                           | _   | 2.35/<br>-0.28 | ns       |
| C管脚到P寄存器                      | TCUDCK_C_PREG<br>/TCUCKD_C_PREG                                             | _                                                                                           | _   | 2.10/<br>-0.26 | ns       |
| PCIN 管脚到 P<br>寄存器             | TCUDCK_PCIN_PREG<br>/TCUCKD_PCIN_PREG                                       | _                                                                                           | 7   | 1.80/<br>-0.15 | ns       |
|                               | 控制管脚到流水寄存器                                                                  | 的建立时间和保持时间 a                                                                                |     | VAT            |          |
| CEA, CEB 到 A,<br>B 寄存器        | TCUDCK_{CEA;CEB}_{AREG;B} REG} /TCUCKD_{CEA;CEB}_{AREG;BREG}                |                                                                                             |     | 0.52/<br>0.11  | ns       |
| CEC 到 C 寄存器                   | TCUDCK_CEC_CREG<br>/TCUCKD_CEC_CREG                                         | = 1                                                                                         | +   | 0.42/<br>0.13  | ns       |
| CED到D寄存器                      | TCUDCK_CED_DREG<br>/TCUCKD_CED_DREG                                         |                                                                                             |     | 0.52/<br>-0.03 | ns       |
| CEM 到 M 寄存<br>器               | TCUDCK_CEM_MREG<br>/TCUCKD CEM MREG                                         | V-79                                                                                        |     | 0.27/0.2       | ns       |
| CEP 到 P 寄存器                   | TCUDCK_CEP_PREG /TCUCKD_CEP_PREG                                            |                                                                                             | _   | 0.53/<br>0.01  | ns       |
|                               | RST 管脚到流水寄存器                                                                | 的建立时间和保持时间 a                                                                                |     |                |          |
| RSTA,RSTB 到<br>A,B 寄存器        | TCUDCK_{RSTA;<br>RSTB}_{AREG; BREG}<br>/TCUCKD_{RSTA;<br>RSTB} {AREG; BREG} | _                                                                                           | _   | 0.55/<br>0.15  | ns       |
| RSTC 到 C 寄存<br>器              | TCUDCK_RSTC_CREG<br>/TCUCKD_RSTC_CREG                                       | _                                                                                           | _   | 0.09/<br>0.12  | ns       |
| RSTD 到 D 寄存<br>器              | TCUDCK_RSTD_DREG<br>/TCUCKD_RSTD_DREG                                       | _                                                                                           | _   | 0.59/<br>0.09  | ns       |
| RSTM 到 M 寄存<br>器              | TCUDCK_RSTM_MREG<br>/TCUCKD_RSTM_MREG                                       | _                                                                                           | _   | 0.27/<br>0.28  | ns       |
| RSTP 到 P 寄存<br>器              | TCUDCK_RSTP_PREG<br>/TCUCKD_RSTP_PREG                                       | _                                                                                           | _   | 0.35/<br>0.01  | ns       |
|                               | 输入管脚到输出                                                                     | <br>管脚的传输延时 <sup>a</sup>                                                                    |     |                |          |
| A 管脚通过乘法<br>器 , 到<br>CARRYOUT | TCUDO_A_CARRYOUT_MULT                                                       | _                                                                                           | _   | 5.18           | ns       |
| D 管脚通过乘法器,到 P 输出              | TCUDO_D_P_MULT                                                              | _                                                                                           | _   | 5.07           | ns       |
| A 管脚到 P 输出<br>C 管脚到 P 输出      | TCUDO_A_P<br>TCUDO C P                                                      | <u> </u>                                                                                    | _   | 2.08<br>1.82   | ns<br>ns |
|                               |                                                                             | 山祭脚的 <i>体</i> 检延时。                                                                          |     | 1.02           | 113      |
|                               | <b>和八百</b>                                                                  | 出管脚的传输延时 a                                                                                  |     |                |          |

|                                          |                                   |                                                                                             | FM - |      |     |
|------------------------------------------|-----------------------------------|---------------------------------------------------------------------------------------------|------|------|-----|
| 44.11                                    |                                   | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极限   | 建值   | * * |
| 特性                                       | 符号                                | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值  | 最大值  | 単位  |
| A,B管脚到<br>ACOUT ,<br>BCOUT输出             | TCUDO_{A; B}_{ACOUT; BCOUT}       | _                                                                                           | _    | 0.74 | ns  |
| A,B管脚通过乘<br>法 器 到<br>CARRYCASCO<br>UT 输出 | TCUDO_{A,<br>B}_CARRYCASCOUT_MULT | _                                                                                           |      | 5.54 | ns  |
| D 管脚通过乘法<br>器 到<br>CARRYCASCO<br>UT 输出   | TCUDO_D_CARRYCASCOUT_<br>MULT     | -                                                                                           |      | 5.40 | ns  |
| A,B 管脚到<br>CARRYCASCO<br>UT 输出           | TCUDO_{A,<br>B}_CARRYCASCOUT      | =/                                                                                          |      | 2.41 | ns  |
| C 管脚到<br>CARRYCASCO<br>UT 输出             | TCUDO_C_CARRYCASCOUT              | X                                                                                           | -    | 2.15 | ns  |
|                                          | 级联输入管脚到输                          | 出管脚的传输延时 *                                                                                  |      |      |     |
| ACIN 通过乘法<br>器到 P 输出                     | TCUDO_ACIN_P_MULT                 | 7 -                                                                                         | _    | 5.00 | ns  |
| ACIN 到 P 输出                              | TCUDO ACIN P                      | _                                                                                           | _    | 1.88 | ns  |
| ACIN 到 ACOUT<br>输出                       | TCUDO_ACIN_ACOUT                  | _                                                                                           | _    | 0.53 | ns  |
| ACIN 通过乘法<br>器 到<br>CARRYCASCO<br>UT 输出  | TCUDO_ACIN_CARRYCASCOU<br>T_MULT  |                                                                                             |      | 5.33 | ns  |
| ACIN 到<br>CARRYCASCO<br>UT 输出            | TCUDO_ACIN_CARRYCASCOU<br>T       | _                                                                                           | _    | 2.21 | ns  |
| PCIN 到 P 输出                              | TCUDO_PCIN_P                      |                                                                                             | _    | 1.52 | ns  |
| PCIN 到<br>CARRYCASCO<br>UT 输出            | TCUDO_PCIN_CARRYCASCOU<br>T       | _                                                                                           | _    | 1.85 | ns  |
|                                          | 输出流水寄存器到输                         | 。<br>命出管脚的传输延时 <sup>2</sup>                                                                 |      |      |     |
| PREG 到 P 输出                              | TCUCKO_P_PREG                     | _                                                                                           | _    | 0.44 | ns  |
| PREG 到<br>CARRYCASCO<br>UT 输出            | TCUCKO_CARRYCASCOUT_PR<br>EG      | _                                                                                           | _    | 0.69 | ns  |
|                                          | 传输路径流水寄存器到                        | 」<br>削输出管脚的传输延时 <sup>a</sup>                                                                |      |      |     |
| M 到 P 输出                                 | TCUCKO_P_MREG                     |                                                                                             | _    | 2.31 | ns  |



|                                       |                                        | ₩ FM                                                                                        |        |         |     |
|---------------------------------------|----------------------------------------|---------------------------------------------------------------------------------------------|--------|---------|-----|
| dia ta                                |                                        | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极限     | ł值      | 単位  |
| 特性                                    | 符号                                     | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值    | 最小值 最大值 |     |
| M 到<br>CARRYCASCO<br>UT 输出            | TCUCKO_CARRYCASCOUT_M<br>REG           | _                                                                                           | —      | 2.64    | ns  |
| AD 通过乘法器<br>到 P 输出                    | TCUCKO_P_ADREG_MULT                    | _                                                                                           |        | 3.69    | ns  |
| AD 通过乘法器<br>到<br>CARRYCASCO<br>UT 输出  | TCUCKO_CARRYCASCOUT_A<br>DREG_MULT     | _                                                                                           |        | 4.02    | ns  |
|                                       | 输入流水寄存器到输                              | 输出管脚的传输延时 a                                                                                 |        | 1       |     |
| A 通过乘法器到<br>P 输出                      | TCUCKO_P_AREG_MULT                     | - 11                                                                                        | 7      | 5.37    | ns  |
| B到P输出                                 | TCUCKO_P_BREG                          | <b>\=/</b>                                                                                  | _      | 2.22    | ns  |
| C到P输出                                 | TCUCKO_P_CREG                          | Y                                                                                           | _      | 2.30    | ns  |
| D 通过乘法器到<br>P 输出                      | TCUCKO_P_DREG_MULT                     | V-79                                                                                        | _      | 5.32    | ns  |
|                                       | 输入流水寄存器到级耳                             | 送输出管脚的传输延时 <sup>a</sup>                                                                     |        |         |     |
| ACOUT ,<br>BCOUT 到 A, B               | TCUCKO_{ACOUT;<br>BCOUT}_{AREG; BREG}  |                                                                                             | _      | 0.87    | ns  |
| A,B 通过乘法器<br>到<br>CARRYCASCO<br>UT 输出 | TCUCKO_CARRYCASCOUT_{A REG, BREG}_MULT | _                                                                                           |        | 5.70    | ns  |
| B 到<br>CARRYCASCO<br>UT 输出            | TCUCKO_CARRYCASCOUT_<br>BREG           | _                                                                                           | _      | 2.55    | ns  |
| D 通过乘法器到<br>CARRYCASCO<br>UT 输出       | TCUCKO_CARRYCASCOUT_<br>DREG_MULT      | _                                                                                           | _      | 5.65    | ns  |
| C 到<br>CARRYCASCO<br>UT 输出            | TCUCKO_CARRYCASCOUT_<br>CREG           | _                                                                                           | _      | 2.63    | ns  |
|                                       | 最大工                                    | 作速率 <sup>a</sup>                                                                            |        |         |     |
| 选择所有流水寄 存器的通路速率                       | FMAX                                   | _                                                                                           | 464.25 | _       | MHz |
| 向量检测功能速<br>率                          | FMAX_PATDET                            | _                                                                                           | 392.93 | _       | MHz |
| 不通过 MREG,<br>乘法器速率                    | FMAX_MULT_NOMREG                       | _                                                                                           | 257.47 | _       | MHz |

| 上    | 海   | 复 | 旦     | 微 | 电 | 子     | 集 | 才  | 股 | 份    | 有 | 限 | 公 | 一   |
|------|-----|---|-------|---|---|-------|---|----|---|------|---|---|---|-----|
| 2200 | 1.0 |   | 10.20 |   |   | 78 77 |   | 32 |   | 1000 |   |   |   | 4.5 |

|                              |                                     | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极限     |       |     |
|------------------------------|-------------------------------------|---------------------------------------------------------------------------------------------|--------|-------|-----|
| 特性                           | 符号                                  | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值    | 最大值   | 単位  |
| 不通过 MREG,<br>乘法器到向量检<br>测器速率 | FMAX_MULT_NOMREG_PATD<br>ET         | _                                                                                           | 233.92 | _     | MHz |
| 不通过 AD, 预加器, 乘法器速率           | FMAX_PREADD_MULT_NOAD REG           | _                                                                                           | 290.44 |       | MHz |
| 不通过 AD, 预加器, 乘法器到向量检测器速率     | FMAX_PREADD_MULT_NOAD<br>REG_PATDET | _                                                                                           | 290.44 |       | MHz |
| 不通过 M, AD 速率                 | FMAX_NOPIPELINEREG                  | - (                                                                                         | 190.69 | _     | MHz |
| 不通过 M,AD<br>的向量检测器速<br>率     | FMAX_NOPIPELINEREG_PATD<br>ET       | =                                                                                           | 177.43 | _     | MHz |
| a 该参数是保障参                    | 参数,在设计过程中通过仿真或测试                    | 保证,在鉴定和质量一致性                                                                                | 检验时不适  | 性行测试。 |     |

### 5.2.15 时钟网络特性

表 5-48 全局时钟网络开关特性参数

| 特性                                       | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V, | 极                                                                                           | * * * |           |     |  |  |  |  |
|------------------------------------------|-----------------------------------------------------|---------------------------------------------------------------------------------------------|-------|-----------|-----|--|--|--|--|
| 44年                                      | 符号                                                  | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值   | 最大值       | 単位  |  |  |  |  |
|                                          | 全局时钟开关特性 4                                          |                                                                                             |       |           |     |  |  |  |  |
| CE 管脚的建立、保持时间 a                          | TBCCCK_CE<br>/TBCCKC_CE                             | _                                                                                           | _     | 0.16/0.41 | ns  |  |  |  |  |
| S 管脚的建立、保持时间 a                           | TBCCCK_S<br>/TBCCKC_S                               |                                                                                             | _     | 0.16/0.41 | ns  |  |  |  |  |
| GCDUCTRL 从 I0/I1 到输出的<br>延时 <sup>a</sup> | TBCCKO_O                                            |                                                                                             | _     | 0.1       | ns  |  |  |  |  |
| 全局时钟树最大频率 a                              | FMAX_GCDU                                           | _                                                                                           | 464   |           | MHz |  |  |  |  |
| a 该参数是保障参数,在设计过                          | 程中通过仿真或测                                            | 试保证,在鉴定和质量一致                                                                                | 性检验时  | 不进行测试。    |     |  |  |  |  |

#### 表 5-49 输入输出时钟网络开关特性参数

| 後が一つ一個人間面には一つのでは、          |                |                                                                                             |                |        |       |  |  |  |  |
|----------------------------|----------------|---------------------------------------------------------------------------------------------|----------------|--------|-------|--|--|--|--|
| alle tot                   | Adv. 17        | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极图             | 艮值     | az n. |  |  |  |  |
| 特性                         | 符号             | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值            | 最大值    | 単位    |  |  |  |  |
| BUFIO 开关特性 *               |                |                                                                                             |                |        |       |  |  |  |  |
| BUFIO 输入到输出延时 <sup>a</sup> | TBIOCKO_O      | _                                                                                           | _              | 1.54   | ns    |  |  |  |  |
| IO 时钟网络速率 a                | FMAX_BUFI<br>O | _                                                                                           | 600            |        | MHz   |  |  |  |  |
| a 该参数是保障参数,在               | E设计过程中通过       | 过仿真或测试保证,在鉴定和质量                                                                             | <b></b> 一致性检验时 | 寸不进行测试 | •     |  |  |  |  |

### 表 5-50 区域时钟网络开关特性参数

| ———————————————————————————————————— |              |                                                                                             |       |      |     |  |  |  |
|--------------------------------------|--------------|---------------------------------------------------------------------------------------------|-------|------|-----|--|--|--|
| data ba                              | <b></b>      | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极限值   |      |     |  |  |  |
| 特性<br>                               | 符号           | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值   | 最大值  | 单位  |  |  |  |
|                                      | BUFR 开       | 关特性 a                                                                                       |       |      |     |  |  |  |
| BUFR 输入到输出延时 a                       | TBRCKO_O     | _                                                                                           |       | 0.99 | ns  |  |  |  |
| BUFR 输入到输出延时,不设置任何属性 <sup>a</sup>    | TBRCKO_O_BYP | _                                                                                           |       | 0.52 | ns  |  |  |  |
| 从 CLR 到输出的传输延时 a                     | TBRDO_O      | _                                                                                           |       | 1.09 | ns  |  |  |  |
| 区域时钟网络速率 a                           | FMAX_BUFR    | _                                                                                           | 315   | _    | MHz |  |  |  |
| a 该参数是保障参数,在设计过                      | 足程中通过仿真或测试   | 保证,在鉴定和质量一致情                                                                                | 生检验时不 | 进行测试 | 0   |  |  |  |

### 表 5-51 水平时钟网络开关特性参数

| 表 3.5 水下門が増加力ストロンメ                |                         |                                                                                             |      |           |       |  |  |  |  |
|-----------------------------------|-------------------------|---------------------------------------------------------------------------------------------|------|-----------|-------|--|--|--|--|
|                                   | M E                     | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极    | 限值        | 36 D. |  |  |  |  |
| 特性                                | 符号                      | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值  | 最大值       | 単位    |  |  |  |  |
| BUFH 开关特性 a                       |                         |                                                                                             |      |           |       |  |  |  |  |
| BUFH 输入到输出延时 a TBHCKO_O — 0.13 ns |                         |                                                                                             |      |           |       |  |  |  |  |
| CE 管脚的建立、保持时间 a                   | TBHCCK_CE<br>/TBHCKC_CE | <del>_</del>                                                                                | _    | 0.28/0.21 | ns    |  |  |  |  |
| 水平时钟网络速率 a                        | FMAX_BUFH               | _                                                                                           | 464  | _         | MHz   |  |  |  |  |
| a 该参数是保障参数,在设计过                   | t程中通过仿真或测i              | 式保证,在鉴定和质量一致                                                                                | 性检验时 | 不进行测试     | 0     |  |  |  |  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited



#### 表 5-52 占空比失真和时钟树歪斜

| -                        |            | J-JZ 日土化人共和的环构正师                                                                        |       |      |    |  |  |  |
|--------------------------|------------|-----------------------------------------------------------------------------------------|-------|------|----|--|--|--|
| 41.14                    |            | 条件<br>(除非另有规定, 0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                        | 极图    | 艮值   | \\ |  |  |  |
| <b>特性</b><br>            | 符号         | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,-55℃≤T <sub>C</sub> ≤125℃) | 最小值   | 最大值  | 单位 |  |  |  |
| 占空比失真和时钟树歪斜 <sup>a</sup> |            |                                                                                         |       |      |    |  |  |  |
| 全局时钟占空比失真 a              | TDCD_CLK   | _                                                                                       |       | 0.2  | ns |  |  |  |
| 全局时钟树歪斜 a                | TCKSKEW    | _                                                                                       | -/    | 0.26 | ns |  |  |  |
| IO 时钟占空比失真 a             | TDCD_BUFIO | _                                                                                       |       | 0.14 | ns |  |  |  |
| IO 时钟树歪斜 a               | TBUFIOSKEW | _                                                                                       | 2\    | 0.03 | ns |  |  |  |
| 区域时钟占空比失真 a              | TDCD_BUFR  | _                                                                                       |       | 0.18 | ns |  |  |  |
| a 该参数是保障参数,              | 在设计过程中通    | 过仿真或测试保证,在鉴定和质量一致性检验                                                                    | 验时不进行 | 测试。  |    |  |  |  |

## 表 5-53 DCCU 规格参数

| 44-14                               | <b></b>                 | 条件<br>(除非另有规定,<br><b>0.97V</b> ≤V <sub>CCCORE</sub> ≤1.03V,                                 |      |                                 |     |
|-------------------------------------|-------------------------|---------------------------------------------------------------------------------------------|------|---------------------------------|-----|
| 特性                                  | 符号                      | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值  | 最大值                             | 単位  |
|                                     | 5                       | DCCU 规格参数 <sup>a</sup>                                                                      |      |                                 |     |
| 输入频率 a                              | DCCU_FIN                |                                                                                             | 10   | 800                             | MHz |
| 最大输入周期性<br>抖动 <sup>a</sup>          | DCCU_FINJÎTTER          |                                                                                             |      | <20%的时<br>钟周期,<br>或者不超<br>过 lns | _   |
| 最大输入占空比:<br>10~49MHz <sup>a</sup>   | X                       | _                                                                                           | _    | 25                              | %   |
| 最大输入占空比: 50~199MHz <sup>a</sup>     | XX-                     |                                                                                             | _    | 30                              | %   |
| 最大输入占空比:<br>200~399MHz <sup>a</sup> | DCCU_FINDUTY            | _                                                                                           | _    | 35                              | %   |
| 最大输入占空比: 400~499MHz <sup>a</sup>    |                         | _                                                                                           | _    | 40                              | %   |
| 最大输入占空<br>比: >500MHz <sup>a</sup>   |                         | _                                                                                           | _    | 45                              | %   |
| 动态相移时钟 a                            | DCCU_F_PSCLK            | _                                                                                           | 0.01 | 450                             | MHz |
| VCO 频率 <sup>a</sup>                 | DCCU_FVCO               | _                                                                                           | 600  | 1200                            | MHz |
| 低频带带宽 a                             | DCCU FBANDWIDTH         | _                                                                                           | 1    | _                               | MHz |
| 高频带带宽 a                             | _                       | _                                                                                           | 4    | _                               | MHz |
| 输出相移 a                              | DCCU_TSTATPHAOFF<br>SET | _                                                                                           | _    | 0.12                            | ns  |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

|                                          |                                                 |                                                                                             |          | FM                              |          |
|------------------------------------------|-------------------------------------------------|---------------------------------------------------------------------------------------------|----------|---------------------------------|----------|
| alah kal                                 | Art. CI                                         | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极限       | ł值<br>·                         |          |
| 特性                                       | 符号                                              | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值      | 最大值                             | 单位       |
| 输出抖动 a                                   | DCCU_TOUTJITTER                                 | _                                                                                           | _        | _                               | _        |
| 输出占空比精度a                                 | DCCU TOUTDUTY                                   | _                                                                                           | _        | 0.2                             | ns       |
| 锁定时间 a                                   | DCCU_TLOCKMAX                                   | _                                                                                           | _        | 100                             | us       |
| 输出频率 a                                   | DCCU_FOUT                                       | _                                                                                           | 4.69     | 800                             | MHz      |
| 外部时钟反馈变<br>化 <sup>a</sup>                | DCCU_TEXTFDVAR                                  | _                                                                                           |          | <20%的时<br>钟周期,<br>或者不超<br>过 lns | <b>)</b> |
| 重置信号最小电<br>平宽度 a                         | DCCU_RSTMINPULSE                                | _                                                                                           | X        | 5                               | ns       |
| 鉴相器频率 a                                  | DCCU_FPFD                                       | _                                                                                           | 10       | 450                             | MHz      |
| 反馈延迟 a                                   | DCCU_TFBDELAY                                   | - 7                                                                                         |          | 3ns 或者 1<br>个 clkin 周<br>期      | _        |
|                                          | ]                                               | DCCU 开关特性 a                                                                                 | <u> </u> |                                 |          |
| 动态相移使能的<br>建立和保持时间。                      | TDCCUDCK_PSEN<br>/TDCCUCKD_PSEN                 | -X                                                                                          | _        | 1.04/0                          | ns       |
| 动态相移增加或<br>者减少时的建立<br>和保持时间 <sup>a</sup> | TDCCUDCK_PSINCDE<br>C<br>/TDCCUCKD_PSINCDE<br>C | <b>1</b> /1                                                                                 | _        | 1.04/0                          | ns       |
| PSDONE 时差 a                              | TDCCUCKO_PSDONE                                 | <b>-</b>                                                                                    | _        | 0.81                            | ns       |
|                                          | DČC                                             | U 动态配置端口特性 ª                                                                                |          |                                 |          |
| DADDR 的建立和<br>保持时间 <sup>a</sup>          | TDCCUDCK_DADDR<br>/TDCCUCKD_DADDR               | _                                                                                           | _        | 1.63/0.15                       | ns       |
| DI 的建立和保持<br>时间 <sup>a</sup>             | TDCCUDCK_DI<br>/TDCCUCKD_DI                     | _                                                                                           | _        | 1.63/0.15                       | ns       |
| DEN 的建立和保持时间 <sup>a</sup>                | TDCCUDCK_DEN<br>/TDCCUCKD_DEN                   | _                                                                                           | _        | 2.99/0.00                       | ns       |
| DWE 的建立和保持时间 <sup>a</sup>                | TDCCUDCK_DWE<br>/TDCCUCKD_DWE                   | _                                                                                           | _        | 1.63/0.15                       | ns       |
| DRDY 时差 a                                | TDCCUCKO_DRDY                                   | <u> </u>                                                                                    |          | 0.99                            | ns       |
| DCLK 频率 a                                | FDCK                                            | _                                                                                           | 200      | _                               | MHz      |
| a 该参数是保障参                                | 数,在设计过程中通过仿真                                    | [或测试保证,在鉴定和质量                                                                               | 一致性检验时   | 不进行测试                           | 0        |

### 表 5-54 PLL 规格参数

| 特性     符号     (除非另有规定, 极限值 单位       0.07VeV     (1.03VeV |    | * - |     |    |
|----------------------------------------------------------|----|-----|-----|----|
| U.Y/V~VCCCORE~L.U.XV•                                    | 特性 | 符号  | 极限值 | 单位 |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

|                                 |                                     |                                        | F    | <u> </u>                           |     |
|---------------------------------|-------------------------------------|----------------------------------------|------|------------------------------------|-----|
|                                 |                                     |                                        | 最小值  | 最大值                                |     |
|                                 |                                     | PLL 规格参数 <sup>a</sup>                  |      |                                    |     |
| 输入频率 a                          | PLL FIN                             | —————————————————————————————————————— | 19   | 800                                | MHz |
| 最大输入周期性抖动。                      | PLL_FINJITTER                       | _                                      | _    | <20%的<br>时钟周<br>期,或者<br>不超过<br>1ns | _   |
| 最大输入占空比:<br>10~49MHza           | PLL_FINDUTY                         | _                                      | - /  | 25                                 | %   |
| 最大输入占空比:<br>50~199MHza          | _                                   | _                                      |      | 30                                 | %   |
| 最大输入占空比:<br>200~399MHza         | _                                   | - *                                    |      | 35                                 | %   |
| 最大输入占空比:<br>400~499MHza         | _                                   | _                                      | Ki   | 40                                 | %   |
| 最大输入占空<br>比: >500MHza           | _                                   |                                        | _    | 45                                 | %   |
| VCO 频率 a                        | PLL_FVCO                            | - / 1                                  | 800  | 1600                               | MHz |
| 低频带带宽 a                         | PLL_FBANDWIDT<br>H                  | X                                      | 1    | _                                  | MHz |
| 高频带带宽 a                         |                                     |                                        | 4    | _                                  | MHz |
| 输出相移 a                          | PLL_TSTATPHAO<br>FFSET              | 10/1                                   | _    | 0.12                               | ns  |
| 输出抖动 a                          | PLL_TOUTJITTER                      |                                        |      | _                                  |     |
| 输出占空比精度a                        | PLL_TOUTDUTY                        |                                        |      | 0.2                                | ns  |
| 锁定时间a                           | PLL_TLOCKMAX                        | _                                      | _    | 100                                | us  |
| 输出频率 a                          | PLL_FOUT                            | _                                      | 6.25 | 800                                | MHz |
| 外部时钟反馈变化 a                      | PLL_TEXTFDVAR                       | _                                      | _    | <20%的<br>时钟周<br>期,或者<br>不超过<br>Ins | _   |
| 重置信号最小电平宽<br>度 <sup>a</sup>     | PLL_RSTMINPULS<br>E                 | _                                      | _    | 5                                  | ns  |
| 鉴相器频率 a                         | PLL_FPFD                            | _                                      | 19   | 450                                | MHz |
| 反馈延迟 a                          | PLL_TFBDELAY                        | _                                      | _    | 3ns 或者<br>1个clkin<br>周期            | _   |
|                                 |                                     | , 动态配置端口特性 a                           |      |                                    |     |
| DADDR 的建立和保持<br>时间 <sup>a</sup> | TPLLDCK_DADDR<br>/TPLLCKD_DADD<br>R | _                                      | _    | 1.63/0.15                          | ns  |
| DI 的建立和保持时间 a                   | TPLLDCK_DI<br>/TPLLCKD_DI           | _                                      | _    | 1.63/0.15                          | ns  |

| 上 | 海复 | 旦微 | 电子 | 集团 | 股份 | 有 | 限公 | 司 |
|---|----|----|----|----|----|---|----|---|
|   |    |    |    |    |    |   |    |   |

|                           |                             |                                                                                             | F      |           |     |
|---------------------------|-----------------------------|---------------------------------------------------------------------------------------------|--------|-----------|-----|
|                           |                             | 条件<br>(除非另有规定,<br>0.97V≤V <sub>CCCORE</sub> ≤1.03V,                                         | 极限值    |           |     |
| <del>特性</del><br>         | 符号                          | 1.71V≤V <sub>CCSUP</sub> ≤1.89V,<br>V <sub>CCP</sub> =典型电源电压,<br>-55℃≤T <sub>C</sub> ≤125℃) | 最小值    | 最大值       | 单位  |
| DEN 的建立和保持时间 <sup>a</sup> | TPLLDCK_DEN<br>/TPLLCKD_DEN | _                                                                                           | _      | 2.29/0.00 | ns  |
| DWE 的建立和保持时间 a            | TPLLDCK_DWE<br>/TPLLCKD_DWE | _                                                                                           | _      | 1.63/0.15 | ns  |
| DRDY 时差 a                 | TPLLCKO_DRDY                | <u> </u>                                                                                    |        | 0.99      | ns  |
| DCLK 频率 a                 | FDCK                        |                                                                                             | 200    |           | MHz |
| a 该参数是保障参数,a              | 生设计过程中通过仿真                  | 或测试保证,在鉴定和质量一到                                                                              | (性检验时不 | 进行测试。     | ,   |





### 5.3 器件特性曲线

#### 5.3.1 负载电流与输出电压特性曲线

#### 测试方法:

VCCCORE, VCCHRAM, VCCSUP, VCCP, VUHSTVCC, VUHSTVTT, VCCADC, 在额定电压条件。

VOH 测试方法为:在 TA=25℃,LVTTL(LVCMOS33)协议条件下,设置输出为高电平,改变负载大小,从管脚往外拉负载电流,0mA 开始以-4mA 步进截至-24mA,测试不同条件的 VOH。

VOL 测试方法为:在 TA=25℃,LVTTL(LVCMOS33)协议条件下,设置输出为低电平,改变负载大小,从管脚往里灌负载电流,0mA 开始以 4mA 步进截至 24mA,测试不同条件的 VOL。

试验选取 JFMK50T4(其它产品可以引用该结果)样品进行测试。输出高电平(VOH)与电流负载变化的特性曲线如下图所示,由图可知,输出高电平(VOH)随着电流负载的升高而降低(符合预期)。



图 5-1 VOH 与负载电流特性曲线

输出低电平(VOL)与电流负载变化的特性曲线如下图,由图可知,输出低电平(VOL)随着电流负载的升高而升高(符合预期)。

上海复旦微电子集团股份有限公司



图 5-2 VOL 与负载电流特性曲线

### 5.3.2 静态电流随温度变化特性曲线

#### 测试方法:

VCCCORE, VCCHRAM, VCCSUP, VCCP, 在额定电压、低电压、高电压三种条件下, TA 温度范围-40℃~100℃、初始温度为-40℃,步进值 10℃,测试各电源的静态电流。

VCCCORE, VCCHRAM, VCCSUP, VCCP 电源静态电流随温度及电压的特性曲线如下列图 所示,其中电压 MIN 表示低电压,电压 TYP 表示典型电压,电压 MAX 表示高电压。

从曲线中可以看出,VCCCORE,VCCHRAM,VCCSUP 电源静态功耗随温度增加而剧烈上升,符合晶体管器件亚阈值漏电的温度特性。

VCCP0 为 BANK0 IO 电源,支持 1.2V、1.8V、2.5V、3.3V。测试方案中 TYP 电压选择 3.3V,MAX 电压选择 3.3\*1.05,即 3.465V,而 MIN 的电压选择 1.2\*0.95,即 1.14V。因此 TYP 曲线与MAX 曲线比较贴合。另外 VCCP0 的静态电流没有满足随着温度上升剧烈上升的特性,其原因为此时 VCCP0 的静态电流不都是晶体管亚阈值漏电流,而是由直流偏置电流占主导。其它 BANK IO的试验结果一致。



图 5-3 VCCCORE 静态电流随温度变化特性曲线



图 5-4 VCCHRAM 静态电流随温度变化特性曲线



图 5-5 VCCSUP 静态电流随温度变化特性曲线



图 5-6 VCCP0 静态电流随温度变化特性曲线

### 5.3.3 动态功耗与温度、频率的特性曲线

#### 测试方法:

测试温度为-40℃、25℃、100℃;

频率: 50MHz~300MHz, 选取频率为 50MHz、100MHz、200MHz、300MHz; 资源利用率:

LB 模块共 4075 个 LB (8150 个 Slices, 其中 5750 个 SLICEL, 2400 个 SLICEM);

LB 移位寄存器的测试向量例化 2400 个 SLICEM 以及 2400 个 SLICEL,整个LB 模块资源利

上海复旦微电子集团股份有限公司

技术手册

JFMK50 系列 FPGA

用率为 58.90%。

VCCHRAM, VCCSUP, VCCP, VUHSTVCC, VUHSTVTT, VCCADC, 为额定电压条件。

每个频率下测试一次 VCCCORE 在典型电压(TYP)、低电压(MIN)、高电压(MAX)下的电流,同时监测 CMT 输出锁定。

从曲线中可以看出,VCCCORE 在典型电压(TYP)、低电压(MIN)、高电压(MAX)下随着频率上升电流线性上升(符合预期)。







图 5-7 VCCCORE 动态功耗随频率、温度变化特性曲线

### 5.3.4 AC 参数与温度的特性曲线

1)全局时钟输入到输出触发器输出延迟,不使用 DCCU/PLL(相邻时钟区域):



图 5-8 tickof 与温度及电压的特性曲线

2) 全局时钟输入到输出触发器输出延迟,不使用 DCCU/PLL(最远时钟区域):



图 5-9 tickoffar 与温度及电压的特性曲线

3)全局时钟输入到输出触发器输出延迟,使用 DCCU:



图 5-10 tickofdccucc 与温度及电压的特性曲线

4) 全局时钟输入到输出触发器输出延迟, 使用 PLL:



图 5-11 tickofpllcc 与温度及电压的特性曲线

5) 输入触发器建立/保持时间,使用无延迟全局时钟,使用 DCCU:



图 5-12 tpsdccucc 与温度及电压的特性曲线



图 5-13 tphdccucc 与温度及电压的特性曲线

6) 输入触发器建立/保持时间,使用无延迟全局时钟,使用 PLL:



图 5-14 tpspllcc 与温度及电压的特性曲线



图 5-15 tphpllcc 与温度及电压的特性曲线

### 7) 源同步 pin-to-pin 开关特性参数:



图 5-16 tickofcs 与温度及电压的特性曲线



图 5-17 tpscs 与温度及电压的特性曲线



图 5-18 tphcs 与温度及电压的特性曲线



# 6 环境极限

表 6-1 JFMK50 系列极限参数

| 符号                              | 描述                                                        | 数值                          | 单位           |  |  |  |
|---------------------------------|-----------------------------------------------------------|-----------------------------|--------------|--|--|--|
| V <sub>CCCORE</sub>             | 内核电源电压                                                    | -0.5~1.1                    | V            |  |  |  |
| V <sub>CCSUP</sub>              | 辅助电源电压                                                    | -0.5~2.0                    | V            |  |  |  |
| V <sub>CCHRAM</sub>             | HRAM 电源电压                                                 | -0.5~1.1                    | V            |  |  |  |
| V <sub>CCP</sub>                | IO BANK 输出驱动电源电压                                          | -0.5~3.6                    | V            |  |  |  |
| V <sub>REF</sub>                | 输入参考电压                                                    | -0.5~2.0                    | V            |  |  |  |
| V <sub>CCBAT</sub>              | 密钥存储器电池备用电源电压                                             | -0.5~2.0                    | V            |  |  |  |
| V                               | I/O 输入电压                                                  | -0.4~V <sub>CCP</sub> +0.55 | V            |  |  |  |
| $V_{\rm IN}$                    | I/O 输入电压(V <sub>CCP</sub> =3.3V)带参考的差分 IO 电平标准(除 TMDS_33) | -0.4~2.625                  | V            |  |  |  |
|                                 | UHST                                                      |                             |              |  |  |  |
| V <sub>UHSTVCC</sub>            | UHST 发送器和接收器电路的内核电源电压                                     | -0.5~1.1                    | V            |  |  |  |
| V <sub>UHSTVTT</sub>            | UHST 发送器和接收器终端电路的模拟电源电压                                   | -0.5~1.32                   | V            |  |  |  |
| SYS_MON                         |                                                           |                             |              |  |  |  |
| V <sub>CCADC</sub>              | SYS_MON 对 GNDADC 的电源电压                                    | -0.5~2.0                    | V            |  |  |  |
| $V_{REFP}$                      | SYS_MON 参考输入对地电源                                          | -0. 5~2.0                   | V            |  |  |  |
|                                 | Temperature                                               |                             |              |  |  |  |
| $T_{STG}$                       | 储存温度                                                      | -65~150                     | $^{\circ}$ C |  |  |  |
| T <sub>SOL</sub>                | Pb-free 引线耐焊接最高温度                                         | +245 (10s)                  | $^{\circ}$ C |  |  |  |
| $T_{\rm J}$                     | 结温(JFMK50、JFMK50T2、JFMK50T4)                              | +125                        | $^{\circ}$ C |  |  |  |
| $T_{\rm J}$                     | 结温(JFMK50-AS、JFMK50T2-AS、JFMK50T4-AS、                     | +150                        | l °C         |  |  |  |
| JFMK50-N、JFMK5012-N、JFMK5014-N) |                                                           |                             |              |  |  |  |
|                                 | 热阻,结到壳                                                    |                             |              |  |  |  |
| $	heta_{ m JC}$                 | JFMK50、JFMK50-AS、JFMK50-N                                 | 0.29                        | °C/W         |  |  |  |
| $	heta_{ m JC}$                 | JFMK50T2、JFMK50T2-AS、JFMK50T2-N                           | 0.25                        | °C/W         |  |  |  |
| $	heta_{ m JC}$                 | JFMK50T4、JFMK50T4-AS、JFMK50T4-N                           | 0.5                         | °C/W         |  |  |  |



# 7 应用要求和典型应用

本章节为 JFMK50 系列产品的应用指南,目的是引导用户正确使用 JFMK50 系列芯片,实现用户设计的正确、稳定、可靠。

JFMK50 系列产品采用复旦微电子提供的自主知识产权的 PROCISE 开发工具进行综合、时序分析、布局布线、IP 生成、位流生成、下载配置、CHIPEXPLORE 等。

# 7.1 应用要求

#### 7.1.1 配置专用 IO PCB 信号设计推荐

CFG CLK 信号

CFG\_CLK 为配置专用 IO BANK 的时钟信号。当 FPGA 处于从配置模式下时,CFG\_CLK 信号作为配置输入时钟;当 FPGA 处于主配置模式下时,CFG\_CLK 信号作为输出时钟。CFG\_CLK 信号在 PCB 设计时应该重点考虑信号完整性问题,推荐使用 IBIS 仿真器 (例如: HyperLynx、ADS、HSPICE)对 CFG\_CLK 信号进行仿真,检查每个时钟输入是否存在问题,包括主模式 FPGA 的CFG\_CLK。

为了实现合适的信号完整性,设计者应该更加注意 PCB 的布线和端接方式。基本准则如下:

- ➤ CFG CLK 信号的布线需要进行 50Ω的阻抗匹配;
- ➤ CFG CLK 信号的布线不应该有分支,不能使用星形拓扑结构;
- ▶ 如果必须存在分支,只能是短节点,其长度必须控制不超过 8mm(图 7-2);
- ▶ 对于一驱一的点对点拓扑结构,建议在 CFG\_CLK 信号的源端串联 20Ω电阻,终端(尽量靠近芯片端)上下拉 200Ω电阻(图 7-1);
- ▶ 对于一对多的菊花链拓扑结构,建议在 CFG\_CLK 信号的每个接收端串联 50Ω电阻,并在最后一片芯片处上下拉 100Ω电阻(图 7-2)。

图 7-1 示意了一个 CFG\_CLK 驱动器(FPGA 主模式)和一个 CFG\_CLK 接收器(FPGA 从模式)的基本点对点拓扑结构。



图 7-1 点对点: 一个 CFG\_CLK 输出, 一个 CFG\_CLK 输入

图 7-2 示意了一个 CFG\_CLK 驱动器和多个 CFG\_CLK 接收器的 flyby 式多分支拓扑结构,对分支长度有所要求。



图 7-2 多分支: 一个 CFG\_CLK 输出, 多个 CFG\_CLK 输入

图 7-3 示意了一个星形拓扑结构,传输线分支成多个 CFG\_CLK 输入。分支点成为了严重的阻抗不连续点。不推荐使用这种结构。



图 7-3 不推荐的星形拓扑: 一个 CFG CLK 输出,两个 CFG CLK 输入

## JTAG 级联 PCB 布线推荐

JTAG 链在级联多片 FPGA 时,因星型结构引起的信号反射比较严重,推荐必须使用菊花链结构。且 TCK、TMS 上不要出现分支结构,TCK、TMS 信号通过 BGA 扇出过孔直接与 FPGA 相连。



图 7-4 JTAG 菊花链方式级联

若 JTAG 链中有多个下载口或者信号走线有分支时,为保证 JTAG 信号的菊花链结构,建议 JTAG 信号分支位置在进入菊花链上第一片 FPGA 前,并且通过驱动芯片隔离分支结构对 JTAG 信号质量的影响,示意图如下图所示。并在 TCK 与 TMS 信号的驱动芯片输入端上拉 10KΩ电阻,以保证无 Cable 接入时,信号维持高电平。

上海复旦微电子集团股份有限公司



图 7-5 多片 FPGA 时 TCK 与 TMS 信号参考设计

当单片 FPGA 有多个下载口或者信号走线有分支时,同样建议通过驱动芯片隔离分支结构对 JTAG 信号质量的影响,示意图如下图所示。并在 TCK 与 TMS 信号的驱动芯片输入端上拉 10KΩ 电阻,以保证无 Cable 接入时,信号维持高电平。



图 7-6 单片 FPGA 时 TCK 与 TMS 信号参考设计

对于驱动芯片选型,参考指标如下:

- 最高数据速率应满足 JTAG 链要求;
- Tplh(max)=2.9ns, Tphl(max)=2.9ns;
- Tpzh(max)=3.8ns, Tpzl(max)=3.8ns, Tphz(max)=6.6ns, Tplz(max)=6.6ns;
- 信号 io 引脚电容: 7pF。





图 7-7 JTAG 链路驱动芯片性能参数图示说明

为方便链路调试,可在 JTAG 链路中添加  $0\Omega$ 电阻作为调试点,可参考下图所示电路。注意,为保证调试时的 TMS 与 TCK 信号质量,R5、R6、R8、R9 靠近第一片 FPGA(Device 0)放置,R7 与 R10 靠近第二片 FPGA(Device 1)放置。当需要单独调试 Device2 时,可将 R2 与 R3 断开,通过飞线,将 Device0 的 TDI 信号与 Device2 的 TDI 信号相连,即 R1 与 R3 相连;将 R6、R7、R9 与 R10 断开,通过飞线,将 R5 与 R7 相连,将 R8 与 R10 相连。



图 7-8 相邻器件的 JTAG 链路用 0Ω电阻串联

## 7.1.2 高速收发器 UHST PCB 设计注意事项

原理图、印刷电路板设计检查表:

表 7-1 原理图、印刷电路板设计检查表

| 管脚                                                           | 检查项                                                                                                                                               |
|--------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| UHSTREFCLK0P<br>UHSTREFCLK0N<br>UHSTREFCLK1P<br>UHSTREFCLK1N | 1.通过交流耦合电容连接到晶振。 2.接口设计见参考时钟接口。 3.参考时钟走线和相邻的走线保持足够距离(大于等于走线线宽的 3 倍),避免相邻信号的串扰。 4.参考时钟在管脚处最大、最小的幅度需要满足 SerDes 的指标(350mV~2000mV);时钟随机抖动小于 1ps(RMS)。 |

上海复旦微电子集团股份有限公司



| <b>管脚</b>                   | 检查项                                                                                                                                                                          |
|-----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                             | 5.如果参考时钟没有用到,需要悬空。                                                                                                                                                           |
| UHST2RXP[3:0]/UHST2RXN[3:0] | 1.推荐通过 100nF 的交流耦合电容连接到发送端。如果协议另有要求,可以按照协议设计。<br>2.接收端走线和相邻的走线保持足够距离(大于等于走线线宽的 3 倍),避免相邻信号的串扰。<br>3.如果接收端不使用并且没有供电,这些管脚需要接地。如果接收端不使用但是有供电,管脚需要悬空。<br>5.拓扑结构参见接收端模拟前端。        |
| UHST2TXP[3:0]/UHST2TXN[3:0] | 1.推荐通过 100nF 的交流耦合电容连接到接收端。如果协议另有要求,可以按照协议设计。<br>2.发送端走线和相邻的走线保持足够距离(大于等于走线线宽的 3 倍),避免相邻信号的串扰。<br>3.如果发送端不使用,这些管脚需要悬空。                                                       |
| UHSTREF                     | 使用方法和 PCB 设计见端接电阻校准电路。                                                                                                                                                       |
| UHSTVCC                     | 1.电压典型值为 1VDC。 2.电压范围见数据手册。建议添加直流压降仿真。 3.此电压的电源不应与非收发器负载共用。特别不能与VCCCORE 共用电源。 4.滤波电容推荐 1 个 4.7uF 的陶瓷电容。 5. 为了优化性能,管脚处的电源纹波需要小于 10mV(10KHz~80MHz)。 6.如果未使用的 Quad,相关的电源管脚悬空。   |
| UHSTVTT                     | 1.电压典型值为 1.2VDC。 2.电压范围见数据手册。建议添加直流压降仿真。 3.此电压的电源不应与非收发器负载共用。 4.滤波电容推荐 1 个 4.7uF 的陶瓷电容。 5. 为 了 优 化 性 能 , 管 脚 处 的 电 源 纹 波 需 要 小 于 10mV(10KHz~80MHz)。 6.如果未使用的 Quad,相关的电源管脚悬空。 |

UHST 的引脚和外部连接:

表 7-2 引脚分配

| 引脚                           | 方向        | 描述               |
|------------------------------|-----------|------------------|
| UHSTREFCLK0P<br>UHSTREFCLK0N | In (Pad)  | SerDes 差分参考时钟输入  |
| UHSTREFCLK1P<br>UHSTREFCLK1N | In (Pad)  | SerDes 差分参考时钟输入  |
| UHST2RXP[3:0]/UHST2RXN[3:0]  | In (Pad)  | SerDes 接收端差分信号输入 |
| UHST2TXP[3:0]/UHST2TXN[3:0]  | Out (Pad) | SerDes 发送端差分信号输出 |
| UHSTREF                      | In (Pad)  | 端接电阻校准模块电阻输入     |

上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited

| 引脚      | 方向    | 描述                                       |
|---------|-------|------------------------------------------|
| UHSTVCC | Power | SerDes 的 1V 模拟电源输入。PLL、发送端、接收端的模拟部分供电电源。 |
| UHSTVTT | Power | SerDes 的 1.2V 模拟电源输入。发送端、接收端的端接部分供电电源。   |

下图是 UHST 的外部电源连接关系图:



图 7-9 UHST 的外部电源连接关系图

每一个 UHST 有一个电阻校准电路(RCAL)。UHSTREF 管脚需要外接  $100\Omega$ (1%精度)上 拉到 UHSTVTT。

#### 参考时钟

参考时钟设计要求如下:

- > 收发器和时钟源之间交流耦合;
- ▶ 确保参考时钟满足数据手册中定义的直流、交流、开关的指标;
- > 满足协议或者标准中规定的基准时钟要求;
- ▶ 满足时钟源对电源、PCB布局的要求,以及噪声规范;
- ▶ 时钟源和收发器之间拓扑采用点到点连接;
- > 将差分线的阻抗不连续性降至最低。

参考时钟接口兼容 LVDS 和 LVPECL。LVDS 时钟源和收发器参考时钟的推荐连接关系如下:

上海复旦微电子集团股份有限公司



图 7-10 LVDS 时钟源和收发器参考时钟的推荐连接

LVPECL 时钟源和收发器参考时钟的推荐连接关系如下,参考时钟源的数据手册选用合适的电阻值。



图 7-11 LVPECL 时钟源和收发器参考时钟的推荐连接

- ▶ 参考时钟推荐交流耦合,主要是基于以下目的:隔断器件之间直流分量,降低功耗;
- ▶ 保持共模电压的独立性;
- > 交流耦合电容器与片上终端形成高通滤波器,能够减小基准时钟的漂移。

如果不使用基准时钟输入,输入时钟的输入端应悬空。

#### 电源供电和滤波

收发器模拟电源上的噪声会影响电源的幅度,并且通过信号的沿转化成抖动,影响收发器的性能。有两种主要类型的电源模块可用于 UHST 收发器模拟电源:线性稳压器和开关稳压器。

不管哪种类型的模块,都推荐电源噪声的振幅在 10mVpp 以下。如果不满足,可以考虑添加 $\pi$ 型 滤波器来衰减开关调节器的噪声,以满足纹波指标。如果有 $\pi$ 型滤波器,需要特别注意滤波器的压降,防止直流压降过大,导致 UHST 不能正常工作。

应在靠近 UHST 收发器电源引脚的板端提供去耦电容。这些电容降低了 PCB 电源分布网的阻抗,隔离芯片和板级噪声源之间噪声。每个电源组(power group)至少要放一个 0402 封装 4.7uF 的陶瓷电容,保证在 10 kHz 至 80 MHz 的频带内,电源管脚处的噪声应小于 10 mVpp。

过通道能力说明:

上海复旦微电子集团股份有限公司

技术手册

JFMK50 系列 FPGA

| C / 5 51 TVIICE O SICK CHARMET ECOS (ERESEN). |                                                                         |  |  |  |  |
|-----------------------------------------------|-------------------------------------------------------------------------|--|--|--|--|
| 数据率                                           | JFMK50T4、JFMK50T4-AS、<br>JFMK50T4-N、JFMK50T2、<br>JFMK50T2-AS、JFMK50T2-N |  |  |  |  |
|                                               | -55°C~ 125°C                                                            |  |  |  |  |
| 6.25Gbps                                      | 22dB                                                                    |  |  |  |  |
| 8Gbps                                         | 22dB                                                                    |  |  |  |  |
| 10.3125Gbps                                   | 22dB                                                                    |  |  |  |  |
| 12.5Gbps                                      | 22dB                                                                    |  |  |  |  |

表 7-3 JFMK50 系列过 Channel Loss 性能指标

### 7.1.3 DDR 控制器 PCB 设计注意事项

### 引脚分配

DDR3 的 PIN 脚分配根据 DDR3 控制器的物理层规则来进行约束。

每个 IO Bank 内(50 个 IO)可以放置 4 个 Byte Group,每个 Byte Group 对应 1 对 DQS 差分信号,8 个 DQ 信号和 1 个 DM 信号,其中 DQS 信号位置是固定的,DQ 和 DM 信号在 Byte Group 内可以进行 PIN Swap。

一个 DDR Controller 最多可支持 72Bit DQ, 需要分布在 3 个 BANK。其中 ADDRESS/CONTROL 信号必须在中间 BANK。例如使用 JFMK50T4 的 Bank 3、4、5,则 ADDRESS/CONTROL 必须分布在 BANK4。

若 DDR 系统时钟(system clk)从外部输入,必须在同一个列的 IO BANK 的全局时钟输入 IO (MRC/SRC),建议放在 ADDRESS/CONTROL Bank(时钟路径最短,jitter 最小)。

CK 信号必须分配在一对差分 IO 上(p/n)。

#### 电源连接

DDR IO BANK 电压 VCCP、参考电压 VREF 的 DC 指标如下表, FPGA 端与 DDR 颗粒端均需要满足该指标,参考 JEDEC Standard 79-3E。

|       | <b>PC</b> 7 . | TOUT OF TREE F | 2 5 6 1H W. |        |  |
|-------|---------------|----------------|-------------|--------|--|
| 器件类型  | 电压类型          | 最小值(V)         | 典型值(V)      | 最大值(V) |  |
| ·     | VCCP          | 1.425          | 1.5         | 1.575  |  |
| DDR3  | VREF          | 0.735          | 0.75        | 0.765  |  |
|       | VTT           | -              | 0.75        | -      |  |
| DDR3L | VCCP          | 1.285          | 1.35        | 1.418  |  |

表 7-4 VCCP 和 VREF 的 DC 指标

上海复旦微电子集团股份有限公司

| 器件类型 | 电压类型 | 最小值(V)    | 典型值(V) | 最大值(V)    |
|------|------|-----------|--------|-----------|
|      | VREF | 0.660     | 0.675  | 0.690     |
|      | VTT  | -         | 0.675  | -         |
|      | VCCP | 1.7       | 1.8    | 1.9       |
| DDR2 | VREF | 0.88      | 0.9    | 0.918     |
|      | VTT  | VREF-0.04 | VREF   | VREF+0.04 |

FPGA 端的 VREF 电压可由 FPGA 内部提供。

外部 VREF 供电时,供电电源建议使用电压跟随低噪声的 LDO,不推荐使用 DCDC 或者电阻 分压方式供电。VREF 电源需要避开高速信号的噪声串扰,VREF 总体噪声要求小于±15mV。

## Layout 规则及注意事项

# 1、走线拓扑

ADDRESS/CONTROL DDR3 采用 Fly-by 结构,需要末端端接。



图 7-12 DDR3 Fly-by 结构

DDR2 采用 T 型结构,需要在分岔点进行端接。



DOS/DO/DM 信号采用点对点连接,不需要端接。

#### 2、走线阻抗及端接

单端走线阻抗: 走线阻抗控制 50Ω±10%。

差分走线阻抗: 走线阻抗控制 100Ω±10%。

若使用 DDR 颗粒,地址和控制信号(ADDR、RAS\_N、CAS\_N、WE\_N、CS\_N、CKE、ODT)需要端接,端接形式为末端接  $40\Omega$ 上拉到 VTT 电压,CK 端进行差分  $80\Omega$ 端接。若使用 DIMM 条,在 PCB 上不需要进行端接。DDR2 颗粒地址和控制信号(ADDR、RAS\_N、CAS\_N、WE\_N、CS\_N、ODT)在分岔点进行端接,接  $50\Omega$ 上拉到 VTT,CK 端进行差分  $100\Omega$ 端接,CKE 信号接  $4.7k\Omega$ 电阻 到地。

VTT 端接电压需要接去耦电容,推荐使用 1uF 和 100uF 的电容,电容数量推荐如下:其中每4个 VTT 端接需接一个 1uF 电容去耦,每 25 个 VTT 端接需接一个 100uF 电容去耦。

RESET N 信号不需要端接,但是需要接 4.7kΩ的电阻值到 GND。

DM 信号若没有使用,需要下拉到 GND,下拉电阻的阻值需要小于 4 倍的 ODT 值。例如 ODT 配置为  $40\Omega$ ,下拉电阻值要小于  $160\Omega$ 。

### 3、走线长度

DDR 信号线(包括 ADDR/control/DQ/DQS/DM 等)在 PCB 走线时需要满足等长的要求。PCB 上的等长需要补偿封装上的 PIN Delay。在不同的封装上,PIN Delay 值是不一样的。封装提供的 PIN Delay 是时间参数,PCB 设计时需要将封装上的 delay 时间转换成 PCB 上的走线长度,转换公式为:

上海复旦微电子集团股份有限公司

技术手册

JFMK50 系列 FPGA



Length = Package Delay (ps) x 走线传播速度

走线传播速度与 PCB 使用的介质介电常数有关,需注意微带线的走线速度要大于带状线。

不同速率下等长要求值不同,下表为 JEDEC Standard 79-3E 标准下 DQ to DQS 等长要求及 CK to Addresses/Control 等长要求。

表 7-5 DQ to DQS skew Limit

| FPGA 速度(Mb/s) |     |       |       | 内存颗粒速 | 速度等级 (p | os)  |     |
|---------------|-----|-------|-------|-------|---------|------|-----|
| 等级            | 实际  | 2133  | 1866  | 1600  | 1333    | 1066 | 800 |
| 800           | 800 | 150.0 | 148.2 | 130.0 | 102.5   | 67.0 | 5.0 |

表 7-6 CK to Addresses/Control skew Limit

| FPGA 速度(Mb/s) |     |       |       | 内存颗粒透 | 速度等级 (p | os)   |      |
|---------------|-----|-------|-------|-------|---------|-------|------|
| 等级            | 实际  | 2133  | 1866  | 1600  | 1333    | 1066  | 800  |
| 800           | 800 | 150.0 | 150.0 | 150.0 | 150.0   | 100.0 | 25.0 |

- ▶ DDR2/DDR3 推荐等长设计,同一组 Byte Group DQS/DQ 等长控制在≤±5ps;
- ➤ DDR3 最大的 Addresses /control 与 CK/CK# 等长控制在<±8ps;
- ▶ DDR2 最大的 Addresses /control 与 CK/CK# 等长控制在≤±25ps, 每个 DQS 信号与 CK 信 号的 delay 最大值要≤±25ps;
- ▶ DDR3 由于需要完成 Write Calibration 校准操作,CK/CK#信号到达每个 memory 颗粒的时 间必须在 DQS 信号之后,他们到达的时间差需要控制在 0~1600ps 之间。若使用 DDR 颗 粒或者 SODIMM/UDIMMS, 推荐 CK/CK#与 DQS 的 skew 控制在 150ps~1600ps 之间, 若 使用 RDIMMS, 推荐 CK/CK#与 DQS 的 skew 控制在 450ps~750ps 之间。

### 4、信号完整性仿真

建议在完成 PCB Layout 之后,进行 DDR 的信号完整性仿真。

## 5、时序仿真

时序仿真包括:

- 每个 Byte Group DQS/DQ 的读写时序仿真;
- ➤ CK 与 Addresses/Control 之间的时序仿真;
- ➤ CK 与 DQS 之间的 Skew 仿真。

#### 6、信号质量仿真

上海复旦微电子集团股份有限公司



信号质量仿真要求如下:

- ▶ 仿真需要使用 IBIS 模型;
- ▶ DQS/DQ 信号质量(包括过冲、振铃值)与 JEDEC 标准进行比较 check;
- ➤ Addresses/Control 信号质量(包括过冲、下冲、振铃值)与 JEDEC 标准进行比较 check:
- ▶ 包括串扰仿真、同步开关噪声仿真、电源 DC 仿真。

## 7.1.4 SYS\_MON PCB 设计注意事项

SYS\_MON 对外部模拟输入 10MHz 以上的干扰比较敏感。原理图和 PCB 设计不合理,采样有可能出现单个毛刺点。 SYS MON 设计按照以下注意事项能规避毛刺点。

注意事项:

- 1) VIP 和 VIN 差分走线,抑制共模噪声;
- 2) VP 和 VN 添加简单 RC 抗混叠滤波器,抑制 10MHz 以上的高频噪声;
- 3) V<sub>CCADC</sub> 和 V<sub>CCSUP</sub> 之间磁珠隔离,并添加 100nF 去耦电容
- 4) GNDADC 和 GND 单点连接,并用磁珠隔开。

 $V_{CCADC}$ 与 GNDADC 为 SYS\_MON 中的模拟电路提供电源和地信号,较大电源和地上的噪声会严重影响 ADC 的测量精度。用户需要在  $V_{CCADC}$ 和 GNDADC 路径上加低通滤波网络。低通滤波器设计取决于  $V_{CCSUP}$ 、GND 的纹波和纹波频率,还需要考虑外部基准电路的电源抑制能力。

图 7-14 为使用外部基准情况下 SYS\_MON 电源、地低通滤波网络设计示例,图 7-15 为使用片上基准情况下 SYS\_MON 电源、地低通滤波网络设计示例。



图 7-14 使用外部基准情况下 SYS MON 电源、地低通滤波网络设计示例

上海复旦微电子集团股份有限公司

#### 片上基准应用



图 7-15 使用片上基准情况下 SYS\_MON 电源、地低通滤波网络设计示例

### (注):100 nF 电容尽可能靠近芯片管脚

铁氧体磁珠在高频下的行为类似于电阻,作为有损电感使用,典型的铁氧体磁珠阻抗与频率的 关系如下图所示,可以提供数字和模拟电源(地)之间的高频隔离。



图 7-16 铁氧体磁珠阻抗与频率关系图

# 7.1.5 未使用 IO BANK 接法推荐

不用的 IO bank, 其 VCCP 和 IO 应该接到同一个电位上:接地或者接某个 VCCP。没有用到的 bank 的 VCCP 浮空的话,会降低该 bank 内的 VCCP 管脚和普通 IO 管脚的 ESD 防护水平,所以并不推荐。

上海复旦微电子集团股份有限公司



## 7.1.6 其他注意事项

#### 1、SYS MON 接口访问

SYS\_MON模块可以支持JTAG访问或DRP接口访问。但用户在使用时,请勿使用DRP和JTAG接口同时访问SYS\_MON。用户设计完成后,在DCLK时钟存在的情况下先对SYS\_MON复位,复位释放后再开始使用DRP接口进行数据读写。

2、 CFG V 信号接法

F0 VCCP 在任何电源电压下, F0 CFG V都上拉(上拉电阻 100Ω)至 F0 VCCP 电源。

3、 JTAG 信号接法

JTAG 连接 FPGA 时,建议通过驱动芯片隔离分支结构对 JTAG 信号质量的影响,尤其以下两种场景务必使用驱动芯片隔离。

- ➤ 在 JTAG 链其中有多个下载口或信号走线有分支时:
- ➤ 在 FPGA 有多个下载口或信号走线有分支时。

此外,在 TCK 与 TMS 信号的驱动芯片输入端上拉 10KΩ电阻,以保证无 Cable 接入时,信号维持高电平。

#### 4、 上电顺序情况说明

下面两种上下电顺序都支持,为保证  $CFG_STA_B$  拉高后(芯片内部初始化完成时),电源已全部建立好,要求  $V_{CCP}$  的上电速度<4ms,且 FLASH 的电源在  $CFG_STA_B$  拉高之前建立好,若不满足,可能导致 SPI、BPI 上电加载失败。

#### 方案 1):

上电顺序: VCCSUP -> VCCP -> VCCORE -> VCCHRAM

下电顺序: VCCHRAM -> VCCCORE -> VCCP -> VCCSUP

方案 2):

上电顺序: VCCCORE -> VCCHRAM-> VCCSUP -> VCCP

下电顺序: VCCP->VCCSUP ->VCCHRAM -> VCCCORE。

- ▶ 当 V<sub>CCP</sub> 大于 1.8V 时, V<sub>CCSUP</sub> 必须先于 V<sub>CCP</sub> 上电。
- ▶ 当 V<sub>CCP</sub>-V<sub>CCSUP</sub>>2.625V 时对 V<sub>CCP</sub> 和 V<sub>CCSUP</sub> 的上电时间关系也有要求,见下表。

上海复旦微电子集团股份有限公司

表 7-7 TVCCP2VCCSUP 值表

| 参数                                             | 描述         | 温度                                                                  | 最小值(ms) | 最大值(ms) |
|------------------------------------------------|------------|---------------------------------------------------------------------|---------|---------|
| 当 V <sub>CCP</sub> -V <sub>CCSUP</sub> >2.625V |            | $100^{\circ}\mathrm{C} < \mathrm{T_{J}} \leq 125^{\circ}\mathrm{C}$ |         | 300     |
| T <sub>VCCP2</sub> VCCSUP                      | 时每个电源周期允许的 | $85^{\circ}\mathrm{C} < \mathrm{T_{J}} \leq 100^{\circ}\mathrm{C}$  | _       | 500     |
|                                                | 时间         | $T_J \le 85^{\circ}C$                                               | _       | 800     |

## ▶ 电源上电速度表如下表:

表 7-8 电源上电速度表

| 电源                  | 上电速度(ms)  |
|---------------------|-----------|
| V <sub>CCCORE</sub> | 0.20 ~ 50 |
| V <sub>CCHRAM</sub> | 0.20 ~ 50 |
| $ m V_{CCSUP}$      | 0.20 ~ 50 |
| $V_{CCP}$           | 0.20 ~ 50 |

#### 5、 加密下载相关说明

JFMK50 系列芯片支持 SM4, AES 加密方式,加密密钥存储在 EFUSE 中。

6、 看门狗计时器(WatchDog)相关说明

JFMK50 系列芯片内部有 WatchDog 计时器,一个时钟周期为 8us。

## 7、 Multiboot 加载相关说明

JFMK50 系列芯片在执行 IPROG 命令时会将 timer 寄存器清 0,建议用户在合成 mcs 或 bin 文件时,在 update 位流前加入 time1.bit,在 flash 尾部加入 time2.bit,具体使用方式可参考文档《multboot解决方案》。

# 7.2 典型应用

JFMK50系列产品采用复旦微电子提供的自主知识产权的 PROCISE 开发工具进行综合、时序分析、布局布线、IP 生成、位流生成、下载配置、CHIPEXPLORE 等。

上海复旦微电子集团股份有限公司



器件pin1标识与

# 8 包装、贮存和运输要求

# 8.1 包装

产品封装形式为 FCFBGA 的形式,使用 tray 盘进行包装,需要注意器件 pin1 标识和 tray 盘 倒角位置标志。



图 8-1 tray 盘包装图样

1、器件 tray 盘采用 N+1 的形式(N $\leq$ 5),即 N 个 tray 盘加一个空 tray 盘,空 tray 盘置于顶部,用于保护器件。tray 盘使用扎带包装完成后,放入湿度指示卡和干燥剂。



图 8-2 干燥剂、湿敏卡图样

2、Tray 盘连同干燥剂和湿度指示卡放入 MBB 袋,抽真空包装。在 MBB 袋上贴上湿度敏感警示标签,并写上对应包装日期。

上海复旦微电子集团股份有限公司



图 8-3 MSL 标签图样

3、放入纸盒,在MBB袋上、下填充气泡袋,没有空隙为止。



图 8-4 内包装纸盒图样

# 8.2 贮存要求

- 1. 客户收到产品后需对包装进行检验,确认包装密封完好,不存在孔洞、裂口等任何可能暴露 袋内器件的异常现象。若发生包装 MBB 袋漏气情况,应对器件进行烘干处理,之后再次进 行密封包装贮存。
- 2. 在干燥密封包装条件下,可贮存在常温常湿的环境中,在贮存环境为<40℃/90% RH 状态下,储存有效期为12个月,储存时间12个月均从包装之日算起。如果出现储存时间超期,则需进行烘干处理。</p>
- 3. MBB 袋打开以后,必须在规定的客户端车间寿命内进行回流焊接,返工,如果不使用需重新用 MBB 袋干燥密封包装或放入干燥箱内(环境<40℃/5% RH),如果客户端车间寿命或环境超出规定,则需进行烘干处理。

上海复旦微电子集团股份有限公司



- 4. 烘干处理,通常在 125℃条件下,烘烤 48 小时。若出现密封包装破损或湿度指示卡 60%变色情况,则需延长烘烤时间,在 125℃条件下,大于 48 小时,但最长不要超过 96 小时。烘烤后需在 12 小时内进行电装或 MBB 袋密封包装或放入干燥箱内(环境<40℃/5% RH)。
- 5. 请特别注意,器件进行烘烤时不能直接放入 125℃的烘箱中,必须从室温缓慢升温至 125℃, 升温时间大于半小时,最大升温速率不能大于 4℃/min。

# 8.3 运输要求

在避免雨、雪直接影响的条件下,装有产品的包装箱可以用安全的运输工具运输。但不能和带有酸性、碱性和其它腐蚀性物体堆放在一起。包装应是安全的,可以采用现有的运输工具。

# 9 推荐板级安装说明

1.建议根据选用的焊膏,使用焊膏供应商推荐的回流焊曲线

| 产品名                             | 外引脚焊球材料         |
|---------------------------------|-----------------|
| JFMK50T4、JFMK50T4-AS、JFMK50T4-N | 锡银焊球,Dia:0.45mm |
| JFMK50T2、JFMK50T2-AS、JFMK50T2-N | 锡银焊球,Dia:0.3mm  |
| JFMK50、JFMK50-AS、JFMK50-N       | 锡银焊球,Dia:0.45mm |

- 2.焊膏厚度不小于器件的共面性尺寸。
- 3.必须采取防静电措施进行操作!
- 4.JTAG 接口禁止热插拔!如果热插拔,会发生器件内部晶体管受损失效。

# 10 常规故障及处理方法

# 常规故障 1 及处理方法

故障: JTAG 口,或接插口,插拔操作后,相应 IO 出现失效,影响这些 IO 控制的系统功能。通常表现为 IO 短路或开路。

处理方法: 确认为器件内部 IO 失效后, 对板上器件进行更换。

上海复旦微电子集团股份有限公司



# 11 注意事项

- 1、 必须采取防静电措施进行操作! 推荐取件操作在离子风机区域进行,并对器件正反面进行去离子操作!
- 2、 注意按照潮湿敏感度等级 MSL3 管控器件!
- 3、 禁止器件 IO 热插拔,包括 JTAG 接口等! 热插拔,可能导致器件内部受损失效。

# 12 特殊说明

无。





# 版本信息

| 版本号 | 发布日期    | 页数  | 章节或图表                                             | 更改说明                                                                                                                                                                                                              |
|-----|---------|-----|---------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1.0 | 2020.12 | 96  |                                                   | 第一次发布。                                                                                                                                                                                                            |
| 1.1 | 2021.3  | 96  | 表 1.1                                             | 封装规格 CSG 修改为 FCFBGA。                                                                                                                                                                                              |
| 2.0 | 2023.3  | 119 | 1                                                 | 1、UHST 的最高速度从 6.25Gb/s 升级为 12.5Gb/s;<br>2、增加 JFMK50-N 产品型号。                                                                                                                                                       |
|     |         |     | 2.2, 2.3, 5.3,<br>7, 8, 9                         | 按照新版本格式进行修改,增加如下内容: 1) 2.2 产品结构特点; 2) 2.3 质量等级; 3) 5.3 器件曲线; 4) 7应用要求和典型应用; 5) 8 包装、贮存和运输要求; 6) 9 推荐板级安装说明。                                                                                                       |
|     |         |     | 6, 5.1, 5.2                                       | 修改如下内容: 1) JFMK50-AS、JFMK50T4-AS、JFMK50T4-N 的结温极限值从 125℃修改为 150℃; 2) 2: 1 内存控制器的最大运行速率从 800 Mb/s 修改为620 Mb/s; 3) 配置等待时间从 35ms 修改为 15ms; 4) 删除表 4-4 对 C6, C5 关于 DQS 的描述; 5) I/O Bank 电压的最大推荐工作条件从 3.465V 修改为3.45V。 |
| 2.1 | 2023.5  | 130 | 1, 2, 3, 4,<br>5.1, 6, 9<br>5.3<br>表 5-2<br>7.1.6 | 增加 JFMK50T2、JFMK50T2-AS、JFMK50T2-N 产品信息;<br>ADC 模块改名为 SYS_MON;<br>删除表 5-55(内容与表 5-54 重复)。<br>更新特性曲线。<br>上电电流极限值表述勘误。<br>修改上电顺序情况说明。                                                                               |



# 上海复旦微电子集团股份有限公司销售及服务网点

### 上海复旦微电子集团股份有限公司

地址:上海市国泰路 127 号 4 号楼

邮编: 200433

电话: (86-021) 6565 5050 传真: (86-021) 6565 9115

#### 上海复旦微电子(香港)股份有限公司

地址:香港九龙尖沙咀东嘉连威老道 98 号东海商业中心 5 楼 506 室

电话: (852) 2116 3288 2116 3338

传真: (852) 2116 0882

#### 北京办事处

地址:北京市东城区东直门北小街青龙胡同1号歌华大厦B座423室

邮编: 100007

电话: (86-10) 8418 6608 传真: (86-10) 8418 6211

#### 深圳办事处

地址: 深圳市华强北路 4002 号圣廷苑酒店世纪楼 1301 室

邮编: 518028

电话: (86-0755) 8335 0911 8335 1011 83352011 83350611

传真: (86-0755) 8335 9011

#### 台湾办事处

地址: 台北市 114 内湖区内湖路一段 252 号 12 楼 1225 室

电话: (886-2) 7721 1889 传真: (886-2) 7722 3888

#### 新加坡办事处

地址: 237, Alexandra Road, #07-01, The Alexcier, Singapore 159929

电话: (65) 6472 3688 传真: (65) 6472 3669

#### 北美办事处

地址: 2490 W. Ray Road Suite#2 Chandler, AZ 85224 USA

电话: (480) 857-6500 ext 18

公司网址: http://www.fmsh.com/

上海复旦微电子集团股份有限公司