



# الكترونيات صناعية وتحكم

دوائر منطقية

# ١٤٧ الك



التخصص

الحمد لله وحده، والصلاة والسلام على من لا نبي بعده، محمد وعلى آله وصحبه، وبعد:

تسعى المؤسسة العامة للتعليم الفني والتدريب المهنى لتأهيل الكوادر الوطنية المدربة القادرة على شغل الوظائف التقنية والفنية والمهنية المتوفرة في سوق العمل، ويأتى هذا الاهتمام نتيجة للتوجهات السديدة من لدن قادة هذا الوطن التي تصب في مجملها نحو إيجاد وطن متكامل يعتمد ذاتياً على موارده وعلى قوة شبابه المسلح بالعلم والإيمان من أجل الاستمرار قدما في دفع عجلة التقدم التنموي، لتصل بعون الله تعالى لمصاف الدول المتقدمة صناعيا.

وقد خطت الإدارة العامة لتصميم وتطوير المناهج خطوة إيجابية تتفق مع التجارب الدولية المتقدمة في بناء البرامج التدريبية، وفق أساليب علمية حديثة تحاكى متطلبات سوق العمل بكافة تخصصاته لتلبي متطلباته ، وقد تمثلت هذه الخطوة في مشروع إعداد المعايير المهنية الوطنية الذي يمثل الركيزة الأساسية في بناء البرامج التدريبية، إذ تعتمد المعايير في بنائها على تشكيل لجان تخصصية تمثل سوق العمل والمؤسسة العامة للتعليم الفني والتدريب المهني بحيث تتوافق الرؤية العلمية مع الواقع العملي الذي تفرضه متطلبات سوق العمل، لتخرج هذه اللجان في النهاية بنظرة متكاملة لبرنامج تدريبي أكثر التصافا بسوق العمل، وأكثر واقعية في تحقيق متطلباته الأساسية.

وتتناول هذه الحقيبة التدريبية " دوائر منطقية " لمتدربي قسم" إلكترونيات صناعية وتحكم " للكليات التقنية موضوعات حيوية تتناول كيفية اكتساب المهارات اللازمة لهذا التخصص.

والإدارة العامة لتصميم وتطوير المناهج وهي تضع بين يديك هذه الحقيبة التدريبية تأمل من اللَّه عز وجل أن تسهم بشكل مباشر في تأصيل المهارات الضرورية اللازمة، بأسلوب مبسط يخلو من التعقيد، وبالاستعانة بالتطبيقات والأشكال التي تدعم عملية اكتساب هذه المهارات.

والله نسأل أن يوفق القائمين على إعدادها والمستفيدين منها لما يحبه ويرضاه، إنه سميع مجيب الدعاء.

الإدارة العامة لتصميم وتطوير المناهج

تمهيد

التخصص

نتيجة للتطور الذي تشهده المملكة العربية السعودية في شتى مجالات التقنية المختلفة، كان لزاماً تخريج كوادر وطنية قادرة على استيعاب هذه التقنيات بمهارة وإتقان.

وانطلاقا من حرص ولاة الأمر في هذا البلد المعطاء وإيمانهم وقناعتهم بالإستفادة من هذه التقنيات والأخذ بأسباب التقدم بما يتوافق مع شريعتنا السمحة، ولتحقيق أهداف خطة التنمية، فقد عهدت الدولة إلى المؤسسة العامة للتعليم الفني والتدريب المهني مهمة إعداد كوادر فنية مدربة قادرة على استيعاب وسائل التقنية الحديثة والتعامل معها. وانطلاقاً من هذا الهدف النبيل قامت المؤسسة بجهد مشكور في هذا الميدان، حيث تم عمل مسح ميداني لكافة القطاعات الحكومية والصناعية المختلفة بالمملكة، كما قامت بعمل ورش مختلفة وذلك بغرض تحديد المواصفات المهنية لكل تخصص فني، ومن ثم عهدت المؤسسة بتكليف بعض الأقسام في الكليات التقنية المختلفة بتأليف وإعداد مناهج نظرية وعملية متوافقة مع مواصفات التخصصات الفنية المختلفة. ومن هنا كانة حقيبة الدوائر المنطقية من ثمار هذا الجهد الرائع الذي اضلعت به الإدارة العامة لتصميم وتطوير المناهج بالمؤسسة.

وإننا إذ نقدم هذه الحقيبة لطلاب الكليات التقنية، بما يتوافق مع احتياجات الطالب ومستواه الدراسي، وبإسلوب مبسط خال من التعقيد، دون الإخلال بالمحتوى العلمي.

وختاماً، نسأل المولى عز وجل أن يوفق القائمين على هذا المشروع لكل خير، كما نسأله تعالى أن يوفق أبناء نا المتدربين لفهم هذا المنهج عملياً وأن يجعل أعمالنا خالصة لوجهه الكريم، وآخر دعوانا أن الحمد لله رب العالمين.

وصلى الله على سيدنا محمد وعلى آله وصحبه وسلم، .....

# دوائر منطقية نظم الأعداد

#### الأهداف العامة للوحدة

عندما تكمل هذه الوحدة يكون لديك القدرة على:

- معرفة النظم العددية الأساسية.
- كيفية تمثيل الأعداد في كل نظام.
- التحويل من النظام العشري إلى مختلف النظم العددية الأساسية والعكس.
  - التحويل بين النظم العددية الأساسية المختلفة.
  - عمليات الجمع والطرح في النظم العددية الأساسية.

#### ۱ - ۱ مقدمة Introduction

إن من أفضل الطرق لفهم أي شيء جديد هو مقارنته بشيء معروف لدينا وبالتالي تظهر لنا الاختلافات. في هذه الوحدة سوف نتناول بالدراسة النظام الثنائي للأعداد (Digital Electronic Circuits). والذي يعتبر من أهم النظم المستخدمة في الدوائر الإلكترونية الرقمية (Digital Electronic Circuits). ولكي نتمكن من فهم هذا النظام العددي الجديد، سوف نقوم بمقارنته بالنظام العشري للأعداد ولكي نتمكن من فهم هذا النظام العددي الجديد، سوف نقوم بمقارنته بالنظام العشري للأعداد هناك نظامان (Decimal Number System) المألوف لدينا. وبالإضافة إلى النظام الثنائي للأعداد المناني للأعداد (Octal Number System) والنظام السداسي عشري (Octal Number System)). وتستخدم الأعداد الثنائية على نطاق واسع في الالكترونيات الرقمية والحاسبات كما تستخدم نظم الأعداد الثمانية والسداسي عشرية في تمثيل مجموعات الأرقام الثنائية. ويمكننا استخدام كل النظم العددية المذكورة سابقاً في الحسابات وكلها تعتمد على القيم وأماكن الخانات في الأعداد. وعند دراستنا لأي نظام عددي سنتناول فيه دراسة الخواص الآتية:

- ١. أساس النظام.
- ٢. الرموز المستخدمة في النظام.
- ٣. التحويل من النظام العشري لهذا النظام والعكس.
  - ٤. التحويل من هذا النظام إلى بقية الأنظمة.
  - ٥. عمليات الجمع والطرح الخاصة بهذا النظام.

وقبل أن نتناول دراسة نظم الأعداد يجب أن نفرق بين مصطلحين هامين هما الرقم (Digit) والعدد (Number)، فالرقم هو قيمة رمز (Symbol) واحد من الرموز الأساسية للأعداد والذي يحتل خانة واحدة، فالأرقام (٨,٩, ..., ٨,٩, ...) كل واحد منها يمثل رقم واحد في سلسلة العدد الواحد، أما العدد فهو المقدار الذي يتكون من رقم واحد أو أكثر أو أنه المقدار الذي يمثل خانة واحدة أو أكثر، فعلى سبيل المثال المقدار (١٤) يمثل عدداً وكذلك المقدار (١٢٣) يمثل عدداً، وفي المقدار الأول فإن العدد (١٤) يتكون من رقمين هما (١٠٤) وفي المقدار الثاني فإن العدد (١٢٣) يتكون من رقمين أن يكون رقم (٦) مثلاً عدد إذا كانت سلسلته تتكون من رقم واحد.

#### ا - ٢ النظام العشري للأعداد Decimal Numbering System

نظراً لأن النظام العشري هو الأقدم استخداماً ومألوف لدينا لذا فإننا سنبدأ بدراسته كتمهيد لدراسة كل النظم العددية الأخرى. ويطلق على النظام العشري اسم نظام الأساس عشرة (١٠) أو منظومة الأساس ١٠ ويشار إليه بالأساس (١٠) لأنه يعتمد في تكوينه على عشرة رموز مختلفة وهي ١٠,١,٢,٣,٤,٥,٦,٧,٨٩.

وللنظام العشري خاصية مرتبة الرقم (Positional Weight) فعلى سبيل المثال العدد (۱۲۸) نجد أن الرقم الأول ( $^{\wedge}$ ) يقع في المرتبة الأولى (مرتبة خانة الآحاد) أي أن قيمته أو وزنه هو الثمانية ، وتكون عبارة عن حاصل ضرب الرقم الذي يمثل هذه المرتبة في المرتبة الثانية ( $^{\wedge}$ ) أما الرقم الثاني ( $^{\wedge}$ ) فإنه يقع في المرتبة الثانية (مرتبة العشرات) وقيمته أو وزنه عبارة عن حاصل ضرب الرقم الذي يحتل هذه المرتبة في المرتبة الثالثة (مرتبة المئات) وقيمته أو وزنه عبارة عن حاصل ضرب الرقم الذي يحتل هذه أو وزنه عبارة عن حاصل ضرب الرقم الذي يحتل هذه الخانة في المرتبة الثالثة (مرتبة المئات) وقيمته أو وزن كل عن حاصل ضرب الرقم الذي يحتل هذه الخانة في ١٠٠ (١٠٠ = ١٠٠ × ا). فإذا جمعنا قيمة أو وزن كل خانة من الخانات السابقة نحصل على القيمة التي يمثلها العدد ، أي أن:

$$(1 \times 1 \cdots) + (7 \times 1 \cdots) + (\Lambda \times 1) = 1 \cdots + 7 \cdots + \Lambda = 17 \Lambda$$

وحيث أن هذا النظام يعرف باسم نظام الأساس (١٠) فإنه يمكننا أن نضع مراتب الخانات من اليمين إلى اليسار بحيث تمثل قوى العدد أو الأساس ١٠ وتبدأ من ١ = ١٠٠ كالآتي:

وبالتالي فإنه يمكن تمثيل العدد ١٢٨ طبقاً لذلك كما يلي:

رتبة الآحاد مرتبة العشرات مرتبة المئات مرتبة الآحاد مرتبة العشرات مرتبة المئات 
$$1.7$$
  $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.7$   $1.$ 

ويلاحظ أننا وضعنا العدد العشري (١٢٨) داخل قوسين ثم وضعنا الأساس ١٠ على يمين العدد وفي الأسفل (Subscript) وذلك لنميز أن هذا العدد هو عدد في النظام العشري.

وفي حالة الأعداد الكسرية توضع مراتب الخانات لها أس سالب مرتبة من على يمين العلامة العشرية بالوزن  $^{\square}$   $^{\square}$  كالآتى:

#### Binary Numbering System النظام الثنائي للأعداد - ٣ النظام الثنائي للأعداد

يطلق على النظام الثنائي اسم نظام الأساس اثنين (٢) ويشار إليه بالأساس (٢) لأنه يعتمد على رمزين اثنين فقط هما (١٠٠). ومراتب الخانات في النظام الثنائي من اليمين إلى اليسار تمثل قوى العدد (٢) أى أن:

$$\dots$$
  $Y^{\epsilon}$   $Y^{r}$   $Y^{r}$   $Y^{r}$   $Y^{r}$ 

وبالتالى فإن مراتب الخانات أو أوزانها العددية هي:

وعلى ذلك فإن العدد الثنائي (١١٠٠١) يكافئ ما يلي:

$$\begin{aligned}
\gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} & \gamma^{\tau} \\
& \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} \\
& \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} \\
& \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} \\
& \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} \\
& \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} \\
& \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} & \gamma^{\xi} \\
& \gamma^{\xi} \\
& \gamma^{\xi} \\
& \gamma^{\xi} \\
& \gamma^{\xi} \\
& \gamma^{\xi} \\
& \gamma^{\xi} \\
& \gamma^{\xi} & \gamma^{$$

والتعبير عن العدد الثنائي بهذه الطريقة يسمى بالشكل الموسع، ولتمييز العدد الثنائي عن غيره من الأعداد يوضع العدد الثنائي داخل قوسين ثم يكتب الأساس (٢) على يمين العدد في الأسفل وبالتالي فإن العدد السابق يكتب (١١٠٠١).

وهناك بعض المصطلحات المستخدمة مع هذا النظام الثنائي منها:

■ الخانة الثنائية (Bit): الخانة الثنائية (Bit) هي اختصار لكلمتي (Binary Digit) والتي تعني الخانة الثنائية أو الرقم الثنائي. ويستخدم هذا المصطلح للتعبير عن عدد الأرقام (الخانات) التي يتكون منها العدد الثنائي، فمثلاً العدد ، (۱۰۰۱) يتكون من (bits) أو أربع خانات ثنائية وكذلك العدد ، (۱۰۱۱۰۱) يتكون من (ك-bits) أو سبع خانات ثنائية وهكذا.

■ عدد التشكيلات الثنائية (Number of Binary Combinations): عدد التشكيلات الثنائية تعني عدد الاحتمالات التنائية (bits). وهناك صيغة رياضية عدد الاحتمالات التي يمكن الحصول عليها من عدد معين من الخانات (bits). وهناك صيغة رياضية يمكن عن طريقها حساب هذا العدد من التشكيلات وهي :

$$N = 2^n$$

حيث: N = عدد التشكيلات الثنائية المحتملة

n = عدد الخانات (bits)

وبالتالي فإذا كان عدد الخانات يساوي (٢) فإن عدد التشكيلات الثنائية هو :

 $N = Y^{7} = \xi$ 

وإذا كان عدد الخانات يساوى (٣) فإن عدد التشكيلات الثنائية هو:

 $N = \Upsilon^r = \Lambda$ 

وإذا كان عدد الخانات يساوى (2) فإن عدد التشكيلات الثنائية هو :

 $N = Y^{\epsilon} = 17$ 

وهكذا لأى عدد من الخانات يمكن حساب عدد التشكيلات الثنائية المحتملة.

■ أهمية رتبة الخانة الثائية (Bit): في أي تشكيلة من التشكيلات الثنائية المحتملة لأي عدد من الخانات نجد أن الخانة الأولى في اليمين تحت مرتبة ' أي تساوي ( ا ) أو يقال وزنها يساوي ( ا ) وأن الخانة الثانية والتي على يسار الأولى تحت مرتبة ' ا أي وزنها يساوي ( ا ) والثالثة تحت مرتبة ' ا أي وزنها يساوي الثانية والتي على يسار الأولى تحت مرتبة الأولى التي في أقصى اليمين أقل وزناً وأن الخانة الأخيرة وهي ( على الخانة على البيار هي الأكبر وزناً ، ولذلك يطلق على الخانة الثنائية الأولى ، الخانة الأقل وزناً أو الأقل قيمة ( Least Significant Bit ) وتكتب اختصاراً (LSB) ويطلق على الخانة الثنائية الأخيرة في أقصى اليسار الخانة الأكبر وزناً أو الأعلى قمية ( Most Significant Bit ) وتكتب اختصاراً (MSB).

■ وحدة تخزين البيانات (Byte): تعتبر الخانة الثنائية (Bit) هي الوحدة الأساسية لتخزين المعلومات في الذاكرة الرئيسية لجهاز الحاسوب، لكن الخانة الثنائية الواحدة لا تعطي تشكيلات غير الصفر (٠) والواحد (١) لذلك لا يمكن استخدامها في تمثيل (أو تخزين) أي من الأرقام العشرية الأساسية أو حروف الهجاء أو الرموز الخاصة. وللقيام بهذه العملية تم استخدام عدة خانات ثنائية متجاورة لتكون كوحدة تخزين لها القدرة على إعطاء تشكيلات كثيرة تكون قادرة على تمثيل أو تخزين أي رقم عشري أساسي أو أي حرف هجاء أو أي رمز خاص.

وتتكون وحدة تخزين البيانات (Byte) من ثماني خانات ثنائية متجاورة وبالتالي يمكن تعريف وحدة تخزين البيانات على أنها موقع في الذاكرة الرئيسية للحاسوب تحتوي على ثماني خانات ثنائية متجاورة. وبصيغة المعادلة الرياضية يمكن القول بأن:

ا حاء التحويل من النظام العشري إلى النظام الثنائي Decimal-to-Binary Conversion

هناك طريقتان للتحويل من النظام العشري إلى الثنائي، الطريقة الأولى وهي طريقة جمع الأوزان (٢) Sum of Weights Method) والطريقة الثنانية يطلق عليها طريقة تكرار القسمة على (٣) (Repeated Division-by-٢ Method) وسوف نتناول بالتفصيل الطريقة الثانية حيث أنها الأسهل والأكثر شيوعاً في الإستخدام.

#### ١ -٤ -١ تحويل الأعداد العشرية الصحيحة إلى النظام الثنائي

لتحويل العدد العشري ١٠(١٤) إلى الثنائي، نبدأ بقسمة العدد ١٤ على ٢ ، ثم نقسم خارج القسمة الذي نحصل عليه على ٢ وهكذا حتى نحصل على خارج قسمة يساوي صفر (٠). في كل خطوة من خطوات القسمة نحصل على باقي من خارج القسمة وهو الذي يشكل العدد الثنائي. الباقي الأول الذي نحصل عليه يمثل (LSB) في العدد الثنائي والباقي الأخير يمثل (MSB)، وهذه الخطوات يمكن توضيحها كالآتي:



وعلى ذلك يكون:

 $(1\xi)_1 = (111\cdot)_1$ 

مثال (۱ - ۱): حول العدد العشري ١٠(٢٥) إلى مكافئه الثنائي. الحل:

الباقي  $70 \div 7 = 17$ (LSB)  $7 \div 7 = 7$  $7 \div 7 = 7$  $r \div r = 1$ 1 ÷ 7 = • (MSB) وبالتالي يكون الناتج كما يلي:  $(1\xi)_1 = (111\cdot)_1$ مثال (۱ -۲): حول العدد العشرى  $(^{(\Lambda V)})$  إلى مكافئه الثنائي. الحل: الباقي  $\Lambda V \div \Upsilon = \xi \Upsilon$ (LSB)  $\xi \tau \div \tau = \tau \tau$  $\Upsilon \Upsilon \div \Upsilon = \Upsilon \bullet$  $1 \cdot \div 7 = 0$  $\circ \div \Upsilon = \Upsilon$  $\Upsilon \div \Upsilon = \Upsilon$  $1 \div 7 = .$ (MSB)

ويكون الناتج:

 $(AY)_{1} = (1 \cdot 1 \cdot 111)_{Y}$ 

# ١ -٤ -٢ تحويل الأعداد الكسرية إلى النظام الثنائي

كما رأينا سابقاً أنه يمكننا تحويل الأعداد العشرية الصحيحة إلى النظام الثنائي عن طريق تكرار القسمة على (٢). والأعداد الكسرية (Decimal Fractions) نستطيع تحويلها إلى النظام الثنائي عن طريق الضرب المتكرر في (٢).

ولتحويل العدد الكسري (٢,٣١٢٥) إلى النظام الثنائي نبدأ بضرب العدد الكسري ١,٣١٢٥ في و٢٪)، ثم نبدأ بضرب العدد الكسري الناتج مرة أخرى في (٢) حتى يصبح العددالكسري الناتج يساوي صفر (٠) أو حتى نصل إلى العدد المطلوب من الخانات العشرية. الأرقام الحاملة (Carried Digits) الناتجة من حاصل الضرب المتكرر والموجودة على يمين الفاصلة العشرية تكون لنا العدد الكسري الثنائي. الرقم الحامل الأول يمثل (MSB) والرقم الحامل الأخير يمثل (LSB). وهذه العملية يمكن تمثيلها كما يلي:



$$.,770 \times 7 = 1,70$$

$$.,70 \times 7 = .,0$$

$$.,0 \times 7 = 1,..$$

$$(LSB) \quad 1 \quad . \quad (MSB)$$

مثال (۱ - ۳): حول العدد العشري ۱۰(۳۹٬۲۵) إلى نظيره الثنائي. الحل: نبدأ أولاً بتحويل العدد العشرى الصحيح وذلك بتكرار القسمة على (۲) كما يلى:

ويكون الناتج:

$$(\Upsilon^{q})_{1}.=(1\cdot\cdot111)$$

ثم نبدأ بتحويل العدد الكسري وذلك بتكرار الضرب في (٢) كما يلي:

حامل 
$$, 70 \times 7 = 0, 0$$
  $, 70 \times 7 = 0, 0$   $, 70 \times 7 = 0, 0$ 

وبذلك نحصل على:

$$(\cdot, ?\circ)_1 = (\cdot, \cdot 1)_1$$

ويكون الناتج النهائي للعدد المطلوب هو:

$$(\Upsilon^q, \Upsilon^o)_{1} = (1 \cdot \cdot 1 \cdot 1 \cdot 1, \cdot 1)_{\Upsilon}$$

۱ -ه التحويل من النظام الثنائي إلى النظام العشري Binary-to-Decimal Conversion

العدد الثنائي كما علمنا من قبل له مراتب في الخانات من اليمين إلى اليسار تمثل قوى العدد (٢) وبالتالي فإن مراتب الخانات أو أوزانها العددية هي ١٦, ٨, ٤, ٢, وهكذا. قيمة العدد الثنائي معبراً

عنها بالعدد العشري المكافئ يمكن حسابها عن طريق ضرب كل خانة (Bit) تساوي الواحد (١) في مرتبة الخانة المقابلة لها وبجمع حاصل الضرب لكل خانة نحصل على العدد المكافئ المطلوب. ويمكن توضيح عملية التحويل بالمثال التوضيحي التالي:

مثال (۱ - ٤): حول العدد الثنائي ١١٠١٠١ إلى نظيره العشري.

**الحل:** نحدد مرتبة كل خانة تساوي (١) ثم نقوم بضربها في الوزن المقابل لها ونجمع حواصل الضرب كما يلى:

والأعداد الكسرية في الأعداد الثنائية يمكن تحويلها أيضاً وذلك بوضع خانات (Bits) على يمين العلامة الثنائية (Binary Point) تماماً كما في الأعداد الكسرية بالنظام العشري والتي توضع أيضاً على يمين العلامة العشرية (Decimal Point) وبالتالي فإن مراتب الخانات أو أوزانها العددية في النظام الثنائي تصبح كما يلى:

مثال (۱ -٥): حول العدد الكسري الثنائي ٢(١٠١١) إلى مكافئة العشري. الحل:

$$\therefore (\cdot, 1 \cdot 11)_{Y} = 1 \times Y^{-1} + 1 \times Y^{-r} + 1 \times Y^{-t} = \cdot, 0 + \cdot, 1Y0 + \cdot, \cdot 1Y0 = (\cdot, 7 \land Y0)_{1}.$$

#### 1 - ٦ العمليات الحسابية في النظام الثنائي Binary Arithmetic

العمليات الحسابية في النظام الثنائي ضرورية في كل أجهزة الحاسوب وأنواع أخرى عديدة من النظم الرقمية. وسنكتفي هنا بشرح القواعد الأساسية لعمليتي الجمع والطرح فقط.

#### Binary Addition الجمع الثنائي ٦- ١-

لإجراء عملية الجمع في النظام الثنائي، هناك أربعة قواعد أساسية لجمع الخانات الثنائية (Binary Digits)

$$\cdot + \cdot = \cdot$$
 $\cdot + \cdot = \cdot$ 
 $\cdot + \cdot = \cdot$  (الحامل)  $\cdot \Rightarrow = \cdot$ 

لا تحتاج القواعد الثلاثة الأولى إلى مزيد من الإيضاح، والقاعدة الرابعة تقول أنه في حالة جمع المحموع الواجب ترحيله ألى العمود التالي العادي رقم (٢) بالعشري، والواحد (١) هو المجموع الواجب ترحيله ألى العمود التالي كما في الجمع العشري العادي. ولتوضيح علمية الجمع الثنائي نأخذ المثالين التاليين:

مثال (۱ -٦): إجمع الرقمين الثنائيين ١١٠, ١١٠.

الحل: نرتب الأعداد الثنائية بحيث تظهر في صورة أعمدة أو خانات واضحة كما يلي:

مثال (۱ -۷): اجمع الرقمين الثنائيين ۱۰۰, ۱۰۰.

الحل:

#### Binary Subtraction الطرح الثنائي ۲- ٦- ١

هناك طريقتان لإجراء عملية الطرح وهما:

- ١ الطريقة المباشرة أو ما يطلق عليه بالطريقة الحسابية.
  - ٢ الطريقة المتممة.

وسنكتفي هنا بشرح الطريقة المباشرة، وسوف نتناول الطريقة المتممة بالتفصيل فيما بعد. لإجراء الطرح بالطريقة المباشرة (الحسابية) يجب معرفة القواعد الأساسية لهذه العملية مع ملاحظة أن المقدار المطروح منه على اليسار والمقدار المطروح على اليمين:

ويمكن تلخيص عملية الطرح في الطريقة المباشرة كما يلي :

- رتب الأرقام تحت بعضها بحيث تظهر في صورة أعمدة أو خانات واضحة.
- ابدأ من الخانة الأولى على اليمين متجهاً إلى اليسار متبعاً القواعد التالية في الطرح:
  - عند طرح (۱) من (۱) أو (۱) من (۱) نضع في الناتج (۱).
    - عند طرح (۱) من (۱) نضع الناتج (۱).
- عند طرح (۱) من (۰) نضع في الناتج (۱) ثم نغير كل (۰) من الخانات التالية (في المطروح منه) إلى (۱) حتى نصل إلى أقرب (۱) فنغيره إلى (۰).
  - أكمل بعد ذلك علمية الطرح باستخدام القواعد السابقة.

مثال (۱ - ۸): اطرح المقدار (۱۰۱) من المقدار (۱۱۱).

#### الحل:

#### ١ -٧ المتمم الأحادي والثنائي للأعداد الثنائية

One's and Two's Complements of Binary Numbers

إن أهمية المتممين الأحادي والثنائي يكمن في سماحهما لنا بتمثيل الأعداد الثنائية السالبة. والمتمم الثنائي هو الأكثر شيوعاً واستخداماً في أجهزة الحاسوب للتعامل مع الأعداد السالبة. وللحصول على المتمم الأحادي لأي عدد ثنائي فإننا ببساطة نقوم بتغيير كل (١) إلى (١) ونغير كل (١) إلى (١) في العدد الثنائي كما يلي:

أما المتمم الثنائي للعدد الثنائي فإنه يمكن ايجاده بطريقتين كما يلى:

الطريقة الأولى: نقوم بإيجاد المتمم الأحادي كما سبق. ثم بعد ذلك نقوم بإضافة العدد (١) إلى المتمم الأحادي الذي حصلنا علية وبذلك نحصل على المتمم الثنائي أي أن:

ومثال ذلك نفترض أننا نريد الحصول على المتمم الثنائي للعدد الثنائي العدد. الحصول على المتمم الأحادي ثم نجمع عليه (١) لنحصل على المتمم الثنائي للعدد.

الطريقة الثانية: نقوم بالنظر للخانة الثنائية ذات القيمة الدنيا (LSB) من أقصى اليمين للعدد الثنائي فإن كانت تساوي (٠) نقوم بكتابته ونستمر في ذلك وبمجرد أن نقابل أول خانة ثنائية تساوي واحداً عند ذلك نقوم بكتابة الواحد الذي قابلناه ثم بعد ذلك نقوم بقلب الصفر واحد اوالواحد صفراً وهكذا إلى أن ننتهي من كتابة العدد (وفي حال قابلنا أول واحد في الخانة الثنائية ذات القيمة الدنيا فإننا نقوم بكتابته ثم نتبع الطريقة السابقة بقلب الصفر إلى واحد والواحد إلى صفر) ومثال على ذلك، نفترض أننا نريد تحويل العدد الثنائي ١٠(١٠١١٠١) إلى المتمم الثنائي:



#### Representation of Signed Numbers م تمثيل الأعداد ذات الإشارة

إن النظم الرقمية التي تستخدم في الحاسوب يجب أن تكون لديها القدرة على التعامل مع الأعداد الموجبة والسالبة على حد سواء ونتيجة لذلك فإن الخانة الثنائية ذات القيمة العليا والموجودة في أقصى يسار العدد الثنائي تمثل إشارة العدد، حيث يوضع في هذه الخانة (١) للعدد الموجب، ويوضع بها (١) للعدد السالب. فمثلاً في حالة العدد الثنائي المكون من ثماني خانات ثنائية فإن الخانة الثنائية ذات القمية العليا للعدد والموجودة في أقصى يسار العدد تمثل إشارة العدد (Sign Bit) وبقية الخانات تمثل قيمة العدد (Magnitude).

وهناك ثلاثة طرق لتمثيل الأعداد ذات الإشارة في النظام الثنائي وهي: إشارة المقدار (Sign-Magnitude) والمتمم الأحادي ('s Complement') والمتمم الثنائي ('s Complement').

#### (Sign-Magnitude System) نظام إشارة المقدار ۱- ۸- ۱

عند تمثيل العدد الثنائي بنظام إشارة المقدار، فإن الخانة الثنائية (Bit) ذات القيمة العليا والموجودة في أقصى يسار العدد تمثل خانة الإشارة وبقية الخانات تمثل مقدار العدد. حيث أن الخانات التي تمثل مقدار العدد تظل كما هي سواء أكان العدد سالباً أم موجباً أما في خانة الإشارة فإنه يتم وضع صفر إذا كان العدد موجباً أو واحد إذا كان العدد سالباً. فمثلاً لتمثيل العدد العشري (٢٣+) بنظام إشارة المقدار فإننا نكتب العدد كالتالي:

حيث نلاحظ أن الفرق الوحيد بين العددين (٢٣+) ، (٢٣-) هو في خانة الإشارة فقط.

#### ۱ - ۸ - ۲ نظام المتمم الأحادي (۱'s Complement System)

الأعداد الموجبة في نظام المتمم الأحادي تمثل بنفس الطريقة التي تمت في تمثيل الأعداد الموجبة بنظام إشارة المقدار. أما الأعداد السالبة فيتم الحصول عليها عن طريق إيجاد المتمم الأحادي للعدد الموجب. وكمثال على ذلك العدد العشري (٢٣-) يمكن تمثيله عن طريق ايجاد المتمم الأحادي للعدد كما يلى:

حيث إن الإشارة في كلا العددين تمثلها الخانة الأخيرة ذات القيمة العليا الموجودة في أقصى يسار العددين.

#### ۱ - ۸ - ۳ نظام المتمم الثنائي (۲'s Complement)

كما في نظام المتمم الأحادي فإن الأعداد الموجبة في نظام المتمم الثنائي تمثل بنفس الطريقة كما في نظام إشارة المقدار. أما الأعداد السالبة فنحصل عليها عن طريق إيجاد المتمم الثنائي للعدد الموجب. فمثلاً العدد العشري (٢٣-) يمكن تمثيله عن طريق ايجاد المتمم الثنائي للعدد (٢٣+) كما يلي:

وكما ذكرنا سابقاً فإن نظام المتمم الثنائي هو الأكثر شيوعاً واستخداماً في النظم الحاسوبية.

Arithmetic Operations with Signed Numbers العمليات الحسابية مع الأعداد ذات الإشارة ٩- ١

تعلمنا سابقاً كيف يمكن تمثيل الأعداد ذات الإشارة بثلاثة نظم مختلفة، وهنا سوف نتعلم كيف نجري العمليات الحسابية المختلفة على الأعداد ذات الإشارة وسنكتفي هنا بشرح عملية الطرح فقط، حيث إننا شرحنا عملية الجمع بالتفصيل في الجزء (١ -٦). ولأن نظام المتمم الثنائي كما أسلفنا هو الأكثر استخداماً لتمثيل الأعداد السالبة في أجهزة الحاسوب فسوف نكتفي هنا بشرح عملية الطرح باستخدام نظام المتمم الثنائي فقط. ولفهم عملية طرح الأعداد ذات الإشارة باستخدام المتمم الثنائي فإننا سوف نعطى بعض الأمثلة كما يلى:

مثال (۱ - ۹): اطرح المقدار ۰۰۰۱۱۱۱ من المقدار ۱۱۱۱۱۱ باستخدام المتمم الثنائي للأعداد. الحل: في هذه الحالة فإن:

$$1\xi - (-7) = 1\xi + 7 = 7$$

يمكن ترتيب العددين تحت بعضهما كما يلي:

مثال (۱ -۱): اجري عملية الطرح الآتية باستخدام نظام المتمم الثنائي:  $(0.001) \cdot (0.001) \cdot (0.001) \cdot (0.001)$ 

الحل: في هذه الحالة فإن:

$$\Lambda - \xi = \Lambda + (-\xi) = \xi$$

وبالتالي نجد أن:

مثال (۱ - ۱۱): اجري علمية الطرح الآتية باستخدام المتمم الثنائي.  $(110.111)_{7} = (0.00111)_{7}$ 

الحل: في هذه الحالة فإن:

$$-70 - (+9) = -70 - 9 = -75$$

وبالتالى فإنه:

#### The Octal Numbering System النظام الثماني للأعداد ١٠-١

يطلق على النظام الثماني اسم نظام الأساس ثمانية (^) ويشار إليه بالأساس (^) لأنه يحتوي على ثمانية رموز وهي (١٠١٠٢،٣٠٤،٥،٦،٧) ونتيجة لأن التعامل مع الأعداد الثنائية الطويلة يجعل الإنسان عرضة للخطأ في التعامل معها من ناحية الكتابة أو النسيان، لذا يتم اللجؤ إلى استخدام النظام الثماني في التعامل مع الأعداد الثنائية بصورة غير مباشرة ومن ثم يتم التحويل بين النظامين الثنائي والثماني.

## ۱ - ۱۰ التحويل من النظام الثماني إلى العشري Octal-to-Decimal Conversion

مراتب الخانات في النظام الثماني مرتبة من أقصى اليمين إلى اليسار وتمثل قوى العدد (^) أي مراتب الخانات أو أوزانها العددية هي (^^ ^ ^ ^ ^ ^ ^ ^ ) وهكذا، وبالتالي فإن مراتب الخانات أو أوزانها العددية هي (^ ^ ^ ^ ^ ^ ^ ) وهكذا، ولتمييز العدد الثماني عن غيره من الأعداد يكتب الأساس في أسفل العدد الثماني على اليسار. فعلى سبيل المثال لتحويل العدد الثماني (( ٢٢٧٥) إلى عدد في النظام العشري فإننا نقوم بالتحويل كما يلى:

: الأوزان : 
$$\Lambda^{r} \Lambda^{r} \Lambda^{r} \Lambda^{r} \Lambda^{r}$$
 : الأوزان :  $\Lambda^{r} \Lambda^{r} \Lambda$ 

#### ا - ۱۰ - ۲ التحويل من النظام العشري إلى الثماني Decimal-to-Octal Conversion

عند تحويل عدد من النظام العشري إلى عدد في النظام الثماني فإننا نقوم بعملية القسمة المكررة على العدد (^)، وهي تشبة طريقة تحويل الأعداد من النظام العشري إلى الثنائي حيث اختلف الأساس هنا فاصبح (^) بدلاً من (٢).

# ١ - ١٠ - ٢ - ١٠ تحويل الأعداد العشرية الصحيحة إلى النظام الثماني

لتحويل العدد العشري ١٥٠١) إلى عدد في النظام الثماني فإننا نبدأ بقسمة العدد ١٥٠ على (٨) ثم نقسم خارج القسمة الذي حصلنا عليه علي (٨) وهكذا حتى تحصل على خارج قسمة يساوي صفر (٠). في كل خطوة من خطوات القسمة نحصل على باقي من خارج القسمة وهو الذي يشكل العدد الثماني. وكما في التحويل من النظام العشري إلى الثنائي فإن الباقي الأول الذي نحصل علية يمثل

 $\{\underline{M}$ ost  $\underline{S}$ ignificant  $\underline{D}$ igit $\}$  (LSD) هذه الخطوات موضعة كالآتى:  $\{\underline{L}$ east  $\underline{S}$ ignificant  $\underline{D}$ igit $\}$  (MSD)

وبالتالي يكون الناتج كما يلي:

 $(1 \circ \cdot)_{1} = (111)_{\Lambda}$ 

مثال (۱ -۱۲): حول العدد العشري ١٠(٢٢٤) إلى نظيرة في النظام الثماني. الحل:

وبالتالي يكون الناتج كما يلي :

 $(117)_{1} = (111)_{\lambda}$ 

# ١ - ١٠ - ٢ - ٢ تحويل الأعداد الكسرية إلى النظام الثماني

يتم تحويل الأعداد الكسرية في خطوات مشابهة لطريقة تحويل الأعداد في النظام الثنائي وذلك عن طريق الضرب المتكرر في (^). ولتحويل العدد الكسري (٠,٢٦٥) إلى عدد في النظام الثماني فإننا نبدأ أولاً بضرب العدد الكسري الناتج مرة أخرى في نبدأ أولاً بضرب العدد الكسري الناتج مرة أخرى في (^) حتى يصبح العدد الكسري الناتج يساوي صفر (٠) أو حتى نصل إلى العدد المطلوب من الخانات العشرية. الارقام الحاملة (Carried Digits) الناتجة من حاصل الضرب المتكرر تكون لنا العدد الثماني. الىرقم الحامل الأول يمثل (LSD) أما الرقم الأخير فإنه يمثل (MSD) وهذه العملية يمكن تمثيلها كالآتي:

#### الحامل

$$., Y ? \circ \times \wedge = Y, Y \qquad \qquad Y \qquad (MSD)$$

$$., Y ? \times \wedge = ., 9 ? \qquad .$$

$$., 9 ? \times \wedge = Y, ? \wedge \qquad \qquad Y$$

$$., ? \wedge \times \wedge = \circ, \xi \xi \qquad \circ$$

$$., \xi \xi \times \wedge = Y, \circ Y \qquad \qquad \Upsilon$$

$$., \circ Y \times \wedge = \xi, Y ? \qquad \xi \qquad (LSD)$$

إذا فرضنا ان العدد المطلوب من الخانات العشرية هو ستة (7) خانات فتكون نتيجة التحويل النهائية هي:  $(7,770)_{0,0} = (7,770)_{0,0}$ 

مثال (۱ - ۱۳): حول العدد العشري ١٠ (٤٤,٥٦٢٥) إلى مكافئه في النظام الثنائي. الحل: نبدأ بتحويل العدد العشري الصحيح وذلك بتكرار القسمة على (٨).

الباقي

$$\xi \ \xi \ \dot{\div} \ \lambda = \circ$$
  $\xi$  (LSD)  
 $\circ \ \dot{\div} \ \lambda = \dot{\bullet}$   $\circ$  (MSD)

وبالتالي يكون الناتج كما يلي:

$$(\xi\xi)_1 = (\circ\xi)_A$$

ثم نبدأ بتحويل العدد الكسري وذلك بتكرار الضرب في ثمانية (^) كما يلي:

الحامل

$$.,\circ\mathsf{T}\mathsf{T}\circ\times\mathsf{\Lambda}=\mathsf{\xi},\circ$$

$$\cdot$$
,  $\circ$   $\times \lambda = \xi$ ,  $\cdot$ 

وبذلك نحصل على:

$$(\cdot, \circ 77 \circ)_{1} = (\cdot, \xi \xi)_{\Lambda}$$

ويكون الناتج النهائي للعدد المطلوب هو:

$$(\xi\xi,\circ\Upsilon\Upsilon\circ)_{1}=(\circ\xi,\xi\xi)_{A}$$

#### Octal-to-Decimal Conversion التحويل من النظام الثماني إلى النظام العشري - ١٠ - ٣ التحويل من النظام الثماني إلى النظام

العدد الثماني كما علمنا من قبل له مراتب في الخانات من اليمين إلى اليسار وتمثل قوى العدد (^) وبالتالي فإن مراتب الخانات أو أوزانها العددية هي ٤٠٩٦, ٥١٢, ٦٤, ٨, ١ وهكذا. وقيمة العدد الثماني معبراً عنها بالعدد العشري المكافئ يمكن حسابها عن طريق ضرب كل خانة (Digit) في مرتبة الخانة المقابلة لها وبجمع حاصل ضرب كل خانة نحصل على العدد المكافئ المطلوب. ويمكن توضيح هذه العملية بالمثال التالي.

مثال (۱ - ۱۷): حول العدد الثماني  $\Lambda(3 \, 77)$  إلى عدد في النظام العشري. الحل:

'۸ '۸ : الأوزان : ۸ ' ۸ : الأوزان على الثماني الثماني الماني العدد الثماني

$$\therefore (\Upsilon \Upsilon \xi)_{\Lambda} = (\Upsilon \times \Lambda^{\Upsilon}) + (\Upsilon \times \Lambda^{\Upsilon}) + (\xi \times \Lambda^{\Upsilon})$$

$$= (\Upsilon \times \Im \xi) + (\Upsilon \times \Lambda) + (\xi \times \Upsilon)$$

$$= 1 \Re \Upsilon + 1 \Im + \xi = (\Upsilon \Upsilon \Upsilon)_{1}.$$

والأعداد الكسرية في الأعداد الثمانية يمكن تحويلها أيضاً مثل الأعداد الثنائية تماماً مع تغيير الأساس وذلك بوضع خانات على يمين العلامة الثمانية (Octal Point) وبالتالي فإن مراتب الخانات أو أوزانها العددية في النظام الثماني تصبح كالآتي:

أوزانها العددية في النظام الثماني تصبح كالآتي: 
$$^{1}$$
  $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^{1}$   $^$ 

مثال (۱ - ۱۵): حول العدد الثماني  $\Lambda(37,15)$  إلى نظيره في النظام العشري. الحل:

$$\therefore (\circ \mathsf{TV}, \mathsf{Y} \, \mathsf{E})_{\mathsf{A}} = (\circ \times \mathsf{A}^{\mathsf{Y}}) + (\mathsf{T} \times \mathsf{A}^{\mathsf{Y}}) + (\mathsf{V} \times \mathsf{A}^{\mathsf{Y}}) + (\mathsf{T} \times \mathsf{A}^{\mathsf{Y}}) + (\mathsf{E} \times \mathsf{A}^{\mathsf{Y}}) + (\mathsf{E} \times \mathsf{A}^{\mathsf{Y}})$$

$$= (\circ \times \mathsf{T} \, \mathsf{E}) + (\mathsf{T} \times \mathsf{A}) + (\mathsf{V} \times \mathsf{Y}) + (\mathsf{T} \times \mathsf{A}^{\mathsf{Y}}) + (\mathsf{E} \times \mathsf{A}^{\mathsf{Y}}) + ($$

Octal-to-Binary Conversion الثماني إلى النظام الثنائي النظام الثنائي النظام الثماني إلى النظام الثنائي

حيث إنه يمكن تمثيل كل رقم (Digit) من أرقام العدد الثماني كعدد ثنائي مكون من ثلاث خانات (٣-bits)، وعليه فإنه من السهل علينا التحويل من النظام الثماني إلى الثنائي. كل رقم في النظام الثماني يمثل بثلاث خانات كما هو موضح في جدول (١ - ١).

| الرقم الثماني | • | ١ | ۲     | ٣    | ٤ | ٥   | ٦   | ٧   |
|---------------|---|---|-------|------|---|-----|-----|-----|
| العدد الثنائي |   | 1 | . 1 . | • 11 | ١ | 1.1 | 11. | 111 |

جدول (١ - ١) تمثيل الأرقام الثمانية كأعداد ثنائية.

ولتحويل العدد الثماني إلى نظيره الثنائي ببساطة نستبدل كل رقم ثماني بما يقابله من ثلاث خانات ثنائية كما هو موضح بالمثالين التاليين.

مثال (۱ - ۱٦): حول العدد الثماني ٨(٣٥٧) إلى نظيرة في النظام الثنائي. الحل:

$$(\text{ToV})_{A} = \begin{array}{cccc} \text{T} & \text{O} & \text{V} \\ \downarrow & \downarrow & \downarrow \\ \cdot & 1 & 1 & 1 & 1 \end{array}$$

$$= (\cdot 1 1 1 \cdot 1 1 1 1)_{\gamma}$$

مثال (۱ -۱۷): حول العدد الثماني ٨(١٢٧٦,٥٤٣) إلى مكافئة الثنائي.

الحل:

$$=(1\cdot1\cdot11111\cdot,1\cdot11\cdot\cdot\cdot11)_{\tau}$$

لاحظ أننا أهملنا الصفرين الأخيريين من أقصى اليسار لأنه لا قيمة لهما.

#### ا ۱۰۰ - ۱ التحويل من النظام الثنائي إلى النظام الثماني من النظام الثنائي إلى النظام الثماني

إن التحويل من النظام الثنائي إلى النظام الثماني هو عكس عملية التحويل من النظام الثماني إلى الثنائي. حيث نقوم بتجميع كل ثلاث خانات ثنائية متجاورة بعد العلامة الثنائية -إن وجدت - وكتابة ما يقابلها بالنظام الثماني مع ملاحظة أنه عند تجميع الخانات الثنائية في أقصي يسار العدد أو أقصى يمين العدد بعد العلامة الثنائية حيث إنه إذا كان مجموع الخانات واحد أو اثنين فإنه يمكننا إكمال العدد إلى ثلاث خانات وذلك بإضافة صفرين أو صفر للعدد وحتى يكون لدينا وحدات متكاملة من الخانات الثنائية ذات الثلاث خانات.

مثال (۱ - ۱۸): حول العدد الثنائي ۲ (۱۰۱۱۰۰٬۰۱۱) إلى نظيرة في النظام الثماني. الحل:

لاحظ أنه تم زيادة صفر واحد على يمين الكسر الثنائي وصفران على يسار العدد الصحيح وبذلك يكون لدينا ما يلى:

$$(1\cdot11\cdot\cdot1\cdot111\cdot\cdot,\cdot\cdot1\cdot1)_{\tau} = (1\tau1\tau\xi,1\tau)_{\Lambda}$$

#### Octal Addition الجمع الثماني ١٠- ٦- ١٠

إذا جمعنا عدداً من الأرقام العشرية الأساسية – أي التي بين (١٠٩) وكان حاصل الجمع لا يزيد عن (٩) فإنه يعبر به تماماً ، أما إذا زاد حاصل الجمع عن (٩) بواحد فقط فإنه يعبر عنه بالرقم (١٠) الذي هو بداية التكرار للرموز العشرية الأساسية. وكذلك الحال بالنسبة للنظام الثنائي فإنه لو زاد حاصل الجمع عن الرموز الأساسية والتي هي (١٠) بواحد فقط عبر عنه بالرقم الثنائي (١٠) الذي هو بداية التكرار للرموز الأساسية للنظام الثنائي أيضاً كما تم شرحه سابقاً. وعلى هذا فإنه يمكن تطبيق قواعد الجمع في النظام العشري على الأعداد في النظام الثماني ما دام حاصل الجمع لا يزيد على الرقم (٧) الذي هو أخر رمز في النظام الثماني – أما اذا زاد حاصل الجمع عن (٧) بواحد فقط عبر عنه بالرقم (١٠) الثماني ، الذي هو بداية التكرار الأول للأرقام الثمانية ويأتي بعده (١٦, ١٦, ١٥, ١٥, ١٦, ١١) وهكذا. والجدول (١ -٢) يبين عملية الجمع في النظام الثماني مع ملاحظة أن الجمع يتم بين رقم واحد رأسي مع واحد أفقي وأن حاصل الجمع في نصور أنه خارج من الرقم الأفقي. ويمكن تلخيص عملية الجمع في النظام الثماني كالآت:

- أنه يمكننا إجراء عملية الجمع للأرقام الثمانية كما في النظام العشري تماماً مادام حاصل الجمع لم يزد على رقم (٧).
- إذا زاد حاصل الجمع عن رقم (<sup>۷</sup>) فإننا نضيف إلى حاصل الجمع العشري (<sup>۲</sup>) لنحصل على مقابله الثماني، حيث أن الرقم التالي للرقم (<sup>۷</sup>) في النظام العشري هو (<sup>۸</sup>) أما الرقم (<sup>۷</sup>) الثماني فإن الرقم التالي له هو (<sup>۱</sup>) الثماني أي أننا لو جمعنا (<sup>۲</sup>) على حاصل الجمع العشري ينتج حاصل الجمع الثماني المقابل (لاحظ أن هذه الطريقة لا تستخدم في عملية التحويل من النظام العشري إلى النظام الثماني إنما تستخدم فقط في عملية الجمع).

| ٧  | ٦  | ٥  | ٤  | ٣  | ۲  | 1  | • | + |
|----|----|----|----|----|----|----|---|---|
| ٧  | ٦  | 0  | ٤  | ٣  | ۲  | ١  | • | • |
| ١. | ٧  | 7  | 0  | ٤  | ٣  | ۲  | ١ | 1 |
| 11 | ١. | ٧  | ٦  | 0  | ٤  | ٣  | ۲ | ۲ |
| ١٢ | 11 | ١. | ٧  | ٦  | 0  | ٤  | ٣ | ٣ |
| ١٣ | ١٢ | 11 | ١. | ٧  | ٦  | 0  | ٤ | ٤ |
| ١٤ | ١٣ | 17 | 11 | ١. | ٧  | ٦  | 0 | ٥ |
| 10 | ١٤ | ١٣ | ١٢ | 11 | ١. | ٧  | ٦ | 7 |
| ١٦ | 10 | ١٤ | ١٣ | ١٢ | 11 | ١. | ٧ | ٧ |

جدول (١ - ٢) عملية الجمع في النظام الثماني.

مثال (۱ – ۱۹): اجمع العددين الثمانيين  $\Lambda(^{\Upsilon\Lambda})$  ،  $\Lambda(^{\xi\Upsilon})$ . الحل: نرتب أولاً العددين رأسياً ثم نقوم بعلمية الجمع:

$$\therefore (\Upsilon \xi)_{\lambda} + (\xi \Upsilon)_{\lambda} = (\Upsilon \Upsilon)_{\lambda}$$

نلاحظ هنا أن مجموع أي من الرقمين الرأسيين (٤٠٢) أو (٣٠٤) لم يزد عن رقم ( $^{\lor}$ ) وبالتالي يكتب حاصل الجمع كما هو.

مثال (۱ -۲۰): اجمع العددين الثمانيين  $\lambda(^{\circ 1})$ ،  $\lambda(^{\circ 7})$ . الحل:

نلاحظ في هذا المثال أنه عند زيادة حاصل الجمع عن رقم (V) أضفنا (V) إلى الناتج ثم رحلنا الحامل (V) إلى الخانة التالية.

۱ - ۱۰ - ۲ - ۲ الطرح في النظام الثماني Subtraction in Octal System يمكن تلخيص عملية الطرح في النظام الثماني كالتالي:

- إذا كان المطروح منه أكبر من المطروح أو يساويه فيتم كطرح الأرقام العشرية تماماً.
- أما إذا كان المطروح منه أصغر من المطروح فيتم إستلاف (١) من الخانة التالية هذا الواحد يعبر عنه بثمانية (٨) تضاف إلى الخانة التي يراد الطرح منها في العدد المطروح منه ثم يتم الطرح كالمعتاد في النظام العشري.

مثال (۱ - ۲۱): إجر عملية الطرح الآتية: 
$$(757) - (757)$$
 -  $(757)$  الحل: نضع الرقمين بصورة رأسية كما يلى :

$$\therefore (\mathsf{TOY})_{\Lambda} - (\mathsf{TET})_{\Lambda} = (\mathsf{TII})_{\Lambda}$$

نلاحظ هنا أن كل رقم من المطروح منه أكبر من المطروح ولذلك تمت عملية الطرح كما في الأرقام العشرية تماماً.

مثال (۱ -۲۲): إجر عملية الطرح الآتية: 
$$^{(377)}$$
 –  $^{(777)}$  الحل:

$$\therefore (\Upsilon \Upsilon \Upsilon)_{\Lambda} - (\Upsilon \Upsilon \xi)_{\Lambda} = (\Upsilon \Upsilon)_{\Lambda}$$

نلاحظ هنا في العمود الأول عند طرح (3) من (7) فإن المطروح أكبر من المطروح منه ولذلك استلفنا (1) من الخانة التالية وهذا الواحد بثمانية تجمع على المطروح منه، ثم تمت عملية الطرح كما في النظام العشري وتكررت هذه العملية أيضاً عند طرح (7) من (7) في العمود الثاني.

#### ۱ -۱۱ النظام السداسي عشري للأعداد Hexadecimal Numbering System

يطلق على النظام السداسي عشري اسم نظام الأساس ستة عشر (١٦) ويشار إليه بالأساس للم يطلق على النظام السداسي عشري اسم نظام الأساس ستة عشر رمزاً وهي (١٦) لأنه يتعمد على ستة عشر رمزاً وهي (١٦) لأنه يتعمد على ستة عشر رمزاً وهي (٨,B,C,D,E,F) على الترتيب. الحروف (٨,B,C,D,E,F) على الترتيب.

#### ۱ - ۱۱ - التحويل من السداسي عشري إلى العشري Hexadecimal-to-Decimal Conversion

مراتب الخانات في النظام السداسي عشري من اليمين إلى اليسار تمثل قوى العدد ١٦ أي الرات المراتب الخانات أو أوزانها هي (١٦ ١٦٠ ٢٥٦ ٤٠٩٦ ... ١٦ المراتب الخانات أو أوزانها هي (١٦ ١٦٠ ٢٥٦ ٤٠٩٠ ... وهكذا وعلى ذلك فإنه يمكن التعبير عن العدد ١٦ (٥٢٢,٣٩) كالآلتي:

۱٦٠ '١٦١ : الأوزان ١٦٠ '١٦ : الأوزان ١٦٠ '١٦ : العدد السادس عشري ٩

$$\therefore (\circ 77, 79)_{17} = (\circ \times 17^7) + (7 \times 17^1) + (7 \times 17^1) + (7 \times 17^{-1}) + (9 \times 17^{-7})$$

$$= (\circ \times 7\circ 7) + (7 \times 17) + (7 \times 1) + (7 \times ...7) + (9 \times ...79 \cdot 77)$$

$$= 174. + 77 + 7.14 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...74 + ...$$

والتعبير بهذه الطريقة عن العدد السداسي عشري تسمى بالشكل الموسع. ولتمييز العدد السداسي عشري عن غيره يوضع الأساس (١٦) على يمين العدد في الأسفل كما هو موضح سابقاً.

# ا - ۱۱ - ۲ التحويل من العشري إلى السداسي عشري عشري - ۲۰ التحويل من العشري إلى السداسي عشري

طريقة تحويل الأعداد من النظام العشري إلى السداسي عشري تتم بتكرار القسمة على (١٦) والتي تماثل تماماً الطريقة التي استخدمت في التحويل من النظام العشري إلى النظام الثماني والثنائي حيث اختلف في الأساس هنا فاصبح (١٦) بدلاً من (٨) أو (٢).

#### ١ - ١١ - ٢ - ١٠ تحويل الأعداد العشرية الصحيحة إلى النظام السداسي عشري

لتحويل العدد العشري ١٠(٩٧) إلى مكافئه السداسي عشري فإننا نبدأ بقسمة العدد ٩٧ على (١٦) ثم نقسم خارج القسمة الذي حصلنا عليه على (١٦) وهكذا حتى نحصل على خارج قسمة يساوي صفر (٠). في كل خطوة من خطوات القسمة نحصل على باقي من خارج القسمة وهو الذي يشكل العدد السداسي عشري. وكما في التحويل العشري إلى الثماني، فإن الباقي الأول الذي نحصل عليه يمثل (LSD) والباقي الأخير يمثل (MSD) وهذه الخطوات موضحة كالآتي:

وبالتالي يكون الناتج كما يلي:

 $(۹۷)_{1.} = (71)_{17}$  مثال (۱ -77): حول العدد العشري  $(71^{3})_{1}$  إلى مكافئه في النظام السداسي عشري. الحل:

$$\begin{array}{lll}
\text{TI} & \xi & \vdots & \text{II} & = \text{III} & \text{A} & \text{(LSD)} \\
\text{III} & & \vdots & \text{III} & & \text{III} \\
\text{III} & & & \vdots & & \text{III} & & \text{(MSD)}
\end{array}$$

وبالتالي يكون الناتج كما يلي:

$$(\Upsilon Y \xi)_1 = (Y \Upsilon A)_1 T$$

١ - ١١ - ٢ - ٢ تحويل الأعداد الكسرية في النظام السداسي عشري

يتم تحويل الأعداد الكسرية في خطوات مشابهة لطريقة تحويل الكسور في النظام الثماني والثنائي وذلك عن طريق الضرب المتكرر في (١٦). فمثلاً لتحويل العدد الكسري ،(٥٠/٨١٢٥) إلى نظيره في النظام السداسي عشري فإننا نبدأ بضرب العدد الكسري في (١٦) ثم نضرب العدد الكسري الناتج مرة أخرى في (١٦) وهكذا حتى يصبح العدد الكسري الناتج يساوي الصفر (٠) أو حتى نصل إلى العدد المطلوب من الخانات العشرية. والأرقام الحاملة الناتجة من حاصل الضرب المتكرر تكون لنا العدد السداسي عشري. والرقم الحامل الأول فإنه يمثل (LSD) والرقم الحامل الأخير فيمثل (MSD) وتتم عملية التحويل كالآتى:

الحامل

$$\cdot$$
, $\vee$  $\wedge$ 1 $\uparrow$ 0 × 1 $\uparrow$ 1 = 1 $\uparrow$ 0,  $\circ$  C  
 $\cdot$ 0 × 1 $\uparrow$ 1 =  $\wedge$ 0.  $\wedge$ 

وبذلك نحصل على:

$$\therefore (\cdot, \forall \land \land \land \circ), \cdot = (\cdot, C \land), \cdot$$

مثال (۱ -۲٤): حول العدد العشري ١٠(٣٢٩,٥٢) إلى مكافئه السداسي عشري. الحل: نبدأ أولاً بتحويل العدد العشري الصحيح وذلك بتكرار القسمة على ١٦:

وبالتالي يكون الناتج كما يلي:

$$\therefore (\Upsilon \Upsilon \P)_{1} = (1 \xi \P)_{17}$$

وبتكرار الضرب في (١٦) يتم تحويل العدد الكسري:

#### الحامل

$$., \circ 7 \times 17 = \lambda, \tau 7$$
 $., \tau 7 \times 17 = \circ, 17$ 
 $., \tau 7 \times 17 = \circ, 17$ 
 $., \tau 7 \times 17 = 1, 97$ 
 $., \tau 7 \times 17 = 15, \forall 7$ 
 $E$ 
 $., \forall 7 \times 17 = 11, \circ 7$ 
 $E$ 
 $., \circ 7 \times 17 = \lambda, \tau 7$ 
 $A$  (LSD)

فاذا فرضنا أن العدد المطلوب من الخانات العشرية هو ست (7) خانات فتكون نتيجة التحويل هي:  $(0,07)_{1,1} = (0,000)_{1,1}$ 

ويكون الناتج النهائي للعدد المطلوب هو:

$$(\Upsilon\Upsilon\P, \circ\Upsilon)_{1} = (\Upsilon \xi \P, \Lambda \circ \Upsilon EB\Lambda)_{17}$$

ا - ۱۱ - ۳ التحويل من السداسي عشري إلى العشري العشري العدد السداسي عشري عشري إلى العشري العدد السداسي عشري كما علمنا من قبل له مراتب في الخانات من اليمين إلى اليسار تمثل قوى العدد (۱۱). وبضرب كل خانة من خانات العدد السداسي عشري في مرتبة الخانة المقابلة لها ثم بجمع حاصل ضرب كل خانة نحصل على العدد المطلوب. ويمكن توضيح عملية التحويل بالمثال التالي: مثال (۱ -۲۵): أوجد مكافئ العدد السداسي عشري ۱۲(۴۹۵) في النظام العشري.

الأوزان : ١٦' ١٦' ١٦' ١٦' : الأوزان : 
$$F$$
  $\theta$   $B$  : العدد السادس عشري :  $F$   $\theta$   $\theta$  :  $(F^qB)_{17} = (F \times 17') + (9 \times 17') + (B \times 17')$   $= (10 \times 107) + (9 \times 17) + (11 \times 1)$   $= 100$ 

والأعداد الكسرية في الأعداد السداسي عشرية يمكن تحويلها كما في الأعداد الثنائية والثمانية وتصبح مراتب الخانات في النظام السداسي عشري كالآتي:

مثال (۱ - ۲۱): أوجد مكافئ العدد السداسي عشري ۱۱ (A۱º.C۳) بالنظام العشري. الحل:

$$\therefore (A^{1} \circ .C^{r})_{17} = (A \times 17^{r}) + (1 \times 17^{r}) + (0 \times 17^{r}) + (C \times 17^{-r}) + (F \times 17^{-r})$$

$$= (1 \cdot \times 107) + (1 \times 17) + (0 \times 1) + (11 \times ...110) + (F \times ...110) + (F \times ...110)$$

$$= 107 \cdot + 17 + 0 + ...1101 + (10 \times 1) + (10 \times 17^{-r}) + (10 \times 17^{-$$

مثال (۱ -۲۷): حول العدد ۱۰ (۳A°) إلى مكافئه الثنائي.

الحل:

$$(^{\mathsf{T}}\mathbf{A}^{\diamond})_{\mathsf{1}^{\mathsf{T}}} = \overset{\mathsf{T}}{\bigvee} \overset{\mathsf{A}}{\bigvee} \overset{\diamond}{\bigvee} \overset{\diamond}{\bigvee} \overset{\mathsf{I}}{\bigvee} \overset{\mathsf$$

| العدد السداسي عشري | العدد الثنائي | العدد العشري |
|--------------------|---------------|--------------|
| •                  | * * * *       | •            |
| 1                  | • • • 1       | 1            |
| 4                  |               | 4            |
| ٣                  | 11            | ٣            |
| £                  | . 1           | ٤            |

| ٥ | .1.1 | ٥   |
|---|------|-----|
| ٦ | .11. | ٦   |
| ٧ | .111 | ٧   |
| ٨ | 1    | ٨   |
| ٩ | 11   | ٩   |
| A | 1.1. | ١.  |
| В | 1.11 | 11  |
| C | 11   | ١٢  |
| D | 11.1 | ١٣  |
| E | 111. | ۱ ٤ |
| F | 1111 | 10  |

جدول (١ - ٣) تمثيل العدد السداسي عشري كعدد عشري وعدد ثنائي.

مثال (۱ -۲۸): أوجد مكافئ العدد ١٠ (B٣٥.D١) في النظام الثنائي. الحل:

Binary-to-Hexadecimal Conversion من الثنائي إلى النظام السداسي عشري ١١- ١٠

إن التحويل من النظام الثنائي إلى النظام السداسي عشري يتم بتكوين مجموعات مكونة من أربع خانات ثنائية وذلك ابتداءً من يمين الفاصلة الثنائية للعدد الصحيح وعلى يسار الفاصلة الثنائية للعدد الكسري ثم كتابة ما يقابل كل مجموعة مكونة من أربع خانات بما يكافئها في النظام السداسي عشري. ويلاحظ أنه في حالة تجميع الخانات الثنائية الموجودة في أقصى اليسار من العدد الصحيح أو أقصى اليمين بالنسبة للعدد الكسري فإنه يمكن زيادة من صفر واحد إلى ثلاثة أصفار حتى يكون مجموع الخانات الثنائية في أقصى اليمين أو اليسار مساوياً لأربع خانات ثنائية.

مثال (۱ - ۲۹): حول العدد الثنائي ۲ (۱۱۰۱۱۱۱۱۱۱۱) إلى نظيره السداسي عشري. الحل:



لاحظ أنه تم زيادة صفرين على يمين الكسر وثلاثة أصفار على يسار العدد الصحيح.

$$\therefore (11 \cdot 1111 \cdot 1, 1 \cdot 1, 1 \cdot 1)_{\tau} = (1 \text{BD.A} \xi)_{1\tau}$$

مثال (۱ - ۳۰): حول العدد الثنائي ٢(١١٠٠١،١١٠١) إلى نظيره في النطام السداسي عشري.

$$\therefore (11 \cdot 1 \cdot \cdot 1 \cdot \cdot 11, \cdot 11 \cdot \cdot 1)_{\tau} = (1AB.74)_{17}$$

Hexadecimal-to-Octal Conversion إلى النظام الثماني عشري إلى النظام الثماني وذلك بتحويل العدد من السهل إجراء التحويل من النظام السداسي عشري إلى النظام الثماني وذلك بتحويل العدد السداسي عشري إلى ما يكافئه في النظام الثنائي ومن ثم تحويل العدد الثنائي الناتج مرة أخري إلى عدد في النظام الثماني وكما هو موضح بالمثال التالي:

مثال (۱ - ۳۱): حول العدد ۱۰ (ABTE.۸۷D) إلى عدد في النظام الثماني.

الحل: نبدأ أولاً بتحويل العدد السداسي عشري إلى مكافئه الثنائي:

ثم نقوم تحويل العدد الثنائي الناتج إلي عدد في النظام الثماني عن طريق تقسيمه إلى مجموعات كل منها عبارة عن ثلاث خانات ثنائية كما سبق شرحه كالآتي:



لاحظ أنه تم إضافة صفرين على يسار العدد الصحيح لتكوين مجموعات كاملة من ثلاثة خانات.

$$\therefore (AB^{\mathsf{T}}E.^{\mathsf{A}\mathsf{V}}D)_{\mathsf{N}\mathsf{T}} = (\mathsf{N}\mathsf{T} \circ \mathsf{E}\mathsf{V}\mathsf{T}, \mathsf{E}\mathsf{N}\mathsf{V} \circ)_{\mathsf{A}}$$

#### ۱ - ۱۱ -۷ التحويل من الثماني إلى النظام السداسي عشري Octal-to-Hexadecimal Conversion

تتم عملية التحويل وذلك بتحويل العدد الثماني إلى مكافئه الثنائي حيث أن كل رمز ثماني يتم تمثيله بثلاث خانات ثنائية، وبعد ذلك يتم تكوين مجموعات كل منها مكون من أربع خانات ثنائية سواء بالنسبة للعدد الصحيح أو العدد الكسري الثنائي، ومن ثم كتابة ما يقابل كل مجموعة بمكافئها السداسي عشري وكما هو موضح في المثال التالي:

مثال (١ -٣٢): حول العدد الثماني ٨(٢٥,٣٤٢) إلى نظيره في النظام السداسي عشري.

الحل: نحول أولاً العدد الثماني إلى ثنائي كما يلي:

$$\therefore (\texttt{Yo}, \texttt{TEY})_{A} = (\cdot \texttt{1} \cdot \texttt{1}, \cdot \texttt{1}, \cdot \texttt{1} \texttt{1}, \cdot \cdot \texttt{1} \cdot \texttt{1})_{\texttt{Y}}$$

ثم نحول العدد الثنائي إلى عدد في النظام السداسي عشري كما يلي:

لاحظ أنه تم حذف الصفر الموجود على يمين الكسر الثنائي وإضافة صفرين على يسار العدد الصحيح.

$$\therefore (\Upsilon \circ, \Upsilon \xi \Upsilon)_{\Lambda} = (\Upsilon \Upsilon, \Upsilon \Upsilon)_{\Upsilon \Upsilon}$$

#### ١ - ١١ - ٨ العمليات الحسابية في النظام السداسي عشري

Arithmetic Operations in Hexadecimal System

سنقتصر هنا على دراسة عمليتي الجمع والطرح بالطريقة المباشرة.

Hexadecimal Addition الجمع في النظام السداسي عشري ١١ - ١ - ١١ الجمع النظام السداسي عشري

حيث إن الرموز في النظام السداسي عشري تقع بين  $(\cdot,F)$  فإن العدد التكراري الأول بعد  $(\cdot,F)$  هو  $(\cdot,F)$ ، وكما سبق وبينا أن هذا العدد  $(\cdot,F)$  هو العدد التكراري لأنظمة الأعداد العشرية والثنائية والثمانية أو بمعنى أشمل أن هذا العدد هو العدد التكراري الأول لأي نظام عددي. وبالتالي فإن قواعد الجمع للنظام السداسي عشري تخضع لنفس قواعد الجمع للنظام العشري مع ملاحظة أن حاصل الجمع الزائد عن (F) بواحد صحيح بعبر عنه بحرف (F) والزائد عن (F) باثنين يعبر عنه بحرف (F).

أما لو جمعنا واحداً صحيحاً على ١٦(F) فإن الناتج يكون ١٦(١١) حيث الصفر هو المجموع ويرحل الواحد إلى الخانة التالية ولوجمعنا اثنين على ٦٦(F) فإن الناتج يكون ١٦(١١) أي أن المجموع هو الواحد ويرحل الواحد إلى الخانة التالية وهكذا.

والجدول (١ -٤) يوضح نتائج عملية الجمع بين كل رموز النظام السداسي عشري، مع ملاحظة أن الصف الأول الأفقي والعمود الأول الرأسي يوضحان رموز هذا النظام الذي يجري فيه الجمع أما بقية الخانات فتوضح نتيجة الجمع للرمز الأفقي مع الرمز الرأسي.

| F   | E  | D  | C  | В  | A  | ٩  | ٨  | ٧        | ٦  | ٥ | ٤ | ٣ | ۲ | 1 | • | + |
|-----|----|----|----|----|----|----|----|----------|----|---|---|---|---|---|---|---|
| F   | Е  | D  | С  | В  | A  | ٩  | ٨  | <b>Y</b> | ۲  | 0 | ٤ | ٣ | ۲ | ١ | • | • |
| ١.  | F  | Е  | D  | C  | В  | A  | ٩  | ٨        | ٧  | 7 | ٥ | ٤ | ٣ | ۲ | ١ | 1 |
| 11  | ١. | F  | Е  | D  | С  | В  | A  | ٩        | ٨  | ٧ | 7 | 0 | ٤ | ٣ | ۲ | ۲ |
| 17  | 11 | ١. | F  | Е  | D  | C  | В  | A        | ٩  | ٨ | ٧ | ۲ | 0 | ٤ | ٣ | ٣ |
| 17  | 17 | 11 | 1. | F  | Е  | D  | C  | В        | A  | ٩ | ٨ | > | ۲ | 0 | ٤ | ź |
| 1 ٤ | ١٣ | ١٢ | 11 | •  | F  | Е  | D  | C        | В  | A | ٩ | ٨ | > | ۳ | 0 | 0 |
| 10  | ١٤ | ١٣ | 17 | 11 | •  | F  | Е  | D        | C  | В | A | ٩ | ^ | > | 7 | ٦ |
| ١٦  | 10 | ١٤ | ١٣ | 17 | 11 | ١. | F  | Е        | D  | С | В | A | ٩ | ٨ | ٧ | ٧ |
| ١٧  | 7  | 10 | ١٤ | 17 | ١٢ | 11 | ١. | F        | Е  | D | С | В | A | ٩ | ٨ | ٨ |
| ١٨  | ١٧ | ٦٦ | 10 | ١٤ | ١٣ | 17 | 11 | ١.       | F  | Е | D | C | В | A | ٩ | ٩ |
| 19  | ١٨ | ١٧ | ١٦ | 10 | ١٤ | 18 | 17 | 11       | ١. | F | Е | D | C | В | A | A |

| ١A | 19 | ١٨ | ١٧ | ١٦ | 10 | ١٤ | ١٣ | ١٢ | 11  | ١. | F  | Е  | D  | С  | В | В |
|----|----|----|----|----|----|----|----|----|-----|----|----|----|----|----|---|---|
| ١B | ١A | 19 | ١٨ | ١٧ | 7  | 10 | ١٤ | ١٣ | 17  | 11 | ١. | F  | Е  | D  | C | C |
| ١C | ۱B | ١A | ۱۹ | ١٨ | ١٧ | ١٦ | 10 | ١٤ | ١٣  | ١٢ | 11 | ١. | F  | Е  | D | D |
| ١D | ١C | ۱B | ١A | 19 | ١٨ | ١٧ |    |    | , . | ١٣ | 17 | 11 | ١. | F  | Е | E |
| ١E | ١D | ١C | ۱B | ١A | 19 | ١٨ | ١٧ | ١٦ | 10  | ١٤ | ۱۳ | 17 | 11 | ١. | F | F |

جدول (١ -٤) عملية الجمع في النظام السداسي عشري.

مثال (١ -٣٣): أوجد نتيجة الجمع للعددين التاليين:

الحل: نرتب العددين رأسياً أولاً ثم نقوم بعملية الجمع تبعاً للقواعد المبينة في الجدول السابق.

$$\therefore (\mathsf{T} \circ \mathsf{A} \mathsf{B} \mathsf{T})_{17} + (\mathsf{1} \mathsf{A} \mathsf{T} \mathsf{V} \circ)_{17} = (\circ \cdot \mathsf{1} \mathsf{T} \mathsf{V})_{17}$$

ا - ۱۱ - ۸ - ۲ الطرح في النظام السداسي عشري عشري الطرح في النظام السداسي عشري بالطريقة المباشرة كالآتي:

- إذا كان المطروح منه أكبر من المطروح فتتم كعملية الطرح في الأعداد العشرية مع تحويل الحروف إلى ما يقابلها من أرقام عند الطرح وتحويل باقي الطرح إلى حروف إذا لزم الأمر.
- إذا كان المطروح منه أصغر فيتم استلاف (١) من الخانة التالية وهذا الواحد يعبر عنه بستة عشر تجمع إلى الخانة التي يتم الطرح منها في العدد المطروح منه ثم يتم الطرح كما في الخطوة الأولى وكما يتضح من المثال التالى:

مثال (١ -٣٤): أجر عملية الطرح الآتية:

$$(F^{\gamma}ABD)_{17} - (EF^{\xi}CE)_{17}$$

الحل:

لاحظ أنه تم حذف الصفر على يمين العدد الصحيح لأنه لا قيمة له.

# تدريبسات

|                      |                      | شائية:                                   | مكافئاتها ال    | ١) حول كل من الأعداد العشرية الآتية الى                                                                     |  |  |  |  |
|----------------------|----------------------|------------------------------------------|-----------------|-------------------------------------------------------------------------------------------------------------|--|--|--|--|
| a) ٦٤                | b) 117               | (                                        | c) YoV          | d) ۲۷,۲٦                                                                                                    |  |  |  |  |
| e) ٧٧,•٦٢٥           | f) £V,AV             | o g                                      | ) 88,140        |                                                                                                             |  |  |  |  |
|                      |                      |                                          |                 |                                                                                                             |  |  |  |  |
|                      |                      |                                          |                 | <ul> <li>٢) حول كل من الأعداد الثنائية التالية الى المسلمة الله الله الله الله الله الله الله الل</li></ul> |  |  |  |  |
| a) 11·11             | ,                    |                                          | :) 111111       | d) 1111,11                                                                                                  |  |  |  |  |
| e) 1 · 1 · 1,11 · 1  | f) 11                | ••1,11•11                                |                 |                                                                                                             |  |  |  |  |
|                      |                      |                                          | <b>X</b> 11 - 4 | دا دا ا ا ا ا ا ا ا                                                                                         |  |  |  |  |
|                      |                      | • >                                      |                 | ٣) أوجد حاصل جمع كل من الأعداد الشائ                                                                        |  |  |  |  |
| a) $\cdots + \cdots$ |                      | ŕ                                        | 111.,11 + 11    |                                                                                                             |  |  |  |  |
| c) 1111 + 11.        | 1                    | d)                                       | 11,11 + 1       | 11.1,11                                                                                                     |  |  |  |  |
|                      |                      | &                                        | 1               | r - Str r si - str 1 tr 1 tr 2 tr 1 tr                                                                      |  |  |  |  |
| -)                   |                      |                                          |                 | ٤) أوجد باقي الطرح للأعداد الثنائية الآتية                                                                  |  |  |  |  |
| a) 11·1 – ·1·        |                      |                                          | b) 1··1 – ·111  |                                                                                                             |  |  |  |  |
| c) 11·1·-1·          | 111                  | d)                                       | 11              |                                                                                                             |  |  |  |  |
|                      |                      |                                          | شائية الآتية:   | ٥) أوجد المتمم الأحادي لكل من الأعداد الـ                                                                   |  |  |  |  |
| a) · · · · · · · ·   | t                    | ) 111                                    |                 | e) ·····                                                                                                    |  |  |  |  |
|                      |                      |                                          | ~               | •                                                                                                           |  |  |  |  |
|                      |                      |                                          |                 | ٦) أوجد المتمم الثنائي لكل من الأعداد الث                                                                   |  |  |  |  |
| a) 1111·11·          | t                    | 9) • • • • • • • • • • • • • • • • • • • | c               | e) ·····                                                                                                    |  |  |  |  |
| . (                  | . 1 & 1 /            | a                                        | ( . ( . <b></b> |                                                                                                             |  |  |  |  |
| المصدار بحيت         | <i>غ شڪل اشيار</i> ه | لعشريه الأنيه ي                          |                 | ٧) اكتب العدد الشائي المكافئ لكل م                                                                          |  |  |  |  |
|                      |                      |                                          | :(\tau-bits     | يتكون العدد الثنائي من ثماني خانات (s                                                                       |  |  |  |  |
| a) +YA               | b) - AT              | c) +99                                   | d) - 17         | •                                                                                                           |  |  |  |  |
| لأحادي بحيث          | شكل المتمم ال        | عث به الآتة في                           | ے: الأعداد الـ  | ٨) اكتب العدد الثنائي المكافئ لكل م                                                                         |  |  |  |  |
| <u> Q- · -</u>       | ,                    |                                          |                 | •                                                                                                           |  |  |  |  |
| <b>\</b>             | 1 )                  | <b>\</b>                                 |                 | يتكون العدد الثنائي من ثماني خانات (s                                                                       |  |  |  |  |
| a) +1 £              | b) – ٦٣              | c) +1 · v                                | d               | d) – 177                                                                                                    |  |  |  |  |

| إشارة المقدار:                           | التالية وذلك بنظام                                | . الثنائية ذات الإشارة | ) احسب القيمة العددية العشرية للأعداد       | ١. |
|------------------------------------------|---------------------------------------------------|------------------------|---------------------------------------------|----|
| a) 1.1111                                |                                                   |                        |                                             |    |
| المتمم الأحادي:                          | التالية وذلك ينظام                                | . الثنائية ذات الاشارة | ) احسب القيمة العددية العشرية للأعداد       | ۱۱ |
| •                                        | ,                                                 | · c)                   |                                             |    |
| المتمم الثنائي:                          | التالية وذلك ينظام                                | . الثنائية ذات الاشارة | ) احسب القيمة العددية العشرية للأعداد       | ۱۲ |
| •                                        | '                                                 | ·1 c) 1·111·           |                                             |    |
|                                          |                                                   |                        | · / · · · / · · · · · · · · · · · · · ·     |    |
|                                          |                                                   | •                      | ) أجرى عمليات الطرح الآتية باستخدام ن       | ١٤ |
| a) · · · · · · · · · · · · · · · · · · · |                                                   |                        | – 1.1.1111                                  |    |
| c) 111 –111                              | •••                                               | d) 11·11·              | – 111111                                    |    |
|                                          | ظام الثماني:                                      | ى ما يكافئها في النذ   | ) حول كل من الأعداد العشرية الآتية الو      | ١٥ |
| a) o·                                    | b) 1                                              | c) 7891                | d) ٧٧,٣٧٥                                   |    |
| e) 17.,010770 f) 15                      |                                                   |                        |                                             |    |
|                                          |                                                   |                        |                                             |    |
|                                          | ي:                                                | اتها في النظام العشر   | ) حول الأعداد الثمانية الآتية الى مكافئً    | ١٦ |
| a) £Y                                    | b) ۲0£                                            | c) 1.0V                | d)                                          |    |
| e) 47,11                                 | f) 110,7                                          | g) 12877,17            |                                             |    |
|                                          |                                                   | ها في النظام الثنائي:  | ) حول الأعداد الثمانية الآتية الى ما يقابل  | ۱٧ |
| a) vy                                    | b) 11r                                            | c) 17,7°               | d) ٣٧,٦                                     |    |
| e) 177,770                               | f) £17,788                                        | g) ۲۷٦,7۲1             |                                             |    |
|                                          |                                                   | ها في النظام الثماني:  | ) حول الأعداد الثنائية الآتية الى ما يقابله | ۱۸ |
| a) 11·1·1,11·1                           |                                                   | . ,                    | c) 11·11·111,1·1·1                          |    |
| d) 1 · · · 1 · · 1 · 1 · 1 · 1 · · · ·   | e) 1                                              | •1•111,111•1           |                                             |    |
|                                          |                                                   | ية:                    | ) أوجد حاصل جمع الأعداد الثمانية الآتي      | ۱۹ |
| a) $(10)_{\Lambda} + (10)_{\Lambda}$     |                                                   | b) (٤٤), +             | •                                           |    |
| c) $(177)_{\Lambda} + (771)_{\Lambda}$   | $d) (YVY)_{\lambda} + (\mathfrak{sor})_{\lambda}$ |                        |                                             |    |

٩) أعد حل السؤال رقم (٨) بحيث يكون العدد الثنائي في شكل المتمم الثنائي.

| a) $(TT)_{\Lambda}$ – $(TO)_{\Lambda}$              | ),                                    | b) $(157)_{\lambda} - (75)_{\lambda}$                                       |                                              |                           |
|-----------------------------------------------------|---------------------------------------|-----------------------------------------------------------------------------|----------------------------------------------|---------------------------|
| $c) (r r o)_{\Lambda} - (r o)_{\Lambda}$            | ۲۲) <sub>۸</sub>                      | d) $(\mathfrak{zrv})_{\lambda} - (\mathfrak{r}\mathfrak{z}\cdot)_{\lambda}$ |                                              |                           |
|                                                     |                                       |                                                                             |                                              |                           |
|                                                     | ري:                                   | ہا ہے النظام السداسي عش                                                     | لعشرية الآتية الى ما يكافئه                  | ٢١) حول الأعداد ا         |
| a) 12                                               | b) <b>^</b> •                         | c) 07·                                                                      | d) r···                                      |                           |
| e) 770···                                           | f) ۲·٤,170                            | g) ۲00,AV0                                                                  | h) 771,70                                    |                           |
|                                                     |                                       | 2 41 14 120 1 mics 1                                                        | * ( '' *                                     |                           |
| \ <b>F</b>                                          | *                                     | ,                                                                           | لسادسة عشرية التالية الى م                   | ۲۲) حول الاعداد ا         |
| a) 4F                                               | •                                     | c) TVF                                                                      | ŕ                                            |                           |
| e) F. £                                             | f) Br.E                               | g) 1111,1                                                                   | h) ۸۸۸,۸                                     |                           |
|                                                     |                                       | شيء السلامالة الشاهد                                                        | لآتية من النظام السداسي عا                   |                           |
| a) .                                                | b) . C                                | · · · · · · · · · · · · · · · · · · ·                                       | · · · · · · · · · · · · · · · · · · ·        | ۱۳ مون ۱۱ عداد ۱          |
| a) A                                                | b) \C                                 | c) A72 d) 1F                                                                | .C 6) 114,2                                  |                           |
|                                                     | :,6                                   | ا فے النظام السداسے عشہ                                                     | لثنائية التالية الى ما يكافئه                | ٢٤) حول الأعداد ا         |
| a) 111111                                           | *                                     | ··,1 c) 11·1·                                                               |                                              | 7 2 2 2 2 7 6 9 2 7 7 7 7 |
| ŕ                                                   | ŕ                                     | f)                                                                          |                                              |                           |
| <i>a)</i>                                           | · · · · · · · · · · · · · · · · · · · | , , , , , ,                                                                 | ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,      |                           |
|                                                     |                                       | الثماني:                                                                    | لآتية من السادس عشري الي                     | ٢٥) حول الأعداد ا         |
| a) ۱۳A                                              | b) ۲oE٦                               | c) ٣٠١٦                                                                     | *                                            |                           |
| e) va.Dr                                            | f) 7709.FE1                           | ,                                                                           | ,                                            |                           |
| ,                                                   | ,                                     |                                                                             |                                              |                           |
|                                                     |                                       | ى عشري:                                                                     | لآتية من الثماني الى السادس                  | ٢٦) حول الأعداد ا         |
| a) ۳۷                                               | b) vro                                | c) YEV7,Y                                                                   | d) ۱۱۱۷,۱٦                                   |                           |
| e) 17,072                                           | f) ٣٠٠٠,٦١                            | Y0                                                                          |                                              |                           |
|                                                     |                                       |                                                                             |                                              |                           |
|                                                     |                                       | رية الأتية:                                                                 | لجمع للأعداد السادسة عش                      | ۲۷) أوجد حاصل ا           |
| $a) (\varepsilon \eta)_{\eta} + (\eta \eta)_{\eta}$ |                                       | b) (C/                                                                      | b) $(C \wedge)_{17} + (r A)_{17}$            |                           |
| $c) (AB)^{1/2} + (AO)^{1/2}$                        |                                       | d) (11                                                                      | $d) (11D)_{17} + (7E1)_{17}$                 |                           |
| f) $(vvCB\circ)_{17} + (A\circ FvY)_{17}$ g) (      |                                       | g) (17                                                                      | $\mathrm{EFD})_{17} + (71\mathrm{BBr})_{17}$ |                           |
|                                                     |                                       |                                                                             |                                              |                           |

٢٠) أوجد حاصل طرح الأعداد الثمانية الآتية:



المملكة العربية السعودية المؤسسة العامة للتعليم الفني والتدريب المهني الإدارة العامة لتصميم وتطوير المناهج

# دوائر منطقية

الدوائر المنطقية البسيطة

الكترونيات صناعية وتحكم دوائر منطقية البسيطة

# الأهداف العامة للوحدة

عندما تكمل هذه الوحدة يكون لديك القدرة على:

- معرفة البوابات المنطقية المختلفة وجدول الحقيقة لكل منها.
- كيفية عمل البوابات المنطقية مع مدخلات ذات نبضات متغيرة المستوى.
  - معرفةالقواعد الأساسية للجبر البوليني.
  - كيفية استنتاج التعبير البوليني للدائرة المنطقية.
  - تمثيل الدائرة المنطقية بمعلومية التعبير البوليني.
  - تمثيل الدائرة المنطقية من خلال جدول الحقيقة.
  - التحويل من التعبير البوليني الى جدول الحقيقة.
  - تبسيط التعبيرات البولينية باستخدام قواعد الجبر البوليني.

التخصص ۱٤٧ الك الوحدة الثانية المحدد الثانية المحدد الثانية المحدد الثانية المحدد الثانية المحدد التعدد الدوائر المنطقية المسيطة

#### ۱- ۲ مقدمة Introduction

معظم الأنظمة الرقمية مثل الحاسبات -أجهزة معالجة البيانات -أجهزة التحكم -أجهزة القياس -وأنظمة الاتصالات الرقمية، تحتوي على مجموعة من الدوائر المنطقية التي تؤدي بعض العمليات الأساسية والتي يتكرر تنفيذها كثيرا وبسرعة كبيرة جدا، وهذه العمليات الأساسية هي في الواقع مجموعة من العمليات المنطقية، ولذلك تسمى الدوائر البسيطة التي تقوم بهذه العمليات بالدوائر أو البوابات المنطقية.

وتمثل البوابات المنطقية حجر الأساس لبناء أي دائرة منطقية ومن ثم أي نظام رقمي أو منطقي، وحيث إن كلمة منطق ترمز إلى "عملية صنع القرار" لذا فإن بوابة المنطق هي البوابة التي تعطي خرج فقط عندما تتحقق شروط معينة على مدخلات هذه البوابة.

وفى هذه الوحدة سوف نتناول بالدراسة الأنواع المختلفة للبوابات المنطقية وسنبدأ بالبوابات الأساسية وهى بوابة AND، بوابة OR، بوابة NOT أو العاكس (INVERTER). ومن خلال التركيبات البسيطة لهذه البوابات الثلاث يمكننا الحصول على باقي أنواع البوابات الأخرى، ثم نقوم بعد ذلك بدراسة كيفية تجميع هذه البوابات لتمثيل دوائر منطقية بسيطة.

## Logic Signal Levels مستويات الإشارة المنطقية ٢- ٢

قبل أن نبدأ بدراسة البوابات المنطقية يجب أولا أخذ فكرة مبسطة عن المستويات التي تعمل عليها هذه البوابات، والمنطق الذي يتبع ذلك. وتعمل البوابات المنطقية على السماح بمرور البيانات أو عدم مرورها، وعند سماحها للبيانات بالمرور يمكن أن يقاس ذلك كجهد خرج لها وكذلك عند منعها، أي أن لها مستويان من جهد الخرج، وبالطبع فإن جهد الخرج عند السماح بمرور البيانات يختلف عن جهد الخرج عند منع مرورها، وهذان المستويان للخرج يناسبان تماما نظام الأعداد الثنائية -وعلى ذلك إذا كان جهد الخرج عاليا (HIGH) فإنه يقابل كان جهد الخرج عاليا (LOW) فإنه يقابل المستوى (١) الثنائي، وإذا كان منخفضا (LOW) فإنه يقابل المستوى (٠) الثنائي، وبتعبير آخر عندما يكون جهد الخرج يقابل المستوى (١) الثنائي فإنه يقال أن الخرج زائف حقيقي (TRUE)، وعندما يكون جهد الخرج يقابل المستوى (١) الثنائي فيقال أن الخرج زائف

وهناك نوعان من المنطق، يسمى أحدهم بالمنطق الموجب (Positive Logic)، والآخر بالمنطق السالب (Negative Logic). فإذا كان مستوى إشارة خرج البوابة الذي يقابل المستوى (١) الثنائي أكثر ايجابية من المستوى (١) الثنائي، يقال أن البوابة تعمل على منطق موجب، أما إذا كان المستوى (١) الثنائي فيقال أن البوابة تعمل على منطق سالب.

| الوحدة الثانية           | ना। १६४      | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | الكترونياتصناعية وتحكم |

#### AND Gate AND بوابة

تعتبر البوابة AND واحدة من البوابات الأساسية والتي تدخل في بناء معظم الدوال المنطقية (Logic Functions). والبوابة AND لها مدخلان أو أكثر ولها خرج واحد، وتؤدي هذه البوابة ما يسمى بالضرب المنطقي (Logical Multiplication)، ويمكن تمثيل هذه البوابة بعدد من المفاتيح الموصلة على التوالي في دائرة كهربائية كما هو موضح في الشكل (۲ -۱)، حيث المفتاحان A, B يمثلان اثنين من المتغيرات الثنائية (۲ -۱)، وتكون قيمة أي متغير منهما تساوي (۰) الثنائي عندما يكون المفتاح مغلق (Open) وتساوي (۱) الثنائي عندما يكون المفتاح مغلق (Closed).



شكل (٢ - ١) تمثيل البوابة AND كمفتاحين على التوالي.

وبالمثل سوف نعتبر المصباح "L" يمثل المتغير الثنائي الثالث ويساوي (١) ثنائي عندما يكون المصباح مضاء (OFF). وحيث إن هذه الدائرة لها المصباح مضاء (ON) ويساوي (٠) الثنائي عندما يكون غير مضاء (OFF). وحيث إن هذه الدائرة لها مفتاحان، فإنه يوجد هناك أربعة احتمالات لوضعهم، وجدول (٢ -١) يوضح هذه الاحتمالات الأربعة وكذلك حالة المصباح (L) عند كل احتمال. ويبين الجدول أن المصباح (L) لا يضاء إلا عندما يكون كل من المفتاحين مغلق، ويطلق على هذا الجدول اسم جدول الحقيقة (Truth Table).

| A     | В     | L       |
|-------|-------|---------|
| مفتوح | مفتوح | غيرمضاء |
| مفتوح | مغلق  | غيرمضاء |
| مغلق  | مفتوح | غيرمضاء |
| مغلق  | مغلق  | مضاء    |

جدول (٢ - ١) جدول الحقيقة للدائرة في شكل (٢ - ١).

| الوحدة الثانية           | ۷۱۱۱۲۷       | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

يوضح الشكل (٢ - ٢) الرمز المنطقي القياسي (Standard) للبوابة AND، حيث يظهر الدخلان App وضح الشكل (٢ - ٢) جدول الحقيقة للبوابة A, B والخرج Y، ويسمى رمز البوابة AND بدخلين. ويبين الجدول (٢ - ٢) جدول الحقيقة للبوابة AND بمدخلين.

| فلات | المدخ | الخرج |
|------|-------|-------|
| A    | В     | Y     |
| •    | •     | •     |
| •    | ١     | •     |
| ١    | •     | •     |
| ,    | ١     | ١     |



جدول (٢ - ٢) جدول الحقيقة للبوابة AND بمدخلين.

شكل (٢ - ٢) رمز البوابة AND.

ويظهر الدخلان كأرقام ثنائية (bits)، ويلاحظ أن الخرج يساوي (١) الثنائي فقط عندما يكون الدخلان A, B تساوي (١) الثنائي، وبالتالي فإنه لأي بوابة AND وبصرف النظر عن عدد المدخلات، يكون الخرج يساوي (١) فقط عندما تكون جميع المدخلات تساوي (١).

ويمكن استنتاج عدد التشكيلات -أو الاحتمالات للمدخلات الثنائية لأي بوابة عن طريق العلاقة:

 $N = 2^n$ 

حيث: N عدد التشكيلات المحتملة

n عدد المدخلات للبوابة.

وللتوضيح نقول:

 $N=2^2=4$  لعدد مدخلان للبوابة يكون عدد التشكيلات

 $N=2^3=8$  لعدد ثلاثة مدخلات للبوابة يكون عدد التشكيلات

 $N=2^4=16$  لعدد أربعة مدخلات للبوابة يكون عدد التشكيلات

## مثال (۲ -۱):

- استنتج جدول الحقيقة لبوابة AND لها ثلاث مدخلات.
- ما عدد التشكيلات لبوابة AND لها خمس مدخلات؟

**الحل:** يوجد ثماني تشكيلات لبوابة AND ذات الثلاثة مدخلات، ويوضح جدول (٢ - ٣) جدول الحقيقة لهذه البوابة.

| الوحدة الثانية           | ۱٤٧ الك      | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

| المدخلات |   |   | الخرج |
|----------|---|---|-------|
| A        | В | C | Y     |
| •        | • | • | •     |
| •        | • | ١ | •     |
| •        | 1 | • | •     |
| •        | ١ | ١ | •     |
| ١        | • | • | •     |
| ١        | • | ١ | •     |
| ١        | ١ | • | •     |
| ١        | ١ | ١ | 1     |

جدول (٢ - ٣) جدول الحقيقة للبوابة AND بثلاثة مدخلات.

عدد التشكيلات يمكن حسابه من العلاقة السابقة كالآتى:

$$N = 2^n = 2^5 = 32$$

يعتبر الجبر البوليني (Boolean Algebra) صيغة للمنطق الرمزي والذي يبين كيف تعمل البوابات المنطقية، والعبارة البولينية (Boolean Expression) هي طريقة مختصرة لإظهار ماذا يحدث في دائرة منطقية ما. والعبارة البولينية لبوابة AND ذات مدخلين هي:

$$Y = A \bullet B$$

وتقرأ هذه العبارة كالتالي: الخرج Y يساوي A AND B (● تعني AND)، وأحيانا تحذف النقطة من العبارة البولينية وتصبح:

$$Y = AB$$

وتقرأ الخرج Y يساوي A AND B.

في معظم التطبيقات لا يكون دخل البوابة ثابت عند مستوى ثنائي معين ولكنه يكون عبارة عن نبضات (Pulses) تتغير بين المستويين المرتفع (HIGH) والمنخفض (LOW). وسوف نرى الآن كيفية عمل بوابة AND مع مدخلات ذات نبضات متغيرة المستوى، وبالنظر إلى المدخلات بالنسبة لبعضها البعض يمكن أن نحدد مستوى الخرج عند أي لحظة.

وكمثال على ذلك، في شكل (٢ - ٣) كلا من الدخلين A, B مرتفع أي يساوي (١) خلال الفترة الزمنية  $t_1$ ، الدخل A الزمنية  $t_2$  والذي يجعل الخرج Y مرتفع في هذه الفترة أي يساوي (١)، خلال الفترة الزمنية  $t_3$ ، الدخل A

| الوحدة الثانية           | ा। १६४       | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

منخفض أي يساوي (٠) والدخل B مرتفع وبالتالي يكون الخرج Y يساوي (٠)، وهكذا خلال الفترات الزمنية الأخرى. يطلق على شكل نبضات الدخل والخرج كعلاقة مع الزمن اسم المخطط الزمني (Timing Diagram).



شكل (٢ - ٣) المخطط الزمني لبوابة AND بمدخلين.

## OR Gate OR بوابة ٤- ٢

تعتبر البوابة OR واحدة من البوابات الأساسية والتي تدخل في بناء معظم الدوال المنطقية. والبوابة OR لها مدخلان أو أكثر ولها خرج واحد، وتؤدي هذه البوابة ما يسمى بالجمع المنطقي OR لها مدخلان أو أكثر ولها خرج واحد، البوابة بعدد من المفاتيح الموصلة على التوازي في دائرة (Logical Addition)، ويمكن تمثيل هذه البوابة بعدد من المفاتيح الموصلة على التوازي في دائرة كهربائية كما هو موضح بالشكل (۲ -٤). وكما في البوابة AND فإن المفتاحين A, B تكون قيمة أي متغير منهما تساوي (۱) عندما يكون المفتاح مفتوح (Open) وتساوي (۱) عندما يكون المفتاح مفتوح (Closed).



شكل (٢ -٤) تمثيل البوابة OR كمفتاحين على التوازي.

جدول (٢ - ٤) يوضح العلاقة بين أوضاع المفتاحين وحالة المصباح، ونلاحظ من هذه الدائرة ومن الجدول أن المصباح (L) يضاء عندما يكون أي من المفتاحين أو كلاهما مغلقا.

| الوحدة الثانية           | न्।। १६४     | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

| A     | В     | L       |
|-------|-------|---------|
| مفتوح | مفتوح | غيرمضاء |
| مفتوح | مغلق  | مضاء    |
| مغلق  | مفتوح | مضاء    |
| مغلق  | مغلق  | مضاء    |

جدول (٢ - ٤) جدول الحقيقة للدائرة في شكل (٢ - ٤).

يوضح الشكل (٢ -٥) الرمز المنطقي القياسي للبوابة OR، حيث يظهر الدخلان A, B والخرج يوضح الشكل (٢ -٥) الرمز المنطقي القياسي للبوابة OR بمدخلين.

| فلات | المدخ | الخرج |
|------|-------|-------|
| A    | В     | Y     |
| •    | •     | •     |
|      | ١     | ١     |
| ١    | •     | ١     |
| ١    | ١     | ١     |



جدول (٢ -٥) جدول الحقيقة للبوابة OR بمدخلين.

شكل (٢ -٥) رمز البوابة OR.

ويلاحظ من الجدول (٢ -٥) أن الخرج يساوي (١) أي حقيقيا عندما يكون أي من الدخلين أو كلاهما عند المستوى (١)، وأن الخرج يكون غير حقيقي أي (٠) عندما تكون كل المدخلات عند مستوى (٠) الثنائي. والعبارة البولينية لبوابة OR ذات مدخلين هي:

$$Y = A + B$$

وتقرأ هذه العبارة كالتالي: الخرج Y يساوي A OR B (+ تعني OR).

والآن سوف نرى كيفية عمل بوابة OR مع مدخلات ذات نبضات متغيرة المستوى، وكما سبق شرحه في بوابة AND يجب النظر إلى المدخلات بالنسبة لبعضها البعض حتى نتمكن من تحديد مستوى الخرج عند أي فترة زمنية.

ية شكل (١ -٦) كل من الدخلين A, B مرتفع أي يساوي (١) خلال الفترة الزمنية  $t_1$  والذي يجعل الخرج Y مرتفع في هذه الفترة أي يساوي (١)، خلال الفترة الزمنية  $t_2$  الدخل A منخفض أي يساوي (٠) والدخل B مرتفع وبالتالي يكون الخرج Y يساوي (١)، وهكذا خلال الفترات الزمنية الأخرى.



شكل (٢ - ٦) المخطط الزمني لبوابة OR بمدخلين.

## NOT Gate (INVERTER) (العاكس) NOT - ٥ بوابة ما NOT Gate (INVERTER)

العــاكس أو بوابــة NOT تــؤدي عمليــة يطلــق عليهــا العكــس (Inversion) أو الإتمــام (Complementation). والعاكس يغير المستوى المنطقي للدخل إلى عكسه، فإذا كان دخله (١) يغيره في الخرج إلى (٠)، وإذا كان دخله (٠) يغيره إلى (١).

وتعتبر البوابة NOT بوابة غير عادية وذلك لأنها لها خرج واحد ودخل واحد. يوضح شكل (٢-٧) الرمز المنطقى المستخدم لبوابة العاكس، أما الجدول (٢ -٦) فيوضح جدول الحقيقة لهذه البوابة.

| الدخل | الخرج |
|-------|-------|
| A     | Y     |
| •     | ١     |
| ١     | •     |



شكل (Y - V) رمز البوابة NOT. جدول (Y - V) جدول الحقيقة للبوابة NOT أو العاكس.

من جدول الحقيقة نجد أن الخرج يكون نفى أو عكس الدخل، ويعبر عن هذه العملية بالتعبير البوليني الآتي:

$$Y = \overline{A}$$

وتقرأ على النحو التالي: الخرج Y يساوي not A وتسمى الإشارة فوق A باسم bar وبالتالي فإن التعبير البوليني يقرأ ، الخرج Y يساوي A bar ( $\overline{A}$ ).

## NAND Gate NAND بوابة

| الوحدة الثانية           | न्। । ६४     | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

كلمة (NAND) هي اختصار لكلمتي (NOT AND) وهي تعني عكس AND، وهذه البوابة يمكن الحصول عليها بتوصيل دخل بوابة العاكس مع خرج البوابة AND كما يبين ذلك شكل (٢ - ٨)، كما يبين الشكل الرمز المنطقي لهذه البوابة حيث إنه رمز بوابة AND ولكن مع دائرة صغيرة عند الخرج والتي ترمز إلى بوابة العاكس. جدول (٢ -٧) يوضح جدول الحقيقة للبوابة NAND بمدخلين.

| المدخلات |   | الخرج |
|----------|---|-------|
| A        | В | Y     |
| •        | • | ١     |
| •        | ١ | ١     |
| ١        | • | ١     |
| ١        | ١ | •     |



جدول (Y - Y) جدول الحقيقة للبوابة NAND بمدخلين.

MAND (۱- ۸) رمز البوابة

نلاحظ من الجدول أن الخرج يكون غير حقيقي (٠) عندما تكون كل المدخلات عند الواحد (١) المنطقي، وأن الخرج يكون حقيقيا (١) عندما يكون أحد المدخلات على الأقل عند الصفر (٠) المنطقي، وهذا عكس البوابة AND. وتعتبر البوابة NAND إحدى البوابات الرئيسية الهامة في الدوائر الرقمية، فهي تستخدم على نطاق واسع في معظم النظم الرقمية حيث يمكن أن تؤدي عمل كل من بوابات ,OR, AND، أو أي تشكيلة من هذه البوابات، ويعبر عن عمل البوابة NAND بالتعبير البوليني:

$$Y = \overline{AB}$$

وسوف نشرح الآن كيفية عمل بوابة NAND مع مدخلات ذات نبضات متغيرة المستوى، مع ملاحظة أن البوابة NAND تعطي خرج (٠) فقط عندما تكون جميع المدخلات تساوي (١).

ي يساوي (١) خلال الفترة الزمنية  $t_0$  مرتفع أي يساوي (١) خلال الفترة الزمنية  $t_0$  والذي يجعل الخرج Y منخفض في هذه الفترة أي يساوي (٠)، خلال الفترة الزمنية  $t_0$ ، الدخل E منخفض أي يساوي (١) والدخل E مرتفع أي يساوي (١) وبالتالي يكون الخرج E يساوي (١)، وهكذا خلال الفترات الزمنية الأخرى.



شكل (٢ - ٩) المخطط الزمني لبوابة NAND بمدخلين.

#### ۷- ۲ نوانهٔ NOR Gate NOR

كلمة (NOR) هي أيضا اختصار لكلمتي (NOT OR) وهي تعني عكس OR، وهذه البوابة يمكن الحصول عليها بتوصيل دخل بوابة العاكس (NOT gate) مع خرج البوابة OR كما هو موضع في يمكن الحصول عليها بتوصيل دخل بوابة العاكس (NOT gate) مع خرج البوابة NOR كما هو موضع في شكل (۲ -۱۰)، ويبين الشكل أيضا الرمز المنطقي للبوابة NOR. وجدول الحقيقة للبوابة NOR بمدخلين موضع في جدول (۲ -۸).

| المدخلات |   | الخرج |
|----------|---|-------|
| A        | В | Y     |
| •        | • | ١     |
|          | ١ | •     |
| ١        | • | •     |
| ١        | ١ | •     |



جدول (۲ -۸) جدول الحقيقة للبوابة NOR بمدخلين.

شكل (٢ -١٠) رمز البوابة NOR.

نلاحظ من الجدول أن الخرج (Y) يكون غير حقيقي (٠) عندما يكون أحد المدخلات على الأقل عند المستوى (١) المنطقي، وأن الخرج يكون حقيقيا (١) فقط عندما تكون جميع المدخلات عند الصفر (٠) المنطقى.

وتعتبر البوابة NOR كما هو الحال في البوابة NAND من البوابات الرئيسية الجامعة في الدوائر الرقمية، حيث يمكن أن تؤدي عمل كل من بوابات NOT, OR, AND، أو أي تشكيلة منها. والتعبير البوليني للبوابة NOR هو:

$$Y = \overline{A + B}$$

شكل (۲ - ۱۱) يوضح بوابة NOR لها الدخلان A, B ذوا نبضات متغيرة المستوى، ويمكن من خلال جدول الحقيقة للبوابة NOR الحصول على الخرج (Y) الموضح بالشكل.



شكل (٢ - ١١) المخطط الزمني لبوابة NOR بمدخلين.

#### Exclusive-OR Gate (المنفردة (المنفردة المنفردة المنفردة

تسمى البوابة OR المنفردة باسم بوابة "أيهما وليس كلاهما" وتختصر إلى XOR-gate، ويوضح شكل (۲ - ۱۲) الرمز المنطقي للبوابة. والبوابة XOR تختلف عن البوابات السابق مناقشتها لأن عدد المدخلات لها هو دخلين فقط.

| المدخلات |   | الخرج |
|----------|---|-------|
| A        | В | Y     |
| •        | • | •     |
| •        | ١ | ١     |
| ١        | • | ١     |
| ١        | ١ | •     |



جدول (۲ -۹) جدول الحقيقة للبوابة XOR.

شكل (۲ -۱۲) رمز البوابة XOR.

جدول الحقيقة للبوابة XOR موضح في جدول (٢◘٩)، ونلاحظ من الجدول أن الخرج (Y) لا يساوي (١) إلا إذا كان الدخلان A, B مختلفين، بمعنى أن يكون أحدهما (١) والآخر (٠) أو العكس، وتعطي خرجا يساوي (٠) عندما يكون الدخلان متساويين.

نلاحظ أن جدول الحقيقة للبوابة XOR مشابه لجدول الحقيقة للبوابة OR فيما عدا الحالة التي يكون فيها A = B = 1 مكما نلاحظ أن البوابة XOR تعطي خرجا يساوي (١) عندما يكون أحد الدخلين (١) أو بمعنى آخر تعطي خرجا يساوي (١) عندما يكون عدد الآحاد عند الدخل عدد فردي، ولذا فإنه يطلق عليها بوابة اختبار الأرقام الثنائية الفردية.



ومن جدول الحقيقة يمكن استنتاج التعبير البوليني لهذه البوابة وهو:

$$Y = \overline{A}B + A\overline{B}$$

والذى يرمز إليه اختصارا بالتعبير المنطقى:

$$Y = A \oplus B$$

والعلامة ⊕ تعني أن A منفردة أو B منفردة. ومن التعبير البوليني السابق للبوابة XOR يمكننا بناء البوابة باستخدام بوابات AND, OR, NOT، وهذا ما يبينه الشكل (٢ -١٣) حيث تقوم هذه الدائرة المنطقية بوظيفة البوابة XOR المنطقية.



شكل (٢ - ١٣) البواية XOR ممثلة بالبوايات AND, OR, NOT.

شكل (٢ - ١٤) يوضح كيفية عمل البوابة XOR عندما تكون المدخلات لها عبارة عن نبضات متغيرة المستوى، وكما قلنا سابقا يجب النظر إلى المدخلات بالنسبة لبعضهما البعض حتى نتمكن من تحديد مستوى الخرج عند أى فترة زمنية.



شكل (٢ - ١٤) المخطط الزمني لبوابة XOR.

## ۱ - ۹ بوانة NOR المنفردة (المنحصرة) NOR عوانة عام NOR

البوابة NOR المنفردة وتختصر إلى XNOR-gate ، عدد المدخلات لها لا يزيد عن دخلين أبدا كما هو الحال في البوابة XOR، ويوضح شكل (٢ -١٥) الرمز المنطقى للبوابة.

جدول الحقيقة للبوابة XNOR موضح بالجدول (٢ -١٠)، ويلاحظ من الجدول أن الخرج (Y) لا يساوي (١) إلا إذا كان الدخلان A, B متساويين أي A = B = 0 أو A = B = 1 ويعطى خرجا يساوي (٠) عندما يكون الدخلان مختلفين بمعنى أن يكون أحدهما (١) والآخر (٠) أو العكس، بمعنى آخر أنها تعطى خرجا يساوى (١) عندما يكون عدد الآحاد عند الدخل عدد زوجي، ولذا فإنه يطلق عليها بوابة اختبار الأرقام الثنائية الزوجية.

| المدخلات |   | الخرج |
|----------|---|-------|
| A        | В | Y     |
| •        | • | ١     |
| ,        | ١ | •     |
| ١        | • | •     |
| ١        | ١ | ١     |



شكل (۲ -۱۵) رمز البوابة XNOR. جدول (۲ -۱۰) جدول الحقيقة للبوابة XNOR.

ومن جدول الحقيقة يمكن استنتاج التعبير البوليني لهذه البوابة وهو:

$$Y = AB + \overline{AB}$$

والذى يرمز إليه إختصارا بالتعبير المنطقى:

$$Y = A \odot B$$

والعلامة ⊙ تعنى علامة التكافؤ. ومن التعبير البوليني السابق للبوابة XNOR يمكننا بناء البوابة باستخدام بوابات AND, OR, NOT ، وهذا ما يبينه الشكل (٢ -١٦) حيث تقوم هذه الدائرة المنطقية بوظيفة البوابة XNOR المنطقية.



شكل (٢ - ١٦) البوابة XNOR ممثلة بالبوابات ١٦- ٢)

| الوحدةالثانية            | था। १६४      | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

شكل (٢ - ١٧) يوضح بوابة XNOR ذات دخلين A, B لهما نبضات متغيرة المستوى، وعن طريق جدول الحقيقة للبوابة XNOR يمكننا الحصول على الخرج (Y) كما هو موضح بالشكل.



شكل (٢ -١٧) المخطط الزمني لبوابة XNOR.

# Rules of Boolean Algebra قواعد الجبر البوليني

جدول (٢ - ١١) يبين القواعد الأساسية للجبر البوليني والتي تستخدم في تتاول وتبسيط التعبيرات البولينية.

| $A + \cdot = A$                                                 | Y. A + 1 = 1                        |
|-----------------------------------------------------------------|-------------------------------------|
| r. A • · = ·                                                    | $\epsilon. A \bullet \iota = A$     |
| $\circ. A + A = A$                                              | $\tau. A + \overline{A} = \iota$    |
| $\forall A \bullet A = A$                                       | $A. A \bullet \overline{A} = \cdot$ |
| $\mathfrak{A}. \ \overline{\overline{\mathbf{A}}} = \mathbf{A}$ | $\cdots A + AB = A$                 |

جدول (٢ - ١١) القواعد الأساسية للجبر البوليني.

والآن سوف نرى كيفية تحقيق هذه القواعد وذلك من خلال تطبيقها على البوابات المنطقية التي سبق دراستها.

يساوي (۱) بصرف النظر عن قيمة المتغير الذي على الدخل الآخر. وبناء على ذلك فإن أي متغير يدخل على بوابة OR مع (۱) فإن الخرج دائما يساوي (۱) (۱ = ۱ + A).

القاعدة (٤): A = 1 • A هذه القاعدة تقول إذا كان أحد الدخلين لبوابة AND دائما يساوي (١) والدخل الآخر، A، فإن الخرج يساوي قيمة المتغير (A)، فإذا كان المتغير A = A فإن خرج البوابة AND والدخل الآخر، A، فإن المتغير A = A فإن خرج البوابة AND يساوي (١)، وإذا كان المتغير A = A فإن خرج البوابة AND يساوي (١) لأن الدخلين الآن قيمتهما تساوي يساوي (١). وبناء على ذلك فإن أي متغير يدخل على بوابة AND مع (١) فإن الخرج يساوي قيمة هذا المتغير (١). A = A = A

القاعدة (٦):  $A = \overline{A} = A$  يمكن شرح هذه القاعدة كالتالي: إذا دخل متغير A على أحد دخلي بوابة  $\overline{A}$  والمتغير  $\overline{A}$  على المدخل الآخر لنفس البوابة فإن الخرج دائما يساوي (١). إذا كانت  $\overline{A}$  يكون  $\overline{A}$  على المدخل الآخر كانت  $\overline{A}$  على المدخل الآخر كانت المدخل الآخر كانت المدخل الآخر كانت  $\overline{A}$  على المدخل الآخر كانت المدخل ا

القاعدة (A):  $\mathbf{A} = \mathbf{A} \cdot \mathbf{A} = \mathbf{A}$  إذا دخل متغير A على أحد دخلي بوابة AND والمتغير  $\overline{\mathbf{A}}$  على المدخل الآخر لنفس البوابة فإن الخرج دائما يساوي (٠)، وهذا من السهل فهمه لأن أحد الدخلين A أو  $\overline{\mathbf{A}}$  سوف يساوي (٠) دائما، وعندما يوجد (٠) على أحد دخلي بوابة AND فمن المؤكد أن الخرج يساوي (٠) أيضا.

القاعدة (٩):  $A = \overline{A}$  إذا تم عكس متغير مرتين تكون النتيجة هي قيمة هذا المتغير. إذا كان المتغير A = A وتم عكسه نحصل على (١)، فإذا تم عكس (١) مرة أخرى نحصل على (٠) وهو يساوي قيمة المتغير الأصلى.

القاعدة (۱): يمكن تحقيق هذه القاعدة باستخدام القاعدة (۲) والقاعدة (٤) كالآتي: A + AB = A (1 + B) = A (1) = A

## The Boolean Expression for a Logic Circuit التعبير البوليني لدائرة منطقية ١١٥ - ١١

لاستنتاج التعبير البوليني لأي دائرة منطقية، نبدأ من المدخلات في أقصى اليسار متجهين إلى الخرج النهائي للدائرة وذلك بكتابة الخرج لكل بوابة. وكمثال على ذلك، نفترض الدائرة المنطقية الموضحة في شكل (٢ - ١٨). ويمكن استنتاج التعبير البوليني لهذه الدائرة كما يلي:

- . التعبير البوليني لبوابة AND والتي لها الدخلان  $\overline{\mathrm{A}}$  هو  $\overline{\mathrm{AB}}$  .
- ۲. التعبير البوليني لبوابة AND والتي لها الدخلان  $\overline{A}$  هو  $\overline{A}$  .
- $A\overline{B}$   $A\overline{B}$  هو  $A\overline{B}$  هو  $A\overline{B}$  .  $A\overline{B}$  والتي لها الدخلان  $A\overline{B}$  هو  $A\overline{B}$  هو  $A\overline{B}$  . ويكون الخرج النهائى للدائرة هو:

$$Y = A\overline{B} + \overline{A}C$$



شكل (٢ - ١٨) دائرة منطقية تبين كيفية استنتاج التعبير البوليني للخرج.

مثال (٢ - ٢): اكتب التعبير البوليني للدائرة المنطقية الموضحة في شكل (٢ - ١٩). الحل:



شكل (٢ - ١٩) الدائرة المنطقية لمثال (٢ - ٢) وتبين كيفية الحصول على التعبير البوليني للخرج. ويكون التعبير البوليني لخرج الدائرة النهائي هو:

$$Y = D(A + \overline{B}) + (B + C)$$

## ٢ - ١٢ تمثيل دائرة منطقية باستخدام التعبير البوليني

#### Implementation of a Logic Circuit Using a Boolean Expression

عن طريق بعض الأمثلة التوضيحية سوف نناقش الآن كيف يمكن تمثيل دائرة منطقية ما بمعلومية التعبير البوليني الآتي:

$$Y = AB(C\overline{D} + EF)$$

عند تقسيم هذا التعبير البوليني نجد أن المتغيرات A, B ثم ( $C\overline{D}+EF$ ) تمثل ثلاث مدخلات عند تقسيم هذا التعبير البوليني نجد أن المتغيرات AND على دخلي بوابة AND، وأخذ E,F على لبوابة AND، والمتغير ( $C\overline{D}+EF$ ) يمكن تشكيله بأخذ AND على دخلي بوابة AND أخرى، ثم نأخذ كل من خرج البوابتين AND على دخلي بوابة AND ويمكن توضيح عملية التقسيم السابقة كالآتي:



قبل أن نبدأ في تمثيل هذا التعبير البوليني يجب أولا الحصول على الحد  $(C\overline{D}+EF)$ ؛ ولكن قبل الحصول على هذا الحد علينا الحصول على الحدين  $C\overline{D}$ , EF ولكن قبل ذلك يجب الحصول على المتغير  $\overline{D}$  ، وبذلك كما نرى هناك سلسلة من العمليات المنطقية يجب أن تتم على الترتيب. وعلى ذلك فإن البوابات المنطقية المطلوبة لتمثيل التعبير البوليني  $AB(C\overline{D}+EF)$  هي:

- $\overline{D}$  لتمثيل المتغير NOT المتغير  $\overline{D}$  .
- $\overline{CD}$ ,  $\overline{EF}$  بوابتى AND لكل منهما مدخلان لتمثيل الحدين  $\overline{CD}$ .
  - $\overline{CD}$  +  $\overline{EF}$ ). بوابة  $\overline{OR}$  ذات مدخلين لتمثيل الحد
  - ٤. بوابة AND لها ثلاثة مدخلات لتمثيل الخرج النهائي Y.

والدائرة المنطقية التي تمثل التعبير البوليني السابق موضحة في شكل (٢٠-٢٠).



 $AB(C\overline{D} + EF)$  الدائرة المنطقية للتعبير البوليني (۲۰ - ۲۰) الدائرة المنطقية التعبير البوليني

## ٢ - ١٣ تمثيل دائرة منطقية من خلال جدول الحقيقة

#### Implementation of a Logic Circuit via a Truth Table

سوف نتعرف في هذا الجزء على كيفية تمثيل دائرة منطقية من خلال جدول الحقيقة الخاص بها بدلا من التعبير البوليني، حيث يمكن لنا كتابة التعبير البوليني من جدول الحقيقة ومن ثم تمثيل الدائرة المنطقية. جدول (٢ - ١٢) يبين جدول الحقيقة لدائرة منطقية ما، والمراد تمثيل هذه الدائرة والتي تحقق هذا الجدول. يمكن الحصول على التعبير البوليني من جدول الحقيقة كما يلى:

۱. نحدد من جدول الحقيقة تشكيلة المدخلات التي تعطي الخرج Y = Y ، ففي الصف الثالث من الجدول نجد أن الخرج Y = Y حيث قيمة المدخلات هي Y = Y ، وتكتب بالتعبير البوليني على الشكل  $\overline{ABC}$  حيث يكتب المتغير برمزه إذا كان يساوي (۱) ، ويكتب بعكس رمزه إذا كان يساوي (۱) ، وبالمثل فإن الخرج يساوي (۱) في الصف السابع من الجدول والذي يكتب بالتعبير البوليني على الشكل  $\overline{ABC}$  .

| المدخلات |   |   | الخرج |
|----------|---|---|-------|
| A        | В | C | Y     |
| •        | • | • | •     |
| •        | • | ١ | •     |
| •        | ١ | • | ١     |
| •        | ١ | ١ | •     |
| ١        | • | • | •     |
| ١        | • | ١ | •     |
| ١        | ١ | • | ١     |
| ١        | ١ | ١ | •     |

جدول (۲ -۱۲) جدول الحقيقة لدائرة منطقية ما يراد تمثيلها.

۲. بتجميع التعبيرات البولينية التي تعطى الخرج Y = Y عن طريق بوابة OR نحصل على:

$$Y = \overline{A}B\overline{C} + AB\overline{C}$$

الحد الأول في التعبير البوليني السابق  $\overline{A}B\overline{C}$  يمكن تمثيله عن طريق تجميع المتغيرات الثلاثة  $\overline{A}B\overline{C}$  على بوابة AND، والحد الثاني من التعبير البوليني  $\overline{A}B\overline{C}$  يمكن تمثيله عن طريق تجميع المتغيرات الثلاثة  $\overline{A},B,\overline{C}$  على بوابة AND، وبتجميع الحدين الأول والثاني على بوابة OR يمكننا الحصول على التعبير البوليني للخرج Y.

والبوابات المنطقية المطلوبة لتمثيل التعبير البوليني السابق هي: بوابتان NOT لتمثيل كل من المتغيرين  $\overline{A}$ ,  $\overline{C}$  ؛ بوابتان AND ذات ثلاثة مدخلات لتمثيل الحدين  $\overline{A}$ ,  $\overline{C}$  ، وبوابة OR بدخلين لنحصل منها على دالة الخرج النهائي  $\overline{A}$   $\overline{B}$  ، والدائرة المنطقية التي تمثل هذا التعبير البوليني موضحة في شكل (۲۱ - ۲۱).



 $.\overline{A}B\overline{C} + AB\overline{C}$  الدائرة المنطقية للتعبير البوليني  $-\overline{A}B\overline{C} + AB\overline{C}$  الدائرة المنطقية للتعبير البوليني

مثال (٢ - ٣): استنتج الدائرة المنطقية المطلوبة لتمثيل جدول الحقيقة الموضح في جدول (٢ - ١٣).

| المدخلات |   |   | الخرج |
|----------|---|---|-------|
| A        | В | C | Y     |
| •        | • | • | •     |
| •        | • | ١ | ١     |
| •        | ١ | • | •     |
| •        | ١ | ١ | ١     |
| ١        | • | • | •     |
| ١        | • | ١ | ١     |
| ١        | ١ | • | •     |
| ١        | ١ | ١ | •     |

التخصص الوحدة الثانية المنطقية البسيطة الكترونيات صناعية وتحكم دوائر منطقية البسيطة

جدول (٢ -١٣) جدول الحقيقة للدائرة المنطقية المراد تمثيلها.

الحل: التعبير البوليني لجدول الحقيقة المبين يمكن كتابته عن طريق تجميع الحدود التي تعطي الخرج Y = Y (الحدود المظللة بالجدول) على بوابة Y = Y

$$Y = \overline{ABC} + \overline{ABC} + A\overline{BC}$$

ويكون التمثيل النهائي للدائرة كما هو موضح بشكل (٢ -٢٢).



 $.\overline{AB}C+\overline{AB}C+A\overline{B}C$  الدائرة المنطقية للتعبير البوليني (YY-Y) الدائرة المنطقية للتعبير البوليني

## ٢ - ١٤ تحويل التعبير البوليني إلى جدول الحقيقة

## Converting a Boolean Expression to a Truth Table

جدول الحقيقة ببساطة هو عبارة عن قائمة بالتشكيلات المحتملة لعدد المتغيرات وقيم الخرج المقابلة لها (١٥٢٠). وللتعبير البوليني المحتوي على متغيرين، هناك أربع تشكيلات مختلفة (٤ = ٢٠)، وللتعبير المحتوي على ثلاثة متغيرات، هناك ثماني تشكيلات مختلفة (٨ = ٢٠)، وهكذا.

لعمل جدول الحقيقة للتعبير البوليني، نبدأ بكتابة التشكيلات المختلفة حسب عدد المتغيرات الموجودة بالتعبير البوليني، ونضع (١) في عمود الخرج (٢) لكل حد موجود في التعبير البوليني، ونضع (٠) أمام الحدود المتبقية، والمثال التالي يوضح ذلك.

مثال (٢ - ٤): استنتج جدول الحقيقة للتعبير البوليني:

$$Y = \overline{ABC} + \overline{ABC} + AB\overline{C} + ABC$$

الحل: هناك ثلاثة متغيرات (A, B, C) في التعبير البوليني المعطى، وبالتالي فهناك ثمانية احتمالات أو تشكيلات مختلفة لهذه المتغيرات كما هو موضح بالأعمدة الثلاثة على اليسار في الجدول (٢- ١٤). القيم الثنائية لكل حد من الحدود الأربعة في التعبير البوليني هي:

$$\overline{ABC} = 000$$
,  $\overline{ABC} = 010$ ,  $AB\overline{C} = 110$ ,  $ABC = 111$ 

أمام كل من هذه القيم الثنائية يوضع (١) في عمود الخرج (Y) كما هو موضح بالجدول، ولكل التشكيلات الثنائية المتبقية يوضع  $(\cdot)$  في عمود الخرج (Y).

| المدخلات |   |   | الخرج |
|----------|---|---|-------|
| A        | В | C | Y     |
| •        | • | • | ١     |
| •        | ٠ | ١ | •     |
| •        | ١ | • | ١     |
| •        | ١ | ١ | •     |
| ١        | • | • | •     |
| ١        | ٠ | ١ | •     |
| ١        | ١ | • | ١     |
| ١        | ١ | ١ | ١     |

 $\mathbf{Y} = \overline{\mathbf{ABC}} + \overline{\mathbf{ABC}} + \mathbf{ABC} + \mathbf{ABC} + \mathbf{ABC}$  جدول (۲ - ۲) جدول الحقيقة للتعبير البوليني

## ٢ - ١٥ تبسيط التعبيرات البولينية باستخدام الجبر البوليني

## Simplification of Boolean Expressions Using Boolean algebra

تستخدم قواعد الجبر البوليني والتي سبق شرحها لتبسيط الدوال المنطقية (التعبيرات البولينية) وذلك لتمثيلها بأقل عدد من البوابات المنطقية، وكذلك بأقل عدد من المدخلات، ولذلك فإنه عند تمثيل هذه الدوال المنطقية عمليا، يجب أولا أن نضعها في أبسط صورة ممكنة لاقتصاديات التصميم، والمثال التالى يوضح كيفية إجراء عملية التبسيط.

مثال (۲ -٥): باستخدام قواعد الجبر البوليني بسط الدالة المنطقية الآتية: Y = AB + A(A+C) + B(A+C)

الحل: الخطوة الأولى في عملية التبسيط هي فك الأقواس الموجودة بالدالة فنحصل على: Y = AB + AA + AC + AB + BC

| الوحدة الثانية           | ۱۶۷ ایک      | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

نعوض عن قيمة الحد AA بالمتغير A (راجع القاعدة رقم V من قواعد الجبر البوليني) فتصبح الدالة: Y = AB + A + AC + AB + BC

وبتطبيق القاعدة رقم ٥ حيث 
$$A+A=A$$
 ، فإن  $A+A=A$  ، فإن  $A+A=A$  ، وتصبح الدالة:  $Y=AB+A+AC+BC$ 

وبأخذ المتغير A عامل مشترك بين الحد الأول والثاني والثالث فنحصل على:

$$Y = A(B+1+C) + BC$$

وبتطبيق القاعدة رقم ٢ حيث A + I = I، نجد أن:

$$Y = A \bullet v + BC$$

وأخيرا بتطبيق القاعدة رقم ٤ حيث A = 1 • A ، نحصل على:

$$Y = A + BC$$

عند هذه المرحلة فإن التعبير البوليني قد تم وضعه في أبسط صورة ممكنة. يجب أن نلاحظ هنا أنه عند اكتساب الخبرة في تطبيق قواعد الجبر البوليني فليس من الضروري تبسيط الدالة على شكل خطوات، ولكننا نبين هنا فقط كيفية الوصول إلى الصورة النهائية للدالة المبسطة وما هي القواعد التي تم استخدامها.

شكل (٢ - ٢٣) يوضح كيف أمكن تمثيل الدالة بعد تبسيطها بأقل عدد ممكن من البوابات حيث أمكن تمثيلها باستخدام بوابتين فقط (الشكل(ب))، بينما أحتاج تمثيل الدالة الأصلية قبل التبسيط إلى خمس بوابات (الشكل(أ)).



شكل (٢ - ٢٣) تمثيل الدالة المنطقية لمثال (٢ -٥) قبل وبعد تبسيطها.

ومن المهم التحقق من أن هاتين الدائرتين متكافئتان، بمعنى أنه لأي تشكيلة من المدخلات . A, B, C

| الوحدة الثانية          | ा। । ६४      | التخصص               |
|-------------------------|--------------|----------------------|
| الدوائر النطقية البسيطة | دوائر منطقية | كترونياتصناعية وتحكم |

مثال (٢ -٦): ضع التعبير البوليني الآتي في أبسط صورة ثم ارسم الدائرة المنطقية للتعبير قبل وبعد التبسيط.

$$Y = \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC}$$
 : بأخذ الحدين الأول والثاني مع بعضهما ، وكذلك الحدين الثالث والرابع ، نحصل على :

$$Y = (\overline{ABC} + \overline{ABC}) + (\overline{ABC} + ABC)$$
$$= \overline{AB}(\overline{C} + C) + BC(\overline{A} + A)$$

وبتطبيق القاعدة رقم ٦ نحصل على:

$$Y = \overline{AB} \bullet 1 + BC \bullet 1$$

ثم بتطبيق القاعدة رقم ٤ نحصل على الصورة النهائية للتعبير البوليني وهي:

$$Y = \overline{AB} + BC$$

شكل (٢ - ٢٤) يوضح تمثيل التعبير البوليني بالبوابات قبل وبعد عملية التبسيط.



شكل (٢ - ٢٤) تمثيل الدالة المنطقية لمثال (٢ - ٦) قبل وبعد تبسيطها.

| الوحدة الثانية           | ۷٤٧ الك      | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

## تدريبات

ارسم شكل المخطط الزمني للخرج X لبوابة AND ذات المدخلين A,B إذا كان شكل نبضات الدخل على المدخلين موضح في شكل -١.



X

## شكل ١٠

- ۲) ارسم شكل المخطط الزمني للخرج X لبوابة OR ذات المدخلين A,B، إذا كان شكل نبضات
   الدخل على المدخلين موضح في شكل -١.
- ٣) ارسم شكل المخطط الزمني للخرج X لبوابة NAND ذات المدخلين A,B، إذا كان شكل نبضات
   الدخل على المدخلين موضح في شكل -٢.



X

شڪل -٢

| الوحدة الثانية           | ा। १६४       | التخصص                 |
|--------------------------|--------------|------------------------|
| الدوائر المنطقية البسيطة | دوائر منطقية | إلكترونياتصناعية وتحكم |

٤) ارسم شكل المخطط الزمني للخرج X لبوابة NOR ذات المدخلين A,B، اذا كان شكل نبضات الدخل على المدخلين موضح في شكل -٣.



- ٥) ارسم شكل المخطط الزمني للخرج X لبوابة XOR ذات المدخلين A,B، اذا كان شكل نبضات
   الدخل على المدخلين موضح في شكل -٣.
- 7) ارسم شكل المخطط الزمني للخرج X لبوابة XNOR ذات المدخلين A,B، اذا كان شكل نبضات الدخل على المدخلين موضح في شكل -٣.
  - ٧) اكتب التعبير البوليني للدائرة الموضحة في شكل -٤.



٨) ارسم الدائرة المنطقية لكل من التعبيرات المنطقية الآتية:

- a)  $A\overline{B} + \overline{A}B$
- $c)\overline{A}B(C+\overline{D})$

- b)  $AB + \overline{AB} + \overline{ABC}$
- $d)\,A+B[C+D(B+\overline{C})]$

٩) استنتج الدائرة المنطقية لتمثيل جدول الحقيقة الموضح.

| ن | لدخلان | .1 | الخرج |
|---|--------|----|-------|
| A | В      | C  | Y     |
| • | •      | •  | •     |
| • | •      | ١  | ١     |
| • | ١      | •  | •     |
| • | ١      | ١  | ١     |
| ١ | •      | •  | •     |
| ١ | •      | ١  | ١     |
| ١ | ١      | •  | •     |
| ١ | ١      | ١  | ١     |

١٠) استنتج جدول الحقيقة للتعبيرات البولينيه الآتية:

a) (A + B)C

b)  $(A + B)(\overline{B} + C)$ 

c)  $A(AC + \overline{A}B)$ 

d)  $A(A + \overline{A}B)$ 

١١) باستخدام قواعد الجبر البوليني بسط التعبيرات الآتية:

- a)  $(A + \overline{B})(A + C)$
- b)  $\overline{A}B + \overline{A}B\overline{C} + \overline{A}BCD + \overline{A}B\overline{C}\overline{D}E$
- $(A + \overline{A})(AB + AB\overline{C})$
- d)  $AB + (\overline{A} + \overline{B})C + AB$



المملكة العربية السعودية المؤسسة العامة للتعليم الفني والتدريب المهني الإدارة العامة لتصميم وتطوير المناهج

# دوائر منطقية

الدوائر المنطقية التوافقية

# الأهداف العامة للوحدة

عندما تكمل هذه الوحدة يكون لديك القدرة على:

- معرفة نظريتي ديمورجان.
- معرفة الخواص العامة للبوابة NAND والبوابة NOR.
- تمثيل الدوائر المنطقية التوافقية باستخدام بوابات NAND و NOR.
  - تبسيط التعبيرات البولينية باستخدام خرائط كارنوف.
    - معرفة وتمثيل دوائر الجمع والطرح الثنائي.

| الوحدة الثالثة             | न्। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

#### ۱- ۳ مقدمة Introduction

في الوحدة السابقة تمت دراسة البوابات المنطقية كأساسيات منفردة، واستعرضنا كيفية تصميم الدوائر المنطقية البسيطة باستخدام هذه البوابات. عندما يتم توصيل البوابات المنطقية مع بعضها البعض لتعطي لنا خرج محدد لعدد ما من تشكيلات المدخلات أو المتغيرات، مع عدم وجود عناصر تخزين، فإن الدائرة التي نحصل عليها تصنف كدائرة منطقية توافقية. في الدوائر المنطقية التوافقية، يكون مستوى المذرج (١٠ أو ١) في أي لحظة معتمداً فقط على مستوى المدخلات للدائرة.

ية هذه الوحدة سوف نتناول بالدراسة كيفية تمثيل الدوائر المنطقية التوافقية باستخدام البوابات. NOR والبوابات NOR فقط مع دراسة بعض النظريات والتي تساعدنا في عملية التمثيل بهذه البوابات. وسوف نتناول بالتحليل أيضاً طريقة التبسيط للتعبيرات البولينية باستخدام خريطة كارنوف (Karnaugh-Map) والتي يطلق عليها أيضاً اسم خريطة — K (K-map) K).

في نهاية هذه الوحدة سوف نقوم بدراسة وتحليل وتصميم الدوائر المنطقية التوافقية لعمليات الجمع والطرح الثنائي بأنواعها.

## T - ۳ نظریات دیمورجان T- ۳- ۲

نظريات ديمورجان تعتبر جزءً هاماً من الجبر البوليني، فهذه النظريات تستخدم لتحويل التعبيرات الجبرية من وضعية AND الأساسية إلى وضعية OR وبالعكس. كما تسمح لنا بحذف العلامات الفوقية (bars) من المتغيرات المتعددة، ويمكن كتابة نظريتا ديمورجان لمتغيرين على الشكل التالى:

$$\overline{A+B}=\overline{A}\bullet\overline{B}$$
 نظرية ديمورجان الأولى:  $\overline{A}\overline{A}B=\overline{A}\overline{B}=\overline{A}$  نظرية ديمورجان الثانية:

النظرية الأولى تغير من وضعية OR الأساسية إلى وضعية AND كما هـ و موضح في شكل (٣ -١) حيث تكافئ البوابة NOR في الطرف الأيسر البوابة AND ولكن بمدخلين معكوسين في الطرف الأيمن حيث تقوم الدارئرة الصغيرة في المدخل مقام بوابة العاكس.

ويمكن إثبات هذه النظرية عن طريق جدول الحقيقة كما هو مبين في الجدول (٣ -١). يطلق على البوابة التي في الطرف الأيمن اسم بوابة AND السالبة (negative AND).



شكل (٣ -١) التغير من وضعية OR إلى وضعية AND.

| المدخلات |   | الخرج                                |                                                       |
|----------|---|--------------------------------------|-------------------------------------------------------|
| A        | В | $\overline{\mathbf{A} + \mathbf{B}}$ | $\overline{\mathbf{A}} \bullet \overline{\mathbf{B}}$ |
| •        | • | ١                                    | ١                                                     |
| •        | ١ | •                                    | •                                                     |
| ١        | • | •                                    | •                                                     |
| ١        | ١ | •                                    | •                                                     |

جدول (٣ -١) اثبات نظرية ديمورجان الأولى.

وتغير النظرية الثانية من وضعية AND الأساسية إلى وضعية OR كما هو موضح في شكل (٣ -٢) حيث تكافئ البوابة NAND في الطرف الأيسر البوابة OR بمدخلين معكوسين في الطرف الأيمن (تقوم الدائرة الصغيرة في الدخل مقام بوابة العاكس)، ويمكن أيضاً إثبات هذه النظرية عن طريق جدول الحقيقة المبين في الجدول (٣ -٢). ويطلق أيضاً على البوابة التي على اليسار اسم بوابة OR السالية (negative OR).

شكل (٣ -٢) التغير من وضعية AND إلى وضعية OR.

| المدخلات |   | الخرج                                      |                                                 |
|----------|---|--------------------------------------------|-------------------------------------------------|
| A        | В | $\overline{\mathbf{A} \bullet \mathbf{B}}$ | $\overline{\mathbf{A}} + \overline{\mathbf{B}}$ |
| •        | ٠ | ١                                          | ١                                               |
| •        | ١ | •                                          | •                                               |
| ١        | • | •                                          | •                                               |
| ١        | ١ | *                                          | •                                               |

جدول (٣ -٢) اثبات نظرية ديمورجان الثانية.

| الوحدة الثالثة             | ना। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

نظريات ديمورجان يمكن تطبيقها أيضاً على التعبيرات البولينية والتي لها أكثر من متغيرين. والأمثلة الآتية توضح كيفية تطبيق نظريات ديمورجان على ثلاثة متغيرات وأربعة متغيرات.

مثال (٣ -١): طبق نظريات ديمورجان على التعبير البوليني التالى:

$$Y = \overline{(A + \overline{B} + \overline{C}) \bullet (\overline{A} + B + \overline{C})}$$

الحل:

$$Y = \overline{(A + \overline{B} + \overline{C}) \bullet (\overline{A} + B + \overline{C})}$$

$$= (\overline{A + \overline{B} + \overline{C}}) + (\overline{\overline{A} + B + \overline{C}})$$

$$= \overline{A} \overline{B} \overline{C} + \overline{A} \overline{B} \overline{C} = \overline{A} B C + A \overline{B} C$$

مثال (٣ - ٢): طبق نظريات ديمورجان على التعبير البوليني التالي:

$$Y = \overline{(\overline{A} + B) + CD}$$

الحل:

$$Y = \overline{(\overline{A} + B) + CD}$$

$$= (\overline{\overline{A} + B}).\overline{CD}$$

$$= (\overline{A}.\overline{B})(\overline{C} + \overline{D})$$

$$= A\overline{B}(\overline{C} + \overline{D})$$

## ۳ - ۳ الخواص العامة لبوابات NOR , NAND

## The Universal Property of NAND and NOR Gates

في الوحدة السابقة استعرضنا كيفية تمثيل الدوائر المنطقية باستخدام بوابات AND، وبوابات OR وبوابات NOR والعـواكس. وهنا سـوف نناقش استخدام بوابات NAND وبوابات NOR كبوابات عامة (Universal Gates) لتمثيل أي تعبير بوليني. ومعنى كلمة بوابة عامة يعني أنه يمكن استخدامها كعاكس وتركيبة من بوابات NAND يمكننا استخدامها في تمثيل بوابة AND، وكذلك NOR وبالمثل فمعنى كلمة بوابة NOR عامة تعني أنه يمكن استخدامها كعاكس وتركيبة من بوابات NOR وكذلك NAND.

| الوحدة الثالثة             | न्। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

## ۱- ۳- ۱ البوابة NAND gate as a Universal Logic Element كعنصر منطقي عام NAND gate as a Universal Logic Element

البوابة NAND هي بوابة عامة لأنه يمكن استخدامها في تنفيذ عملية العاكس، وعملية AND، وعملية OR وعملية OR، وكذلك عملية NOR. والعاكس يمكن بناؤه من البوابة NAND عن طريق توصيل جميع المدخلات في مدخل واحد كما هو موضح في الشكل ٣ -٣ (أ) وذلك لبوابة NAND ذات مدخلين. ويمكن توليد عملية AND باستخدام بوابات NAND فقط كما هو موضح في شكل ٣ -٣(ب). والبوابة OR يمكن بناؤها باستخدام بوابات NAND كما في شكل ٣ -٣(جـ). وأخيراً البوابة NOR يمكن بناؤها كما هو موضح في شكل ٣ -٣(جـ).

$$\overline{A} \equiv A \longrightarrow \overline{A}$$

شكل (٣ - ٣) التطبيق العام لبوابات NAND.

| الوحدة الثالثة             | ना। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

# NOR Gate as a Universal Logic Element كعنصر منطقي عام NOR Gate as a Universal Logic Element كعنصر منطقي عام

مثل بوابة NAND، فإن البوابة NOR يمكن استخدامها لبناء بوابات عاكس، OR، AND، وكذلك بوابة NOR، شكل (٣-٤) يوضح كيفية توصيل البوابة NOR لتقوم بعمل بوابة NANDوبوابة OR وبوابة وكذلك بوابة NAND.





شكل (٣ -٤) التطبيق العام لبوابات NOR.

## ۳ - ٤ تصميم الدوائر المنطقية التوافقية باستخدام بوابات NOR ، NAND

### Design of Combinational Logic Circuits using NAND and NOR Gates

سوف نستعرض هنا كيفية استخدام بوابات NAND، وبوابات NOR وذلك لتمثيل الدوال المنطقية مع الأخذ بعين الاعتبار أن البوابة NAND تكافئ البوابة OR السالبة (Negative-OR)، والبوابة NOR تكافئ البوابة AND السالبة (Negative - AND). كما سوف نري أنه باستخدام بوابتى AND، OR السالبتين أنه بالإمكان قراءة المخطط المنطقى (Logic diagram) للدائرة.

# NAND Logic NAND التصميم باستخدام بوابة 1- ٤- ۳

كما تعلمنا سابقاً، أن بوابة NAND تؤدي دالة NAND أو دالة OR السالبة، لأنه باستخدام نظرية ديمور جان الثانية:

$$\overline{A \bullet B} = \overline{A} + \overline{B}$$
NAND
Negative-OR

فلنأخذ على سبيل المثال الدائرة المنطقية الموضحة في شكل (٣ -٥).



شكل (٣ -٥) دائرة منطقية ممثلة باستخدام بوابات NAND فقط.

التعبير البوليني للخرج (Y) لهذه الدائرة يمكن استنتاجه كما في الخطوات الآتية:

$$Y = (\overline{\overline{AB}})(\overline{\overline{CD}})$$

وبتطبيق نظرية ديمورجان الثانية نحصل على:

$$Y = \overline{\overline{AB}} + \overline{\overline{CD}}$$

وبحذف الإشارات الفوقية (bars) نحصل على ما يلى:

$$Y = AB + CD$$

AND نلاحظ أنه في آخر خطوة للحصول على الخرج (Y)، AB+CD، في شكل بوابتي وبوابة OR. هذا الشكل للتعبير البوليني للخرج (Y) يبين لنا أن البوابتين OR. هذا الشكل للتعبير البوليني للخرج (Y) يبين لنا أن البوابتين

| الوحدة الثالثة             | ा। । ६ ४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | الكترونيات صناعية وتحكم |

شكل ( $^{7}$  - $^{0}$ ) يقوم ان بعمل بوابتي AND وأن بوابة NAND الثالثة تقوم بعمل بوابة . ويمكن تمثيل نفس التعبير البوليني للخرج ( $^{7}$ ) كما في الشكل  $^{7}$  - $^{7}$ (أ) حيث تم استبدال البوابة NAND على اليمين ببوابة  $^{7}$ 0 السالبة. وحيث إن توصيل عاكسين على التوالي يلغيان بعضهما فإننا بذلك نحصل على الشكل  $^{7}$  - $^{7}$ (ب)، وبالتالي فإن الدائرة في شكل ( $^{7}$ 0) تكافئ الدائرة في شكل  $^{7}$ 1 - $^{7}$ 1 ويقال أن:

### (AND-AND-OR) تكافئ (AND-AND-OR)



شكل (٣ -٦) إثبات أن AND-AND-OR تكافئ الدائرة في شكل (٣ -٥).

شكل (٣ -٧) يوضح دائرة منطقية ممثلة عن طريق بوابات NAND والمطلوب إعادة هذا المخطط

المنطقي باستخدام بوابات OR -السالبة.



شكل (٣ -٧) الدائرة المنطقية المطلوب تمثيلها باستخدام بوابات OR -السالبة.

نحصل أولا على معادلة الخرج (Y) للدائرة في شكل (٣ -٧):

$$\begin{split} F = & [(\overline{AB})C] \bullet [(\overline{DE})F] \\ = & \overline{[(\overline{\overline{A}} + \overline{B})C]} \bullet \overline{[(\overline{\overline{D}} + \overline{E})F]} \\ = & \overline{(\overline{\overline{A}} + \overline{B})C} + \overline{(\overline{\overline{D}} + \overline{E})F} \\ = & (\overline{\overline{A}} + \overline{\overline{B}})C + (\overline{\overline{D}} + \overline{E})F \end{split}$$

وباستخدام بوابة OR -السالبة المكافئة لبوابة NAND نحصل على الدائرة المكافئة كما في المنطقية لكل بوابة. شكل (٣ - ٨)، ويمكن كتابة معادلة الخرج (٢) مباشرة من خلال العمليات المنطقية لكل بوابة.



شكل (٣ - ٨) الدائرة المكافئة لشكل (٣ -٧) باستخدام بوابات OR -السالبة.

مثال (٣ - ٣): حقق كلا من التعبيرين المنطقيين الآتيين مستخدما بوابات NAND فقط:

- (a) Y = ABC + DE
- (b)  $Y = ABC + \overline{D} + \overline{E}$

الحل: انظر إلى الشكل (٣ -٩).



شكل (٣ - ٩) الدائرتان المكافئتان للتعبيرين المنطقيين لمثال (٣ - ٣).

### ۳ - ۲ - ۲ التصميم باستخدام بوابة NOR Logic NOR

كما ذكرنا سابقا أن البوابة NOR تؤدي دالة NOR أو دالة AND -السالبة لأنه باستخدام نظرية ديمورجان الثانية:

$$\overline{A + B} = \overline{A} \bullet \overline{B}$$

NOR

Negative-AND

فلنأخذ كمثال الدائرة المنطقية الموضحة في شكل (٣-١٠).





شكل (٣ -١٠) دائرة منطقية ممثلة باستخدام بوابات NOR فقط.

ويمكن استنتاج التعبير البوليني لهذه الدائرة كما يلي:

$$Y = \overline{(\overline{A + B}) + (\overline{C + D})}$$

وبتطبيق نظرية ديمورجان الأولى نحصل على:

$$Y = \overline{(A+B)} \bullet \overline{(C+D)}$$

وبحذف الأشارات الفوقية نجد أن:

$$Y = (A + B) \bullet (C + D)$$

نلاحظ أن التعبير (A + B)(C + D) يتكون من بوابتي OR وبوابة AND، وهذا يوضح أن البوابتين على اليسار تكافئان بوابتي OR والبوابة على اليمين تكافئ بوابة AND كما هو موضح في شكل ٣ -١١(أ). وهذه الدائرة أعيد رسمها في الشكل ٣ -١١(ب) باستخدام بوابة AND -السالبة.



شكل (٣ - ١١) الدائرة المكافئة لشكل (٣ - ١٠) باستخدام بوابات AND -السالبة.

شكل (٣ -١٢) يوضح دائرة منطقية ممثلة ببوابات NOR ، والمطلوب إعادة تمثيل الدائرة باستخدام بوابة AND -السالبة. نحصل أولا على الخرج (Y) للدائرة كما يلى:

| الوحدة الثالثة             | ला। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

$$Y = [\overline{(\overline{A} + \overline{B}) + C}] + [\overline{(\overline{D} + \overline{E}) + F}]$$

$$= [\overline{\overline{AB} + C}] + [\overline{\overline{DE} + F}]$$

$$= (\overline{AB} + C)(\overline{DE} + F)$$



شكل (٣ -١٢) دائرة منطقية ممثلة ببوابات NOR فقط.

وباستخدام بوابة AND -السالبة المكافئة لبوابة NOR نحصل على الدائرة في شكل (٣ -١٣٠).



شكل (٣ - ١٣) الدائرة المكافئة للدائرة في شكل (٣ - ١٢).

| الوحدة الثالثة             | ۱٤٧ الك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقىة | إلكترونيات صناعية وتحكم |

مثال (٣ -٤): حقق التعبير المنطقى الآتى باستخدام بوابات NOR فقط:

$$Y = \overline{\overline{ABC} + (D + E)}$$
 الحل: انظر إلى الشكل (٣ -١٤).



شكل (٣ - ١٤) الدائرة المنطقية ممثلة باستخدام بوابات NOR فقط.

### ۳ -ه خریطهٔ کارنوف Karnaugh Map

خريطة كارنوف أو خريطة -K هي طريقة مرئية لتبسيط التعبيرات الجبرية، وإذا ما استخدمت بطريقة جيدة فسوف تعطي لنا التعبير البوليني في أبسط صورة ممكنة. وكما رأينا في الوحدة السابقة فإن استخدام قواعد الجبر البوليني لتبسيط تعبير جبري ما يعتمد إلى حد كبير على الإلمام بجميع قواعد الجبر البوليني وكذلك القابلية لتطبيقه، وعادة فإن المهارة غالباً تمثل عامل هام في التبسيط باستخدام قواعد الجبر المنطقي. من ناحية أخرى فإن خريطة كارنوف تقدم لنا طريقة سهلة للتبسيط.

وخريطة كارنوف تماثل جدول الحقيقة لأنها تعطي لنا كل القيم المحتملة للمدخلات ونتيجة الخرج لكل قيمة. وبدلاً من تنظيمها على شكل أعمدة وصفوف مثل جدول الحقيقة، فإن خريطة كارنوف عبارة عن مصفوفة (array) من الخلايا (cells) ، وتمثل كل خلية القيمة الثنائية لإحدى تشكيلات المدخلات. وترتب الخلايا بطريقة تجعل عملية التبسيط للتعبير المعطى وتجميع الخلايا في غاية السهولة.

خريطة كارنوف يمكن استخدامها مع تعبيرات بولينية لها متغيران ، ثلاثة ، أربعة ، أو خمسة متغيرات ، ولكننا سنكتفي هنا بالشرح حتى أربعة متغيرات فقط لتوضيح أساسيات التبسيط. ويلاحظ أنه عند ازدياد عدد المتغيرات عن خمسة فأكثر فإن استخدام خريطة كارنوف يزداد صعوبة لذا يتم اللجوء إلى استخدام طرق أخرى خارج نطاق الحقيبة مثل طريقة كواين ماكلوسكي اللجوء إلى استخدام طرق أخرى استخدامها لعدد كبير من المتغيرات ويمكن برمجة هذه الطريقة على الحاسب بشكل سهل. عدد الخلايا في خريطة كارنوف يساوى عدد التشكيلات المحتملة على الحاسب بشكل سهل. عدد الخلايا في خريطة كارنوف يساوى عدد التشكيلات المحتملة

| الوحدة الثالثة             | ा। । १४      | التخصص                 |
|----------------------------|--------------|------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | لكترونيات صناعية وتحكم |

للمدخلات، ويماثل ذلك عدد الصفوف في جدول الحقيقة. ولعدد ثلاثة متغيرات يكون عدد الخلايا يساوي  $8=2^4$  ولعدد أربعة متغيرات يكون عدد الخلايا يساوي  $2^4=16$ .

### ۳ - ۱ التبسيط باستخدام خرائط كارنوف Simplification using Karnaugh-map

عرفنا سابقاً أن عدد الخلايا في خريطة كارنوف يعتمد على عدد المتغيرات (المدخلات). وكمثال في شكل ( $\overline{A}$ ,  $\overline{B}$ ) وبناء على ذلك فإن خريطة في شكل ( $\overline{A}$ ,  $\overline{B}$ ) وبناء على ذلك فإن خريطة كارنوف تحتوى (كما في جدول الحقيقة لمتغيرين) فقط على أربعة تشكيلات (٠٠,١١,١١).

| $\begin{array}{cccccccccccccccccccccccccccccccccccc$                                  | A | В | Y                          |                                                                      |          |
|---------------------------------------------------------------------------------------|---|---|----------------------------|----------------------------------------------------------------------|----------|
| $A \overline{B}$ $A \overline{B}$ $A \overline{B}$ $A \overline{AB}$ $A \overline{B}$ | ٠ | • | $\overline{A}\overline{B}$ | $\overline{B}$                                                       | B        |
| 11 _11D                                                                               | • | ١ | Ā B∕                       | $\overline{\mathbf{A}}$ $\overline{\mathbf{A}}\overline{\mathbf{B}}$ | ĀB       |
| 1 1 AB                                                                                | ١ | • | $A\overline{B}$            | $A \overline{B}$                                                     | AB       |
|                                                                                       | ١ | ١ | A B                        | , 11 <b>D</b>                                                        | <b>\</b> |

شكل (٣ -١٥) إعادة ترتيب جدول الحقيقة في خريطة كارنوف.

وكل خلية في خريطة كارنوف ذات المتغيرين تمثل واحد من الأربع تشكليلات للدخل. عملياً علامات الدخل (Input Labels) توضع خارج الخلايا كما هو موضح في شكل (١٦-١٠) وتطبق على كل من الصف والعمود للخلايا. فمثلاً، الصف الذي أمامه المتغير A يطبق على الخلايا العليا، بينما الذي أمامه A يطبق على الخلايا السفلى. ونرى في أعلى الخريطة المتغير B يطبق على الخلايا التي على اليمين تمثل اليسار، بيمنا المتغير B يطبق الخلايا التي على اليمين. وكمثال، فإن الخلية العليا التي على اليمين تمثل تشكيلة الدخل AB.

| الوحدة الثالثة             | १६४ । १६४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |



شکل ( $^{7}$  - $^{1}$ ) خریطة کارنوف لمتغیرین ( $^{2}$  = $^{1}$  خلایا).

شكل ٣ -١٧(أ)، ٣ -١٧(ب) يوضعان هيئة خريطة كارنوف لثلاثة متغيرات (ثماني خلايا)، وأربعة متغيرات (ستة عشر خلية).





شكل (٣ -١٧) خريطة كارنوف لثلاثة واربعة متغيرات.

والآن بعد معرفتنا لكيفية إنشاء خريطة كارنوف، فسوف نرى كيف يمكن أن تستخدم لتبسيط الدوائر المنطقية. وكمثال على ذلك، نفترض أننا نريد تصميم دائرة منطقية لها جدول الحقيقة الموضح في شكل ٣ -١٨(أ).

| الوحدة الثالثة             | ला। । ६ ∧    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

الخطوة الأولى هي الحصول على التعبير البوليني من خلال جدول الحقيقة، وذلك بكتابة التشكيلة التي أمامها (١) في الخرج وبعد ذلك نجمع هذه التشكيلات باستخدام بوابة OR كما في شكل ٣ -١٨(ب).

الدائرة المنطقية المكافئة لهذه المعادلة موضحة في شكل ٣ -١٨(جـ). الخطوة التالية هي تمثيل هذا التعبير البوليني على خريطة كارنوف لمتغيرين كما نرى في شكل ٣ -١٨(د).





شكل (٣ - ١٨) كيفية استخدام خريطة كارنوف في تبسيط دائرة منطقية.

عند تمثيل التعبير البوليني على خريطة كارنوف يجب أن نتذكر أن كل خلية تمثل تشكيلة من التشكيلات الأربع المحتملة للمدخلات في جدول الحقيقة. الخرج (۱) في جدول الحقيقة يجب أن يظهر (۱) في الخلية المكافئة له على خريطة كارنوف، والخرج (۱) في جدول الحقيقة يجب أن يظهر (۱) في الخلية المكافئة له على خريطة كارنوف. وبناءً على ذلك فإن (۱) سوف يظهر في الخلية السفلى على الغلية المكافئة له على خريطة كارنوف. وبناءً على اليمين (يمثل (1)). والتشكيلات الأخرى للدخل اليسار (يمثل (1)) وكلاهما يعطى (۱) في الخرج، وبناءً عليه يجب وضع (۱) في هاتين الخليتين العلويتين.

تبيسط المعادلات البولينية بصفة عامة يمكن الحصول عليه عن طريق تطبيق قاعدة المتممات (Complements)، والـتي تقـول أن  $\overline{A} = A + \overline{A} = 1$ . والآن وبعـد تمثيـل المعادلـة البولينيـة علـى خريطـة كارنوف كما في شكل  $\overline{A} = 1$ (د)، الخطوة التالية هي تجميع الحدود ثم نحدد العامل المشترك بينها.

| الوحدة الثالثة             | ना। । ६ ४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

فاذا نظرنا إلى خريطة كارنوف في شكل  $\pi$  -  $\Lambda$ (د) فسوف نرى أن الخلايا المتجاورة (adjacent cells) تختلف في متغير واحد فقط. وهذا يعني أننا لو حركنا أي منهما من مكانه إلى الخلية المجاورة له رأسياً أو أفقياً، فلن يحدث تغيير إلا في متغير واحد فقط. وبتجميع الخلايا المتجاورة المحتوية على (١) كما نرى من الشكل  $\pi$  -  $\Lambda$ (هـ) فإنه يمكن تبسيط الخلايا باستخدام قاعدة المتممات وجعلها حد واحد. في هذا المثال الخلايا  $\overline{A}$   $\overline{A}$  تحتوي على  $\overline{A}$  وبالتالي يتم حذف هذه المتممات، وتكون النتيجة  $\overline{A}$  كما يلى:

$$Y = A\overline{B} + AB$$
 ( الأزواج المجمعة  $Y = A(\overline{B} + B)$  
$$= A \bullet 1 = A$$

هذا التحليل يمكن استنتاجه بدراسة جدول الحقيقة للدائرة الموضحه في شكل ٣ -١٥(أ) والذي نرى فيه أن الخرج (Y) يتبع تماماً الدخل (A). وبناء على ذلك تكون الدائرة المكافئة كما هو موضح في شكل ٣ -١٥(و).

مثال (٣ -٥): صمم دائرة منطقية في أبسط صورة لجدول الحقيقة الموضح في شكل ٣ -١٩(أ) مبيناً كل خطوة في عملية التبسيط.

الحل: لدينا هنا ثلاثة متغيرات، والخطوة الأولى هي رسم خريطة كارنوف لثلاثة متغيرات، كما هو موضح في شكل ٣ -١٩(ب).

الخطوة الثانية أن ننظر إلى الخرج الذي يساوي (١) في جدول الحقيقة في شكل  $^{7}$  -١٩(أ) ثم نقوم بوضع هذه الآحاد في الخلايا المكافئة لها على خريطة كارنوف كما هو موضع في شكل  $^{7}$  -١٩(ب). وبعد وضع (١) في الخلايا الفارغة المتبقية، نجمع الآحاد في شكل أزواج كما في شكل  $^{7}$  -١٩(ب) ، ثم نحدد من خلال الصف والعمود المتغيرات المشتركة في هذه المجموعات (الأزواج) لنرى أي متغير سوف يتم حذفه تبعاً لقاعدة المتممات. في المجموعة التي على اليمين  $\overline{A}$ ,  $\overline{A}$  يتم حذفهم والنتيجة  $\overline{B}$  ، وفي المجموعة التي على اليسار يتم حذف  $\overline{B}$  .

والحدود السابقة المبسطة سوف تشكل لنا المعادلة البولينية المكافئة بعد التبيسط والدائرة المنطقية، كما نرى في شكل ٣ -١٩(ج). وفي هذا المثال نرى أن المعادلة الأصلية تتكون من أربعة حدود كل حد منها يمثل بوابة AND بثلاثة مداخل مجمعة على بوابة OR بأربعة مداخل أي أن عدد المداخل الكلية يساوى ١٦ مدخلاً، وبعد التبسيط أصبحت الدائرة تتكون من حدين كل منهما ممثل

| الوحدة الثالثة             | द्या । १४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

ببوابة AND بمدخلين مجمعين على بوابة OR بمدخلين أيضاً، وبالتالي يصبح عدد المداخل الكلية للدائرة بعد التبسيط يساوى ٦ مدخلات كما نرى في الشكل ٣ -١٩(ج).

| المدخلات |   |     | الخرج<br>Y |
|----------|---|-----|------------|
| A        | В | C   | Y          |
| •        | • | •   | •          |
| •        | • | ١   | •          |
| •        | ١ | •   | ١          |
| •        | ١ | ١   | •          |
| ١        | • | •   | ١          |
| ١        | • | ١   | ١          |
| ١        | ١ | •   | ١          |
| ١        | ١ | ١   | •          |
|          |   | (أ) | •          |





شكل (۳ - ۱۹) تصميم دائرة منطقية باستخدام خريطة كارنوف.

الآحاد (8'1) في خريطة كارنوف يمكن أن تجمع كأزواج (مجموعات من اثنين) أو مجموعات من أربعة ، أو ثمانية ، أو ستة عشر وهكذا لكل القوى ٢. شكل (٣ -٢٠) يوضح بعض الأمثلة للتجميع ، وكيف أن خريطة كارنوف تستخدم لتبسيط التعبيرات البولينية الكبيرة. لاحظ أن المجموعات الكبيرة أي التي تحتوي على عدد كبير من الآحاد (8'1) تعطي لنا حد صغير وعليه تكون البوابات المستخدمة في التصميم لها مدخلات قليلة. ولهذا السبب يجب أن نبدأ بالبحث عن المجموعات التي تحتوي على أكبر عدد من الأحاد ، فإن لم نجد نبحث عن الأقل وهكذا (بمعنى أننا نبحث عن المجموعات التي تحتوي على عدد من الأحاد ، فإن لم نجد نبحث عن الأقل وهكذا (بمعنى أننا نبحث عن المجموعات التي تحتوي

على ثماني آحاد، فإن لم نجد نبحث عن المجموعات التي تحتوي على آربعة آحاد، وأخيراً فإن لم نجد نبحث عن المجموعات التي تحتوي على زوج من الآحاد).



$$Y = \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$$
 $+ \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$ 
 $+ \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$ 
 $+ \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$ 
(قبل التبسيط)
 $Y = \overline{ABC} + \overline{AD} + \overline{ABD} + \overline{AB}$ 
(أ)



$$\begin{split} Y &= \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD} \\ &+ \overline{ABCD} + \overline{ABCD} + AB\overline{CD} + AB\overline{CD} \\ &+ A\overline{BCD} + A\overline{BCD} + A\overline{BCD} - ($$
قبل التبسيط) 
$$Y &= \overline{AC} + \overline{BC} + \overline{D} \quad ($$



$$Y = \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$$
 $+ \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$ 
 $+ \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$ 
 $Y = \overline{B} + D$ 
(حد)



$$Y = \overline{ABCD} + \overline{ABCD} + \overline{ABCD} + \overline{ABCD}$$
 $+ AB\overline{CD} + AB\overline{CD} + AB\overline{CD} + A\overline{BCD}$ 
 $+ A\overline{BCD} + A\overline{BCD} + A\overline{BCD}$ 
(قبل التبسيط)  $+ A\overline{BCD} + A\overline{BCD} + A\overline{BCD}$ 
 $($ بعد التبسيط)  $+ A\overline{BCD} + A\overline{BCD} + A\overline{BCD}$ 
 $($ د $)$ 

شكل (٣ - ٢٠) أمثلة مختلفة عن التجميع في خرائط كارنوف.

| الوحدة الثالثة             | ना। । ६ ४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

مثال ٣ -٦: اكتب التعبير الجبري الذي يمثله جدول الحقيقة المبين في شكل ٣ -٢١(أ) ثم قم بتبسيطه باستخدام خريطة كارنوف.

|   | الخرج<br>Y |   |   |   |
|---|------------|---|---|---|
| A | В          | C | D | Y |
| • | •          | • | • | • |
| • | •          | • | ١ | 1 |
| ٠ | •          | ١ | • | • |
| • | ٠          | ١ | ١ | ١ |
| ٠ | ١          | ٠ | ٠ | • |
| • | 1          | • | ١ | 1 |
| ٠ | ١          | ١ | • | • |
| • | 1          | 1 | ١ | ١ |
| ١ | ٠          | ٠ | • | • |
| ١ | •          | • | ١ | • |
| ١ | •          | 1 | • | • |
| ١ | •          | 1 | ١ | 1 |
| ١ | ١          | ٠ | • | • |
| ١ | ١          | • | ١ | • |
| ١ | •          | 1 | • | • |
| ١ | 1          | 1 | 1 | 1 |

شكل ٣ - ٢١(أ) جدول الحقيقة المطلوب تبسيط الدالة له.

الخطوة الأولى للحصول على التعبير الجبري هي كتابة الحدود التي تعطي الخرج (Y) في جدول الحقيقة والمساوي للقيمة (١)، كما في شكل ٣ -٢١(أ).

وبتجميع هذه الحدود يمكننا استنتاج التعبير الجبري وهو كما يلي:

$$Y = \overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}\overline{C}D$$

والخطوة التالية هي رسم خريطة كارنوف لأربعة متغيرات كما نرى في شكل ٣ -٢١(ب)، ونقوم بوضع الأحاد التى في عمود الخرج (Y) من جدول الحقيقة في الخلايا المكافئة لها على خريطة كارنوف.



شكل ٣ - ٢١(ب) خريطة كارنوف للدالة في مثال ٣ -٦.

وبالنظر إلى خريطة كارنوف في شكل  $^{\circ}$  -  $^{\circ}$ (ب) نجد أنه يمكن تجميع الآحاد في مجموعتين كل مجموعة تحتوي على أربعة من الآحاد ( $^{\circ}$ 1). وبالتالي فإن الشكل المربع العلوي والذي يحتوي على أربعة آحاد المتغير  $^{\circ}$ 4 المتغير المتغير  $^{\circ}$ 5 المتغير المتغير  $^{\circ}$ 6 المتغير والذي يمكن حذفهما وبالمثل المتغير على أربعة آحاد فإنه يمكن حذف كل وكذلك بالنسبة للشكل المستطيل على الخريطة والذي يحتوي على أربعة آحاد فإنه يمكن حذف كل من المتغيرات  $^{\circ}$ 6 من المتغيرات  $^{\circ}$ 8 والنتيجة هي  $^{\circ}$ 9. والتعبير الجبري المبسط على ذلك يكون :

$$Y = \overline{AD} + CD$$

# Binary Adders and Subtractors حوائر الجمع والطرح الثنائية ٧- ٣

سبق وأن درسنا في الوحدة الأولى النطم العددية المختلفة في الدوائر الرقمية وكذلك العمليات الحسابية لكل نظام، ثم درسنا في الوحدة الثانية الأنواع المختلفة للبوابات المنطقية وكيفية عملها. وهنا سوف نتناول بالدراسة كيفية إجراء عمليات الجمع والطرح الثنائي فقط بواسطة البوابات المنطقية كأحد العمليات الرئيسية في الأنظمة الرقمية أو ما يطلق عليه الدوائر الحسابية للجمع والطرح الثنائي.

# The Half-Adder Circuit دائرة الجامع النصفي ۱- ۷- ۳

سبق وأن درسنا القواعد الأربعة للجمع الثنائي ، والجدول ( $^{-}$  - $^{-}$ ) مراجعة لهذه القواعد حيث المدخلات هي A,B والخرج يمثل حاصل الجمع [Sum(S)] والباقي المرحل أو الحامل [Carry(C)].

| الوحدة الثالثة             | ۱٤۷ انك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

| للات | المدخ | رچ | الخ |
|------|-------|----|-----|
| A    | В     | S  | C   |
| •    | •     | •  | •   |
| •    | ١     | ١  | ٠   |
| ١    | •     | ١  | •   |
| ١    | ١     | •  | ١   |

جدول (٣ - ٣) القواعد الأربعة للجمع الثنائي.

وبدراسة عمود الجمع (S) في جدول الحقيقة نجد أنه يماثل تماماً خرج البوابة (XOR). والآن إذا نظرنا إلى عمود الحامل (c) نجد أنه يماثل تماماً خرج البوابة AND. شكل ٢٠ - ٢٢(أ) يوضح كيفية توصيل البوابتين لجمع الدخلين A,B والحصول على الخرجين C,S واللذان يتبعان جدول الحقيقة السابق. وتسمى الدائرة باسم الجامع النصفي.



شكل (٣ - ٢٢) الدائرة المنطقية للجامع النصفي.

والمخطط الصندوفي لدائرة الجامع النصفي موضحة في شكل ٣ -٢٢(ب) حيث يرمز الحرفان S,C إلى كلمتي (Half Adder) أي الجامع النصفي. والدالة المنطقية المبسطة للخرجين المكن الحصول عليهما مباشرة من جدول الحقيقة، وبالرجوع إلى الجدول نجد أن:

$$S = \overline{AB} + A\overline{B}$$

$$C = AB$$

### The Full-Adder Circuit دائرة الجامع الكامل ۲- ۷- ۳

عند دراستنا لأمثلة جمع الأعداد الثنائية وجدنا أنه عند جمع خانتين (٢-bits) غالباً ما يتبقى مقدار يسمى الباقي أو المرحل أو الحامل (carry) والذي يجب أن يرحل ليجمع مع الخانة التالية، وعلى

| الوحدة الثالثة             | न्।। ११४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | إلكترونيات صناعية وتحكم |

هذا فإنه في أحد الأعمدة يكون الجمع لثلاثة أرقام أو خانات (bits) وليس لرقمين فقط وبالتالي فإن الجامع النصفي لن يستطيع العمل في هذه الحالة، ونكون في حاجة إلى دائرة جديدة تستطيع جمع ثلاثة أرقام في نفس الوقت، وهذه الدائرة تسمى بدائرة الجامع الكامل.

ودائرة الجامع الكامل هي دائرة توافقية تستطيع جمع ثلاثة أرقام (bits) في نفس الوقت، وهي تتكون من ثلاثة مدخلات وخرجين، اثنان من المدخلات هما A,B يمثلان الرقمين المراد جمعهما والدخل الثالث (Input carry)  $C_{in}$  يمثل الرقم الباقي أو المرحل من جمع الرقمين السابقين. وهناك خرجان هما الحامل (Carry) ، والمجموع (Sum). جدول الحقيقة لدائرة الجامع الكامل موضح بالجدول ( $^{*}$  -2).

| الخرج المدخلات |   |          |   |   |
|----------------|---|----------|---|---|
| A              | В | $C_{in}$ | S | C |
| ٠ ا            | • | •        | • | • |
| •              | • | ١        | ١ | • |
| •              | ١ | •        | ١ | • |
| •              | ١ | ١        | • | ١ |
| ١              | • | •        | ١ | • |
| ١              | • | ١        | • | ١ |
| ١              | • |          | • | ١ |
| ١              | • | ١        | ١ | ١ |

جدول (٣ -٤) قواعد الجمع في حالة الجامع الكلي.

الأعمدة الثلاثة الأولى في الجدول تمثل الدخل والمكون من A,B,C وبذلك يكون عدد احتمالات الدخل يساوي ( $2^3=8$ ) ثماينة احتمالات. أما بالنسبة لأعمدة الخرج والمكونة من C,S فإنه يتم الحصول عليها من حاصل الجمع الرياضي للمدخلات الثلاثة وكما هو مبين في الجدول السابق. نلاحظ أنه يمكن كتابة التعبير المنطقي الذي يمثل الخرج S,C من جدول الحقيقة كما يلي:

$$S = \overline{ABC}_{in} + \overline{ABC}_{in} + A\overline{BC}_{in} + ABC_{in}$$

$$C = \overline{ABC}_{in} + A\overline{BC}_{in} + AB\overline{C}_{in} + ABC_{in}$$

| الوحدة الثالثة             | न्। । ६ ४    | التخصص                |  |
|----------------------------|--------------|-----------------------|--|
| الدوائر المنطقية التوافقية | دوائر منطقية | كترونيات صناعية وتحكم |  |

وللوصول إلى الشكل النهائي والمبسط لدائرة الجامع الكامل، يجب البدء بكتابة المعادلتين السابقتين للوصول إلى التمصيم الأمثل ولنبدأ بمعادلة الخرج S:

$$S = \overline{ABC}_{in} + \overline{ABC}_{in} + A\overline{BC}_{in} + ABC_{in}$$
$$= (\overline{AB} + A\overline{B})\overline{C}_{in} + (\overline{AB} + AB)C_{in}$$

XNOR المقدار  $\overline{AB} + A\overline{B}$  يمثل معادلة XOR بدخلين، والمقدار  $\overline{AB} + A\overline{B}$  يمثل معادلة بدخلين ويمكن وضع المعادلة السابقة على الصورة التالية:

$$S = (A \oplus B)\overline{C}_{in} + (\overline{A \oplus B})C_{in}$$

وبالنظر إلى هذه المعادلة نجد أنها تمثل XOR بدخلين أحدهما ( $A \oplus B$ ) والآخر وبالتالي فإن الصورة النهائية لمعادلة S تصبح:

$$S = (A \oplus B) \oplus C_{in} = A \oplus B \oplus C_{in}$$

أي أن معادلة S يمكن تمثيلها باستخدام بوابتي XOR ، الأولى دخلها A,B والثانية دخلها هو خرج الأولى مع  $C_{in}$  .

والآن لنبدأ في تحليل معادلة C للوصول إلى التمثيل الأمثل لها:

$$C = \overline{A}BC_{in} + A\overline{B}C_{in} + AB\overline{C}_{in} + ABC_{in}$$

$$= (\overline{A}B + A\overline{B})C_{in} + AB(\overline{C}_{in} + C_{in})$$

$$= (A \oplus B)C_{in} + AB \Leftarrow (\overline{C}_{in} + C_{in} = 1)$$

وتمثيل معادلة S ومعادلة C بالبوابات موضح في شكل ٣ -٣٢(أ). والمخطط الصندوقي لدائرة الجامع الكامل موضح في شكل ٣ -٢٣(ب) حيث يرمز الحرفان FA إلى اختصار كلمتي (Full <u>A</u>dder) أي الجامع الكامل.





شكل (٣ - ٢٣) الدائرة المنطقية للجامع الكامل.

ومن الدائرة في شكل ٣ -٣٧(أ) يتضح لنا أن الجامع الكامل يتكون من دائرتين للجامع OR النصفي مع بوابة OR والمخطط الصندوقي للجامع الكامل باستخدام عدد ٢ جامع نصفي وبوابة موضح في الشكل (٣ -٢٤).



شكل (٣ - ٢٤) المخطط الصندوقي للجامع الكامل.

# ۳ - ۷ - ۳ دائرة الطارح النصفي Half Subtractor Circuit

إن طرح عددين ثنائيين يمكن أن يتم عن طريق أخذ المتمم للمطروح ثم نجمع الناتج على المطروح منه. بهذه الطريقة عملية الطرح أصبحت عملية جمع وتتطلب جامع كامل أو عدد منه لتمثيل الدائرة. ومن الممكن تمثيل الطرح باستخدام الدوائر المنطقية بطريقة مباشرة، كما نجريها بالورقة والقلم. وبهذه الطريقة، كل خانة (bit) من المطروح تطرح من الخانة المقابلة لها من المطروح منه للحصول على خانة (bit) حاصل الطرح أو الفرق (difference). إذا كانت خانة المطروح منه أصغر من خانة المطروح،

| الوحدة الثالثة             | न्।। १६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية التوافقية | دوائر منطقية | الكترونيات صناعية وتحكم |

فهناك واحد (١) سوف يستعار (Borrowed) من الخانة التي تليه. وكما أن هناك جامع نصفي وجامع كامل، فيوجد لدينا أيضاً طارح نصفي وطارح كامل.

والطارح النصفي هو دائرة توافقية تطرح خانتين (۲-bits) وتعطي لنا خرجاً يمثل الفرق بينهما ولها أيضاً خرج آخر يساوي (۱) في حالة الاستعارة أو الاستلاف. وسنرمز للمطروح منه بالرمز A والمطروح بيضاً خرج آخر يساوي (۱) في حالة الاستعارة أو الاستلاف. وسنرمز للمطروح منه بالرمز A في المرافق (B, A من في المرافق (A – B) يجب أن نختبر مقدار كل من B, A. لو كان A > B منحصل على ثلاثة احتمالات وهي A > B منحسل على ثلاثة احتمالات وهي A > B المنتصون لدينا A > B ومن الضروري استعارة واحد (۱) من المرحلة التالية. والواحد المستعار يضيف ٢ على المطروح منه منه منه كما في النظام العشري ميث الاستعارة تضيف عشرة (۱۰) على خانة المطروح منه وبما أنه أصبح المطروح منه يساوي (۲) ، فإن الفرق يصبح A > B

والطارح النصفي يحتاج ألى خرجين، أحدهما يمثل الفرق ويرمز له بالرمز (D) والخرج الثاني يمثل الاستعارة أو الاستلاف ويرمز له بالرمز (B.).

جدول الحقيقة والذي يوضح العلاقة بين المدخلات والخرج للطارح النصفي موضح في جدول (D)، الخرج  $(B_0)$ ، الخرج  $(B_0)$ ) للطارح النصفي يمكن استنتاجه مباشرة من جدول الحقيقة:

$$D = \overline{AB} + A\overline{B}$$
$$B_0 = \overline{AB}$$

| للات | المدخ | رج | الخ |
|------|-------|----|-----|
| A    | В     | D  | В.  |
| •    | •     | •  | *   |
| •    | ١     | ١  | ١   |
| ١    | •     | ١  | •   |
| ١    | ١     |    | •   |

جدول (٣ -٥) القواعد الأربعة للطرح الثنائي.

نلاحظ من معادلة الخرج (D) أنه يماثل تماماً الخرج (S) في لجامع النصفي وبذلك يمكن تمثيله (D) عن طريق بوابة (D) بينما الخرج (D) يختلف عن الخرج (D) يختلف عن الخرج (D) يختلف الخرج (D) أيضاً عن طريق بوابة (D) لها الدخلين (D) أيضاً عن طريق بوابة (D) لها الدخلين (D) أيضاً عن طريق بوابة (D) أيضاً عن طريق بولغ أيضاً عن أيضاً ع

شكل  $^{\pi}$  -  $^{7}$ (ب) يوضح كيفية تمثيل الطارح النصفي، بينما شكل  $^{\pi}$  -  $^{7}$ (ب) يمثل المخطط الصندوقي له ، حيث يرمز الحرفان  $^{1}$  إلى اختصار كلمتي ( $^{1}$  والصندوقي له ، حيث يرمز الحرفان  $^{1}$  إلى اختصار كلمتي ( $^{1}$ 



شكل (٣ - ٢٥) الدائرة المنطقية للطارح النصفي.

# ۳ - ۷ - ۱ دائرة الطارح الكامل The Full-Subtractor Circuit

الطارح الكامل هو دائرة توافقية تؤدي عملية الطرح بين رقمين (۲-bits) مأخوذاً في الاعتبار أن (۱) ربما يستعار من الرقم الذي يليه. هذه الدائرة لها ثلاثة مدخلات ومخرجان. المدخلات الثلاثة هي  $A,B,B_{in}$  وترمز إلى المطروح منه A والمطروح (B) والاستلاف السابق ( $B_{in}$ ) على الترتيب. الخرجين  $D,B_0$  يرمزان إلى الفرق والمستعار. جدول الحقيقة لهذه الدائرة موضح في الجدول (T-T).

|   | المدخلات | رج              | الخ |    |
|---|----------|-----------------|-----|----|
| A | В        | B <sub>in</sub> | D   | В. |
| • | •        | •               | •   | •  |
| • | •        | ١               | ١   | 1  |
| • | 1        | •               | ١   | 1  |
|   | 1        | ١               | •   | 1  |
| ١ | •        | •               | ١   | •  |
| ١ | •        | ١               | •   | •  |
| ١ | 1        | •               | •   | •  |
| ١ | ١        | ١               | ١   | ١  |

جدول (٣ -٦) قواعد الطرح في حالة الطارح الكلمل.

حيث إن الصفوف الثمانية تحت المدخلات تمثل التشكيلات المحتملة من 0's,1's التي يمكن أن  $A-B-B_{in}$  من 0's,1's للمتغيرات في الخرج فإنه يمكن تحديدها من العلاقة  $B_{in}=0$  للمتغيرات في الخرج فإنه يمكن تحديدها من العلاقة  $B_{in}=0$  التشكيلات التي لها  $B_{in}=0$  كأنها تمثل الأربعة احتمالات في جدول الحقيقة للجامع النصفي. عندما يكون A=0, B=0,  $B_{in}=0$  ونضيف  $B_{in}=0$  على A ، وبالتالى نقول A=0, ويكون B=0.

وعنـدما يكـون  $A=0, B=1, B_{in}=1$  يجـب أن نسـتعير (١) مـن المرحلـة المقبلـة والـذي يجعـل  $A=0, B=1, B_{in}=1$  . A=7 ، وبالتالى نقول A=7 ، ويكون A=7

A = 0 ،  $B_0 = 0$  وهذا يجعل  $A - B - B_{in} = \cdot$  فإن  $A = 1, B = 0, B_{in} = 1$  وهذا يجعل  $A = 1, B = 1, B_{in} = 1$  والمذي يجعل وأخيرا عندما يكون  $A = 1, B = 1, B_{in} = 1$  يجب أن نستعير (١) من المرحلة المقبلة والـذي يجعل  $A = 1, B = 1, B_{in} = 1$  .  $B_0 = 1$  .  $B_0 = 1$ 

ويمكن كتابة الدالة المنطقية للطارح الكامل من جدول الحقيقة كما يلي:

$$D = \overline{AB}B_{in} + \overline{A}B\overline{B}_{in} + A\overline{B}\overline{B}_{in} + ABB_{in}$$

وهي تماثل تماما معادلة (S) في الجامع الكامل، وبالتالي يمكن وضعها في الصورة النهائية لها على الشكل:

$$D = (A \oplus B) \oplus B_{in} = A \oplus B \oplus B_{in}$$

وبالنسبة للخرج الثاني (B.)، فتكون شكل الدالة له كالآتي:

$$\begin{split} B_0 &= \overline{AB}B_{in} + \overline{A}B\overline{B}_{in} + \overline{A}BB_{in} + ABB_{in} \\ &= B_{in}(\overline{AB} + AB) + \overline{A}B(\overline{B}_{in} + B_{in}) \\ B_0 &= B_{in}(\overline{A \oplus B}) + \overline{A}B \iff (\overline{B}_{in} + B_{in} = 1) \end{split}$$

وتمثيل معادلتي الخرج (B.), (D) موضح في شكل ٣ -٢٦(أ)، والمخطط الصندوقي لـدائرة الطـارح (Full Subtractor) الكامل موضح بشكل ٣ -٢٦(ب)، حيث يرمـز الحرفان FS إلى اختصـار كلمتي (٣٤ الكامل.

وبالرجوع الى الدائرة في شكل ٣ -٢٦(أ) يتضع لنا أن الطارح الكامل يتكون من دائرتين للطارح النصفي مع بوابة OR، والمخطط الصندوقي للطارح الكامل باستخدام عدد ٢ طارح نصفي وبوابة OR موضح في الشكل (٣ -٢٧).







شكل (٣ - ٢٧) المخطط الصندوقي للطارح الكامل.

الدوائر المنطقية التوافقية

الكترونيات صناعية وتحكم

تدريبات

١) طبق نظريات ديمورجان على كل من التعبيرات الآتية:

a) 
$$\overline{A\overline{B}(C+\overline{D})}$$

b) 
$$\overline{AB(CD + EF)}$$

c) 
$$\overline{(A + \overline{B} + C + \overline{D})} + \overline{ABC\overline{D}}$$

d) 
$$\overline{(\overline{A} + B + C + D)} \overline{(A\overline{B}\overline{C}D)}$$

٢) حقق كل من التعبيرات المنطقية الآتية مستخدما بوابات NAND فقط:

a) ABCD + 
$$\overline{D}E$$

b) 
$$A\overline{B}C + AB + \overline{D}$$

c) 
$$A\overline{B}\overline{C} + D + E$$

d) 
$$A\overline{B}C + \overline{A}BC + ABC + AB\overline{C}$$

٣) حقق كل من التعبيرات المنطقية الآتية مستخدما بوابات NOR فقط:

a) 
$$(A + B + C) (A + \overline{B})$$

b) 
$$\overline{\overline{A}B\overline{C} + (D + \overline{E})}$$

c) 
$$(\overline{A}B + C) (D\overline{E} + \overline{F})$$

$$d)\,\overline{(\overline{\overline{A}+\overline{B}})+(\overline{\overline{C}}+\overline{D})}$$

٤) باستخدام خرائط كارنوف صمم دائرة منطقية في أبسط صورة لجدول الحقيقة الموضح:

|   | دخلات | الخرج |   |
|---|-------|-------|---|
| A | В     | С     | Y |
| • | •     | •     | ١ |
| • | •     | ١     | ١ |
| • | ١     | •     | • |
| • | ١     | ١     | • |
| ١ | •     | •     | ١ |
| ١ | •     | ١     | • |
| ١ | ١     | •     | ١ |
| ١ | ١     | ١     | ١ |

الوحدة الثالثة

الدوائر المنطقية التوافقية

١٤٧ الك الوحدة

دوائر منطقية

الكترونيات صناعية وتحكم

٥) باستخدام خرائط كارنوف بسط كل من التعبيرات البولينية الآتية:

a) 
$$F_1 = A\overline{B}\overline{C}D + A\overline{B}C\overline{D} + ABC\overline{D} + \overline{A}B\overline{C}D + AB\overline{C}D + \overline{A}BC\overline{D}$$

b) 
$$F_2 = ABC\overline{D} + \overline{A}B\overline{C}D + A\overline{B}\overline{C}D + AB\overline{C}D + \overline{A}BC\overline{D} + ABC\overline{D} + A\overline{B}C\overline{D}$$

c) 
$$F_3 = \overline{A}B\overline{C}D + \overline{A}B\overline{C}\overline{D} + AB\overline{C}\overline{D} + AB\overline{C}D + A\overline{B}\overline{C}D$$

d) 
$$F_4 = \overline{A}\overline{B}\overline{C}\overline{D} + + \overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}\overline{C}D$$

7) في دائرة الجامع الكلي والموضحة في شكل (٣ -٣٣)، حدد الحالة المنطقية (١ or ٠) عند كل خرج بوابة للمدخلات الآتية:

a) 
$$A = v$$
,  $B = v$ ,  $C_{in} = v$ 

b) 
$$A = \cdot$$
,  $B = \cdot$ ,  $C_{in} = \cdot$ 

c) 
$$A = \cdot$$
,  $B = \cdot$ ,  $C_{in} = \cdot$ 

d) 
$$A = v$$
,  $B = v$ ,  $C_{in} = v$ 

٧) ما هي القيم المنطقية للمدخلات لدائرة الجامع الكلي والتي تعطي في الخرج القيم المنطقية الآتية:

a) 
$$S = \cdot$$
,  $C_{out} = \cdot$ 

b) 
$$S = 1$$
,  $C_{out} = 1$ 

c) 
$$S = 1$$
,  $C_{out} = 1$ 

d) 
$$S = \cdot$$
,  $C_{out} = \cdot$ 

٨) في دائرة الطارح الكلي والموضحة في شكل(٣ -٣٦)، حدد الحالة المنطقية (١ or ٠) عند كل خرج
 بوابة للمدخلات الآتية:

a) 
$$A = v$$
,  $B = v$ ,  $B_{in} = v$ 

b) 
$$A = v$$
,  $B = \cdot$ ,  $B_{in} = v$ 

c) 
$$A = v$$
,  $B = v$ ,  $B_{in} = v$ 

d) 
$$A = \cdot$$
,  $B = v$ ,  $B_{in} = v$ 

الإدارة العامة لتصميم وتطوير المناهج



# دوائر منطقية

الدوائر المنطقية المتعاقبة

## الأهداف العامة للوحدة

### عندما تكمل هذه الوحدة يكون لديك القدرة على:

- معرفة دوائر المساكات وجدول الحقيقة لها وكيفية رسم المخطط الزمني للدائرة.
  - معرفة دوائر القلابات وجدول الحقيقة لها وكيفية رسم المخطط الزمني للدائرة.
- معرفة دوائر القلابات من النوع التابع -المتبوع وكيفية رسم المخطط الزمنى لها.
  - معرفة دوائر المزمنات المختلفة وأوضاع التشغيل لها.
  - معرفة وتمثيل دائرة المزمن ٥٥٥ وأوضاع التشغيل له.
    - معرفة الأنواع المختلفة لمسجلات الإزاحة.
- معرفة الأنواع المختلفة للعدادات الثنائية غير المتزامنة والمتزامنة ورسم نبضات الخرج لها.
  - معرفة الفرق بين العدادات الثنائية غير المتزامنة والمتزامنة.

 التخصص
 ١٤٧ الك
 الوحدة الرابعة

 إلكترونيات صناعية وتحكم
 دوائر منطقية
 الدوائر المنطقية المتعاقبة

# الجزءالأول

#### ۱ مقدمة Introduction - ٤

تصنف الدوائر المنطقية إلى نوعين رئيسيين، النوع الأول ويسمى بالدوائر المنطقية التوافقية التوافقية (Combinational Logic Circuits) وفيها يعتمد خرج الدائرة في أية لحظة زمنية على المدخلات الموجودة في تلك اللحظة، وقد سبق دراسة هذا النوع من الدوائر في الوحدتين الثانية والثالثة على التوالي، أما النوع الآخر فيسمى بالدوائر المنطقية التعاقبية (Sequential Logic Circuits) ويتميز هذا النوع من الدوائر بوجود ذاكرة (Memory) حيث يعتمد خرج الدائرة في لحظة ما علي الدخل المطبق والخرج السابق للدائرة.

في الدوائر المنطقية التوافقية تكون وحدة البناء الأساسية هي البوابات المنطقية، بينما في الدوائر المنطقية التعاقبية تكون وحدة البناء هي دائرة القلاب (Flip-Flop Circuit)، والقلاب عبارة عن دائرة رقمية واحدة إما صفر (۱) أو واحد منطقي رقمية منطقية عملها الأساسي هو تخزين المعلومات بسعة خانة رقمية واحدة إما صفر (۱) أو واحد منطقي (۱). ويوجد القلاب في إحدى حالتين مستقرتين إحداهما تمثل الرقم الثنائي (۱) أو المنطق (۱)، والثانية تمثل الرقم الثنائي (۱) أو المنطق (۱)، وإذا وضع القلاب في إحدى حالتي الاستقرار فإنه يظل فيها طالما تم تزويده بمصدر القدرة اللازمة أو حتى يتم تغيير هذه الحالة وذلك بتطبيق مستويات دخل منطقية مناسبة في الدخل وكما سيتضح ذلك من خلال دراستنا للأنواع المختلفة للقلابات والتي يطلق عليها أيضاً اسم متعددة الاهتزازات ثنائية الإستقرار (Bistable Multivibrator). ويمكن بناء القلابات من بوابات NAND أو شراؤها على شكل دوائر منطقية مثل المؤقتات أو المزمنات (Timers)، والعدادات (Counters)، ومسجلات الإزاحة (Shift Registers) وغيرها حيث سنقوم بدراسة هذه الدوائر في هذه الوحدة كل على حدة.

### Latches "Lull" Y- &

دائرة المساك هي نوع من عناصر التخزين ثنائية الاستقرار والتي عادة ما توضع في تصنيف منفصل عن دوائر القلابات. والمساكات من حيث طبيعة العمل تشبه دوائر القلابات لأنها عنصر ثنائي الاستقرار يمكن وضعه في إحدى حالتي الاستقرار بواسطة نظام التغذية الخلفية والذي فيه يوصل الخرج خلفياً إلى الدخل المعاكس. والفرق الرئيسي بين المساكات والقلابات هو في الطريقة المستخدمة لتغيير حالتي الاستقرار فقط.

| الوحدة الرابعة             | १६४ । १६४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | الكترونيات صناعية وتحكم |

والمساك (Latch) هو نوع من المهتز متعدد التوافقيات ثنائي الاستقرار (Latch) هو نوع من المهتز متعدد التوافقيات ثنائي الاستقرار (Latch) هو نوع من المهتز متعدد التوافقيات ثنائي الاستقرار (S - 1) الرمز المنطقي لدائرة المساك من النوع S - 1 ومنه يتضح وجود مدخلين يرمز لأحدهما بالرمز S - 1 ويعرف بالمدخل الفعال أو مدخل الوضع في الحالة "\" (Reset Input) كما يوجد لها مخرجان يزمز لأحدهما بالرمز S - 1 ويعرف بالمخرج الطبيعي ويزمز للآخر بالرمز S - 1 ويعرف بالمخرج المتمم.



شكل (٤ - ١) الرمز المنطقى لدائرة المساك من النوع S-R.

 $Q=1, \ \overline{Q}=\cdot$  ويقال أن دائرة المساك في حالة فعالة أو نشطة (Set Condition) عندما يكون Q=0 ومن التعريف ويقال أنها في حالة غير فعالة أو خاملة (Reset Condition) عندما يكون Q=0 ومن التعريف الأساس للمساك نجد أنه عندما نؤثر على المدخل Q=0 بالمستوى المنطقي المخرج الأساس للمساك نجد أنه عندما نؤثر على المدخل Q=0 السابقة ، وفي نفس الوقت يكون المستوى المنطقي للخرج Q=0 وإذا أثرنا على الدخل Q=0 بالمستوى المنطقي Q=0 (الحالة غير الفعالة) بينما يكون المستوى المنطقي للخرج Q=0 أما إذا أثرنا على كل من Q=0 في نفس الوقت بالمستوى المنطقي (1) فإن مستوى المنطقي يصير غير محدد وغير معروف (unpredictable) ، ويجب محاولة تفادي ذلك حتى نتجنب الاخلال بدائرة المساك.

ويمكن بناء دائرة المساك S-R من بوابتي NOR باستخدام خاصية التغذية الخلفية المرتدة من مخرج إحدى البوابتين إلى مدخل البوابة الأخرى كما هو موضح في شكل (٤ -٢).



شكل(٤ - ٢) دائرة المساك S-R ذو المدخلات الفعالة العالية.

| الوحدة الرابعة             | टा। । ₹ ८    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

ونظراً لأن المستوى المنطقي الفعال لبوابة NOR هو (١) (أي مستوى الدخل الذي يحدث عنده تغير في الخرج)، لذا فإن جدول الحقيقة لدائرة المساك في هذه الحالة يأخذ الصورة الموضحة في جدول (١- ٤)، وتسمى الدائرة في هذه الحالة بدائرة المساك ذات المدخلات الفعالة العالية (Active High Inputs).

| لات | المدخ | الخرج | وضع التشغيل                   |              |
|-----|-------|-------|-------------------------------|--------------|
| S   | R     | Q     | (Mode of Operation)           |              |
|     |       | Q.    | وضع الإمساك (عدم التغير)      |              |
| ,   | ·     | Q.    | No Change                     |              |
|     | ,     |       | الوضع الغير فعال              |              |
| ,   | ,     | •     | Latch R                       | Latch RESETS |
| ,   |       | ,     | الوضع الفعال                  |              |
| '   |       | ,     | Latch SETS                    |              |
| ,   | ,     | 2     | وضع الخطر أو وضع غير مسموح به |              |
| '   | ,     | 1     | Invalid condition             |              |

جدول (٤ -١) جدول الحقيقة لدائرة المساك S-R ذات المدخلات العالية.

# وبالنظر إلى جدول الحقيقة الموضح يمكننا ملاحظة الآتى:

- 1- عند وجود المستوى المنطقي (٠) على المدخلين S,R في نفس الوقت لا تتغير حالة المساك أي تظل قيمة الخرج (Q) كما هي (السطر الأول في جدول الحقيقة) ويعرف هذا الوضع بوضع الإمساك أو عدم التغيير.
- ر المستوى المنطقي على الدخل R من (١) إلى (١) يتغير المستوى المنطقي للخرج Q إلى Q عندما يتغير المستوى المنطقي على الدخل Q من Q الحالة غير الفعالة) كما في السطر الثناني في الجدول ، أما إذا كان الخرج Q أصلاً فيظل كما هو بدون تغيير.
- $^{\mathsf{Y}}$  عندما يتغير المستوى المنطقي على الدخل S من  $(^{\mathsf{Y}})$  إلى  $(^{\mathsf{Y}})$  تتغير قيمة المستوى المنطقي على الخرج Q من  $(^{\mathsf{Y}})$  إلى  $(^{\mathsf{Y}})$  أي أن Q = Q (الحالة الفعالة) كما في السطر الثالث في الجدول، أما إذا كان الخرج Q أصلاً فيظل كما هو بدون تغير.
- <sup>3</sup>- غير مسموح بوجود المستوى المنطقي (١) على المدخلين S,R في نفس الوقت نظراً لأنه يمثل الحالة الفعالة للبوابة NOR، ومن ثم تصير المخارج في هذه الحالة غير معرفة كما في السطر الأخير من الجدول.

| الوحدة الرابعة             | ٧٤٧ الك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

<sup>٥</sup>- حالة المخارج تتغير فقط عندما تتغير المداخل وتحتفظ المخارج بحالتها بدون أي تغير إذا ظلت المداخل بدون تغير، أي أن دائرة المساك تمسك على حالة معينة إذا لم تتغير المداخل، ومن ثم قيل أن لها خاصية الاحتفاظ بالبيانات بصفة مؤقتة.

ويمكن بناء دائرة المساك من بوابتي NAND كما في شكل (٤ -٣) ونظراً لأن المستوى الفعال لبوابة NAND هو (١) لذا فإن جدول الحقيقة في هذه الحالة يأخذ الصورة الموضحة في جدول (٤ -٢) وتمسى الدائرة في هذه الحالة بدائرة المساك ذات المدخلات الفعالة المنخفضة (Active Low Inputs).



شكل (٤ - ٣) دائرة المساك S-R ذو المدخلات الفعالة المنخفضة.

| لات                     | الخرج المدخلات          |    | وضع التشغيل                                        |
|-------------------------|-------------------------|----|----------------------------------------------------|
| $\overline{\mathbf{S}}$ | $\overline{\mathbf{R}}$ | Q  | (Mode of Operation)                                |
| •                       | •                       | ?  | وضع الخطر أو وضع غير مسموح به<br>Invalid condition |
|                         | ١                       | ١  | الوضع الفعال<br>Latch SETS                         |
| ١                       | •                       | •  | الوضع غير الفعال<br>Latch RESETS                   |
| ١                       | ١                       | Q. | وضع الإمساك (عدم التغير)<br>No Change              |

جدول (٤ - ٢) جدول الحقيقة لدائرة المساك S-R ذات المدخلات المنخفضة.

وبالنظر إلى جدول الحقيقة الموضح يمكننا ملاحظة الآتى:

- 1- وجود المستوى المنطقي (١) على المدخلين في نفس الوقت لا يغير حالة دائرة المساك ويظل المخرج Q كما هو (السطر الأخير).
- $\overline{R} = \overline{R}$  ، المدخل  $\overline{R} = \overline{R}$  ، المدخل المستوى المنطقي على المدخل المستوى المنطقي للخرج إلى (١) كما في السطر الثاني من الجدول ، أما إذا كان الخرج  $\overline{R} = \overline{R}$  أصلاً فيظل كما هو بدون أى تغيير.

| الوحدة الرابعة             | ला। । ६ ∨    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

- $\overline{R}$  عندما يكون المستوى المنطقي على المدخل  $\overline{S}$  المدخل  $\overline{R}$  يتغير المستوى المنطقي للخرج إلى  $\overline{R}$  انظر السطر الثالث من الجدول، أما إذا كان الخرج  $\overline{R}$  أصلاً فيظل كما هو بدون تغير.
- <sup>3</sup>- غير مسموح بوجود المستوى (٠) على المدخلين في نفس الوقت نظراً لأنه يمثل المستوى الفعال لبوابة NAND ومن ثم فإن حالة المخارج تكون غير معروفة.

الشكل (٤ -٤) يوضح الرمز المنطقي (Logic Symbol) لدائرة المساك ذات المدخلات الفعالة العالية ودائرة المساك ذو المدخلات الفعالة المنخفضة.



شكل (٤ - ٤) الرمز المنطقى لدائرة المساك ذات المدخلات الفعالة العالية والمنخفضة.

المثال التالي يوضح كيفية عمل دائرة المساك ذات المدخلات الفعالة المنخفضة وذلك عن طريق وضع نبضات على كل من  $\overline{S} = 0$ , وملاحظة شكل الخرج (Q). وسوف نتجنب وضع  $\overline{S} = 0$ , ميث أن حالة الخرج لا تكون معروفة في هذه الحالة.

مثال ٤ -١: إذا كان شكل نبضات الدخل لكل من  $\overline{S}, \overline{R}$  في شكل (٤ -٥). ارسم شكل نبضات الخرج (Q) بفرض أن الحالة التي عليها الخرج Q قبل تطبيق أول نبضة لكلا الدخلين هي Q = Q. الحل:



شكل (٤ -٥) المخطط الزمني لدائرة المساك.

| الوحدة الرابعة             | ۱٤٧ انك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

### القلاب S-R القلاب S-R التزامن "- ٤

يعرف المساك S-R أو  $\overline{S}-\overline{R}$  الأساسي السابق دارسته بالمساك غير المتزامن نظراً لتغير وضع الخرج الطبيعي (Q) مباشرة مع تغيير المدخلات فور التأثير بالمستوى المنطقي الفعال كما يحدث في الدوائر المنطقية التوافقية ودوائر المساك تعمل بشكل لا تزامني.

إن النظم الإلكترونية المنطقية تحتاج إلى دوائر مساك متزامن (قلاب متزامن) للتغلب على المشاكل الني قد تحدث عن تأخير انتقال المعلومات خلال النظام مما يعوق تسلسل المعلومات طبقاً للتوقيت الزمني المطلوب، ولذا فإن القلاب S-R المتزامن يعمل وفقاً لنبضات توافق أو توقيت أي يعمل تزامنياً.

ويمكن القول بأن كلمة تزامن تعني أن الخرج سوف يتغير فقط عند نفطة محددة من نبضات التزامن أو ما يطلق عليها نبضات الساعة (Clock Pulse) وسوف تكتب اختصاراً (CK)، وبذلك يمكن القول أن التغير في المخرج يحدث متزامناً مع نبضة الساعة.

شكل (٤ - ٦) يوضح الرمز المنطقي لقلاب S-R المتزامن وفيه نلاحظ وجود مدخل إضافي لنبضة التزامن أو نبضة الساعة (CK).



شكل (٤ - ٦) الرمز المنطقي للقلاب S-R المتزامن.

في الشكل ٤ -٦(أ) نلاحظ عدم وجود حلقة دائرية صغيرة أمام مدخل نبضة الساعة وهذا يعني الشكل ٤ -٦(أ) نلاحظ عدم وجود حلقة النبضة الموجبة (Positive Edge Trigger) أي الحافة النخرج القلاب S-R لن يتغير إلا مع وصول حافة النبضة الموجبة (٩) إلى (١)، بينما في الشكل ٤ -٦(ب) نلاحظ وجود هذه الحلقة الدائرية الصغيرة وهذا يعني أن خرج القلاب سوف يتغير مع وصول حافة النبضة السالبة (Negative Edge Trigger) أي الحافة التي تتغير من (١) إلى (٠).

شكل (٤ -٧) يبين دائرة القلاب S-R المتزامن باستخدام بوابات NAND ، حيث أضيفت بوابتي NAND إلى المساك الأساسي وذلك لإضافة خاصية التزامن له. ويتم نقل البيانات الموجودة على مدخل

البيانات S,R إلى المخرج (Q) عندما تكون نبضة التزامن عند الحافة الموجبة حيث تعمل كنبضة سماح لنقل البيانات من الدخل إلى الخرج.



جدول الحقيقة (٤ - ٣) يبين بالتفصيل طريقة تشغيل القلاب S-R المتزامن على النحوالتالي:

- الخرج لا يتفير أي يظل كما كان قبل مجيء نبضة التزامن ويعرف هذا الوضع بالإمساك.
- ۲ عندما يتم التأثير على المدخل R بالمستوى العالي ( $S = \cdot, R = \cdot$ ) وتنتقل نبضة التزامن من ( $\cdot$ ) إلى ( $\cdot$ ) فإن الخرج يصبح مساوياً للصفر ( $\cdot$ ) ويقال أن القلاب في الحالة غير الفعالة (Reset).
- $(\cdot)$  عند التأثیر علی المدخل S بالمستوی المنطقی العالی  $(\cdot)$  S = 1, S = 1 و و یقال أن القلاب في الحالة الفعالة (۱) فإن الخرج S = 1 و يقال أن القلاب في الحالة الفعالة (۱).

والوضع المحظور عندما يكون  $S=1,\,R=1$  لا يستخدم كما قلنا سابقاً لأن حالة المخرج في هذه الحالة تكون غير معروفة.

| ( | المدخلات | ١        | الخرج | وضع التشغيل                                        |
|---|----------|----------|-------|----------------------------------------------------|
| S | R        | CK       | Q     | (Mode of Operation)                                |
|   | •        | X        | Q٠    | وضع الإمساك (عدم التغير)<br>No Change              |
|   | ١        | <b>†</b> | •     | الوضع غير الفعال<br>Latch RESETS                   |
| ١ | •        | <b>†</b> | ١     | الوضع الفعال<br>Latch SETS                         |
| ١ | ١        | <b>†</b> | ?     | وضع الخطر أو وضع غير مسموح به<br>Invalid condition |

نبضة الساعة تتغير من (٠) الى (١) = ↑

X = لا يهم

 $Q_{\cdot}$  = الخرج الموجود قبل وصول أول نبضة تزامن

جدول (٤ - ٣) جدول الحقيقة لدائرة القلاب S-R المتزامن.

| الوحدة الرابعة             | था। । ६ ४    | التخصص                 |
|----------------------------|--------------|------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | لكترونيات صناعية وتحكم |

ونظرية العمل وجدول الحقيقة للقلاب S-R الذي يعمل مع حافة النبضة السالبة [أي التي تتغير من (١) إلى (٠)] تماثل تماماً القلاب السابق مع اختلاف واحد فقط أن التغير في الخرج سوف يحدث مع تغير تبضة التزامن من (١) إلى (٠).

مثال ٤ - Y: ارسم شكل نبضات الخرج (Q) لدائرة القلاب Y والموضحة في شكل (٤ - Y)، إذا كان شكل نبضات الدخل لكل من Y, موضح في شكل (٤ - Y). افترض أن دائرة القلاب تعطي خرج Y قبل وصول أول بنضة من نبضات التزامن.



شكل (٤ -٧) المخطط الزمني لدائرة القلاب S-R المتزامن.

### الحل:

- $Q = \cdot$  وبالتالى الخرج (Q) لن يتغير أي أن  $Q = \cdot$  .
  - ۱- عند نبضة التزامن الثانية  $S = \cdot, R = 1$  ، وبالتالى يظل الخرج  $S = \cdot, R = 1$ ).
- (Set)Q = 1 ، وبالتالي يتحول الخرج Q = 1 ، وبالتالي يتحول الخرج Q = 1 ، وبالتالي يتحول الخرج Q = 1 ،
  - $S = \cdot, R = 1$ ، وبالتالي يكون الخرج  $S = \cdot, R = 1$ ).
  - ٥- عند نبضة التزامن الخامسة R = 1 ، وبالتالي يكون الخرج Q = 1 عند نبضة التزامن الخامسة Q = 1
  - Q = 1, وبالتالى يظل الخرج يساوى (١) أى أن Q = 1.

| الوحدة الرابعة             | ना। १६४      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

## D-Type Flip-Flop D دائرة القلاب من النوع + ٤

الدائرة القلابة من النوع D يمكن استخدامها كوحدة تخزين لخانة واحدة (Single Bit) من المعلومات ( $^{\circ}$  أو  $^{\circ}$ ). وبإضافة بوابة عاكس إلى دائرة القلاب  $^{\circ}$  المتزامن تتحول إلى دائرة قلاب من النوع D كما هو موضح في شكل ( $^{\circ}$  - $^{\circ}$ ).



شكل (٤ - ٨) دائرة القلاب من النوع D.

نلاحظ أن دائرة القلاب من النوع D بدخل واحد فقط وهو الدخل D بالإضافة إلى نبضة التزامن D. ذلا D. فاذا كان D عند المستوى المنطقي (۱) عندما تصل نبضة التزامن إلى المدخل D1، فإن خرج دائرة القلاب يكون هو المستوى المنطقي (۱) [Set]، لأنه في هذه الحالة يكون الدخل D2، والدخل D3، والدخل D4 وإذا وبالرجوع إلى جدول الحقيقة لدائرة القلاب D5 المتزامن (جدول D5 - D7) نجد أن الخرج D5. وإذا كان D6 عند المستوى المنطقي (۱) عندما تصل نبضة التزامن إلى المدخل D3، فإن خرج دائرة القلاب D4 عند المستوى المنطقي (۱) إلانه في هذه الحالة يكون الدخل D5، الدخل D5، الدخل D6 وبالنظر إلى جدول (۱ - D7) نجد أن الخرج D7. في الحالة الفعالة (۱) نقول أنه تم تخزين (۱) بدائرة القلاب ، وفي الحالة غير الفعالة (۱) نقول أنه تم تخزين (۱) بدائرة القلاب.

وطريقة التشغيل السابقة لدائرة القلاب من النوع D والذي يتغير الخرج له عند الحافة الموجبة لنبضة التزامن (Positive Edge Trigger) موضحة في الجدول (٤ - ٤).

| لات | ضع التشغيل المدخلات |   | وضع التشغيل                |
|-----|---------------------|---|----------------------------|
| D   | CK                  | Q | (Mode of Operation)        |
| ,   | <b>†</b>            | ١ | (SET) الحالة الفعالة       |
| '   | ı                   |   | (stores a 1)               |
|     | <b>†</b>            |   | (RESET) الحالة الغير فعالة |
| •   | ı                   |   | (stores a ·)               |

 $\uparrow = \overline{(1)}$  نبضة الساعة تتغير من  $(\cdot)$  الى (١)

التخصص ۱٤٧ الك الوحدة الرابعة الكترونيات صناعية وتحكم دوائر منطقية المتعاقبة

جدول ( $^{2}$  - $^{7}$ ) جدول الحقيقة لدائرة القلاب D المتزامن.

ونلاحظ من الجدول أن الخرج (Q) يتبع الدخل (D) عند وصول نبضة التزامن. والشكل (ك ٩- ٩) يوضح الرمز المنطقي للقلاب D ذي المدخل الواحد للبيانات (D) بالإضافة إلى مدخل نبضات التزامن (CK) ويسمى القلاب أحياناً بقلاب التأخير الزمني. كما يبين الشكل (١٠- ١٠) كيفية بناء دائرة القلاب D باستعمال بوابات NAND.



شكل (٤ -١٠) دائرة القلاب D باستعمال بوابات NAND. شكل (٤ -٩) الرمز المنطقى للقلاب D.

مثال ٤ - ٣: ارسم شكل نبضات الخرج (Q) لدائرة القلاب من النوع D والموضحة في شكل (٤ - ٩) إذا كان شكل نبضات الدخل (D) موضح في شكل (٤ - ١١). افرض أن دائرة القلاب تعطي خرج  $Q = \cdot$  قبل وصول أول نبضة تزامنية.

#### الحل:



شكل (٤ - ١١) المخطط الزمني لدائرة القلاب من النوع D.

الخرج (Q) يتبع حالة الدخل (D) عند الوقت الذي تتغير فيه نبضة التزامن من (١) إلى (١) أي عند الحافة الموجبة.

| الوحدة الرابعة             | ना। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

## المتزامن J-K Flip Flop المتزامن

تعبتر دائرة القلاب J-K من أكثر أنواع القلابات استخداماً. والرمزان J,K يمثلان الدخل لهذا القلاب، وليس اختصاراً لأي كلمة كما في حالة القلاب S-R سوى أنهما حرفيان متاليان من الحروف الهجائية. وطريقة عمل القلاب J-K تماثل تماماً القلاب S-R في الأوضاع الثلاثة الأولى للتشغيل وهي عدم التغير أو الإمساك والحالة الفعالة (Set) والحالة غير الفعالة (Reset). والفرق فقط أن القلاب J-K ليس له حالة حظر كما هو الحال في حالة القلاب S-R.

الشكل (٤ -١٢) يبين دائرة القلاب J-K المتزامن وكذلك الرمز المنطقي له. وكما ذكرنا سابقاً فإن هذا القلاب يقوم بجميع أعمال القلاب S-R المتزامن يضاف إليها السماح بتحديد شروط الخرج عندما تكون المداخل J,K عند المستوى المنطقي (١) وفي وجود نبضة التزامن.



شكل (٤ -١٢) دائرة القلاب J-K المتزامن والرمز المنطقي له.

نلاحظ من شكل (٤ -١٢) أن دائرة هذا القلاب مختلفة عن دائرة القلاب  $\overline{Q}$  موصلان على الدخل مرة أخرى.

والجدول (٤ -٥) يوضح جدول الحقيقة للقلاب J-K ويبين السطر الأول حالة الإمساك أو عدم التغيير عندما يكون كل من J,K مساوياً للصفر (٠)، بينما يبين السطر الثاني من الجدول حالة الخمول أو المسح (Reset) أو الحالة (٠) عندما تكون المداخل J-K مع وصول نبضة التزامن، أما السطر الثالث فيبين الوضع في الحالة الفعالة (Set) للقلاب J-K عندما تكون المداخل J-K مع وصول نبضة التزامن. ويبين السطر الرابع حالة هامة من حالات القلاب J-K تسمى وضع التبدل (Toggle)، فعندما يكون كل من الدخلين J,K في المستوى المنطقي (١) فإن الخرج J يتحول إلى الحالة العكسية له عندما تصل نبضة التزامن إلى المدخل J.

| المدخلات |   | الخرج    | وضع التشغيل                          |                                       |
|----------|---|----------|--------------------------------------|---------------------------------------|
| J        | K | CK       | Q                                    | (Mode of Operation)                   |
| •        | • | <b>+</b> | Q.                                   | وضع الإمساك (عدم التغير)<br>No Change |
|          | ١ | ţ        | •                                    | الوضع غير الفعال<br>(RESET)           |
| ,        | • | <b>↓</b> | ١                                    | الوضع الفعال<br>(SET)                 |
| ,        | ١ | <b>↓</b> | $\overline{\mathrm{Q}}_{\mathrm{0}}$ | وضع التبديل<br>Toggle                 |

نبضة الساعة تتغير من (١) الى (٠) = ↓

 $Q_{.}$  = الخرج الموجود قبل وصول أول نبضة تزامن

جدول (٤ -٥) جدول الحقيقة للقلاب J-K المتزامن.

مثال ٤ - ٤: ارسم شكل نبضات الخرج (Q) لدائرة القلاب J-K والموضحة في شكل (٤ - ١٢) إذا كان شكل نبضات الدخل لكل من J-K وكذلك CK موضح في شكل نبضات الدخل لكل من J-K وكذلك CK موضح في شكل نبضات الدخل أول نبضة تزامن.

#### الحل:



شكل (٤ - ١٣) المخطط الزمني لدائرة القلاب J-K المتزامن.

- $I_{-}$  عند وصول نبضة التزامن الأولى، كل من  $I_{-}$  يساوي (١) ولأن هذا وضع التبديل فإن الخرج  $I_{-}$  تحول إلى المستوى (١).
  - J = K = 0 عند نبضة التزامن الثانية يكون وضع الإمساك أو عدم التغيير هو الموجود نظراً لأن J = K = 0.
    - $Q = \cdot$  وهو وضع (Reset) وبالتالي تكون  $Q = \cdot$  وهو وضع (Reset) وبالتالي تكون  $Q = \cdot$

| الوحدة الرابعة             | ना। । ६ ४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

- Q = 1 وهو وضع (Set) وعليه يكون Q = 1 وهو وضع (Set) وعليه يكون Q = 1
- Q على الخرج Q على يستمر مع وصول النبضة الخامسة نظراً لعدم تغير Q وبالتالي يظل الخرج Q على الوضع (١).

## T-Type Flip-Flop T دائرة القلاب من النوع ٦ - ١٤

دائرة القلاب من النوع T يمكن بناؤها من دائرة القلاب J-K المتزامن وذلك بربط كل من الدخلين J,K مع بعضهما البعض كما هو موضح في شكل (٤ -١٤)، ومنه نلاحظ أن القلاب من النوع T له دخل واحد فقط وهو الدخل T بالإضافة إلى نبضة التزامن. والرمز T هو اختصار لكلمة (Toggle) وتعنى التبديل أو تغيير الحالة.

عند توصيل الدخل (T) بالمستوى المنطقي (١) مع تغذية المدخل CK بنبضات التزامن، ومع استمرار تدفق نبضات التزامن على المدخل CK يبدأ الخرج في التبديل أو التغيير ويحدث التبديل عند الطرف الهابط لنبضة التوقيت وهو ما تشير إليه الدائرة الصغيرة أمام المدخل CK في شكل (٤ - ١٤).



شكل (٤ - ١٤) الرمز المنطقى لدائرة القلاب من النوع T.

وجدول الحقيقة لدائرة القلاب من النوع T موضح في جدول (٤ -٦).

| لات | المدخ    | الخرج                       | وضع التشغيل                           |  |
|-----|----------|-----------------------------|---------------------------------------|--|
| T   | CK       | Q                           | (Mode of Operation)                   |  |
| •   | <b>+</b> | Q.                          | وضع الإمساك (عدم التغير)<br>No Change |  |
| ١   | <b>+</b> | $\overline{\mathrm{Q}}_{0}$ | وضع التبديل<br>Toggle                 |  |

 $\downarrow$  = (٠) الى (١) نبضة الساعة تتغير من

الخرج الموجود قبل وصول أول نبضة تزامن = . Q.

جدول (٤ -٥) جدول الحقيقة للقلاب من النوع T.

| الوحدة الرابعة             | न्। १६४      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

مثل ٤ -٥: ارسم شكل نبضات الخرج Q لدائرة القلاب من النوع (T) والموضحة في شكل (٤ -١٤) إذا كان الدخل T وكذلك الدخل CK كما هو موضح في شكل (٤ -١٥) وبافتراض أن القلاب يعطي خرج  $Q = \cdot$  قبل وصول أول نبضة تزامن.

### الحل:



شكل (٤ - ١٥) المخطط الزمني لدائرة القلاب من النوع T.

من الشكل نجد أن الخرج Q يتغير إذا كانت T=T وذلك مع نبضة التزامن الهابطة، فعند نبضة التزامن الأولى فإن T=T وبالتالي فإن Q=T لن يتغير أي أن Q=T وعند النبضة الثانية Q=T إذن يتغير الخرج Q من Q من Q إلى Q وهكذا.

# Master-Slave Flip-Flop ۲۰ قلاب التابع – التبوع ۲۰ ما

من دراستنا السابقة لدوائر القلابات المختلفة رأينا كيف يمكن التحكم في تشغيلها عن طريق الحافة الموجبة أو السالبة لنبضة التزامن (Edge Triggered).

وهناك نوع آخر من دوائر القلابات يتم التحكم في تشغيلها عن طريق الاستجابة لمستوى النبضة (Pulse Triggered) والتي تسمى بقلاب التابع – المتبوع (Master-Slave)، ولذلك فإن هذا النوع من القلابات يحتاج إلى نبضة كاملة من نبضات التزامن (Complete Clock Pulse) لتغيير حالة الخرج أي لتشغيل الدائرة.

شكل ٤ - ١٥ (أ) يوضح دائرة قلاب S-R من النوع التابع - المتبوع، وهي تحتوي على دائرتين من S-R فلاب S-R المتزامن وتسمى الأولى بالتابع (Master) والأخرى بالمتبوع (Slave)، المرحلة الأولى (Slave) من دائرة القلاب تستقبل نبضات التزامن (CK) مباشرة، بينماتستقبل المرحلة الثانية (Slave) عكس إشارة نبضة التزامن (CK).



شكل ٤ -١٦(أ) دائرة القلاب S-R التابع - المتبوع.

وبالرجوع إلى شكل نبضات التزامن لكل من CK ، CK في شكل ٤ -١٦ (ج) ، نلاحظ أن الجزء التابع (Master) من الدائرة يتم تشغيله عندما تكون نبضة التزامن (CK) موجبة ، والجزء المتبوع (Slave) من الدائرة من ناحية أخرى يتم تشغيله عندما تكون نبضة التزامن سالبة لأنه في هذه الحالة تكون نبضة التزامن المعكوسة (CK) موجبة.

وبناء على ذلك فهناك خطوتان تحدثان قبل أن يتغير كل من Q ، Q استجابة للدخل S,R:

الخطوة الأولى: خلال المستوى المنطقي (High) للنبضة (CK) فإن دائرة التابع (Master) تكون في وضع التشغيل (Enabled) ويكون شكل الخرج لها إما في الحالة الفعالة (Set) أو الحالة غير الفعالة (Reset) أو في وضع عدم التغيير حسب مستوى الدخلين S,R.

الخطوة الثانية: خلال المستوى المنطقي (Low) للنبضة (CK) فإن دائرة المتبوع (slave) تكون في وضع التشغيل (Enabled) ويتبع الخرج Q المستوى المنطقى الموجود على الدخل Y.

جدول الحقيقة الموضح في شكل ٤ -١٦ (ب) يلخص لنا كيفية عمل دائرة القلاب من النوع S-R المتزامن. ونرى التابع -المتبوع. وكما نرى فإن الجدول يماثل تماماً جدول الحقيقة لدائرة القلاب S-R المتزامن. ونرى في العمود (CK) من الجدول نبضة تزامنية كاملة وبالتالي فإن الدائرة تحتاج إلى كل من المستوى (High) والمستوى (Low) لنبضة التزامن لتشغيل كل جزء منها.

شكل ٤ - ١٦ (ج) يوضح الرسم البياني الزمني لقلاب S-R التابع - المتبوع، ومن خلال نبضات التزامن (CK) سوف ننتقل خلال الأزمنة من  $t_{\circ}$  إلى  $t_{\circ}$  لنرى كيف تستجيب الدائرة للتغيير في الدخلين S,R.

| الوحدة الرابعة             | ना। १६४      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

- عند الزمن . t ، تكون دائرة التابع (Master) في وضع التشغيل (Enabled) عن طريق المستوى الموجب عند الزمن . t ، تكون دائرة التابع (CK) في وضع التشغيل (High) لنبضة التزامن (CK) وعند هذه اللحظة فإن S = 1, R = 1 وهي الحالة الفعالة (Set) لدائرة التابع، ويكون الخرج S = 1 .

| ( | لدخلات | 1  | الخرج | وضع التشغيل              |
|---|--------|----|-------|--------------------------|
| S | R      | CK | Q     | (Mode of Operation)      |
| • | •      | Л  | Q٠    | وضع الإمساك (عدم التغير) |
| • | ١      | 几  | •     | (RESET) الوضع الغير فعال |
| ١ | •      | ΓL | ١     | (SET)الوضع الفعال        |
| ١ | ١      | ΓL | ?     | وضع الحظر                |

شكل ٤ -١٦ (ب) جدول الحقيقة لدائرة القلاب S-R التابع -المتبوع.





شكل ٤ -١٦(ج) المخطط الزمني لدائرة القلاب S-R التابع المتبوع.

- عند الزمن  $t_i$ ، تكون دائرة التابع في وضع التشغيل، عن طريق النبضة الموجبة (High) للدخل عند الزمن  $t_i$  عند الخرج  $t_i$  العند فعالة الغير فعالة  $t_i$  وعند هذه اللحظة تكون  $t_i$  فيكون الخرج  $t_i$  أي في الحالة الغير فعالة  $t_i$  (Reset).
- عند الزمن ،t، تفصل دائرة التابع عن طريق النبضة السالبة (Low) للدخل CK، بينما تكون دائرة المتبوع في وضع التشغيل. وحيث أن دخل دائرة المتبوع هو الحالة غير الفعالة (Reset) فعلية يكون خرج المتبوع هو Q = .
- عند الزمن  $t_i$ ، يكون الدخلان  $S_i$  في الوضع (Low) وعلية تظل قيمة الخرج  $Y_i$  عند آخر وضع لها، والذي كان هو الوضع غير الفعال  $Y_i$  وفي منتصف الفترة الزمنية  $Y_i$  فإن الدخل  $Y_i$  تغير إلى الوضع (High) وعليه فإن الخرج أصبح في الوضع  $Y_i$

| الوحدة الرابعة             | ۷٤٧ الك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

عند الزمن  $t_0$ ، دائرة التابع مفصولة بينما تكون دائرة المتبوع في وضع التشغيل، وبالتالي فإن Q = V يصل إلى الخرج Q = V فيصبح Q = V.

| لات | المدخا | الخرج | وضع التشغيل                |                        |
|-----|--------|-------|----------------------------|------------------------|
| D   | CK     | Q     | (Mode of Operation)        |                        |
| ,   |        | ,     | الحالة الفعالة (SET)       |                        |
| '   |        | 1     | '                          | (stores a \(\dagger)\) |
|     | П      |       | الحالة غير الفعالة (RESET) |                        |
|     |        | •     | (stores a ⋅)               |                        |

(i)



شكل (٤ - ١٧) دائرة القلاب من النوع D التابع - المتبوع وجدول الحقيقة التابع لها.

شكل ٤ -١٥(أ) يوضح دائرة قلاب من النوع D على شكل التابع-المتبوع، بينما شكل ٤ -١٥(ب) يبين جدول الحقيقة التابع لها. مثل دائرة القلاب S-R التابع-المتبوع، فإن دائرة القلاب D التابع-المتبوع تحتاج إلى نبضة تزامنية كاملة عند الدخل CK لحدوث تغير في الخرج Q.

شكل ٤ -١٨(أ) يوضح دائرة القلاب J-K التابع-المتبوع، والشكل ٤ -١٨(ب) يلخص كيفية عمل هذه الدائرة عن طريق جدول الحقيقة المبين. ويوضح الشكل ٤ -١٨(جـ) الرسم البياني الزمني لقلاب J-K التابع-المتبوع ويمكن معرفة كيفية الحصول على شكل نبضات الخرج (Q) بالرجوع إلى جدول الحقيقة للدائرة بالإضافة إلى الاستعانة بما سبق شرحه في دائرة القلاب S-R التابع-المتبوع.



شكل ٤ -١٨(أ) دائرة القلاب J-K التابع -المتبوع.

|   | المدخلات |    | الخرج            | وضع التشغيل              |
|---|----------|----|------------------|--------------------------|
| J | K        | CK | Q                | (Mode of Operation)      |
| • | •        | Л  | Q.               | وضع الإمساك (عدم التغير) |
| • | ١        | Л  | •                | (RESET) الوضع غير الفعال |
| ١ | •        | Л  | ١                | (SET) الوضع الفعال       |
| ١ | ١        | Л  | $\overline{Q}_0$ | (Toggle) وضع التبديل     |

شكل ٤ -١٨(ب) جدول الحقيقة لدائرة القلاب J-K التابع -المتبوع.



شكل ٤ -١٨ (ج) المخطط الزمني لدائرة J-K التابع -المتبوع.

| الوحدة الرابعة             | <u> </u>     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

والمدخل  $\overline{\text{CLR}}$ ) يستخدم كمدخل لمسح أو تغيير المخرج Q بصورة غير متزامنة ليصبح  $(\cdot)$  عند وضع  $\overline{\text{CLR}}=0$ .  $\overline{\text{CLR}}=0$   $(\cdot)$  يوضح كيفية العمل لهذين المدخلين في دائرة القالاب  $\overline{\text{CLR}}=0$  ويلاحظ من الجدول أنه عندما تكون  $\overline{\text{CLR}}=1$  وفي نفس الوقت  $\overline{\text{PRE}}=0$  (نشطه) فإن الخرج  $\overline{\text{Q}}$  يصبح يساوي  $\overline{\text{PRE}}=1$ )، بصرف النظر عن قيمة المدخلات  $\overline{\text{CK}}$ ,  $\overline{\text{S}}$ ,  $\overline{\text{R}}$  (الشطة) وهذا يتسبب في جعل قيمة الخرج  $\overline{\text{Q}}$  تساوي  $\overline{\text{CLR}}=0$  (عن ولنظر عن قيم المدخلات  $\overline{\text{CLR}}=0$ ) وبصرف النظر عن قيم المدخلات  $\overline{\text{CK}}$ ,  $\overline{\text{S}}$ ,  $\overline{\text{R}}$ 



شكل (٤ - ١٩) الرمز المنطقي لدائرة القلاب S-R مزودة بالدخلين PRE .

|     | المدخلات |    |   |   | الخرج | وضع التشغيل              |
|-----|----------|----|---|---|-------|--------------------------|
| PRE | CLR      | CK | S | R | Q     | (Mode of Operation)      |
| •   | 1        | X  | X | X | ١     | (SET) الوضع الفعال       |
| ١   | •        | X  | X | X | •     | (RESET) الوضع غير الفعال |
|     | •        | X  | X | X | ?     | حالة الحظر               |

جدول (٢ - ٧) كيفية عمل المدخلان CLR ، PRE في دائرة القلاب S-R.

| الوحدة الرابعة             | ≝। १६४       | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

# الجزء الثاني

#### ۲ - ۸ دوائر المزمنات Timer Circuits

التوقيت هو كل شيء في الدوائر الرقمية ، وللتحكم في الوقت للدوائر الرقمية ، فإن إشارة الساعة (Clock Signal) أو إشارة التزامن تكون موزعة خلال النظام الرقمي. هذه الإشارة يمكن توليدها عن طريق مولد نبضات. وهذه الإشارة الحادة (Sharp) عند الحافة الموجبة (Positive Edge) والحادة عند الحافة السالبة (Negative Edge) تستخدم للتحكم في تتابع العمليات في الدوائر الرقمية.

ودوائر J-K, S-R,D-Type القلابة كلها تعتبر أمثلة على متعدد الاهتزازات ثنائي الاستقرار (Set and Reset States)، وذلك لأن لها حالتين (bi) مستقرتين (Bistable Multivibrator)، وذلك لأن لها حالتين (dastable Multivibrator) والذي ليس له حالة نناقش هنا بالدارسة، متعدد الاهتزازات غير مستقر (Astable Multivibrator) والذي ليس له حالة مستقرة وعادة ما يستخدم كمولد للنبضات، والنوع الثالث لمتعدد الاهتزازات هو أحادي الاستقرار (Monostable Multivibrator) والذي له فقط حالة استقرار واحدة (Mono) وحينما يتم تنشيطه (Fixed Duration) فإنه يولد نبضة مستطيلة (Rectangular Pulse) لها عرض ثابت (Triggered)

## ا دائرة متعدد الإهتزازات غير المستقر Astable Multivibrator Circuit دائرة متعدد الإهتزازات غير المستقر

دائرة متعدد الإهتزازات غير المستقر والذي يطلق عليه أحياناً اسم طليق الحركة (Free running) يمكن بناؤة من البوبات المنطقية كما هو موضح في شكل (٤ -٧٠) والذي يوضح كيفية توصيل العاكس (Inverter) من نوع (Schmitt-trigger) ليعمل كمولد نبضات.



شكل (٤ - ٢٠) دائرة متعدد الإهتزازات غير المستقر.

| الوحدة الرابعة             | १६४ । १६४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

عندما يوصل مصدر القدرة أولاً إلى هذه الدائرة، فإن المكثف لا يحتوي على شحنة والجهد عليه يساوي (٠)، وهذا المستوى (Low) يتم عكسه عن طريق بوابة العاكس (Not) فيعطي خرج (High). المكثف (C) يبدأ في المشحن من خلال المقاومة (R)، وبزيادة الشحنة الموجبة على المكثف بعد فترة من الزمن والذي يعتمد على قيمة كل من R, C، تصل هذه الشحنة إلى الحد الكافي ليمثل الدخل (High) على العاكس. هذا الدخل سوف يتسبب في جعل خرج العاكس (Low)، وبالتالي فإن المكثف يبدأ بالتفريغ. وعندما تصل الشحنة على المكثف إلى المستوى (Low)، فإن العاكس سوف يعطي في الخرج (High) وبالتالى تتكرر الدورة مرة أخرى.

## ۲- ۸- دائرة متعدد الإهتزازات أحادي الإستقرار Your Land دائرة متعدد الإهتزازات أحادي الإستقرار

شكل ٤ - ٢١(أ) يوضح دائرة متعدد الإهتزازات أحادي الإستقرار. عندما تكون نبضة القادح NOR (Low) فإن الخرج من البوابة Q يساوي (Low)، فإن الخرج من البوابة الحالة يكون (High) وبناء علية فإن الخرج من دائرة العاكس يكون (Low) تاركاً الدائرة في هذه الحالة المستقرة.

وعندما تكون نبضة القادح (High)، تتسبب في جعل خرج البوابة NOR في الوضع (Low). هذا الانتقال من (High) إلى (Low) لخرج البوابة NOR، مربوط بدخل دائرة العاكس عن طريق المكثف، والذي يعطي (High) على طرف الخرج Q كما هو موضح من الرسم البياني للنبضات في شكل على خرج البوابة في NOR (ب). هذا الخرج Q يغذي خلفياً إلى الدخل الآخر للبوابة NOR ويحافظ على خرج البوابة في الوضع (Low) حتى بعد انتهاء نبضة القادح.



شكل (٤ - ٢١) دائرة متعدد الإهتزازات احادي الاستقرار.

| الوحدة الرابعة             | ना। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

خرج البوابة NOR سوف يجعل هناك فرق جهد حول شبكة المقاومة والمكتف NOR سوف يبدأ في الشحن. وبعد فترة من (resistor-capacitor network)، وبناء على ذلك فإن المكتف سوف يبدأ في الشحن. وبعد فترة من المرا الزمن تعتمد على قيمة كل من المكتف C والمقاومة R، فإن الشحنة على المكتف تكون كافية لجعل دخل العاكس في المستوى (High) وعليه فإن العاكس يصبح خرجه (Low) وتنتهي نبضة الخرج Q.

## ع - ۸ - ۳ دائرة المزمن ٥٥٥ Timer Circuit

تعتبر دائرة المزمن ٥٥٥ من أغلب دوائر المزمنات استخداماً وذلك لرخص ثمنها، وهي موجودة على هيئة شريحة (IC) لها ثمانية أطراف كما نرى من الشكل (٤ -٢٢)، والرقم ٥٥٥ مستتج من مقسم الجهد الموجود بالدائرة داخل الشريحة، والذي يتكون من ثلاثة مقاومات قيمة كل منها 5KΩ.



شكل (٤ - ٢٢) أطراف شريحة المزمن ٥٥٥.

وهـو مـزمن عـام يمكـن أن يعمـل في وضـعين للتشـغيل، أحـدهما الوضـع غـير المسـتقر (Monostable mode) ويمكن استخدامه أيضاً (Astable mode) والآخر الوضع الأحادي الإستقرار (Modulator) اعتماداً على كيفية توصيل المكونات كمقسم للتردد (Frequency Divider) أو معدل (Modulator) اعتماداً على كيفية توصيل المكونات الخارجية للشريحة.

### ٤ -٨ -٣ -١ المزمن ٥٥٥ كمتعدد الإهتزازات غير المستقر

ooo Timer as an Astable Multivibrator

| الوحدة الرابعة             | ना। । ६ ४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

شكل ٤ - ٢٣(أ) يوضح كيفية توصيل المزمن ٥٥٥ ليعمل في وضع التشغيل غير المستقر (Astable) أو ما يطلق عليه طليق الحركة (Free running). أشكال الموجات الموضحة بالشكل ٤ - ٢٣(ب) تبين لنا كيفية الشحن والتفريغ للمكثف C المتصل خارجياً بالشريحة، وكيف أن جهد الخرج يتغير ما بين القيمتين Vcc (قيمة جهد المنبع) وبين (٠).



شكل ٤ - ٢٣(أ) كيفية توصيل المزمن ٥٥٥ ليعمل في وضع التشغيل غير المستقر.



شكل ٤ -٢٣(ب) شكل موجة شحن وتفريغ المكثف C وكذلك شكل جهد الخرج.

ولشرح كيفية عمل الدائرة نفترض أن الخرج لدائرة القلاب S-R في الوضع (High) [الزمن T, في شكل الخرج]. وهذا الخرج لدائرة القلاب سوف يعكس إلى الوضع (Low) مما يجعل ترانزستور التفريغ الداخلي (Discharge Transistor) في الوضع OFF.

ومع وجود هذا الترانزستور في الوضع OFF، فإن المكثف الخارجي (C) يبدأ في الشحن في اتجاه  $V_{\rm CC}$  المن نجل المقاومتين  $R_{\rm B}$ ,  $R_{\rm A}$ . وعند الـزمن  $T_{\rm v}$ ، فإن الشحنة الموجودة على المكثف تصل إلى  $V_{\rm CC}$  وبناء علية فإن خرج دائرة المقارن A سيكون (High) لأن الجهد على طرفه الآخر هو  $V_{\rm CC}$  ويجعل دائرة القلاب في الوضع (RESET) وتصبح  $V_{\rm CC}$ . وهذا يجعل الخرج (طرف  $V_{\rm CC}$ ) للمزمن  $V_{\rm CC}$  المستوى (Low)، وبالتالى فإن قاعدة ترانزستور التفريغ تصبح (High)، مم يجعله في الوضع ON.

ومع وجود هذا الترانزستور في الوضع ON، فإن المكثف C يبدأ في تفريغ شحنته. عند الزمن C سيكون في C تكون الشحنة على المكثف قد وصلت إلى C ونتيجة لذلك فإن خرج المقارن B سيكون في المستوى (High) ويضع دائرة القلاب S-R في الحالة (SET) وتكون C أو عودتها إلى الحالة الأصلية لها. ترانزستور التفريغ مرة أخرى يكون في الوضع OFF، ويسمح للمكثف C بالشحن وتتكرر الدورة. وكما نرى من الشكل C -C أن المكثف C يشحن خلال المقاومتين C إلى الجهد C ويفرغ خلال المقاومة C إلى الجهد C ويمكن حساب الزمن C ويفرغ خلال المقاومة C إلى الجهد C ويمكن حساب الزمن C ويفرغ العلاقة:

$$t_p = 0.7(R_A + R_B)C$$

التخصص ۱٤٧ الك الك التخصص الوحدة الرابعة المتعاقبة المتعاقبة وتحكم دوائر منطقية المتعاقبة المتعاقب المتعاقبة المتعاقب المتعاقبة المتعاقبة المتعاق

والزمن Negative time) t<sub>n</sub> يمكن حسابة عن طريق العلاقة:

$$t_n = 0.7R_BC$$

وعليه يكون الزمن T(زمن الدورة الكاملة) هو مجموع الزمن  $t_p$ ، الزمن وعليه يكون الزمن  $t_p$ 

$$T = t_p + t_n$$
  
= 0.7(R<sub>A</sub> + 2R<sub>B</sub>)C

ويمكن حساب تردد الخرج للمزمن ٥٥٥ باستخدام العلاقة:

$$f = \frac{1}{T} = \frac{1}{0.7(R_A + 2R_B)C}$$

ويمكن وضع العلاقة السابقة على الصورة:

$$f = \frac{1.43}{(R_A + 2R_B)C}$$

# ٤ -٨ -٣ -٢ المزمن كمتعدد الإهتزازات أحادي الإستقرار

ooo Timer as a Monostable Multivibrator

شكل ٤ - ١٥/٤) يوضح كيفية توصيل المزمن ٥٥٥ ليعمل كمتعدد الإهتزازات أحادي الإستقرار شكل ٤ - ١٥/٤). والأشكال الموجية في شكل ٤ - ١٤(ب) تبين علاقة الزمن لكل من دخل القادح (one-shot)، شحن وتفريغ المكثف، والخرج النهائي للمزمن ٥٥٥. عرض نبضة الخرج  $R_A$ , C يعتمد على قيم المكونات الخارجية  $R_A$ , C

عند الزمن T في شكل ٤ - S (ب)، دائرة القلاب S تكون في حالة (RESET) وبناء عليه عند الزمن C الغرب C الغرب C الغرب عن طريق دائرة القلاب C الغرب أو (inverted and buffered) عن طريق المرحلة الأخيرة ، ليكون الخرب للمزمن C على الطرف C يساوي C أو (Low) .

الخرج (Low) من دائرة القلاب S-R سوف يعكس ويظهر كدخل (High) على قاعدة ترانزستور التفريغ، فيكون في الوضع ON، وبذلك يعمل الترانزستور كمسار لتفريغ المكثف إلى الأرض.

| الوحدة الرابعة             | ना। । ६ ४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

عند الـزمن ، T ، تطبق نبضة القـادح (Trigger) على الطـرف (Y) لـدائرة المـزمن T ، تطبق نبضة القـادح (Trigger) على الطـرف (Y) لـدائرة المـزمن Y ، وبذلك يكون الإستقرار. هذه النبضة السـالبة سـوف تجعل الـدخل السـالب للمقـارن B يقل عـن Y ، وبذلك يكون خرج المقـارن B يسـاوي (High) ، ويضع دائرة القـلاب Y سـوف يجعل الخرج النهائي على الطرف (Y) للمزمن Y سوف يجعل الخرج النهائي على الطرف (Y) للمزمن Y الموزمن Y (High) ويعمل على جعل ترانزستور التفريغ في الحالة Y الحالة Y



شكل ٤ - ٢٤(أ) كيفية توصيل المزمن ٥٥٥ ليعمل في وضع التشغيل أحادي الإستقرار.





شكل ٤ - ٢٤(ب) علاقة دخل القدح وشحن وتفريغ المكثف C المتصل بالشريحة وشكل جهد الخرج.

وعند هذه اللحظة يبدأ المكثف C في الشحن من خلال المقاومة  $R_A$  في إتجاه C كما نرى من خلال الشكل C - C خلال الشكل C - C خلال الشكل C - C المزمن C يظل كما هو في الوضع (High) حتى تصل الشحنة على المكثف إلى أكثر من C فعند هذه اللحظة (C فعند هذه اللحظة (C )، فإن خرج المقارن C سوف يكون (High) ويعمل على وضع دائرة القلاب C في الوضع (RESET)، ويجعل أيضاً الخرج للمزمن على الطرف (C ) في الحالة (C ) وكذلك يضع ترانستور التفريغ في الحالة (C ) وبالتالي يبدأ المكثف C في تفريغ شحنته.

والدائرة سوف تظل في هذه الحالة المستقرة حتى تصل نبضة القادح الجديدة وذلك لتكرار الدورة مرة أخرى.

الحافة الموجبة (Leading edge) لنبضة الخرج تحدث عن طريق نبضة القادح، بينما الحافة السالبة (Trailing edge) لنبضة الخرج تعتمد على زمن الشحن للمكثف C من خلال المقاومة R<sub>A</sub> والذي بدوره يعتمد على قيم هذه المكونات. ويمكن حساب عرض نبضة الخرج من العلاقة التالية:

$$P_{\rm w} = 1.1 R_{\rm A} C$$

| الوحدة الرابعة             | न्।। ११४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | الكترونيات صناعية وتحكم |

### Shift Registers مسجلات الإزاحة ٩- ٤

تعتبر المسجلات أحد أنواع الدوائر المنطقية التعاقبية، وتستخدم المسجلات عادة لتخزين البيانات، ومن دراستنا السابقة للدوائر القلابة وجدنا أنه يمكن تخزين رقم ثنائي مفرد (bit) بواسطة دائرة قلابة مفردة، ومن ثم يمكن توصيل عدد من الدوائر القلابة معاً لبناء ما يعرف بالمسجل، والذي يستخدم كذاكرة مؤقتة لتخزين كمية صغيرة من البيانات ولفترة زمنية قصيرة وذلك تمهيداً لنقلها كما في Shift النقل أو العزل (Shift Left) أو لإزاحة البيانات إلى اليسار (Shift Left) أو اليمين (Shift Data) أو تحويل البيانات المتوالية (Serial Data) إلى بيانات متوازية (Parallel Data) والعكس كما في مسجلات الإزاحة (Shift Registers).

### ا مسجلات العزل Buffer Registers عسجلات العزل

مسجل العزل ببساطة يستخدم لتخزين كلمة رقمية (Digital word) مكونة من مجموعة من الأرقام الثنائية (bits). شكل ٤ - ٢٥(أ) يوضح كيفية بناء مسجل عزل مكون من أربع مراحل (bits). شكل ١٥ - ١٥(أ) يوضح كيفية بناء مسجل عزل مكون من أربع مراحل (عنه - ١٤٥٤) باستخدام دوائر القلابات من النوع D والتي يتم تنشيطها عند الحافة الموجبة لنبضة التزامن (Positive edge-triggered).



شكل ٤ - ٢٥(أ) مسجل عزل مكون من اربع مراحل باستخدام دوائر القلابات من النوع D.

| الوحدة الرابعة             | ना। । ६ ४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |



شكل ٤ - ٢٥ (ب) المخطط الزمني لمسجل العزل في شكل ٤ - ٢٥ (أ).

 $D_{,}$  البيانات المطلوب تخزينها والتي تتكون من أربعة أرقام ثنائية (٤-bits) تطبق على المداخل  $D_{,}$  ولبيانات المطلوب تخزينها والتي تتكون من أربعة أرقام ثنائية (٤-bits) عند مدخل  $D_{,}$  وتظهر على المخارج  $Q_{,}$  ويركب عند مدخل عند مدخل فيضات التزامن (CK).

وبالرجوع إلى الرسم البياني الزمني في شكل ٤ -٢٥(ب) نرى أن البيانات المراد تخزينها والتي تكون موجودة على خطوط البيانات ,Q,, Q, Q, Q, Q يتم تخزينها أو إدخالها في المسجل عند الحافة الموجبة لنبضة التزامن. هذه البيانات تكون موجودة بصفة مستمرة على الخرج.

وحيث إنه تم إدخال كلمة مكونه من أربعة أرقام ثنائية على التوازي لمدخل المسجل، وتم إخراجها على التوازي أيضاً، لذلك فإن مسجلات العزل غالباً ما تسمى بمسجلات متوازية المدخل -متوازية المخرج على التوازي أيضاً، لذلك فإن مسجلات العزل غالباً ما تسمى بمسجلات متوازية المدخل -متوازية المخرج (Clear-input) والمنشط عند الحافة السالبة (active-low) يستخدم لمسح جميع دوائر القلابات (مسح الكلمة فقط).

| الوحدة الرابعة             | ۱۶۷ ایک      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

# Shift Registers مسجلات الإزاحة ٢- ٩- ٤

مسجل الإزاحة هو مسجل لتخزين البيانات تمهيداً لتحريكها (move) أو إزاحتها (Shift) يساراً أو يميناً. والأنواع الثلاثة الأساسية لمسجلات الإزاحة موضحة بالشكل (٤ -٢٦).وهي:

- ۱- مسجلات إزاحة متوالية المدخل متوالية المخرج (Serial-in, Serial-out Shift Registers) وتكتب اختصارا (SISO).
- ۲- مسجلات إزاحة متوالية المدخل متوازية المخرج (Serial-in, Parallel-out Shift Registers)
   وتكتب اختصارا (SIPO).
- ٣ مسجلات إزاحة متوازية المدخل متوالية المخرج (Parallel-in, Serial-out Shift Registers)
   وتكتب اختصارا (PISO).







شكل ٤ - ٢٦ (ب) تصنيف مسجلات الإزاحة.

| الوحدة الرابعة             | ٧٤٧ الك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

ولفهم كيفية تشغيل هذه المسجلات بتفصيل اكثر فلنأخذ بالتفصيل كل نوع من هذه الأنواع الثلاثة على حده:

## ٤ -٩ - ٢ - ١ مسجلات الإزاحة متوالية المدخل – متوالية المخرج

Serial-in, Serial-out (SISO) Shift registers

فلنبدأ مع جدول (٤ -٨)، والذي يوضح كيفية عمل مسجل الإزاحة. في هذا المثال نجد أن المسجل يحتوي على البيانات ١٠٠١ موجودة على دخل المسجل في انتظار حدوث ازاحة لها.

| نبضات التزامن         | البيانات المراد تخزينها | خرج المسجل                                          |
|-----------------------|-------------------------|-----------------------------------------------------|
| Clock                 | Input                   | $Q_1$ $Q_1$ $Q_2$ $Q_3$                             |
| _                     | _                       | . ' ' ' .                                           |
| <b>\rightarrow</b> st | ١                       |                                                     |
| Y <sup>nd</sup>       |                         | · / * / / * / / * / / * / / * / / / / /             |
| ۳ <sup>rd</sup>       |                         | <b>→</b> · / <b>¼</b> · / <b>¼</b> / / <b>¼</b> · / |
| ٤ <sup>th</sup>       | ١                       | →1 \\ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \             |

جدول (٤ -٨) كيفية عمل مسجل الإزاحة.

بعد نبضة التزامن الأولى (١١٥ Clock pulse) البيانات المخزونة بالمسجل سوف يحدث لها إزاحة بمقدار خانة واحدة إلى اليمين وفي نفس الوقت فإن الرقم الأول من البيانات الخارجية المتوالية سوف يحدث له إزاحة داخل الخانة الأولى من المسجل. بعد نبضة التزامن الثانية (٢٠١٥ Clock pulse)، يكون هناك رقمين من الأرقام المخزونة (٢١٠٠) قد تمت إزاحتها خارج المسجل بينما تم تخزين رقمين من الأرقام الخارجية المتوالية (١٠٠١). بعد نبضة التزامن الثالثة، ثلاث إزاحات في اتجاه اليمين تكون قد تمت وبعد نبضة التزامن الرابعة، فإن البيانات الأصلية المخزونة (٢١٠٠) تكون قد حدث لها إزاحة خارج المسجل، بينما البيانات المطبقة على الدخل (١٠٠١) حدث لها إزاحة بالكامل داخل المسجل وهي الآن مخزنة به.

| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |
|----------------------------|--------------|-------------------------|

الآن نظرية التشغيل الأساسية لمسجل الإزاحة قد تم فهمها ، وسوف نرى كيف يمكن استخدام دوائر القلابات لبناء دائرة مسجل الازاحة.



شكل (٤ - ٢٧) مسجل إزاحة إلى اليمين واليسار ودوران يمين ويسار مكون من أربع مراحل.

شكل ٤ - ٢٧(أ) يوضح مسجل إزاحة مكون من أربع مراحل (٤-bits) وذلك باستخدام دائرة القلاب من النوع D. البيانات المتوالية يتم إدخالها إلى الطرف D لدائرة القلاب الأولى (FF)، وخرج دائرة القلاب الأولى (Q.) يوصل إلى الدخل D لدائرة القلاب الثانية (FF)، وخرج دائرة القلاب الثانية (Q.)

| الوحدة الرابعة             | ۱٤٧ الك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

يوصل إلى الدخل لدائرة القلاب الثالثة (FF۲)، وخرج دائرة القلاب الثالثة (Qr) يوصل إلى الدخل لدائرة القلاب الرابعة (FF۳)، وخرج دائرة القلاب الرابعة يمثل الخرج المتوالي النهائي لدائرة المسجل المكون من أربع مراحل.

نبضات التزامن (Clock input) توضع لحظياً على كل دوائر القلابات، ومع كل حافة موجبة (بضات التزامن (Clock input) من النبضات يتم إزاحة خانة واحدة (١-bit) من بيانات الدخل إلى المسجل ، وبالتالي فإن مسجل الإزاحة متوالى الدخل – متوالى الخرج يحتاج إلى أربع نبضات تزامن ليتم تسجيل البيانات الأربعة الموجودة على المدخل ، ومن ناحية أخرى فإن هذا المسجل يحتاج إلى أربع نبضات أخرى لإزاحة المعلومات إلى الخارج.

وتلخيصاً لما سبق شرحه، فإن الدائرة الموضحة في شكل ٤ -٢٧(أ) تبين لنا كيفية توصيل عدد أربع دوائر قلابة من النوع D وذلك لبناء مسجل إزاحة إلى اليمين من النوع متوالي الدخل – متوالي الخرج (SISO Shift-Right Shift Register). والدائرة الموضحة في شكل ٤ -٢٧(ب) توضح لنا كيفية بناء مسجل إزاحة إلى اليسار مكون من أربع دوائر قلابة من النوع D على شكل متوالي الدخل – متوالي الخرج (SISO Shift-Left Shift Register).

في بعض التطبيقات، البيانات المتوالية في شكل ٤ -٧٧(أ)، شكل ٤ -٧٧(ب) يتم توصليها مباشرة للخلف مرة أخرى إلى طرف الدخل المتوالى للمسجل، بمعنى أن البيانات الخارجة يتم تسجيلها مرة أخرى دون أن تُفقد وتسمى هذه العمليات باسم توالي المدخل – توالي المخرج دوران يمين (SISO Rotate-Left) وكما هو موضح في شكل ٤ -٧٧(ج).

٤ -٩ -٢ -٢ مسجلات إزاحة متوالية الدخل – متوازية الخرج

Serial-in, parallel out (SIPO) Shift registers

الشكل (٤ - ٢٨) يوضح النوع الثاني من مسجلات الإزاحة والذي يسمى بمسجل الإزاحة متوالي الدخل — متوازى الخرج.

ولإدخال البيانات في هذا المسجل، يتم تطبيق البيانات المتوالية والمكونة من (٤-bits) على مدخل البيانات على التوالى (Serial data input) ويتم إزاحتها تحت التحكم في نبضات الدخل المتزامنة (إزاحة واحدة في إتجاه اليمين لكل نبضة).



شكل (٤ - ٢٨) مسجل ازاحة متوالى الدخل -متوازي الخرج.

ولإدخال أو تخزين كلمة مكونة من أربعة أرقام (bits) على التوالى داخل هذا المسجل فإننا نحتاج إلى أربع نبضات تزامن. البيانات المخزونة داخل مسجل الإزاحة تكون موجودة على المخارج الأربعة (Qr,Qr,Q1,Q.) كأربعة أرقام (bits) خرج على التوازي.

٤ -٩ - ٢ - ٣ مسجلات إزاحة متوازية الدخل – متوالية الخرج

Parallel-in, Serial-out (PISO) Shift registers

شكل (٤ - ٢٩) يوضح كيف يمكن بناء مسجل مكون من أربع مراحل من النوع متوازي الدخل – متوالي الخرج وذلك باستخدام دوائر القلابات من النوع D. يتم التحكم في الدائرة عن طريق طرف تحكم الدخل SHIFT/LOAD. عندما يكون طرف التحكم والدخل AND المظللة باللون الأحمر تكون نشطة (Enabled) نتيجة لعكس إشارة التحكم هذه عن طريق العاكس Inverter المظلل. هذه البوابات الفعالة تعمل على توصيل البيانات من خطوط الدخل للبيانات (Dr,Dr,D1,D.) إلى مداخل البيانات على دوائر القلابات. عند وصول نبضة التزامن (Clock pulse)، فإن هذه البيانات سوف يتم تخزينها داخل المسجل وتظهر على المخارج (Qr,Qr,Q1,Q1,Q1).



شكل (٤ - ٢٩) مسجل إزاحة متوازى الدخل -متوالى الخرج.

وعندما يكون طرف التحكم SHIFT/LOAD في الوضع (High)، فإن جميع البوابات Q. وعندما يكون طرف التحكم (Enabled). هذه البوابات الفعالة توصل الخرج Q. إلى المظللة باللون الأصفر تكون فعالة أو نشطة (Enabled). هذه البوابات الفعالة توصل الخرج (FF)، وتوصل الخرج (Q. إلى الدخل لدائرة القلاب الثالثة (FF)، وتوصل الخرج (FF)، وفي هذا الوضع ، فإن البيانات المخزنة وكذلك توصيل الخرج (Q. إلى دخل دائرة القلاب الرابعة (FF). وفي هذا الوضع ، فإن البيانات المخزنة داخل مسجل الإزاحة سوف تحدث لها إزاحة جهة اليمين وبمقدار خانة واحدة (١-bit) مع كل نبضة من نبضات التزامن الموجودة على الدخل (clock input).

Shift Register Sequencer (Ring Counter) (عداد حلقي) عداد حلقي الإزاحة المتتابع (عداد حلقي وذلك بتوصيل شكل عداد حلقي وذلك بتوصيل مسجل الإزاحة على شكل عداد حلقي وذلك بتوصيل خرج الدائرة القلابة (D. ).

هذه الخاصية الدائرية أو الحلقية تجعل انتقال البيانات داخل مسجل الإزاحة في شكل دائري أو حلقي. فعندما يكون خط التحكم  $\overline{SRART}$  في المستوى Low فإن الخرج  $\overline{Q}$  سوف يصبح في المستوى حلقي. فعندما يكون خط التحكم  $\overline{Q}$ ,  $\overline{Q}$ , في المستوى Low فإن الخرج  $\overline{Q}$ , والمخارج  $\overline{Q}$ , والمخارج  $\overline{Q}$ ,  $\overline{Q}$ , في المستوى Low في شكل ٤ -  $\overline{Q}$ .



شكل ٤ -٣٠٠(أ) كيفية توصيل مسجل الإزاحة على شكل عداد حلقي.



شكل ٤ -٣٠(ب) نبضات الخرج للعداد الحلقي.

| الوحدة الرابعة             | ٧٤٧ الك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |



جدول (٤ -٩) جدول الحقيقة للعداد الحلقى.

الكلمة المسجلة الآن أصبحت (١٠٠٠) سوف تحدث لها إزاحة جهة اليمين مع كل نبضة تزامن، والوحد (١) الموجود في الكلمة المسجلة سوف يزاح بشكل دائري داخل المسجل كما هو موضح بجدول الحقيقة في جدول (٤ -٩).

### ع -۹ - ۲ -۵ عداد جونسون Johnson Counter

شكل ٤ - ٣١ (أ) يبين دائرة مسجل إزاحة موصلة على هيئة عداد جونسون، وكما نرى أن عداد جونسون يتم بناؤه تماماً بنفس طريقة العداد الحلقي فيما عدا أن الخرج المعكوس لآخر دائرة قلابة  $\overline{Q}_3$ ) هو الذي يوصل بدخل الدائرة القلابة  $\overline{Q}_3$ ).

ومثل العداد الحلقي، فإن عداد جونسون يحتاج إلى تجهيز الخرج الابتدائي للدائرة كما نرى من شكل النبضات في شكل 2 - 1(ب) وجدول الحقيقة في الجدول (ء - ١٠٠)، وهو ١٠٠٠، وهو يعاد شكل النبضات في شكل البداية، فإن  $\overline{Q}$  سوف تكون في المستوى (High) وهذا المستوى سوف يعاد تغذيته إلى الدخل D، وبالتالي فإن الدخول ذات المستويات العالية (High inputs) يتم إدخالها داخل مسجل الإزاحة من اليسار إلى اليمين إلى أن يصبح خرج جميع دوائر القلابات يساوي (High). وعندما تصبح Q عند المستوى (High) (بعد نبضة التزامن الثالثة)،  $\overline{Q}$  سوف يكون عند المستوى (Low)، وبالتالي فإن  $\overline{D}$  مسجل الإزاحة الآن سوف يبدأ في عمل إزاحة لهذه المستويات المنخفضة (Low inputs) من اليسار إلى اليمين إلى أن يصبح خرج جميع دوائر القلابات يساوي (Low). المنخفضة (Low inputs) من اليسار إلى اليمين إلى أن يصبح خرج جميع دوائر القلابات يساوي (Low). وعندما تصبح  $\overline{Q}$  عند المستوى (Low) (بعد نبضة التزامن السابقة)،  $\overline{Q}$  سوف يكون عند المستوى (High) وبالتالي فإن  $\overline{Q}$  والتالي فإن  $\overline{Q}$  ما تصبح أيضاً (High) مما يتسبب في تكرار دورة الإزاحة مرة أخرى وهكذا.



شكل (٤ - ٣١) توصيل مسجل الإزاحة على شكل عداد جونسون مع رسم المخطط الزمني له.

| الوحدة الرابعة             | १६४ । १६४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

| Clock<br>Pulses | خرج العداد  |    |    |    |                           |
|-----------------|-------------|----|----|----|---------------------------|
| 1 uises         | Q.          | Q١ | Q۲ | Q۳ | $\overline{\mathbf{Q}}_3$ |
| •               | <b> →</b> \ | •  | ٠  | •  | ١,                        |
| ١               | ١           | ١  | •  | •  | ١                         |
| ۲               | ١           | ١  | ١  | •  | ١                         |
| ٣               | ١           | ١  | ١  | ١  |                           |
| ٤               |             | ١  | ١  | ١  |                           |
| ٥               | •           | •  | ١  | ١  |                           |
| ٦               |             | •  | •  | ١  |                           |
| ٧               | •           | •  | •  | •  | <u>ر</u> ر                |

Four flip-flops will have eight output states.

Repeat Sequence

جدول (٤ -١٠) جدول الحقيقة لعداد جونسون.

في العداد الحلقي يكون عدد حالات الخرج المختلقة محكومة بعدد الدوائر القلابة في المسجل، وبناء عليه فإن العداد الحلقي المكون من أربعة مراحل سوف يعطي أربعة حالات مختلفة للخرج (كما في جدول (٤ -٩)). في عداد جونسون يكون عدد حالات الخرج المختلفة يساوي ضعف عدد الدوائر القلابة في المسجل، ففي الدائرة الموضحة في شكل ٤ -٣١(أ) يكون لدينا ثماني حالات مختلفة للخرج (٨ = flip-flops ٤ × ٢) كما في جدول (٤ -١٠).

التخصص الوحدة الرابعة -الجزء الثالث التخصص الوحدة الرابعة الجزء الثالث تقنية الإلكترونيات والتحكم دوائر منطقية

#### Counters العدادات

العدادات مثل المسجلات من حيث إنها من الدوائر المنطقية التعاقبية ويتم بناؤها من الدوائر الفلابة. والمسجل من ناحية أخرى يصمم كي يقوم بتخزين عدد من الخانات الثنائية (binary bits)، بينما الخانات الثنائية التي يتم تخزينها من طريق العداد تمثل عدد نبضات التزامن التي دخلت على مدخل نبضات التزامن (clock input). ونبضات التزامن المطبقة على العداد تعمل على تغيير حالة دوائر القلابات المصمم منها العداد وبملاحظة خرج دوائر القلابات يمكننا تحديد عدد نبضات التزامن التي تم تطبيقها على مدخل العداد.

وهناك نوعان أساسيان من دوائر العدادات أحدهما يسمى بالعدادات غير المتزامنة (Synchronous Counters). (Asynchronous Counters) والنوع الآخر يسمى بالعدادات المتزامنة (Asynchronous Counters) والفرق الرئيس بين هذين النوعين من العدادات هو طريقة توصيل نبضات التزامن بين الدوائر القلابة التي يتكون منها العداد غير المتزامن لا توصل إلى نبضات التزامن الرئيسية، وبالتالي هذا العداد يعمل غير متزامن مع نبضات التزامن الرئيسية (Master Clock). ومن ناحية أخرى كل دوائر القلابات المكونة للعدادات المتزامنة توصل إلى نبضات التزامن الرئيسية، وبالتالي فإن هذا العداد يعمل متزامن مع نبضات التزامن الرئيسية.

## ع - ۱۰ العدادات الثنائية التصاعدية غير المتزامنة Asynchronous Binary-Up Counters

شكل ٤ - ٣٣(أ) يوضح كيفية بناء عداد غير متزامن تصاعدي مكون من أربع مراحل. كل مرحلة عبارة عن قلاب J-K المتزامن. في هذه الدائرة نرى أن جميع دوائر القلابات موصلة على التوالي بمعنى أن الخرج لإحدى دوائر القلابات سوف يستخدم كنبضات تزامن للقلاب الذي يليه. ويلاحظ أن الدخل J,K لجميع القلابات موصل بالمستوى (High)، وعلى ذلك فإن خرج كل دوائر القلابات سوف يحدث له تبديل (Toggle) أو تغير مع كل حافة سالبة (Negative edge) من نبضات التزامن. أشكال الموجات لنبضات التزامن الرئيسية لهذه الدائرة مع الخرج (Q) لكل دائرة قلاب موضحة في شكل علاجرب). المخرجات Q,Q,Q,Q,Q,Q تمثل الكلمة المكونة من أربعة خانات (bit word) والتي نتفترض أنها عند بدابة العد تساوي ٢٠٠٠ كما هو موضح في أقصى اليسار من الشكل الموجي للنبضات (قموضحة أيضاً في السطر الأول من جدول الحقيقة المبين في جدول (٤ - ١١). خرج دائرة القلاب FF٠ (Q) يمثل خانة (MSB) الخرج بينما يمثل خرج دائرة القلاب PF۲ (Q) الخانة (MSB).





(i)



شكل (٤ -٣٢) عداد تصاعدي غير متزامن مكون من أربع مراحل مع أشكال النبضات له.

ونلاحظ أن دائرة القلاب (FF۰) تنشط عن طريق نبضات التزامن الرئيسية (Clock input)، وبالتالي فإن الخرج Q يحدث له تبديل (Toggle) مع كل نبضة من نبضات الدخل التزامنية ، كما هو وبالتالي فإن الخرج Q في شكل g -g (ب). وهذا يعنى أن الحافة السالبة الأولى لنبضة التزامن سوف تجعل g يتغير من "۱" إلى "۱" والحافة السالبة الثانية سوف تجعله يتغير من "۱" إلى "۱" وهكذا. وهذا الخرج g موصل كنبضات تزامن إلى دخل دائرة القلاب g وعليه فإن كل حافة سالبة من g سوف تجعل الخرج g يتبدل أو يتغير g سوف تجعل الخرج g يتبدل وكل حافة سالبة من g سوف تجعل الخرج g يتبدل وكل حافة سالبة من g سوف تجعل الخرج g يتبدل وكل حافة سالبة من g سوف تجعل الخرج g يتبدل وكل حافة سالبة من g سوف تجعل الخرج g يتبدل.

| خرج العداد |      | العشري       |     |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|------------|------|--------------|-----|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Q۳         | Q۲   | Q١           | Q.  |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| •          | ٠    | •            | •   | •  | <b>←</b> ¬                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| •          | •    | •            | ١   | ١  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| •          | •    | ١            | •   | ۲  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| •          | •    | 1            | ١   | ٣  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| •          | ١    | •            | •   | ٤  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| •          | ١    | •            | ١   | ٥  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| •          | ١    | ١            | •   | ٦  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| •          | ١    | ١            | ١   | ٧  | Cycle Repeats                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| 1          | •    | •            | •   | ٨  | The state of the s |
| 1          | •    | •            | ١   | ٩  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 1          | •    | ١            | •   | ١. |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 1          | •    | ١            | ١   | 11 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 1          | ١    | •            | •   | ١٢ |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 1          | ١    |              | ١   | ١٣ |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 1          | ١    | ١            | •   | ١٤ |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| 1          | ١    | •            | ١   | 10 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|            |      |              |     | L  | ı                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|            | Bina | v<br>iry Cou | ınt |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |

جدول (٤ - ١١) جدول الحقيقة للعداد التصاعدي غير المتزامن.

# • أقصى عد للعداد • The Maximum Count (N) of a Counter

بالنظر إلى جدول الحقيقة للعداد والموضح في جدول (٤ -١١) ، نجد أنه بعد النبضة التزامنية الأولى يكون خرج العداد ٢٠٠١ [واحد (١) في النظام العشري] ، وبعد النبضة التزامنية الثانية يكون الخرج ٢٠٠٠ [اثنان (٢) في النظام العشري] ، وبعد النبضة التزامنية الثالثة يكون الخرج ٢٠٠١ [ثلاثة (٣) في النظام العشري] ، وهكذا. وأقصى عدد ممكن أن يصل اليه العداد محكوم بعدد دوائر القلابات المصمم منها العداد ، ويمكن حساب أقصى عدد يصل اليه العداد عن طريق العلاقة:

$$N=2^n-1$$

#### حيث:

(N = maximum count before cycle repeats) اقصى عدد للعداد قبل دورة التكرار <math>n = number of flip-flops in the counter circuit) عدد دوائر القلابات في دائرة العداد <math>n = number of flip-flops in the counter circuit) عدد دوائر القلابات في دائرة العداد

التخصص ۱٤٧ الك الوحدة الرابعة المتعاقبة وتحكم دوائر منطقية المتعاقبة

وفي دائرة العداد الموضحة في شكل ٤ -٣٢(أ) فإن أقصى عدد للعداد هو:

$$N = 2^{n} - 1$$

$$= 2^{4} - 1$$

$$= 16 - 1$$

$$= 15_{10}(1111_{2})$$

### • مقدار العداد • The Modulus (MOD) of a counter

يعرف مقدار العداد (Modulus of a counter) ويختصر إلى (MOD) بأنه عدد التشكيلات المختلفة لخرج العداد. وكمثال على ذلك فإن العداد الموضح في شكل ٤ -٣٢ (أ) له MOD يساوي (١٦) لأن العداد يولد (١٦) خرج مختلف من ٠٠٠٠ إلى ١١١١ وكما هو موضح في جدول الحقيقة في جدول (٤ -١١). كما يمكن حساب MOD لأي عداد باستخدام العلاقة:

 $MOD = \gamma^n$ 

MOD = modulus of the counter

n = number of flip-flops in the counter circuit

وفي دائرة العداد الموضحة في شكل ٤ -٣٢(أ) فإن نطاق الأعداد التي يعدها العداد هي:

$$MOD = 2^{n}$$
$$= 2^{4}$$
$$= 16$$

# The Frequency Division of a counter • تقسیم التردد للعداد

وبالعودة مرة أخرى إلى الشكل الموجي لنبضات الخرج للعداد والموضحة في شكل ٤ -٣٢(ب) يمكن أن نرى كيف يعمل العداد كمقسم للتردد (frequency divider) حيث أن كل دائرة قلابة من دوائر العداد تقوم بتقسيم التردد الداخل عليها على ٢، وبالتالي يمكن القول أن كل دائرة قلابة بناء على ذلك تعمل كدائرة تقسم التردد على ٢. فاذا ما تم توصيل عدد ٢ دائرة قلابة مع بعضهما، فإن نبضات الدخل تقسم أول مرة على ٢ بالنسبة للقلاب الأول ثم تقسم مرة أخرى على ٢ بالنسبة للقلاب الثاني، وتكون المحصلة النهائية للدائرة المكونة من القلابين هي قسمة تردد الدخل على ٤ وكما هو موضح في شكل ٤ -٣٢(ب) والذي نرى من خلاله أن أربعة نبضات من الدخل الرئيسي نأخذها كنبضة واحدة

| الوحدة الرابعة             | ना । १४      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

كاملة على الخرج ,Q. وبناء على ذلك، فإن دائرة قلابة واحدة تقسم التردد الداخل عليها على ٢، ودائرتين تقومان بتقسيم التردد الداخل على ٤، وثلاثة تقوم بتقسيم الدخل على ٨، وأربعة تقسم الدخل على ١٦ وهكذا. وتقسيم التردد الذي يقوم به العداد يمكن حسابه من المعادلة الآتية:

Division Factor =  $y^n$  (معامل القسمة) N = number of flip-flops in the counter circuit

## • وقت تأخير الانتشار للعداد • The Propagation Delay Time (tp) of a counter

يسمى العداد غير المتزامن أيضاً باسم عداد التموج (Ripple counter)، وذلك لأن نبضات التزامن تطبق فقط على أول دائرة قلاب، ومع البدأ في العد فإن التأثير ينتقل إلى باقي دوائر القلابات. وحيث أن كل دائرة قلاب تُنشِط الدائرة التي تليها بنبضات التزامن، فإن نبضات التزامن هذه تحتاج إلى بعض الوقت كى تنتقل من دائرة قلاب إلى أخرى وتغير خرجها إلى القيمة الجديدة.

وكمثال على ذلك، فإن نبضة التزامن الثامنة (الحافة السالبة الثامنة) عندما تحدث فإن خرج جميع الدوائر القلابة يحتاج إلى التغيير من ١١١، إلى ١٠٠٠. فاذا كانت كل دائرة قلاب لها زمن تأخير الانتشار (tp) يساوي 10ns فانها ستأخذ 40ns (counting speed على المناثقة العداد من ١١١٠ إلى ١٠٠٠. ولذلك فإن سرعة العد (counting speed) أو تردد نبضات التزامن يكون محكوماً بزمن تأخير الإنتشار لكل الدوائر القلابة في دائرة العداد. ويمكن حساب أقصى قيمة لتردد نبضات التزامن للعداد عن طريق العلاقة الآتية:

$$f = \frac{1 \times 10^9}{n \times t_p}$$

حيث:

f = upper clock pulse frequency limit

n = number of flip-flops in the counter circuit

t<sub>p</sub>= propagation delay time of each flip-flop in nanoseconds

٤ - ١٠ - العدادات الثنائية التنازلية غير المتزامنة Asynchronous Binary Down Counters

في العداد التصاعدي الذي تمت دراسته كانت كل نبضة تزامن تجعل خرج العداد يزيد بمقدار "١". وبعمل تعديل بسيط في دائرة العداد التصاعدي يمكننا الحصول على العداد التنازلي والذي ينقص خرجه بمقدار "١" مع كل نبضة تزامن. الشكل ٤ -٣٣(أ) يبين كيف يمكن بناء عداد تنازلي مكون

| الوحدة الرابعة             | ना। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

من أربع مراحل باستخدام أربع دوائر قلابة من النوع J-K. ونلاحظ توصيل الخرج  $\overline{Q}$  لكل مرحلة كدخل نبضات تزامن لها بدلاً من الخرج Q في حالة العداد التصاعدي.

نبضات التزامن وشكل الخرج Q لهذا العداد موضحة في شكل S -T(ب). وبالنظر إلى أقصى اليسار من الشكل نجد أن جميع الدوائر القلابة سوف تبدأ من وضع (RESET) وبالتالي فإن  $Q_r,Q_r,Q_q,Q_q,Q_q$  من الشكل نجد أن جميع مخارج الدوائر القلابة Q تساوي Q تكون جميع المخارج Q هي تساوي Q مداخل نبضات التزامن لكل من الدوائر القلابة Q تساوي Q المداخل Q لكل دوائر القلاب الأربعة موصلة Q فإن المداخل Q وذلك عند كل حافة سالبة من نبضات الدخل المتزامنة.



شكل (٤ -٣٣) عداد تنازلي غير متزامن مكون من أربع مراحل مع أشكال النبضات له.

"•" وعند وصول الحافة السالبة الأولى لنبضة التزامن إلى القلاب FF، فإن الخرج Q. يتغير من "١" إلى "١" وهذه الحافة السالبة سوف تدخل إلى "١" ، وهذا بالطبع يجعل الخرج  $\overline{Q}_0$  يتغير من "١" إلى "٠" وهذه الحافة السالبة سوف تدخل

| الوحدة الرابعة             | का। । ६ ८    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

كنبضة تزامن إلى القلاب FF، مما يسبب حدوث تغير في الخرج  $Q_1$  من "١" إلى "٠" مما يجعل الخرج  $\overline{Q}_1$  يتغير من "١" إلى "٠". وهذا التبديل للخرج  $\overline{Q}_1$  من "١" إلى "٠" سوف يكون كنبضة تزامن للقلاب  $\overline{Q}_1$ ، وهكذا.

|    | لعداد | خرجا         |     | العشري |             |
|----|-------|--------------|-----|--------|-------------|
| Q۳ | Q۲    | Q,           | Q.  |        |             |
| ١  | ١     | 1            | ١   | 10     | <b>←</b> ¬  |
| ١  | 1     | 1            | •   | ١٤     |             |
| ١  | 1     | •            | ١   | ١٣     |             |
| 1  | 1     | •            | •   | ١٢     |             |
| 1  | •     | ١            | ١   | 11     |             |
| ١  | •     | ١            | •   | ١.     |             |
| 1  | •     | •            | ١   | ٩      |             |
| 1  | •     | •            | •   | ٨      | Cycle Repea |
| •  | 1     | 1            | ١   | ٧      |             |
| •  | 1     | ١            | •   | ٦      |             |
| •  | 1     | •            | ١   | ٥      |             |
| •  | 1     | •            | •   | ٤      |             |
| •  | •     | ١            | ١   | ٣      |             |
| •  | •     | 1            | •   | ۲      |             |
| •  | •     | •            | ١   | ١      |             |
| •  | •     | •            | •   | •      |             |
|    |       |              |     | L      | 1           |
|    | Bina  | v<br>iry Cou | ınt |        |             |

جدول (٤ -١٢) جدول الحقيقة للعداد التنازلي غير المتزامن.

بعد نبضة التزامن الأولى يكون الخرج على العداد . $Q_r,Q_r,Q_r,Q_r,Q_r,Q_r,Q_r$  يساوي  $Q_r,Q_r,Q_r,Q_r,Q_r$  يصافي موضح في السطر الأول لجدول الحقيقة في جدول (٤ -١٢). وبالتالي فإن دائرة العداد التنازلي تبدأ في العد التنازلي برقم واحد مع كل نبضة تزامن تطبق على الدخل. وبالعودة مرة أخرى إلى شكل النبضات في الشكل ٤ -٣٣(ب)، يمكننا أن نرى أن دائرة القلاب FF يحدث لها تبديل عند كل حافة سالبة من نبضات التزامن، وبالتالي فإن تردد الخرج . $Q_r,Q_r,Q_r,Q_r$  يساوي نصف تردد الدخل، ونلاحظ أن الخرج . $Q_r,Q_r,Q_r,Q_r$  يحدث لهم تبديل مع كل حافة موجبة لنبضة التزامن التي تصل من دائرة القلاب السابق له.

| الوحدة الرابعة             | न्। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

# ٤ - ١٠ - ٣ العدادات الثنائية التصاعدية / التنازلية غير المتزامنة

Asynchronous Binary Up/Down Counters

بمقارنة دائرة العداد التصاعدي والتنازلي غير المتزامنين، نجد أن الفرق الوحيد بين الدائرتين أن دوائر القلابات في العداد التصاعدي تنشط عن طريق نبضات التزامن التي تأتي من الخرج  $\overline{Q}$  بينما تنشط دوائر القلابات في العداد التنازلي عن طريق نبضات التزامن التي تأتي من الخرج  $\overline{Q}$ .

شكل (٤ - ٣٤) يبين كيفية بناء عداد تصاعدي / تنازلي عن طريق ثلاثة مجموعات من  $\overline{\text{OOWN}}$  يتم التحكم  $\underline{\text{Error}}$  ثنايلها عن طريق خط التحكم  $\overline{\text{OOWN}}$  .



شكل (٤ - ٣٤) العداد التصاعدي التنازلي.

إذا كان خط التحكم  $\overline{DOWN}$  في الوضع  $\overline{DOWN}$  في البوابات  $\overline{DOWN}$  المظللة باللون الأحمر تكون فعالة (Enabled)، وبالتالي يتم توصيل كل خرج  $\overline{Q}$  إلى مدخل النبضات المتزامنة لدوائر القلاب، مما يجعل العداد يعمل كعداد تصاعدي ومن ناحية أخرى، إذا كان خط التحكم  $\overline{DOWN}$   $\overline{DOWN}$  في الوضع  $\overline{Q}$  في البوابات المظللة باللون الأحمر سوف تكون في الحالة غيرالفعالة (Disabled) وكل البوابات المظللة باللون الأصفر سوف تكون في الحالة الفعالة (Enabled) وكل البوابات المظللة باللون الأصفر سوف تكون في الحالة الفعالة (وبالتالي يتم توصيل كل خرج  $\overline{Q}$  إلى مدخل النبضات المتزامنة لدوائر القلاب، مما يجعل العداد يعمل كعداد تنازلي.

| الوحدة الرابعة             | ۷٤۷ الك      | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

Asynchronous Decade (MOD ۱۰) Counters غير المتزامنة ٤- ١٠- ٤

شكل ٤ -٣٥ (أ) يبين كيف تم تعديل العداد التصاعدي غير المتزامن والذي سبق دراسته ليصبح عداداً عشرياً (١٠ -MOD).



شكل (٤ -٣٥) عداد عشري غير متزامن مكون من أربع مراحل مع أشكال النبضات له.

| الوحدة الرابعة             | था। । ₹ ४    | التخصص                 |
|----------------------------|--------------|------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | لكترونيات صناعية وتحكم |

وهذا العدد سوف يبدأ العد من ٠٠٠٠ (عشري ١)إلى ١٠٠١ (عشري ٩) ومن ثم تتكرر الدورة مرة أخرى وكما نراه من خلال رسم النبضات في شكل ٤ -٣٥ (ب) وكذلك من جدول الحقيقة الموضح في جدول (٤ -١٣٠).

والسبب في أن هذا العداد يقفز على الأرقام من ١٠١٠ إلى ١١١١ (أي من ١٠ في النظام العشري إلى ١٠١) ناتج من عمل بوابة NAND والتي تتحكم في المدخل غير المتزامن ( $\overline{CLR}$ ) لكل دوائر القلابات الأربعة. وهذه البوابة لها دخلان أحدهما من الخرج Q, والآخر من الخرج Q. وعندما يصل العداد إلى الرقم ١٠١٠ (أي ١٠ في النظام العشري) كل من Q, Q سوف تكون في الوضع High، وبالتالي يكون خرج بوابة NAND يساوي Low ويعمل مسح (CLEAR) للعداد. وبالرجوع إلى رسم نبضات الخرج للعداد في شكل ٤ - ٣٥(ب) يمكن ملاحظة أن الخط  $\overline{CLR}$  يكون غير فعال (inactive) من العدد العداد في شكل ٤ - ٣٥(ب) يمكن ملاحظة أن الخط  $\overline{CLR}$  يكون فير فعال (١٠٠٠. وعند تطبيق النبضة المتزامنة العاشرة كل من  $\overline{Q}$ ,  $\overline{Q}$  يكون في المستوى النبضة المستوى لكل ١٠٠٠. وجدول الحقيقة لهذا العداد العشري موضح في جدول (٤ - ١٣) وهو السالبة لخط التحكم  $\overline{CLR}$ . وحدول الحقيقة لهذا العداد العشري موضح في جدول (١٤ - ١٣) وهو يلخص كيفية تشغيل العداد ، حيث يتم العد من العدد ١ إلى العدد و ثم يكرر الدورة.

|                | العشر         |    | خرج العداد |    |    |
|----------------|---------------|----|------------|----|----|
|                |               | Q. | Q١         | Q۲ | Q۳ |
|                | <u>.</u><br>↑ | •  | •          | •  | •  |
|                | ١             | ١  | •          | •  | •  |
|                | ۲             | •  | ١          | •  | •  |
|                | ٣             | ١  | ١          | •  | •  |
|                | ٤             | •  | •          | 1  | •  |
|                | ٥             | ١  | •          | 1  | •  |
| Cycle Repeats  | ٦             | •  | 1          | 1  | •  |
| Cycle 1top can | ٧             | ١  | 1          | 1  | •  |
|                | ٨             | •  | •          | •  | 1  |
|                | ۹ –           | ١  | •          | •  | 1  |

جدول (٤ - ١٣) جدول الحقيقة للعداد العشرى غير المتزامن.

| الوحدة الرابعة             | ना। । ६४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

ويحتاج (MOD-۱۰) ويحتاج والخلاصة أن العداد العشري يعد من  $^{9}$  إلى  $^{9}$  وهي عشرة حالات للخرج (MOD-۱۰) ويحتاج العداد إلى عشرة نبضات تزامن قبل أن يتم مسح خرجه، ويكون تردد الخرج  $Q_{\tau}$  هو عُشر  $(\frac{1}{10})$  تردد نبضات الدخل المتزامنة (Clock input).

ويستخدم هذا العداد في تطبيقات كثيرة خاصة التي تحتاج إلى إظهار شكل الخرج في الصورة العشرية مثل الساعات الرقمية (Digital Voltmeter)، والفولتميتر الرقمي (Frequency Counter).

## ع - ۱۰ - ٥ العدادات الثنائية التصاعدية المتزامنة Synchronous Binary Counters

شكل ٤ -٣٦(أ) يوضح كيفية توصيل أربع دوائر قلابة من النوع J-K وبوابتي AND وذلك لبناء دائرة عداد تصاعدي متزامن مكون من أربع مراحل (٤-bit) أو (٢١-MOD) ونلاحظ من الدائرة أنه قد تم تمييز خط نبضات التزامن (خط ثقيل) لنرى أن كل دوائر القلابات في دائرة العداد المتزامن يحدث لها تتشيط (Triggered) عن طريق نبضات التزامن في نفس الوقت. وهذا التوصيل على التوازي يجعل من العداد متزامن، وبالتالي فإن جميع دوائر القلابات سوف تنشط مع كل نبضة من نبضات التزامن.



شكل (٤ - ٣٦) عداد تصاعدي متزامن مكون من أربع مراحل.

والآن سوف ندرس كيفية عمل هذا العداد حيث أن الدخلين J,K لدائرة القلاب FF۰ توضع على المستوى High، وبناء عليه فإن الخرج سوف يحدث له تبديل (Toggle) مع كل نبضة تزامن تماماً مثل المرحلة الأولى في العداد التصاعدي غير المتزامن والذي سبق شرحه، حيث الخرج يتغير من Low إلى High ومن High إلى Low وهكذا.

| الوحدة الرابعة             | का। । ६ ८    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

الدخلان J,K لدائرة القلاب FF۱ يتم التحكم فيها عن طريق الخرج المقسوم على ٢ لدائرة القلاب FF٠ وهذا يعنى أنه عندما يكون الخرج Q. في المستوى Low، فإن الخرج Q. لدائرة القلاب FF٠ لن يحدث له تغيير (No change) وعندما يكون الخرج Q. في المستوى High، فإن الخرج Q، سوف يحدث له تبديل (Toggle).

الدخلان J,K لدائرة القلاب FFr يتم التحكم فيها عن طريق خرج بوابة (AND(A دخليها هما J,K الدخلان J,K لدائرة القلاب FFr يتم التحكم فيها عن طريق خرج بوابة (High سوف يكون Q, = Q, = High وهذا الخرج يُنشِط (Enable) دائرة القلاب FFr وذلك لعمل التبديل المطلوب.

الدخلان J,K لدائرة القلاب FFr يتم التحكم فيها عن طريق خرج بوابة (AND(B لها المدخلات والدخلان J,K لدائرة القلاب PFr يتم التحكم فيها عن طريق خرج بوابة (AND(B سوف Q,,Q,,Q فيذا يعنى أنه عندما تكون Q,,Q,,Q في المستوى High وهذا الخرج يُنشِط دائرة القلاب FFr لعمل التبديل.

#### 3 - ۱۰ - د مميزات العدادات المتزامنة Synchronous Counters Advantages

إن من أهم مميزات العدادات غير المتزامنة أو عدادات التموج (Ripple counters) هو بساطة تكون الدائرة، ويمكن أن نرى ذلك بوضوح عند مقارنة دائرة العداد التصاعدي غير المتزامن في شكل ٤ -٣٢(أ) مع دائرة العداد التصاعدي المتزامن في شكل ٤ -٣٣(أ).

على أن من أهم عيوب العدادات غير المتزامنة هو تردد التشغيل المحدود لها أو ما يسمى بسرعة العد المحدودة. ولأن دخل نبضات التزامن يطبق فقط على دخل أو دائرة قلاب، فإن الدائرة تأخذ بعض الوقت حتى يتمكن العداد من تغيير جميع المخارج له. وهذا ما يسمى زمن تأخير الانتشار لكل (Propagation-delay time) للعداد والذي يساوي في هذه الحالة مجموع أوقات تأخير الانتشار لكل دائره من دوائر القلابات التي يتكون منها العداد.

هذه المحدودية تعني أنه لا يمكننا تنشيط دخل العداد بنبضة تزامن جديدة قبل أن تستقر جميع مخارج العداد على وضعها النهائي، وبناء عليه فإن تردد الدخل لنبضات التزامن (النبضات المطلوب عدها) لها سرعة محدودة أو تردد محدود. وتعتبر العدادات المتزامنة حل مباشر لمحدودية العدادات غير المتزامنة حيث أن زمن تأخير الانتشار لها صغير، وذلك نتيجة لأن جميع دوائر القلابات التي يتكون منها العداد يتم تنشيطها جميعاً مع كل نبضة تزامن، وهذا يعني أن كل دوائر القلابات سوف تغير حالتها في نفس الوقت، وبالتالي فإن زمن تأخير الإنتشار للعداد يساوي زمن تأخير الانتشار لدائرة قلابة واحدة.

| الوحدة الرابعة             | ना। । ६ ४    | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

في الحقيقة يجب أن نأخذ في الاعتبار الوقت اللازم لانتقال النبضات من المخارج حتى تصل إلى المداخل من خلال البوابات. وعند أخذ هذين العاملين في اعتبارنا يمكننا من الوصول إلى الصيغة العامة لحساب زمن التأخير للعدادات التزامنية وهي:

 $t_p = Single (flip-flop) t_p + Single (AND-gate) t_p$ 

| الوحدة الرابعة             | न्। । १४     | التخصص                  |
|----------------------------|--------------|-------------------------|
| الدوائر المنطقية المتعاقبة | دوائر منطقية | إلكترونيات صناعية وتحكم |

## تدريبسات

ارسم شكل نبضات الخرج (Q) لدائرة القلاب S-R والتي يتغير الخرج لها عند الحافة السالبة لنبضات التزامن (negative edge trigger) اذا كان شكل نبضات الدخل كما هو موضح بالشكل. افترض أن دائرة القلاب تعطي خرج ·=Q قبل وصول أول نبضة من نبضات التزامن.



7) ارسم شكل نبضات الخرج (Q) لدائرة القلاب من النوع D والتي يتغير الخرج لها عند الحافة الموجبة لنبضات التزامن (positive edge trigger) اذا كان شكل نبضات الدخل كما هو موضح بالشكل. افترض أن دائرة القلاب تعطى خرج Q=0 قبل وصول أول نبضة من نبضات التزامن.



٣) ارسم شكل نبضات الخرج (Q) لدائرة القلاب JK والتي يتغير الخرج لها عند الحافة السالبة لنبضات التزامن (negative edge trigger) اذا كان شكل نبضات الدخل كما هو موضح بالشكل. افترض أن دائرة القلاب تعطي خرج Q=۰ قبل وصول أول نبضة من نبضات التزامن.



3) ارسم شكل نبضات الخرج (Q) لدائرة القلاب من النوع T والتي يتغير الخرج لها عند الحافة السالبة لنبضات التزامن (negative edge trigger) اذا كان شكل نبضات الدخل كما هو موضح بالشكل. افترض أن دائرة القلاب تعطي خرج Q=0 قبل وصول أول نبضة من نبضات التزامن.



- ٥) احسب قيمة التردد (f) لدائرة المزمن ٥٥٥ كمتعدد الإهتزازات غير المستقر، اذا كانت قيمة المقاومة  $R_B = rk\Omega$  والمقاومة  $R_A = 1 \cdot k\Omega$
- 7) احسب عرض نبضة الخرج للمزمن ٥٥٥ كمتعدد الإهتزازات أحادي الإستقرار، اذا كانت قيمة C = 0.01 والمكثف  $\Omega$   $R_A = 0.01$  المقاومة  $\Omega$   $R_A = 0.01$

# دوائر منطقية

الأجهزة القابلة للبرمجة

# الأهداف العامة للوحدة

عندما تكمل هذه الوحدة يكون لديك القدرة على:

- معرفة العناصر الأساسية للأجهزة القابلة للبرمجة ومكوناتها.
  - معرفة دائرة المصفوفة المنطقية القابلة للبرمجة وخصائصها.
    - معرفة دائرة منطق المصفوفة القابلة للبرمجة وخصائصها.
      - معرفة المتابع المنطقي القابل للبرمجة.
  - معرفة الجهاز القابل للبرمجة والذي يمكن إعادة برمجته.

التخصص الوحدة الخامسة التخصص الإجهزة القابلة للبرمجة الكترونيات صناعية وتحكم دوائر منطقية الارمجة

#### ۱ مقدمة Introduction

في هذه الوحدة سوف نتعرف على أنواع الأجهزة المختلفة القابلة للبرمجة، ومكوناتها. والأجهزة القابلة للبرمجة هي عناصريتم برمجتها باستخدام ما يسمى بالمصهرات (fuse-programmable) والتي يمكن برمجتها عن طريق المستخدم (Customer) ويمكن استخدامها لتقوم مقام دائرة منطقية كاملة. ووصلة المصهر (fusible links) داخل الأجهزة القابلة للبرمجة تستخدم لتوصيل البوابات المنطقية، ودوائر القلابات، والمسجلات داخل شريحة الجهاز القابل للبرمجة لتمثيل أي دالة منطقية مطلوبة. وهناك أربعة أنواع مختلفة للأجهزة القابلة للبرمجة وهي:

- المصفوفة المنطقية القابلة للبرمجة (The <u>Programmable Logic Array (PLA)</u>
- منطق المصفوفة القابلة للبرمجة (The <u>Programmable Array Logic (PAL)</u>
- المتابع المنطقى القابل للبرمجة (The <u>P</u>rogrammable <u>L</u>ogic <u>S</u>equencer (PLS)
  - الجهاز القابل للبرمجة والذي يمكن إعادة برمجته

(Erasable Programmable Logic Device (EPLD))

وعادة ما يضاف حرف (F) قبل كل اسم مختصر من أسماء العناصر القابلة للبرمجة السابق ذكرها (FPLA, FPAL, ....) وذلك للإشارة إلى أنها عناصر يمكن للمستخدم برمجتها (Field Programmable Logic Devices).

# 8 - ۲ العناصر الأساسية الأجهزة القابلة للبرمجة Basic Programmable Logic Devices

الشكل (٥ -١) يوضع مخطط الدائرة الداخلي لعدد مدخلين وأربعة مخارج -PLD الشكل (٥ -١) يوضع مخطط الدائرة الداخلي لعدد مدخلين وأربعة مخارج (٢-input/٤-output). وتحتوي الدائرة على أربع بوابات بالإضافة إلى بوابتين للعزل لكل دخل، إحداهما لا تعكس الدخل لها والتي تقوم مقام العاكس ولكن بدون دائرة (noninverting Buffer) بينما تقوم الأخرى بعكسه (Inverting Buffer).

A,B معتمداً على القيمة الثنائية المطبقة على طريخ الدخل AND على الفيمة الثنائية المطبقة على طريخ الدخل AND الأربعة باسم خطوط الضرب كما هو موضح في الجدول (٥ -١)، ويسمى خرج البوابات AND الأربعة باسم خطوط الضرب (Product Lines)، وحيث إن كل بوابة لها دخلان مختلفان، فإن كل خط من هذه الخطوط يكون عليه خرج مختلف عن باقي  $(\overline{A}, \overline{A}, \overline{A}, \overline{A}, \overline{B})$  الخطوط. جميع خطوط الضرب تكون موصلة لكل بوابة من بوابات OR عن طريق وصلة مصهر (fusible link) كما هو موضح بالشكل موعادة ما تمثل هذه المصهرات بالرمز (×) في مخطط الدوائر  $(\overline{A}, \overline{B}, \overline{A}, \overline{B}, \overline{A}, \overline{B})$ 



شكل (٥ -١) المخطط الداخلي لعدد مدخلين وأربعة مخارج PLD.

| A | В | High Out |
|---|---|----------|
| • | ٠ | AND ·    |
| • | ١ | AND١     |
| ١ | • | AND ۲    |
| ١ | ١ | AND۳     |

جدول (٥ -١) جدول الحقيقة لخرج بوابات AND للدائرة في شكل (٥ -١).

| الوحدة الخامسة          | ना। । ६४     | التخصص                 |
|-------------------------|--------------|------------------------|
| الأجهزة القابلة للبرمجة | دوائر منطقية | إلكترونياتصناعية وتحكم |

والدائرة في شكل (٥ -١) لها مدخلان فقط، وأربعة مخارج وهي تعتبر دائرة صغيرة جداً بالنسبة للدوائر الموجودة عملياً. ومعظم دوائر - PLDs العملية تكون كبيرة الحجم ولذا فغالباً ما يستخدم التمثيل المبسط في رسم الدائرة. شكل (٥ -١) باستخدام التمثيل المسط.



شكل (٥ - ٢) التمثيل المبسط لعدد مدخلين وأربعة مخارج PLD.

في هذا الرسم المبسط، تم استخدام بوابة واحدة لتقوم مقام بوابتي العزل والعزل العاكس لكل دخل، مع استخدام دائرة صغيرة لتبين الخرج المعكوس. الدخلان لكل بوابة ANDممثلان بخط دخل واحد مع نقطة سوداء تمثل وجود نقطة لحام بمعنى أن هذه الوصلة لا يمكن تغييرها، وعدم وجود النقطة السوداء يدل على عدم وجود وصلة. والمدخلات الأربعة لكل بوابة OR تم تمثيلها أيضاً عن طريق خط واحد ولكن في هذه الحالة تمثل علامات (x's) وصلة المصهر (fusible link). ولكي نحدد عدد خطوط

| الوحدة الخامسة          | ۷٤۷ انك      | التخصص                 |
|-------------------------|--------------|------------------------|
| الأجهزة القابلة للبرمجة | دوائر منطقية | إلكترونياتصناعية وتحكم |

الدخل لكل من بوابتي OR, AND، ببساطة نحسب عدد النقاط السوداء أو عدد s'x على خطوط الدخل.

والآن سنرى كيف يمكن استخدام دائرة PLD البسيطة لتمثيل دالة منطقية معينة. شكل ( $Q_1,Q_2,Q_3,Q_4,Q_5$ ) يبين مثال بسيط لتصميم دائرة منطقية لها مدخلين  $A_1$  وأربعة مخارج ( $A_2,Q_3,Q_4,Q_5,Q_5$ ) باستخدام PLD وجدول الحقيقة لها موضح بالجدول (٥ -٢).



شكل (٥ - ٣) تصميم دائرة منطقية لها مدخلين وأربع مخارج باستخدام PLD.

| الوحدة الخامسة          | ना। । ६ ४    | التخصص                 |
|-------------------------|--------------|------------------------|
| الأجهزة القابلة للبرمجة | دوائر منطقية | إلكترونياتصناعية وتحكم |

بفتح المصهرات (blowing fuses) رقم ۱٬۳۰۶ عند دخل بوابة OR رقم ۳، فإن الخرج  $Q_r$  سوف High بفتح المصهرات (BAB - ۱۰ وبفتح المصهرات رقم ۱٬۳۰ عند دخل بوابة OR رقم ۲، فإن الخرج  $Q_r$  سوف یکون High فقط عندما یکون AB = 11 و AB = 11 و AB = 11 فقط عندما یکون High فقط عندما یکون AB = 11 و اخرج AB = 11

|                            | المدخلات |   |    | الخرج |    |    |
|----------------------------|----------|---|----|-------|----|----|
|                            | A        | В | Q۳ | Q۲    | Q١ | Q. |
| $\overline{A}\overline{B}$ | •        | • | *  | •     | ١  | ١  |
| ĀB                         | ·        | ١ | ١  | ١     | •  | •  |
| $A\overline{\overline{B}}$ | ١        | • |    | •     | •  | ١  |
| AB                         | ١        | ١ | •  | ١     | •  | •  |

جدول (٥ -٢) جدول الحقيقة للدائرة في الموضحة في شكل (٥ -٣).

ومعظم دوائـرPLD المصنعة عملياً لها ما يسمى مصهر قطبية الخرج القابل للبرمجة ومعظم دوائـر PLD المصنعة عملياً لها ما يسمى مصهر قطبية الخرج القابل للبرمجة (Programmable Output Polarity fuse) عند كل خرج وذلك عن طريق بوابة XOR كما هو موضح في شكل (٥ -٤) ، وقد تم إضافة هذه الخاصية حتى تتمكن الدائرة من عكس الخرج أو عدم عكسه وذلك بجعل المصهر موصل (Intact) أو تركه غير موصل (blown).

فاذا كان المصهر موصل، فإن الدخل الثاني لبوابة XOR يكون عليه Low وبالتالي لا يحدث أي عكس بين الدخل والخرج النهائي. وإذا كان المصهر غير موصل، فإن الدخل الثاني لبوابة XOR يكون عليه High وبالتالي يحدث عكس بين الدخل والخرج النهائي.

وهذه العملية ملخصة في الجدول (٥ -٣).



شكل (٥ -٤) طريقة عمل مصهر قطبية الخرج في دوائر PLD.

| Polarity Fuse (مصهر القطبية) | XOR's Operation                 |
|------------------------------|---------------------------------|
| (المصهر موصل) Intact         | (لا تعكس الخرج) Will not invert |
| (المصهر غير موصل) Blown      | (تعكس الخرج) Will invert        |

جدول (٥ - ٣) جدول الحقيقة لمصهر قطبية الخرج القابل للبرمجة.

# ٥ - ٣ المصفوفة المنطقية القابلة للبرمجة (PLA) المصفوفة المنطقية القابلة للبرمجة

فيمكن مثلاً أن نحتاج الله تمانية مدخلات (A-bit inputs) وتولد خرجين (۲-bit outputs) فقط فيمكن مثلاً أن نحتاج PLD لها ثمانية مدخلات (۲۰۵۱) وتولد خرجين (۲۰۲۱) فقط لاثني عشر (۱۲) تشكيلة من عدد التشكيلات الكلية وهي (۲۰۲) تشكيلة.

ولكي نحصل على هذا، تم إنتاج ما يسمى بالمصفوفة المنطقية القابلة للبرمجة (PLA). وبالنظر إلى الرسم التخطيطي للدائرة PLA والموضحة في شكل (٥ -٥) يمكن أن نرى أن هذا النوع من PLA تكون فيه مصفوفة AND قابلة للبرمجة وكذلك مصفوفة OR قابلة للبرمجة أيضاً مما يجعلها من أكثر الأنواع المستخدمة في تصميم الدوائر المنطقية.



شكل (٥ -٥) الرسم التخطيطي لدائرة PLA.

# ٥ -٤ منطق المصفوفة القابلة للبرمجة (PAL) منطق المصفوفة القابلة للبرمجة

وجدنا أنه في المصفوفة المنطقية القابلة للبرمجة (PLA) أن مصفوفة AND تكون قابلة للبرمجة وجدنا أنه في المصفوفة OR مما يجعلها من أهم العناصر القابلة للبرمجة. والعيب الرئيسي في PLA هو أن الدوائر الداخلية معقدة، وبالتالي فهناك صعوبة في تصنيعها، مما يجعلها من العناصر غالية الثمن. بالإضافة إلى ذلك ونظراً لدوائرها الداخلية المعقدة مما يجعل برمجتها أيضاً واختبارها غاية في الصعوبة.

والمصفوفة PAL، تتكون من مصفوفة AND قابلة للبرمجة وتغذي مصفوفة OR غير قابلة للبرمجة (أى أن الوصلات لا يمكن تغييرها) كما هو موضح في شكل (٥ -٦).



شكل (٥ -٦) الرسم التخطيطي لدائرة PAL.

هذه المصفوفة ليست مثل PLA من حيث العمومية في استخدامها لتصميم الدوائر المنطقية ولكنها سهلة التصنيع وبالتالي تكون تكاليفها أقل، بالإضافة إلى سهولة برمجتها.

# ه ما التابع المنطقي القابل للبرمجة The Programmable Logic Sequencer (PLS)

المتابع المنطقي القابل للبرمجة (PLS) يعطي مصممي الدوائر المنطقية عمومية أكثر أثناء التصميم. فهذه العناصر تحتوي على دوائر مساكة وقلابة، ومسجلات إزاحة للدخل وأخرى للخرج (Input and output registers)، مما يجعلها قابلة للبرمجة للدوائر التوافقية والتعاقبية على حد سواء.

## ٥ - ٦ الجهاز القابل للبرمجة والذي يمكن إعادة برمجته

Erasable Programmable Logic Device (EPLD)

إن جميع أنواع العناصر القابلة للبرمجة (PLDs) السابق ذكرها يتم برمجتها عن طريق توصيل المصهرات الداخلية لها (blowing their internal fuses). وبمجرد أن يتم توصيل المصهر، لا يمكن إعادته مرة أخرى إلى حالته السابقة، وبناء على ذلك فإن أي خطأ يحدث أثناء عملية البرمجة سيعني أن العنصر PLD فاسد ولا يمكن استخدامة بعد ذلك لذا يلزم شراء عنصر آخر ليبرمج مرة أخرى. وهذا العيب تم التغلب عليه الآن باستخدام العناصر القابلة للبرمجة والتي يمكن إعادة برمجتها. ولإعادة البرمجة مرة أخرى يتم مسح (erase) ما تم برمجته كهربائياً لأن المصهرات المستخدمة في هذا العنصر هي عبارة عن مفاتيح الكترونية بدلاً من وصلات المصهرات، ثم يعاد برمجته مرة أخرى.

| الوحدة الخامسة          | न्ता । १४    | التخصص                 |
|-------------------------|--------------|------------------------|
| الأجهزة القابلة للبرمجة | دوائر منطقية | إلكارونياتصناعية وتحكم |

# تدريبات

 $Q_{,,Q_{,},Q_{,},Q_{,}}$  وجدول  $A_{,}$   $B_{,}$  وأربعة مخارج  $Q_{,,Q_{,},Q_{,}}$  وجدول الحقيقة لها كما هو موضح بالشكل.

| المدخلات |   | اثخرج |    |    |    |  |
|----------|---|-------|----|----|----|--|
| A        | В | Q۳    | Q۲ | Q١ | Q. |  |
| •        | • | •     | ١  | ١  | ١  |  |
| •        | ١ | ١     | ١  | •  | •  |  |
| ١        | • | •     | ١  | •  | ١  |  |
| ١        | ١ | ١     | •  | •  | •  |  |

- ۲) أعد تصميم الدائرة في السؤال الأول بحيث يتم عكس كل من  $Q_{,,Q_{,}}$  باستخدام مصهر قطبية الخرج القابل للبرمجة.
  - ٣) أعد تصميم الدائرة في السؤال الأول باستخدام دائرة PLA.



دوائر منطقية

إلكترونياتصناعية وتحكم

التخصص

# المحتويات

| الصفحة | المحتـــويات                                                    |
|--------|-----------------------------------------------------------------|
|        | تمهيد                                                           |
|        | الوحدة الأولى: نظم الأعداد                                      |
|        | الأهداف العامة للوحدة                                           |
| ۲      | ١ -١ مقدمة                                                      |
|        | ١ -٢ النظام العشري للأعداد                                      |
|        | ١ -٣ النظام الثنائي للأعداد                                     |
|        | ١ -٤ التحويل من النظام العشري إلى النظام الثنائي                |
|        | ١ -٤ -١ تحويل الأعداد العشرية الصحيحة إلى النظام الثنائي        |
|        | ١ -٤ -٢ تحويل الأعداد الكسرية إلى النظام الثنائي                |
|        | ١ -٥ التحويل من النظام الثنائي إلى النظام العشري                |
|        | ١ -٦ العمليات الحسابية في النظام الثنائي                        |
|        | ١ -٦ - الجمع الثنائي                                            |
|        | ١ -٦ - ٢ الطرح الثنائي                                          |
|        | ١ -٧ المتمم الأحادي والثنائي للأعداد الثنائية                   |
|        | ١ - ٨ تمثيل الأعداد ذات الإشارة                                 |
|        | ۱ -۸ -۱ نظام إشارة المقدار                                      |
| ١٣     | ١ -٨ -٢ نظام المتمم الأحادي                                     |
|        | ١ -٨ - ٣ نظام المتمم الثنائي                                    |
| 1 £    | ١ -٩ العمليات الحسابية مع الأعداد ذات الإشارة                   |
|        | ١ -١٠ النظام الثماني للأعداد                                    |
| 10     | ١ -١٠ - التحويل من النظام الثماني إلى العشري                    |
|        | ١ - ١٠ - ٢ التحويل من النظام العشري إلى الثماني                 |
| ١٦     | ١ - ١٠ - ٢ - ١ تحويل الأعداد العشرية الصحيحة إلى النظام الثماني |

دوائر منطقية الكترونياتصناعية وتحكم

| ١٦  | ١ -١٠ -٢ -٢ تحويل الأعداد الكسرية إلى النظام الثماني        |
|-----|-------------------------------------------------------------|
|     | ١ - ١٠ - ٣ التحويل من النظام الثماني إلى النظام العشري      |
|     | ١ -١٠ -٤ التحويل من النظام الثماني إلى النظام الثنائي       |
| 19  | ١ -١٠ -٥ التحويل من النظام الثنائي إلى النظام الثماني       |
|     | ١ -١٠ -٦ العمليات الحسابية في النظام الثماني                |
| ۲.  | ١ - ١٠ -٦ الجمع الثماني                                     |
|     | ١ -١٠ -٦ - ٢ الطرح في النظام الثماني                        |
|     | ١ -١١ النظام السداسي عشري للأعداد                           |
| ۲۳  | ١ - ١١ - ١ التحويل من السداسي عشري إلى العشري               |
| ۲۳  | ١ - ١١ - ٢ التحويل من العشري إلى السداسي عشري               |
| ۲۳  | ١ - ١١ - ٢ - ١ تحويل الأعداد العشرية الصحيحة إلى النظام     |
| , , | السداسي عشري                                                |
|     | ١ - ١١ - ٢ - ٢ تحويل الأعداد الكسرية في النظام السداسي عشري |
|     | ١ - ١١ - ٣ التحويل من السداسي عشري إلى العشري               |
|     | ١ - ١١ - ٤ التحويل من السداس عشري إلى النظام الثنائي        |
|     | ١ -١١ -٥ التحويل من الثنائي إلى النظام السداسي عشري         |
|     | ١ - ١١ - ٦ التحويل من السداسي عشري إلى النظام الثماني       |
|     | ١ - ١١ - ٧ التحويل من الثماني إلى النظام السداسي عشري       |
| ۲۹  | ١ - ١١ - ٨ العمليات الحسابية في النظام السداسي عشري         |
| ۲٩  | ١ - ١١ - ٨ - ١ الجمع في النظام السداسي عشري                 |
|     | ۱ - ۱۱ - ۸ - ۲ الطرح في النظام السداسي عشري                 |

#### تدريبات

الوحدة الثانية: الدوائر المنطقية البسيطة

#### الأهداف العامة للوحدة

- ۲ -۱ مقدمة
- ٢ ٢ مستويات الإشارة المنطقية
  - ۲ -۳ بوابة AND
    - ۷ ٤ نوانة OR
- ۲ -ه بوابة NOT (العاكس)
  - ۲ ۲ بوانة NAND
  - ۷- ۲ نوانة NOR
- ۲ ۸ بوایة OR المنفردة (المنحصرة)
- ۲ ۹ بوابة NOR المنفردة (المنحصرة)
  - ٢ -١٠ قواعد الجبر البوليني
  - ٢ ١١ التعبير البوليني لدائرة منطقية
- ٢ ١٢ تمثيل دائرة منطقية باستخدام التعبير البوليني
  - ٢ ١٣ تمثيل دائرة منطقية من خلال جدول الحقيقة
  - ٢ ١٤ تحويل التعبير البوليني إلى جدول الحقيقة
- ٢ ١٥ تبسيط التعبيرات البولينية باستخدام الجبر البوليني

# تدريبات

الوحدة الثالثة: الدوائر المنطقية التوافقية

### الأهداف العامة للوحدة

- ٣ -١ مقدمة
- ۲ ۳ نظریات دیمورجان
- ۳ ۳ الخواص العامة لبوابات NOR, NAND
  - ٣ -٣ -١ البوابة NAND كعنصر منطقى عام

الكترونياتصناعية وتحكم دوائر منطقية

- ۳ ۳ ۲ البوابة NOR كعنصر منطقى عام
- ٣ -٤ تصميم الدوائر المنطقية التوافقية باستخدام بوابات NAND ،

#### **NOR**

- NAND التصميم باستخدام بوابة ۱ ۱ ۲
  - NOR -٤ ٢ التصميم باستخدام بوابة
    - ٣ -٥ خريطة كارنوف
    - ٣ ٦ التبسيط باستخدام خرائط كارنوف
      - ٣ -٧ دوائر الجمع والطرح الثنائية
      - ٣ -٧ -١ دائرة الجامع النصفي
      - ٣ -٧ -٢ دائرة الجامع الكامل
      - ٣ -٧ -٣ دائرة الطارح النصفي
      - ٣ -٧ -٤ دائرة الطارح الكامل

# تدريبسات

# الوحدة الرابعة: الدوائر المنطقية المتعاقبة

# الأهداف العامة للوحدة

- ٤ -١ مقدمة
- ٤ -٧ المساكات
- ٤ ٣ القلاب S-R المتزامن
- ٤ -٤ دائرة القلاب من النوع D
  - ٤ -ه القلاب J-K المتزامن
- ٤ ٦ دائرة القلاب من النوع Τ
  - ٤ -٧ قلاب التابع المتبوع
    - ٤ ٨ دوائر المزمنات
- ٤ -٨ -١ دائرة متعددالاهتزازات غير المستقر
- ٤ -٨ -٢ دائرة متعدد الإهتزازات أحادي الإستقرار

دوائر منطقية

٤ -٨ -٣ دائرة المزمن ٥٥٥

- ٤ -٨ -٣ -١ المزمن ٥٥٥ كمتعدد الاهتزازات غير المستقر
- ٤ -٨ -٣ -٢ المزمن كمتعدد الإهتزازات أحادى الإستقرار
  - ٤ ٩ مسجلات الإزاحة

الكترونياتصناعية وتحكم

- ٤ -٩ -١ مسجلات العزل
- ٤ -٩ -٢ مسجلات الإزاحة
- ٤ -٩ -٢ -١ مسجلات الإزاحة متوالية المدخل متوالية المخرج
  - ٤ -٩ -٢ -٢ مسجلات إزاحة متوالية الدخل متوازية الخرج
  - ٤ -٩ -٢ -٣ مسجلات إزاحة متوازية الدخل متوالية الخرج
    - ٤ ٩ ٢ ٤ مسجل الإزاحة المتتابع (عداد حلقي)
      - ٤ -٩ -٢ -٥ عداد جونسون
        - ٤ -١٠ العدادات
    - ٤ -١٠ ١ العدادات الثنائية التصاعدية غير المتزامنة
      - ٤ ١٠ ٢ العدادات الثنائية التنازلية غير المتزامنة
- ٤ ١٠ ٣ العدادات الثنائية التصاعدية / التنازلية غير المتزامنة
  - ٤ ١٠٠ ع العدادات العشرية غير المتزامنة
  - ٤ ١٠ ٥ العدادات الثنائية التصاعدية المتزامنة
    - ٤ ١٠ ٦ مميزات العدادات المتزامنة

# تدريبسات

الوحدة الخامسة: الأجهزة القائلة للبرمجة

## الأهداف العامة للوحدة

- ٥ -١ مقدمة
- ٥ -٢ العناصر الأساسية للأجهزة القابلة للبرمجة
  - ٥ -٣ المصفوفة المنطقية القابلة للبرمجة
    - ٥ ٤ منطق المصفوفة القابلة للبرمجة

- ٥ -٥ المتابع المنطقي القابل للبرمجة
- ٥ ٦ الجهاز القابل للبرمجة والذي يمكن إعادة برمجته

تدريبسات

تقدر المؤسسة العامة للتعليم الفني والتدريب المهني الدعم

المالي المقدم من شركة بي آيه إي سيستمز (العمليات) المحدودة

GOTEVOT appreciates the financial support provided by BAE SYSTEMS

BAE SYSTEMS