

## 第一单元 第五讲

## 运算器部件组成及设计

刘 卫 东 计算机科学与技术系

## 本讲概要



\*运算器功能与组成概述

- ⇔定点运算器实例Am2901
- ♥用VHDL描述Am2901

#### 硬件系统的功能部件







计算机主机

数据总线 地址总线 控制总线

计算机 外围设备

#### CPU示例





## 运算器的基本功能



◆完成算术、逻辑运算,产生运算结果 ALU执行+、—、×、÷、∧、∨、¬

并给出运算结果的状态信息 C、Z、V、S

- ◆ 暂存运算所用操作数 寄存器组、立即数、数据总线
- ◆ 暂存运算的中间结果 寄存器组、Q寄存器、移位线路
- ◆輸出运算结果 寄存器组、数据总线

运算器是计 算机系统中执行 数据运算、处理 的功能部件、类 似于一个工厂中 的生产加工车间, 由ALU和寄存器 组等组成

#### 执行一次运算的时序关系







运算器组成示意图

一个运算周期中各时间段示意图

## 两种不同类型的运算器



# 运算器包括定点运算器和 浮点运算器 两种类型

#### 定点运算器:

主要完成对整数类型数据的算术运算、逻辑类型数据的逻辑运算

#### 浮点运算器:

主要完成对浮点类型数据的算术运算,也用于完成长整数、BCD等类型的数据运算

### 定点运算器功能与组成



- ⇔完成算术与逻辑运算功能 算术逻辑单元 (ALU)
- ◆暂存参加运算的数据和中间结果 通用寄存器组
- ◆ 乘除法运算的硬件支持线路 乘商寄存器(Q寄存器)
- \*接收数据输入和送出运算结果
- ⇔作为处理机内部数据通路 (Data Path)

通过几组多路选择器电路实现相互 连接,以便数据传送

#### ALU的实现方案



- ◆ ALU用于执行 2 路数据的算术和逻辑运算 例如: +、-、×、÷、∧、∨等
- ◆ 在第4讲已经讲过实现这几种运算的算法 例如: 补码加减、逻辑运算、原码一位乘除等 还给出了实现这些运算的原理性线路框图

A存放: 被加数 高位积数 逻辑数1

#### B存放: 加数 被乘数 除数 逻辑数2

乘除运算 用加退多 移位多次 选代完成



### 设计实现 ALU 线路



#### 一位的ALU的线路设计: 1、首先画出其

组成示意图



输入数据 A、B 加减进位输入 Cin 加减进位输出 Cout 3种运算用3部分电路 运算结果S, 3选1得到 运算功能选择输出 加/减选择B或/B

#### 设计实现 ALU线路



#### 2、接着写出功能的真值表

| OP  | A | В | Cin | S | Cout |
|-----|---|---|-----|---|------|
| 0 0 | 0 | 0 | 0   | 0 | 0    |
| 0 0 | 0 | 1 | 0   | 1 | 0    |
| 0 0 | 1 | 0 | 0   | 1 | 0    |
| 0 0 | 1 | 1 | 0   | 0 | 1    |
| 0 0 | 0 | 0 | 1   | 1 | 0    |
| 00  | 0 | 1 | 1   | 0 | 1    |
| 0 0 | 1 | 0 | 1   | 0 | 1    |
| 0 0 | 1 | 1 | 1   | 1 | 1    |
|     |   |   |     |   |      |

| ( L.    | 31 \ |
|---------|------|
| 770     | 法    |
| ( ) • · |      |

| OP | A | В | S (与) |
|----|---|---|-------|
| 10 | 0 | 0 | 0     |
| 10 | 0 | 1 | 0     |
| 10 | 1 | 0 | 0     |
| 10 | 1 | 1 | 1     |

| OP | A | В | S (或) |
|----|---|---|-------|
| 11 | 0 | 0 | 0     |
| 11 | 0 | 1 | 1     |
| 11 | 1 | 0 | 1     |
| 11 | 1 | 1 | 1     |

#### 设计实现 ALU线路



#### 3、按真值表写逻辑表达式

### 设计实现 ALU线路



#### 4、按逻辑表达式画电路图



#### 设计实现 16位ALU





用 16个 一位的ALU实现一个 16位的 ALU,使其并行执行算逻运算,使每位ALU处在不同的数位上,信号名加位序号。

需要把每一位上的ALU的进位输出信号和相邻高位的进位输出信号和相邻高位的进位输入信号连接;并把全部位上的控制信号连接在一起,使它们同步执行相同的运算功能,所外16位的数据执行正确的运算功能,产生正确的结果。

还需要解决进位信号传送速度,可采用超前进位的方案。

## 位片结构运算器Am2901



- ◆AMD公司1975年推出Am2900系列
- ◆4位位片结构运算器
- ♥可实现3种算术运算和5种逻辑运算
- ⇔应用广泛
  - Nova, DEC, TEC
- 命作为例子来了解运算器的基本实现
  - TP 了解运算器 (Datapath) 和控制器的相互关系
  - 为设计CPU打好基础

计算机科学与技术系



 符号位
 F3

 结果为零
 F=0000

 结果溢出
 OVR

 进位输出
 Cn+4

A L U

Cn

Cn

#### 消華大学 Tsinghua University

Am2901芯片是一个 4位的位片结构的运算器器件,其内部组成如下:

第一个组成部分是 算逻运算部件ALU, 完成3种算术运算 和 5种逻辑运算, 共计8种功能。

其输出为 F,两路输入为 S、R,最低位进位Cn,4个状态输出信号如图所示

#### 3位功能选择码 8种运算功能

| 000 | R+S                                          |
|-----|----------------------------------------------|
| 001 | S-R                                          |
| 010 | R-S                                          |
| 011 | Rv S                                         |
| 100 | $R\Lambda S$                                 |
| 101 | $\overline{\mathbf{R}}$ $\Lambda \mathbf{S}$ |
| 110 | $\mathbf{R} \oplus \mathbf{S}$               |
| 111 | $\overline{\mathbf{R} \oplus \mathbf{S}}$    |

计算机科学与技术系







通过B口地址、A口地址或出的数据将送到B、A锁存器,要写入寄存器的数据由一个多路选择器。



19



计算机科学与技术系 计算机组成原理



2.0



计算机科学与技术系 计算机组成原理



一组区域的或或出最移向组三路存在的或或出最的人工的,是一个人工的。 一定的一个人工的,是一个人工的,是一个人工的。 一个人工的,是一个人工的。 一个人工的,是一个人工的。

计算机科学与技术系





一组二选一门, 选择把A口数据 或ALU结果送出 芯片,以给出输 出Y的数据,Y输 出的有无还受输 出使能/OE信号 的控制,仅当 /OE为低是才有Y 输出, /OE为高,Y输出 为高阻态。

## 8种结果处理



23

| 3位控制码 | 通用寄存器 | Q寄存器  | Y输出 |
|-------|-------|-------|-----|
| 000   |       | Q←F   | F   |
| 001   |       |       | F   |
| 010   | B←F   |       | A   |
| 011   | B←F   |       | F   |
| 100   | B←F/2 | Q←Q/2 | F   |
| 101   | B←F/2 |       | F   |
| 110   | B←2F  | Q←2Q  | F   |
| 111   | B←2F  |       | F   |

计算机科学与技术系 计算机组成原理





## 运算器的时钟信号 CP



时钟脉冲信号 CP 用于控制寄存器和锁存器的动作时间,注意两个跳变沿和低电平的作用。

锁存器,在时钟脉冲的高电平期间,其输入信号直接"穿"过线路送到其输出端,用脉冲下降沿把输入信号存储起来用于后续的输出。



通用寄存器是 R\_S触发器, 低电平 期间接收输入。

Q寄存器是 D型 触发器,用脉冲上升沿接收输入。

## Am2901控制信号汇总表





| 编码  | I8 I7 I6 Q             |                        | Y       | I5 I4 I3                                  | I2 I1 I0<br>R S |   |
|-----|------------------------|------------------------|---------|-------------------------------------------|-----------------|---|
| 000 |                        | Q← F                   | F       | $\mathbf{R} + \mathbf{S}$                 | A               | Q |
| 001 |                        |                        | F       | S-R                                       | A               | В |
| 010 | B← F                   |                        | A       | R-S                                       | 0               | Q |
| 011 | B← F                   |                        | F       | Rv S                                      | 0               | В |
| 100 | <b>B</b> ← <b>F</b> /2 | <b>Q</b> ← <b>Q</b> /2 | F       | RAS                                       | 0               | A |
| 101 | <b>B</b> ← <b>F</b> /2 |                        | ${f F}$ | RAS                                       | D               | A |
| 110 | <b>B</b> ← <b>2F</b>   | <b>Q</b> ← <b>2Q</b>   | ${f F}$ | $\mathbf{R} \oplus \mathbf{S}$            | D               | Q |
| 111 | <b>B</b> ← <b>2F</b>   |                        | ${f F}$ | $\overline{\mathbf{R} \oplus \mathbf{S}}$ | D               | 0 |

## Am2901操作使用表



| 操作功能                                        | 控制信号 |                     |                 |                 |          |    |
|---------------------------------------------|------|---------------------|-----------------|-----------------|----------|----|
|                                             | ВП   | $\mathbf{A}\square$ | <b>I8 I7 I6</b> | <b>I5 I4 I3</b> | I2 I1 I0 | Cn |
| $R0\leftarrow R0+R1  Y\leftarrow F$         | 0000 | 0001                | 011             | 000             | 001      | 0  |
| <b>R2←R2−R0 Y←A</b> □                       | 0010 | 0000                | 010             | 001             | 001      | 1  |
| 右移<br><b>R0←R0+R1 Y←F</b>                   | 0000 | 0001                | 101             | 000             | 001      | 0  |
| $Q \leftarrow R0 \qquad Y \leftarrow F$     | /    | 0000                | 000             | 000             | 100      | 0  |
| R0←R0ΛR1 Y←A□                               | 0000 | 0001                | 010             | 100             | 001      | 0  |
| $R0 \leftarrow R0 \land R1  Y \leftarrow F$ | 0000 | 0001                | 011             | 100             | 001      | 0  |

#### VHDL语言简介



29

- ♥硬件描述语言HDL
  - Hardware Description Language
  - IEEE 国际标准: VHDL, Verilog
- ◆ HDL打破软、硬件的界限
  - ₩ 传统的数字系统设计分为:
    - ◆硬件设计(硬件设计人员)
    - ◆软件设计(软件设计人员)
  - HDL是硬件设计者和 EDA工具之间的界面

计算机科学与技术系 计算机组成原理

#### VHDL特点



- ♥VHDL具有强大的语言结构
- ●系统硬件描述能力强、设计效率高
- ●具有较高的抽象描述能力
- ♥可读性强,易于修改和发现错误
- ●移植性好

## 基本结构



- ♥模块化 ——以实体为描述对象
- ⇔层次化 ——元件例化,复合语句
- ♥行为描述——进程为最小单位
- ♥灵活组合——编译单元,配置

### 基本设计单元





#### 用VHDL设计Am2901



- ⇔逻辑设计
  - ₩功能分析
- ⇔设计描述
  - 自顶向下设计方法
  - ■划分模块
    - ◆ALU、Register Files(读/写)、A和B锁存器
- ♥模拟仿真
- ●硬件调试

## 设计流程



34



计算机科学与技术系 计算机组成原理



35

#### Am2901实体设计



ENTITY Am2901 is --在实体部分说明这个部件的输入输出信号的属性和数据类

PORT (CP : IN STD\_LOGIC; --- 时钟信号

D: IN STD\_LOGIC\_VECTOR(3 DOWNTO 0); -- 4 位的输入数据信号

Cin : IN STD\_LOGIC; -- 最低位进位输入信号

ADDR\_A,ADDR\_B: IN STD\_LOGIC\_VECTOR(3 DOWNTO 0); --A、B口的寄存器编号

I8\_6,I5\_3,I2\_0: IN STD\_LOGIC\_VECTOR(2 DOWNTO 0); -- 3 组 3 位的控制信号

RAMO\_,RAM3\_,QO\_,Q3\_: INOUT STD\_LOGIC; -- 双向的移位入出信号

Cy,Over,Zero,Sign:OUT STD\_LOGGIC; --输出的各标志位信号

Y: OUT STD\_LOGIC\_VECTOR(3 DOWNTO 0) -- 4 位的输出数据信号

**)**;

END;

#### 定义了Am2901的外部接口

#### Am2901结构体定义



37

ARCHITECTURE behave OF Am2901 is --说明本部件的用到的变量与信号

VARIABLE A\_ADDR,B\_ADDR:INTEGER RANGE 0 TO 15; -- 寄存器编号的取值范围

--说明运算器内部使用的电路及其涉及到的连接关系

SIGNAL MUL\_R\_SEL,MUL\_S\_SEL,MUL\_Q\_SEL,MUL\_REG\_SEL:

STD\_LOGIC\_VECTOR(1 DOWNTO 0);

SIGNAL R,S,F,A,B,Q,REG\_A,REG\_B,Q\_IN,REG\_IN,A\_TEMP,B\_TEMP:

STD\_LOGIC\_VECTOR(3 DOWNTO 0);

SIGNAL Q3\_OUT,Q0\_OUT,RAM0\_OUT,RAM3\_OUT : STD\_LOGIC;

SIGNAL REG\_W,Q\_W : IN STD\_LOGIC;

--REG和O的写命令

subtype register\_type is std\_logic\_vector(3 downto 0);

type register\_heap is array (0 to 15) of register\_type;

signal regs: register\_heap; --说明由16个寄存器组成的寄存器组

#### 定义了Am2901的内部信号

A\_ADDR := CONV\_INTEGER(UNSIGNED(ADDR\_A)); -- 变换寄存器编号为整数类型

B ADDR := CONV INTEGER(UNSIGNED(ADDR B));

REG\_A <= REG\_ARRAY(ADDR\_A); --用给出的 2 个寄存器编号,

REG\_B <= REG\_ARRAY(ADDR\_B); -- 取出 2 个寄存器的内容

PROCESS(CP) --锁存器A、B的锁存控制与输出

**BEGIN** 

IF CP'EVENT AND CP='0' THEN A\_TEMP<=REG\_A; B\_TEMP<=REG\_I, END IF,
IF CP='1' THEN A<=REG\_A; B<=REG\_B; ELSE A<=A\_TEMP; B<=B\_TEMP;
END PROCESS;

PROCESS(CP)

--选择写入寄存器组的数据,完成写入操作

**BEGIN** 

CASE I8\_6 IS --选择写入的数据

WHEN "010" OR "011" => REG\_IN<=F;

WHEN "100" OR "101" => REG\_IN<=RAM3\_ & F(3 DOWNTO 1); RAM0<=F(0); RAM3\_<='♥'; --B<-F/2

WHEN "110" OR "111" => REG\_IN<=F(2 DOWNTO 0) & RAM0\_; RAM3<=F(3); RAM0\_<='Z'; --B<-2F

WHEN OTHERS=>NULL;

**END CASE:** 

IF CP='0' THEN --如果 REGs 允许写,则在时钟的低电平期间完成写入

IF REG\_W='1' THEN REG\_ARRAY(B\_ADDR)<=REG\_IN; END IF;

END IF;

END PROCESS;





#### WITH I5 3 SELECT F -- 选择 ALU 的运算功能并完成运算

**R+S+CIN WHEN** "000",

**S-R-CIN WHEN** "001",

**R-S-CIN** WHEN "010",

**RORS** WHEN "011",

**RANDS** WHEN "100",

NOT(R) AND S WHEN "101",

R XOR S WHEN "110",

NOT(R XOR S) WHEN "111",

(OTHERS =>'Z') WHEN OTHERS;

F3 F=0000 OVR Cn+4

A L U
Cn

F

#### PROCESS Flag\_bit(CP) --产生 ALU 运算结果的标志位信息

CASE I5\_3 IS --只有加减运算影响进位输出 Cy 和溢出 Over 信号

WHEN "000"=>Cy <=(S(3) and R(3)) or(R(3) and not F(3))or (not F(3) and S(3)); --加法运算

Over $\leq$  (S(3) and R(3) and not F(3)) or (not S(3) and not R(3) and F(3);

WHEN "001"=>Cy <= (S(3)and not R(3)) or (not R(3)and not F(3))or (not F(3)and S(3)); --减法运算

Over $\leq$  (S(3)and not R(3)and not F(3)) or (not S(3)and R(3)and F(3));

WHEN "010"=>Cy <= (R(3)and not S(3)) or (not S(3)and not F(3))or (not F(3)and R(3)); --减法运算

Over $\leq$  (R(3)and not S(3)and not F(3))

or (not R(3) and S(3) and F(3));

WHEN OTHERS=> null;;

#### **END CASE**;

Sign<=F(3); --结果符号位的值 Sign

IF F="0000" THEN Zero<='1'; ELSE Zero<='0'; END IF; --结果为零标志 Zero

#### **END PROCESS**;

Tsinghua University

#### PROCESS (CP,I2\_0,I8\_6) --选择ALU的输入数据来源和计算结果处理方案

#### **BEGIN**

CASE I2\_0 IS --确定送到ALU的 2 路输入数据的来源

WHEN "000" => MUL\_R\_SEL<="01"; MUL\_S\_SEL<="11"; -- A->R, Q->S

WHEN "001" => MUL\_R\_SEL<="01"; MUL\_S\_SEL<="10"; -- A->R, B->S

•••••

WHEN OTHERS => NULL;

**END CASE**;

CASE I8\_6 IS --确定对运算结果是否保存、保存到哪个寄存器、运算器输出的内容

WHEN "000" => REG\_W<='0';  $Q_W<='1'$ ; Y<=F; --F->Q

WHEN "001" => REG\_W<='0'; Q\_W<='0'; Y<=F;

•••••

WHEN OTHERS=>NULL;

**END CASE**;

**END PROCESS;** 

WITH MUL\_R\_SEL SELECT R --选择ALU 的R输入端的数据来源

A WHEN "01",

D WHEN "10",

"0000" WHEN OTHERS;

WITH MUL\_S\_SEL SELECT S --选择ALU 的 S 输入端的数据来源

A WHEN "01",

B WHEN "10",

**Q** WHEN "11", "0000" WHEN OTHERS;











### 小结



- ⇔运算器基本组成
- ●运算器的基本设计过程
- ⇔运算器Am2901
  - ₩4位运算器
  - ₩8种运算功能
  - № 8种数据来源组合
  - № 8种数据输出方式
  - ₩ VHDL方式实现举例

## 阅读和思考



- ⇒实验分组:
  - ₩ 已在网络学堂发布
- ⇔阅读
  - ₩ Am2901的有关材料
  - \*\*\* 《计算机硬件实验教程》 VHDL 一章

♥思考

™用VHDL语言实现完整的Am2901.

## 国庆节快乐



43



计算机科学与技术系 计算机组成原理