

# 第二单元 第四讲

#### 多周期CPU设计

刘 卫 东 计算机科学与技术系

## 本讲提要



- ♥单周期CPU特点
- ⇔单周期CPU主要不足
- ♥多周期CPU设计
  - № 多周期CPU控制器基本组成
  - ■多周期CPU设计

## 控制器的功能



#### 冯. 诺依曼结构的计算机

"存储程序"计算机,设置内存,存放程序和数据 在程序运行之前将程序调入内存,然后执行程序

#### 计算机的功能是执行程序

程序是依次排列起来的指令序列

#### 计算机执行程序的基本过程

从程序首地址开始执行第一条指令

(分步)执行每一条指令,并形成下一条待执行指令地址自动地连续执行指令,直到程序的最后一条指令

#### 完整的单周期CPU





#### 单周期CPU特点



- ⇔优点
  - ₩每条指令占用一个CPU周期
  - ₩逻辑设计简单,时钟设计也简单
- ⇔缺点
  - 各组成部件的利用率不高
    - ◆各部件大部分时间在保持信号
  - □ 时钟周期将满足执行时间最长指令的要求
    - ◆Load指令
  - **™** CPI =1

#### 单周期CPU性能



⇔假定某单周期CPU各主要部件的延迟为:

■ 存储器(Memory): 2ns

■ 运算器 (ALU/Adder): 2ns

■寄存器组 (Register File): 1ns

| Inst. | Inst. Mem | Reg. Read | ALU | Data Mem | Reg. Write | Total |
|-------|-----------|-----------|-----|----------|------------|-------|
| ALU   | 2         | 1         | 2   |          | 1          | 6     |
| lw    | 2         | 1         | 2   | 2        | 1          | 8     |
| sw    | 2         | 1         | 2   | 2        |            | 7     |
| br    | 2         | 1         | 2   |          |            | 5     |

## 单周期CPU性能





- ⇔指令周期比较长
- ⇔所有指令都必须使用最长的周期

#### 单周期CPU性能



- ⇔该单周期CPU,执行100条指令:
  - № 25%的Load指令
  - № 10%的Store指令
  - ₩ 45%的算逻指令
  - ₩ 20%的跳转指令
- ⇔单周期的执行时间
  - 100\*8 = 800ns
- ⇔可能的优化
  - 25\*8+10\*7+45\*6+20\*5=640ns
  - **№** Speedup=800/640=1.25

## 单周期CPU其他问题



- ◆事实上,指令和数据都保存在同一个存储器中
- ⇔许多部件保持数据的时间过长,无法复用 ■例如,Adder 功能是否可以利用ALU实现?



## 多周期CPU



- ⇔ 将指令执行过程分解成多个步骤
  - 和单周期CPU基本相同
  - 每条指令占用它需要的步骤数
- ⇔每个步骤占用一个时钟周期
  - ₩ 尽量平衡各步骤间的延迟
  - ₩ 尽量限制每个步骤使用单一的主要部件
  - 控 控制器仅需提供当前步骤所需要的控制信号

#### ♥前提

- # 保存好下一步骤要用到的值
  - ◆引入"新"的内部寄存器
- ₩ 转到下一步骤执行
  - ◆ 引入状态标记当前步骤
  - ◆有限自动机

## 多周期CPU的控制器



#### 控制器的功能就是控制指令的执行过程

能够正确并且自动地连续执行指令 按程序中设定的指令次序执行 正确地分步完成每一条指令规定的功能 读取指令 → 分析指令 → 执行指令

进一步讲,就是向计算机各功能部件提 供协调运行每一个步骤所需要的控制信号

## 控制器的组成



- ① 程序计数器 PC 存放指令地址,有增量或接收新值功能
- ② 指令寄存器 IR 存放指令内容:操作码与操作数地址
- ③ 指令执行步骤标记线路 指明每条指令的执行步骤和相对次序关系
- ④ 控制信号产生线路 给出计算机各功能部件协同运行所需要的 控制信号

主脉冲源与启停控制线路

#### 多周期CPU控制器组成





## 两种不同类型的控制器



根据指令步骤标记线路和控制信号产生线 路不同的组成和不同的运行原理,有两种不同 类型的控制器:

#### 硬连线控制器(组合逻辑控制器):

采用组合逻辑线路、依据指令及其执行步骤直接产生控制信号。

#### 微程序控制器:

采用存储器电路把控制信号存储起来,依据指令执行的步骤读出要用到的信号组合。

#### 硬连线控制器





## 硬连线控制器组成与实现



硬连线控制器由程序计数器PC、指令寄存器IR、 节拍发生器Timer和控制信号产生部件4部分组成。

PC用于提供待读出指令在主存储器中的地址, IR 用于保存从主存储器中读出的指令内容, Timer 用于给出并维护指令执行步骤的编码,

控制信号产生部件用于依据指令内容(在IR中)和指令执行所处的操作步骤(Timer 提供),用组合逻辑线路产生计算机本操作步骤中各个部件所需要的控制信号。

划分指令执行步骤,确定各步骤应执行的功能和 步骤之间的衔接关系,以及确定各部件完成这些功能 所需要的控制信号,是控制器设计的几个关键环节。

## 硬连线控制器组成与实现



在多周期 CPU 系统中,要按照指令总的功能要求, 把不同的功能序列划分到相应的步骤,再落实到不同 的部件,控制器需要按照指令及其执行步骤,为计算 机各个部件提供它们协同运行所需要的控制信号。

向各部件提供哪些控制信号,决定于各部件的运行要求。为此必须规划汇总各部件在各个执行步骤中要求使用的控制信号。这些信号是用组合逻辑电路产生的,可以表示为:信号i=f(指令内容,执行步骤等),通常表现为多个由与、或两级逻辑构成的表达式。

## 控制信号生成线路





计算机科学与技术系 计算机组成原理

18

## 微程序控制器



- ●采用控制存储器存储每条指令的每个执行步骤所需要的全部控制信号
  - ■用微地址进行访问,读出控制信号并输出

- ●采用下地址逻辑实现执行步骤之间的衔接
  - ₩ 根据指令操作码映射出该指令的首条微指令的地址
  - ₩ 每条微指令给出其下一步骤的微地址

#### 微程序控制器的组成





## 多周期CPU控制器设计



- ⇔确定数据通路
- ♥划分指令执行步骤
  - 指令流程图
- ◆安排每条指令每个步骤的功能,并给出相应的控制信号
  - ☆指令流程表
- ⇔为指令执行步骤设计状态机
- ◆为每个步骤的控制信号设计控制信号生成逻辑

# 多周期CPU的Datapath





计算机科学与技术系 计算机组成原理

## MIPS计算机硬件组成





计算机科学与技术系 计算机线

#### MIPS计算机硬件组成



由存储器、寄存器堆、ALU部件、控制部件 4大部分组成



计算机科学与技术系

# 控制部件由节拍发生器 和 控制信号产生 线路 组成,分别完成标明指令执行步骤 和向各个部件提供控制信号的功能。





计算机科学与技术系 计算机组成原理

存储器既存指令又存数据。读指令时由PC提供地址,读出的指令保存到IR;读写数据时由结果寄存器提供地址,读操作的读出数据保存到DR,写操作的写入数据由B寄存器给出。





寄存器堆由32个寄存器组成,可以用N1(rs)、N2 (rt)同时读出两个寄存器的内容,分别存于A、B Tsinghua University 寄存器,可以用 ND (rd 或 rt) 把 DI 端的数据写入,被写入数据来自结果寄存器 或 DR。



# ALU完成算术和逻辑运算,两路输入分别为A和B,其中A路输入可选择A寄存器或PC,B路输入可选择B寄存器或常数4、IR.immediate经符号扩展或扩展后又左移两位的值。





#### MIPS机指令执行步骤



R:寄存器型

op | rs | rt | rd | shamt | funct

I:立即数型

op rs rt address/immediate

J: 跳转型

op target

MIPS机的取指操作可1步完成,在取指之后,

J型指令用PC高4位拼接Target可以只经过1步完成,

相对转移(I型)指令经读寄存器堆、ALU运算可2步完成,

R型指令经读寄存器堆、ALU运算和结果写回可3步完成,

读内存指令经读寄存器堆、ALU算地址、读内存数据到DR、 把DR内容写入寄存器堆可4步完成。

#### MIPS机的 ADDU 指令 的执行过程



消華大学 Tsinghua University

取指 IR←MEM[PC]

PC ←PC+4

译码

周期: A←[rs] B←[rt]

写回 寄存器堆[rd]←C  $C \leftarrow A + B$ **PCsrc** 确定分支指令 是否转移的 SE MEMtoREG WriteREG ALUsrcA 条件信号Z op 4 REGds func 左移2位 target PC[31..28] 0 指 Α 令 rs 内 N1 寄 Q1 A r t 存 L 结 IR N2 器 堆 Q2rd 寄 存 ND  $\mathbf{C}$ A储 D DR 左移2位 扩展 Immediate Clock

## R型指令的实现(ADDU)



- ♥取指令
  - IODR=0, ALUsrcA=0, ALUsrcB=01, ALUop=00, PCsrc=00
  - MEMread, IRwrite, PCwrite
- ₩译码/取操作数
  - ALUsrcA=0, ALUsrcB=11,ALUop=00
- ⇔执行运算
  - ALUsrcA=0, ALUsrcB=00, ALUop=00
- ⇔写回寄存器
  - $\mathbb{R}$  RegDST=1,RegWrite, MemtoReg = 0

#### MIPS机的 LW 指令的执行过程



取指 IR←MEM[PC] 周期: A← [rs] **PC** ←**PC**+4 C ← A+ 扩展imm DR-MEM[C] **PCsrc** 确定分支指令 **ALUop** 是否转移的 回 寄存器堆[rt]←DR WriteREG ALUsrcA 条件信号Z REGds 左移2位 PC[31..28] 0 指 Α 令 rs N1 寄 Q1 A r t 存 结 N2 器 堆 Q2rd 寄 存 ND A储 D DR 左移2位 Clock

#### MIPS机的 BEQ 指令的执行过程



取指 IR←MEM[PC]

司期: PC ←PC+4

译码

周期:结果寄存器←PC +SignExt(imm)



#### MIPS机的 J 指令的执行过程



取指 IR←MEM[PC]

周期: PC ←PC+4

译码

周期: PC ←PC[31..28] || target 《2



#### 状态转移图和指令各执行步骤的操作功能





35



| 指令步骤    | 读取指令    | 指令译码                        | 执行运算            | 内存读写      | 数据写回       |
|---------|---------|-----------------------------|-----------------|-----------|------------|
| J指令     |         | PC←PC[3128]<br> (target<<2) |                 |           |            |
| Branch型 | MEM[PC] | C←PC+(符号扩展<br>(imm)<<2)     | 若条件成立<br>则 PC←C |           |            |
| R 类型    |         |                             | C←A op B        |           | Reg[rd]←C  |
| Sw指令    | PC ←    | A←Reg[rs]                   | C←A + 符         | Mem[C]←B  |            |
| Lw指令    | PC+4    | B←Reg[rt]                   | 号扩展(lmm)        | DR←Mem[C] | Reg[rt]←DR |

计算机科学与技术系 计算机组成原理



计算机科学与技术系 计算机组成原理

36



#### **FSM Implementation**



计算机科学与技术系

#### 实现示例



38

```
entity Controler_seven is

Port ( rst : in STD_LOGIC;

clk : in STD_LOGIC;

clk0: in STD_LOGIC;

instructions : in STD_LOGIC_VECTOR (15 downto 0);
```

计算机科学与技术系 计算机组成原理

bZero\_ctrl: in std\_logic);

end Controler\_seven;

#### 实现示例



```
architecture Behavioral of Controler seven is
signal bzero : std_logic ;
type controler_state is (instruction_fetch,decode,execute,mem_control,write_reg);
signal state : controler_state ;
signal PCWrite: std_logic;
signal PCWriteCond : std_logic ;
signal PCSource : std_logic ;
signal ALUOp : std_logic_vector(1 downto 0) ;
signal ALUSrcA : std_logic ;
signal ALUSrcB : std_logic_vector(1 downto 0);
signal MemRead : std_logic ;
signal MemWrite : std logic ;
signal IRWrite: std logic;
signal MemtoReg : std_logic_vector(1 downto 0) ;
signal RegWrite : std_logic_vector(2 downto 0);
signal RegDst : std_logic_vector(1 downto 0);
signal IorD : std_logic ;
```

#### 实现示例



```
architecture Behavioral of Controler seven is
signal bzero : std_logic ;
type controler_state is (instruction_fetch,decode,execute,mem_control,write_reg);
signal state: controler state;
signal PCWrite : std_logic ;
signal PCWriteCond : std_logic ;
signal PCSource : std_logic ;
signal ALUOp : std_logic_vector(1 downto 0);
signal ALUSrcA : std_logic ;
signal ALUSrcB : std_logic_vector(1 downto 0) ;
signal MemRead : std_logic ;
signal MemWrite : std_logic ;
signal IRWrite : std_logic ;
signal MemtoReg : std_logic_vector(1 downto 0) ;
signal RegWrite : std_logic_vector(2 downto 0);
signal RegDst : std_logic_vector(1 downto 0);
signal IorD: std logic;
```

;后续代码

## 小结



#### ⇔多周期CPU

- 按指令的执行步骤,每个步骤占用一个CPU周期
- ₩ 不同指令的指令周期不同
- 指令串行执行
- ₩ 提高了整体性能

#### ⇔进一步的改进

- 各部件的利用率依然偏低
  - ◆指令并行执行? 是否可行? 如何进行?

## 阅读和思考



- ♥阅读
  - 数 教材第4章
  - 有关参考书
- ♥思考
  - 多周期CPU的特点,并与单周期CPU比较
  - ₩如何进一步提高性能?
  - ₩如何实现指令流水?