# Z80µPC Single Board Computer Development

#### Naoki Pross

5 novembre 2017

#### Sommario

Lo Zilog Z80 è un processore a 8 bit che fu introdotto nel 1976 ed ebbe un grandissimo successo nel mondo dell'elettronica e dell'informatica dagli anni 70 a 90. In memoria di questo pioniere dell'industria dei sistemi informatici questo progetto documenta la realizzazione di un microcomputer a scopo generico a base di esso. L'obiettivo primario dunque è di realizzare una scheda simile ad una motherboard dei computers venduti all'epoca completa di RAM, ROMs, interfacce seriali e altri circuiti di supporto. Successivamente per l'aspetto software il progetto deve implementare i drivers per ogni circuito presente sulla scheda in modo da semplificare la programmazione. L'obiettivo opzionale del progetto, una volta terminata la costruzione hardware, è di realizzare una kernel monolitica che offre funzioni minimali simili ad un sistema UNIX, quali processi, filesystem, memory management e drivers.

#### 1 Hardware

## 1.1 Specifiche tecniche dello Z80

Lo Z80 è un processore molto minimalistico se paragonato a ciò che si trova oggi sul mercato dei microcontrollori. Per il progetto Z80µPC la CPU in uso è il modello originale Zilog Z8400 che non dispone di moduli aggiuntivi integrati come i modelli SoC odierni. La scelta di una CPU tanto semplice è la conseguenza del design didattico del progetto, inoltre senza alcun dispositivo interno lo Z8400 si presenta con un address space completamente vuoto, ad eccezzione del punto d'inizio e i vettori di reset.

Lo Z80 utilizza I/O paralleli sia per la lina a 16 degli indizzi che per la linea dati a 8 bit e dispone di 6 registri 8 bit ad utilizzo generico combinabili in coppie per ottenere un valore a 16 bit. Per il controllo dei dispositivi esterni, come lettura e scrittura esso possiede delle linee di controllo dedicate come  $\overline{\text{RD}}$ ,  $\overline{\text{WR}}$ ,  $\overline{\text{MREQ}}$ , ecc. In quanto instruction set, lo Z80 ha 158 istruzioni possibili di cui 78 sono un sottoinsieme dello 8080A, architettate per poter mantere una retrocompatiblità.

Tabella 1: Riassunto delle specifiche

| Dimensione Indirizzi    | 16 bit                                                       |
|-------------------------|--------------------------------------------------------------|
| Dimensione Dati (word)  | 8 bit                                                        |
| Spazio Indirizzabile    | 64 KB                                                        |
| Registri Generici 8 bit | 6 (AF)                                                       |
| Registri 16 bit         | 2 (SP, PC)                                                   |
| Clock speed             | $8~\mathrm{MHz},6\mathrm{MHz},4\mathrm{MHz},2.5\mathrm{MHz}$ |

#### 1.2 Componenti e modello di design

Il minimo necessario per far funzionare uno Z80 sono una RAM ed una ROM, ma avendo a disposizione altri dispositivi I/O lo Z80µPC dispone anche di una porta seriale, di una porta parallela e di un counter timer; Hardware che si presenta normalmente all'interno di microcontrollori odierni.

Il design dello Z80µPC è costruito sulla falsa riga di un Arduino o di un EasyPIC con l'aggiunta di funzionalità a scopo didattico quali; la possiblità di cambiare la velocità di clock tra 4MHz, 200Hz o manuale (mediante un bottone sulla scheda) e una serie di display a 7 segmenti per vedere in tempo reale i valori sui bus degli indirizzi e dei dati.

**OHz** Il clock manuale è un bottone che permette di creare le pulsazioni, per poter analizzare ogni istruzione

**200Hz** Mediante un classico circuito con un LM555 si ha un clock per eseguire i programmi a velocità rallentata

**4MHz** Clock per esecuzione a velocità piena (normale)

#### 1.2.1 Implementazione dei generatori di clocks

#### 1.2.2 Uscite verso l'esterno (DIN 41612)

Per poter estendere lo Z80µPC a lato è presente un connettore DIN 41612 per poter interfacciare schede di estensione della funzionalià siccome il progetto lascia liberi la maggior parte dei 16KB dell'i/o space, ovvero la parte di address space in cui è previsto di mappare dispositivi esterni.

Tabella 3: Mappatura dei segnali nel connettore DIN 41612

| 1    | 2    | 3   | 4          | 5      | 6   | 7      | 8         | 9   | 10  | 11  | 12  | 13   | 14  | 15   | 16   |
|------|------|-----|------------|--------|-----|--------|-----------|-----|-----|-----|-----|------|-----|------|------|
| GND  | GND  | VCC | VCC        | DO     | D1  | D2     | D3        | D4  | D5  | D6  | D7  | AO   | GND | A2   | A1   |
|      |      |     |            |        |     |        |           |     |     |     |     |      |     |      |      |
| 17   | 18   | 19  | 20         | 21     | 22  | 23     | 24        | 25  | 26  | 27  | 28  | 29   | 30  | 31   | 32   |
| A4   | A3   | A6  | <b>A</b> 5 | A8     | A7  | A10    | A9        | 12  | A11 | A14 | A13 |      | A15 |      |      |
|      |      |     |            |        |     |        |           |     |     |     |     |      |     |      |      |
| 33   | 34   | 35  | 36         | 37     | 38  | 39     | 40        | 41  | 42  | 43  | 44  | 45   | 46  | 47   | 48   |
| RD   |      |     | WR         |        | GND |        | <u>M1</u> |     | GND | INT | RST | MREQ | NMI | HALT | IORQ |
|      |      |     |            |        |     |        |           |     |     |     |     |      |     |      |      |
| 49   | 50   | 51  | 52         | 53     | 54  | 55     | 56        | 57  | 58  | 59  | 60  | 61   | 62  | 63   | 64   |
| RFSH | WAIT | GND |            | BUSREQ |     | BUSACK |           | CLK |     |     |     | VCC  | VCC | GND  | GND  |

## 1.3 Memory management unit

Alcuni modelli sucessori dello Z8400 implementavano ina MMU (Memory Management Unit) SoC che permetteva di ampliare la dimensione dell'address space, permettendo quindi di mappare più memorie o dispositivi separati negli stessi indirizzi. Ciò è un sistema è comune nei sistemi a base di microcontrollers per ovviare al problema dello spazio. Lo Z80 $\mu$ PC però ha un architettura più simile ad un computer X86 in cui la MMU viene utilizzata per la gestione delle *pagine* di memoria.

Tabella 2: Lista dei componenti

|       |               | 1                                                                                                                                                      |
|-------|---------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|
| ROM   | M28C64        | EEPROM da 8KB x 8 bit (64K) per il BIOS / Bootloader / OS installata doppia per avere 16KB                                                             |
| RAM   | HM62256B      | SRAM da $32$ KB x $8$ bit $(256$ K)                                                                                                                    |
| CTC   | Z8430         | Counter timer circuit ufficiale di Zilog a 4 canali programmabili                                                                                      |
| PIO   | Z8420         | Parallel input/output controller di Zilog per avere un intefaccia digitale con due porte da 8 bit                                                      |
| MMU   | M4-32/32-15JC | CPLD programmabile che implementa una memory<br>management unit semplificata in grado di gestire i 5<br>bit più significativi della linea di indirizzi |
| USART | TL16C550C     | Interfaccia USART per poter comunicare utilizzando il protocollo RS232                                                                                 |

Il concetto di pagine (pages in inglese) è necessario per sistemi con un supporto per il multitasking o per poter ampliare la memoria dinamica.

#### 2 Software

#### 2.1 Organizzazione del codice sorgente C

Il codice sorgente dell'intero progetto è contenuto nella cartella sw/z80.

- arch Contiene headers e codice essenziale che descrive la configurazione del dispositivo (es: gli indirizzi dei dispositivi).
- drivers Contiene il codice per i drivers dei vari dispositivi, il tutto viene compilato in una libreria statica.
- kernel Contiene il codice della kernel monolitica del progetto.
- libc Contiene delle implementazioni parziali di alcune funzioni della standard library. Non più utilizzata.
- tests Contiene delle test units per controllare individualmente parti del progetto.

## 2.2 C Toolchain

Per compilare il codice per lo Z80μPC è necessario utilizzare un cross compiler che sia in grado di compilare per l'architettura dello z80. Per questo progetto si è scelto di utilizzare SDCC (Small Device C Compiler), siccome è un progetto ancora in sviluppo attivo ed è utilizzato anche per compilare in molte altre piattaforme. Per compilare un codice sorgente in un object con SDCC per lo Z80 si utilizza il seguente comando:

In cui <source\_file> è il documento con il codice sorgente e <object\_file> è il nome dell'object (solitamente lo stesso del sorgente con l'estensione .o). Mentre per linkare gli objects e generare un eseguibile si utilizza

```
$ makebin -s <rom_size> -yo 1 -ya 1 <hexfile> <binary>
```

Gli argomenti -yo 1 -ya 1 specificano rispettivamente il numero di banchi di ROM e di RAM.

#### 2.3 CRT0 per lo Z80

In C il CRT0 è un insieme di routines che vengono eseguite prima del codice C che servono ad inizializzare il sistema. Nel caso dello  $Z80\mu PC$  è utilizzato per inizializzare lo stack pointer e per organizzare i settori dell'eseguibile. Un esempio di crt0 utilizzato per il progetto:

```
1
        .module crt0
 2
        .area
                _HEADER (ABS)
3
    ;; Reset vectors
 4
 5
        .org
 6
        jp init
 7
        ; the instruction Oxff (not written)
8
9
        ; resets to this location
                 0x38
10
        .org
11
        jp init
12
13
    ;; main code
14
        .org
                 0x100
15
        .globl _main
16
17
    init:
        ;; Set stack pointer directly above top of memory.
18
19
        ld sp,#0xffff
20
        ;; Start of the program
21
                 _main
22
        call
23
                 _exit
        jр
24
25
    _exit:
26
        halt
27
        jp _exit
28
29
    ;; Ordering of segments for the linker.
                 _HOME
30
        .area
                 _CODE
31
        .area
32
                 _INITIALIZER
        .area
33
                 _GSINIT
        .area
34
                 _GSFINAL
        .area
35
                 _DATA
36
        .area
                 _INITIALIZED
37
        .area
38
                 _BSEG
        .area
                 _BSS
39
        .area
40
        .area
                 _HEAP
```

Il CRT0 essendo scritto in assembly deve essere compilato prima utilizzando un assembler per lo Z80, per esempio quello fornito in SDCC.

```
$ sdasz80 -o <crt0.s>
```

Quindi l'argomento --no-std-crt0 <crt0> per il compiler descritto precedente non è assolutamente necessario ma è consigliato siccome permette di avere un controllo maggiore del contenuto dell'eseguibile.

## 2.4 Codice sorgente VHDL

Il codice sorgente in VHDL per la CPLD utilizzata come address decoder e MMU, è contenuto nella cartella sw/cpld. La toolchain utilizzata è quella offerta da Lattice.

## Glossario Tecnico

#### **Address Space**

In informatica l'address space è un intervallo di indirizzi che possono corrispondere a indirizzi in rete, regioni di un dispositivo, di una memoria o di un qualsiasi altro dispositivo fisico o logico. Per questo progetto address space si riferisce all'intervallo indirizzabile dal processore, ovvero  $2^{16}$  locazioni siccome il sistema dispone di un bus a 16 bit.

#### Registro

Un registro è un dispositivo di memoria in cui è possibile può leggere e/o scrivere un certo valore. Normalmente in un computer / microcontrollore la dimensione della memoria è data dall'architettura, dunque 8, 16, 32 o 64 bits. In questo documento viene viene comunemente utilizzato per riferirsi ad una memoria di un dispositivo fisico come la CPU o un IC seriale.

## Bibliografia