درس معماری کامپیوتر نیمسال دوم ۰۴–۰۳ استاد: دکتر اسدی



دانشکده مهندسی کامپیوتر

#### تمرین سری ششم

- پرسشهای خود را در سامانه CW و تالار مربوط به تمرین مطرح نمایید.
  - پاسخ سوالات را تایپ نمایید.
- پاسخ تمرین را به صورت یک فایل فشرده با فرمت HW1\_401234567.zip آپلود کنید. فایل فشرده باید به صورتی باشد که پس از باز کردن آن بدون هیچ پوشهای فایلهای زیر با ساختار زیر قرار گرفته باشند:

- در صورت عدم تطابق فايل آپلود شده با فرمت بالا، تمرين شما تصحيح نخواهد شد.
  - پاسخ سوالات تئوری و گزارش تمرینهای عملی باید به فرمت pdf باشد.
- هر دانشجو میتواند حداکثر سه تمرین را با دو روز تأخیر بدون کاهش نمره ارسال نماید.
  - تمرینات عملی به صورت گروههای دو نفر تحویل داده شود.
  - هر دو عضو گُروه موظف هستند تمرینات خود را بارگذاری کنند.
  - عواقب عدم تطابق بين پاسخ دو عضو گروه برعهده خودشان است.
- تحویل تمرین به صورت انگلیسی مجاز نیست. در صورت تحویل تمرین به صورت انگلیسی (حتی بخشی از تمرین) نمره تمرین موردنظر صفر در نظر گرفته می شود.
- در صورت مشاهده تقلب برای بار آول نمره هر دو طرف صفر می شود. در صورت تکرار نمره کل تمرینات صفر خواهد شد.
  - استفاده از ابزارهایی مانند ChatGPT به منظور ابزار کمک آموِزشی مجاز است به شرط آن که به خروجی آن اکتفا نشود.
    - توجه شود که پروژه نهایی درس در گروههای چهار نفر تحویل گرفته میشود.
    - سوالات با عنوان اختیاری نمرهای ندارند اما جواب دادن به آنها کمک بهسزایی در یادگیری درس میکند.

# تمارين تئوري

- ۱. فرض کنید پردازنده Multi-Cycle با نام P1 در اختیار داریم که دستورات load را در ۶ چرخه، دستورات Multi-Cycle را در ۶ چرخه در اختیار داریم که دستورات Arithmetic را در ۲ چرخه انجام می دهد. برنامه A را در اختیار داریم که ۴۰% از دستورات آن را دستورات load با ۲۰% را دستورات ۳۰% را دستورات Arithmetic و ۱۰% باقی مانده را دستورات Branch تشکیل می دهد.
  - (آ) مقدار CPI برنامه A را زمانی که بر روی پردازنده P1 اجرا می شود، محاسبه کنید.
- (ب) یک پردازنده جدید با نام P2 در اختیار داریم که فرکانس کلاک آن دو برابر فرکانس P1 است اما زمان اجرای همه دستورات به اندازه P چرخه بیشتر شده است. اگر برنامه P را بر روی پردازنده P اجرا کنیم مقدار P چقدر می شود؟
  - (ج) استفاده از كدام پردازنده (P1 يا P2) بهينهتر است؟ ميزان تسريع را محاسبه كنيد.
- (د) فرض کنید که میخواهیم پردازنده P1 را بهبود ببخشیم بدون اینکه فرکانس کلاک آن را تغییر دهیم. از میان دو مورد زیر فقط میتوانیم یکی از آنها را انتخاب کنیم:
- ۱. ALU: از یک ALU بهبود یافته استفاده کنیم که تعداد چرخه دستورات Arithmetic و Branch را نصف می کند.
- ۱. LSU: از یک واحد نامتقارن برای load-store استفاده کنیم که تعداد چرخه دستورات load را نصف اما تعداد چرخه دستورات store را دو برابر می کند.
- کدام یک از موارد بالا را برای بهبود پردازنده P1 به منظور اجرای برنامه A ترجیح می دهید؟ دلیل انتخاب خود را توضیح دهید.
- ۲. فرض کنید که میخواهیم، دستوری جدید به شکل srs, \$rs, \$rt را به مجموعه دستورات پردازنده علی است که بیشینه دو ثبات srs و \$rs را حساب میکند و نتیجه را در \$rd میپس بیفزاییم. عملکرد این دستور به این شکل است که بیشینه دو ثبات \$rs و \$rs را حساب میکند و نتیجه را در صورت تساوی، \$rs را ذخیره میکند.)
  - (آ) برای افزودن این دستور، چه تغییراتی باید در datapath و واحد کنترل ایجاد شود.
- (ب) اجرای این دستور را به صورت مرحله به مرحله (IF،ID،EX،MEM،WB) در معماری Multi Cycle پردازنده میپس توضیح دهید. در هر مرحله مقادیر سیگنالهای کنترلی مورد نیاز را مشخص کنید.
  - (ج) فرض کنید که برنامه زیر روی یک پردازنده Multi Cycle اجرا میشود:

```
.data
2 array:
          .word 8, 3
3 .text
4 main:
        $s0, array
  la
        $t0, 0($s0)
        $t1, 4($s0)
       $t2, $t0, $t1
  max
  sub
       $t3, $t0, $t1
  beq
       $t3, $zero,12
       $t2, $t2, $t3
  add
        $t2, 8($s0)
```

CPI متوسط را به دست بیاورید.

۳. با توجه به جدول زیر درباره تاخیرهای موجود در مسیر داده پردازنده MIPS به سوالات زیر پاسخ دهید:

<sup>&</sup>lt;sup>1</sup>Asymmetric

درس معماري کامپيوتر

| Register Writeback | Memory | ALU | Register Read | Instruction Fetch |
|--------------------|--------|-----|---------------|-------------------|
| ۵٠                 | 7      | ١   | ۵۰            | 7                 |

(آ) برای هر یک از انواع دستور  $\log_i \operatorname{sw}_i \operatorname{lw}_i \operatorname{R-type} = U$  تعداد چرخههای ساعت و زمان مورد نیاز برای اجرا را در  $\operatorname{sulti-cycle} = \operatorname{single-cycle} = \operatorname{sulti-cycle} = \operatorname{s$ 

- (ب) فرض کنید که برنامهای شامل ۲۵٪ دستور ۱۰٪ دستور ۱۰٪ دستور ۱۱٪ ، ALU دستور پرش شرطی و دربی فرض کنید که برنامهای شامل ۲۵٪ دستور پرش فیرشرطی است. مقدار CPI میانگین را در هر دو پردازنده single-cycle و multi-cycle بدست آورید.
- (ج) میزان تسریع (Speedup) را در پردازنده multi-cycle نسبت به پردازنده single-cycle محاسبه کنید. آیا تسریعی حاصل می شود؟
- ۴. سه پردازنده P1 تا P3 داریم که همگی یک مجموعه دستورالعمل (ISA) مشترک را پیادهسازی میکنند. این ISA شامل سه دسته دستورالعمل اصلی است:
  - نوع X: دستورالعمل هاى محاسباتي و منطقى (ALU operations)
    - نوع Y: دستورالعمل های دسترسی به حافظه (Load/Store)
  - نوع Z: دستورالعمل های کنترلی و پرش (Branch/Control Flow)

در طراحی هر سه پردازنده، یک محدودیت زمانی پایه و ثابت ( $T_{limit}$ ) ناشی از مجموع زمانهای آماده سازی (setup) و نگهداری (hold) در عناصر حیاتی مسیر بحرانی کلاک وجود داشته است که طراحان در هر سه نسل ملزم به رعایت آن بوده اند. افزایش سرعت کلاک در پردازنده های جدیدتر، از طریق بهینه سازی و کاهش تأخیر سایر بخشهای مسیر داده حاصل شده است تا دوره تناوب کلی کلاک (که باید بزرگتر یا مساوی  $T_{limit}$  به علاوه ی تأخیر سایر بخشها باشد) کاهش یابد.

جزئیات هر پردازنده به شرح زیر است:

# ۱. پردازنده P۱ (طراحی اولیه):

- فرکانس کاری: F مگاهرتز. (بالاترین فرکانس ممکن با توجه به  $T_{limit}$  و تأخیرهای مسیر در این طراحی).
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع X: 5 چرخه.
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع Y: 10 چرخه.
    - تعداد چرخه ساعت لازم برای اجرای دستور نوع Z: 3 چرخه.

#### ۲. پردازنده P۲ (نسل بهبودیافته):

- با بهینه سازی مسیر داده (ضمن ثابت ماندن  $T_{limit}$ )، فرکانس کاری پایدار به 1.2F مگاهرتز افزایش یافته است (۲۰٪ سریعتر از (P1)).
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع X: 3 چرخه.
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع Y: 7 چرخه.
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع Z: 2 چرخه.

### ۳. پردازنده P۳ (نسل پیشرفته):

- با بازطراحی و بهینه سازی بیشتر (و همچنان با پایبندی به  $T_{limit}$ )، فرکانس کاری به 1.5F مگاهرتز رسیده است (۵۰٪ سریعتر از P1).
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع X: 2 چرخه.
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع Y: 5 چرخه.
  - تعداد چرخه ساعت لازم برای اجرای دستور نوع Z: 1 چرخه.

حال یک برنامهی محک (benchmark) مشخص را روی این سه پردازنده اجرا میکنیم. نتایج اندازه گیری شده نشان می دهد که:

- زمان اجرای کل برنامه روی پردازنده ،P۲ به میزان 1.8 برابر کوتاهتر (یعنی 1.8 برابر سریعتر) از زمان اجرای آن روی پردازنده P۱ است.
- زمان اجرای کل برنامه روی پردازنده ،P۳ به میزان 1.875 برابر کوتاهتر (یعنی 1.875 برابر سریعتر) از زمان اجرای آن روی پردازنده P۲ است.

با توجه به این اطلاعات، ترکیب درصد دستورالعملهای مورد استفاده در این برنامهی محک چگونه است؟ (چند درصد از کل دستورالعملهای اجرا شده در برنامه از نوع X، چند درصد از نوع Y و چند درصد از نوع Z هستند؟) همچنین یک کران بالا برای  $T_{limit}$  ارائه دهید.

- ۵. فرض کنید می خواهیم واحد کنترلی یک سیستم چند چرخهای را پیاده سازی کنیم. FSM مربوط به حالات دستورات معماری این سیستم، دارای FF است. تعداد بیتهای Opcode برابر ۸ بیت است. تعداد سیگنالهای کنترلی سیستم نیز ۳۰ عدد است.
- (آ) فرض کنید برای پیادهسازی واحد کنترلی این سیستم، از یک ROM استفاده میکنیم. اندازه این ROM چقدر خواهد بود؟
- (ب) اگر برای پیادهسازی واحد کنترلی آن از دو ROM مجزا از هم استفاده کنیم، اندازه هر کدام از این ROM ها چقدر خواهد بود؟
- (ج) اگر دستورات به u-instruction ها تقسیم شده باشد و هر دستور حداکثر دارای u-instruction باشد، بخش الف و ب را مجددا حل کنید.
- 9. MIPS یک معماری ثبات شبات است، به این معنی که منابع و مقصدهای محاسباتی باید حتماً ثبات باشند. اما فرض کنید می خواهیم یک دستور ثبات حافظه به مجموعه دستورات اضافه کنیم:

 $\mathrm{addm} \ \mathrm{rd}, \ \mathrm{rs}, \ \mathrm{rt} \qquad \ \#\mathrm{rd} \, = \, \mathrm{rs} \, + \, \mathrm{Mem}[\mathrm{rt}]$ 

فرمت این دستور به صورت زیر است (توجه کنید که فیلدهای shamt و shuc استفاده نمی شوند):

| func | shamt | rd    | rt    | rs    | op    | Field |
|------|-------|-------|-------|-------|-------|-------|
| •—১  | ۶-۱۰  | 11-10 | 18-4. | 41-40 | 75-41 | Bits  |

جدول ۱: فرمت دستور addm

مسیر دادهای چندچرخهای  $^{7}$  که در درس ارائه شده است در ادامه آورده شده است. فرض کنید که ALUOp = 010 منجر به انجام عملیات جمع می شود.

 $<sup>{\</sup>rm multicycle\ datapath}^{\gamma}$ 



الف) تغییراتی که برای پشتیبانی از دستور addm در مسیر دادهای چندچرخهای نیاز است را نشان دهید. ب) ماشین حالت متناهی <sup>۳</sup> را برای دستور addm کامل کنید. حتماً هر سیگنال کنترلی جدیدی که اضافه کردهاید را نیز مشخص نمایید.



۷. اختیاری - با توجه به مسیر داده ای چندچرخه ای زیر به سوالات پاسخ دهید.

درس معماري کامپيوتر



### (آ) فرض کنید دستور زیر را اضافه می کنیم

```
jmem (rt), offset(rs) # Memory[R[rs]+offset] = PC+4;
# PC = Memory[R[rt]]
```

که فرمت این دستور به صورت

| Field | op    | rs    | rt    | imm  |
|-------|-------|-------|-------|------|
| Bits  | 31-26 | 25-21 | 20-16 | 15-0 |

می باشد، همچنین در نظر بگیرید که آدرسهای R[rt] و R[rt] مجزا و بدون همپوشانی هستند. تغییرات مورد نیاز را روی مسیر داده اعمال کرده و آن را رسم کنید.

(ب) فرض کنید که ALU میتواند عملیات max2 را انجام دهد (یعنی مقدار بزرگتر از بین دو ورودی را بازگرداند). با در نظر گرفتن این ALU بهبودیافته، دستور max۴ را پیادهسازی کنید که مقدار بیشینهی چهار ثبات را محاسبه کرده و در ثبات rd ذخیره میکند.

```
max4 rs, rt, rd, rm # rd = max(rs, rt, rd, rm)
```

#### که فرمت این دستور به صورت

| Field | op    | rs    | rt    | rd    | rm   | func |
|-------|-------|-------|-------|-------|------|------|
| Bits  | 31-26 | 25-21 | 20-16 | 15-11 | 10-6 | 5-0  |

می باشد. تغییرات مورد نیاز را روی مسیر داده اعمال کرده و آن را رسم کنید.

(ج) برای ۲ دستور گفته شده در قسمت های (الف) و (ب)، ماشین حالت متناهی زیر را برای آن کامل کنید.

درس معماری کامپیوتر صفحه ۷ از ۹



# تمارين عملي

۱. در این تمرین قصد داریم پردازنده خود را به یک پردازنده چند چرخه تبدیل کنیم.
 برای اینکار لازم است مراحل مختلف زیر هرکدام در کلاک جداگانه ای انجام شود:

- Instruction Fetch
- Instruction Decode
- Instruction Execution
- Memory Operation
- Write Back

#### همینطور باید از دستورات زیر پشتیبانی کنید:

```
add $1, $2, $3
2 addi $1, $2, $3
3 sub $1, $2, $3
and $1, $2, $3
or $1, $2, $3
6 xor $1, $2, $3
7 sll $1, $2, $3
8 srl $1, $2, $3
g sra $1, $2, $3
10 nop
11 div $1, $2, $3
mul $1, $2, $3
13 mfhi $1
14 sll $1, $2, immediate
slti $1, $2, immediate
16 sw $1, n($2)
17 lw $1, n($2)
18 j label
19 bne $1, $2, label
20 jr $1
21 jal $1 label
```

همینطور توجه کنید که دستورات mul و jal و jal برای اولین بار افزوده شدهاند. در نهایت آزمون این پردازنده با کد زیر انجام می شود:

```
main:
addi sp, sp, -8
sw ra, (sp)
jal ra fact
addi a0, zero, 2
jal ra fact
add a0, zero, v0
jal ra fact
add a0, zero, v0
lw ra, (sp)
addiu sp, sp, 8

fact:
addiu v0, zero, 1
beqz a0, done
```

درس معماری کامپیوتر صفحه ۹ از ۹

```
16 nop
17 loop:
18 mul v0, a0, v0
19 addi a0, a0, -1
20 bnez a0, loop
21 nop
22 done:
23 jr ra
24 nop
```