

# 十速

# TM52F5274/74B/78/78B

规格书

Rev 0.92

tenx reserves the right to change or discontinue the manual and online documentation to this product herein to improve reliability, function or design without further notice. tenx does not assume any liability arising out of the application or use of any product or circuit described herein; neither does it convey any license under its patent rights nor the rights of others. tenx products are not designed, intended, or authorized for use in life support appliances, devices, or systems. If Buyer purchases or uses tenx products for any such unintended or unauthorized application, Buyer shall indemnify and hold tenx and its officers, employees, subsidiaries, affiliates and distributors harmless against all claims, cost, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of personal injury or death associated with such unintended or unauthorized use even if such claim alleges that tenx was negligent regarding the design or manufacture of the part.



# 修改纪录

| 版次    | 生效日       | 修订内容概要                                                                                                                                                                                             |
|-------|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| V0.90 | Jan, 2015 | 新颁                                                                                                                                                                                                 |
| V0.91 | Mar, 2015 | Remark: DS-TM52F5274&78_ change Doc No. to DS-TM52F5274&74B&78&78B_S.  1.增加 F5274B/F5278B  2.基本功能比较表(p9)  3.IAPWE 描述(p22)  4.LVR 设置指南(p27)  5.其他細項修改                                               |
| V0.92 | Oct, 2015 | <ol> <li>修改 IAP example code (p22)</li> <li>修改 Port2.3~P2.2 替代功能模式设置(P45)</li> <li>在设定 TKSOC=1 之后, TKEOC 可能会有 3uS 的延迟反应时间(P64)</li> <li>修改 LCDDUTY 描述 (P91)</li> <li>增加 VBG 误差范围 (P101)</li> </ol> |



# 目录

| 修改   | 纪录                        | 2  |
|------|---------------------------|----|
| TM5  | 52 <sub>系列</sub> F52xx 家族 | 5  |
| 概述   |                           | 6  |
| 系统   | 框图                        | 6  |
| 基本   | 功能                        | 7  |
| IC 弓 | 脚图                        | 10 |
| 引脚   | 描述                        | 12 |
| 引脚   | 汇总                        | 13 |
| 功能   | 描述                        | 17 |
| 1.   | CPU 核心                    | 17 |
|      | 1.1 累加器 (ACC)             |    |
|      | 1.2 B 寄存器(B)              |    |
|      | 1.3 堆栈指针(SP)              |    |
|      | 1.4 数据指针 (DPTRs)          |    |
|      | 1.5 程序状态字(PSW)            | 19 |
| 2.   | 存储器                       | 20 |
|      | 2.1 程序存储器                 | 20 |
|      | 2.2 数据存储器                 | 23 |
| 3.   | 电源                        | 25 |
| 4.   | 复位                        | 27 |
|      | 4.1 上电复位                  | 27 |
|      | 4.2 外部引脚复位                | 27 |
|      | 4.3 软件复位                  |    |
|      | 4.4 看门狗定时器复位              |    |
|      | 4.5 低电压复位                 | 27 |
| 5.   | 时钟电路和工作模式                 | 29 |
|      | 5.1 时钟电路                  |    |
|      | 5.2 操作模式                  | 30 |
| 6.   | 中断和唤醒                     | 31 |
|      | 6.1 中断使能和优先级控制            |    |
|      | 6.2 引脚中断                  |    |
|      | 6.3 空闲模式唤醒和中断             |    |
|      | 6.4 停止模式唤醒和中断             | 35 |



| 7.  | I/O 端口                           | 37  |
|-----|----------------------------------|-----|
|     | 7.1 端口 1 & P2.1~P2.0 & P3.6~P3.0 | 37  |
|     | 7.2 P3.7                         |     |
|     | 7.3 端口 0 & P2.5~P2.2             | 45  |
| 8.  | 定时器                              | 48  |
|     | 8.1 Timer0/1                     |     |
|     | 8.2 Timer2                       |     |
|     | 8.3 Timer3<br>8.4 T0O 和 T2O 输出控制 |     |
| Q   | UART                             |     |
|     | . PWMs                           |     |
|     | . ADC                            |     |
|     | 11.1 ADC 通道                      | 60  |
|     | 11.2 ADC 转换时间                    |     |
| 12  | . 触摸按键(仅 F5278/78B)              | 63  |
| 13  | . LCD 控制器/驱动器                    | 67  |
| 14  | . LED 控制器/驱动器                    | 72  |
| 15  | . 串行外围界面 (SPI)                   | 76  |
| 16  | . 在线仿真器 (ICE) 模式                 | 81  |
| SFR | & CFGW 映像                        | 82  |
| SFR | & CFGW 说明                        | 84  |
| 指令  | 集                                | 96  |
| 电气  | 特性                               | 99  |
| 1.  | 最大绝对额定值                          | 99  |
| 2.  | DC 特性                            | 99  |
| 3.  | 时钟时序                             | 101 |
| 4.  | 复位时序特性                           | 101 |
| 5.  | ADC 电气特性                         | 101 |
| 6.  | 特性曲线图                            | 102 |
| 封装  | 说明                               | 104 |

4



# TM52 系列 F52xx 家族

## 共同特性

| CPU            | 闪存程序<br>存储器                  | RAM<br>字节       | 双时钟                      | 工作模式                 | Timer0<br>Timer1<br>Timer2 | UART | 实时<br>Timer3 | LVD  | LVR                  |
|----------------|------------------------------|-----------------|--------------------------|----------------------|----------------------------|------|--------------|------|----------------------|
| 快速8051<br>(2T) | 4K~16K<br>有 IAP,<br>ISP, ICP | 256<br>~<br>512 | SXT<br>SRC<br>FXT<br>FRC | 快钟<br>慢钟<br>空闲<br>停止 | 80517                      | 标准   | 15-bit       | 2.3V | 1.8V<br>2.3V<br>2.9V |

注: IAP, ISP 只针对 Flash 类型的程序存储器

## 家族成员特性

| P/N         | 程序<br>存储器 | RAM<br>字节 | IO<br>引脚 | PWM     | SAR<br>ADC | 触摸<br>按键 | LCD  | LED  | SPI         | 其他 |
|-------------|-----------|-----------|----------|---------|------------|----------|------|------|-------------|----|
| TM52-M5254  | MTP       | 256       | 18       | (8+2) 位 | 12位        | _        |      |      |             |    |
| TM52-M5258  | 4K字节      | 230       | 10       | x 2     | 12通道       | 14通道     | _    | _    | _           | _  |
| TM52-F5264B | 闪存        | 256       | 22       | (8+2) 位 | 12位        | _        |      |      | <del></del> |    |
| TM52-F5268B | 8K字节      | 256       | 22       | x 2     | 12通道       | 14通道     | _    | _    | 有           | _  |
| TM52-F5274B | 闪存        | 512       | 30       | (8+2) 位 | 12位        | _        | 4x18 | 4x18 | 有           |    |
| TM52-F5278B | 8K字节      | 312       | 30       | x 2     | 12通道       | 14通道     | 4X10 | 4X16 | 泪           | _  |
| TM52-F5288B | 闪存        | 512       | 42       | (8+2) 位 | 12位        | _        | 8x20 | 8x20 | 有           |    |
| TM52-F5284B | 16K字节     | 312       | 42       | x 2     | 12通道       | 12通道     | 0X2U | 0XZU | Ħ           |    |

| P/N         | 工作电压           | MODE3            | 工作电流(<br>V = 1, PWR |           | VR关闭    | 最大系统时钟(Hz)  |      |      |         |  |  |  |  |
|-------------|----------------|------------------|---------------------|-----------|---------|-------------|------|------|---------|--|--|--|--|
| F/IN        | 工厂电压           | 快钟 慢钟<br>FRC SRC |                     | 空闲<br>SRC | 停止      | SXT         | SRC  | FXT  | FRC     |  |  |  |  |
| TM52-M5254  | 1.9~5.5V       | 2.0mA            | 21μΑ                | 5.2μΑ     | < 0.1µA | 32K         | 80K  | 6M   | 7.37M   |  |  |  |  |
| TM52-M5258  | 1.7~J.J V      | Z.UIIIA          | 21μΑ                | 3.2μΑ     | < 0.1μΑ | JZIX        | OUK  | OIVI | 7.37101 |  |  |  |  |
| TM52-F5264B | 1.8~5.5V       | 2.5mA            | 9μΑ                 | 3.0µA     | < 0.1µA | 32K         | 24K  | 8M   | 7.37M   |  |  |  |  |
| TM52-F5268B | 1.6~J.5 V      | 2.JIIIA          | 9μΑ                 | 3.0μΛ     | < 0.1μΛ | JZIX        | 2411 | OIVI | 7.37101 |  |  |  |  |
| TM52-F5274B | 1.8~5.5V       | 2.5mA            | 9μΑ                 | 3.0µA     | < 0.1µA | 32K         | 24K  | 8M   | 7.37M   |  |  |  |  |
| TM52-F5278B | 1.6~3.5 V      | 2.3IIIA          | ЭμΛ                 | 3.0μΑ     | < 0.1μΛ | 32 <b>K</b> | 24K  | OIVI | 7.57111 |  |  |  |  |
| TM52-F5288B | 1.9~5.5V       | 2.3m A           | 2211 /              | 4.5μΑ     | < 0.1µA | 32K         | 80K  | 8M   | 7.37M   |  |  |  |  |
| TM52-F5284B | 1.9~5.5V 2.3mA |                  | 2.3mA 22μA          |           | < 0.1μΑ | 34K         | NUN  | OIVI | 7.5/101 |  |  |  |  |

DS-TM52F5274\_74B\_78\_78B\_S 5 Rev 0.92, 2015/10/13



## 概述

**TM52** 系列 **F5274/74B/787B** 是一个新的, 快速的 8051 架构, 与业界标准 8051 指令集完全兼容的 8位单片机, 并保持了 8051 外围的功能模块。通常情况下, **TM52-F5274/74B/78/78B** 执行指令, 比传统的 8051 架构快六倍。

TM52-F5274/74B/78/78B 通过集成多种功能在芯片上,提供更高的性能,更低的成本,能快速进入市场,包括 8K 字节的闪存(Flash)程序存储器,512 字节 SRAM,低电压复位(LVR),低电压检测(LVD),双时钟省电工作模式,SPI接口,8051标准UART和定时器Timer0/Timer1/Timer2,实时计时器Timer3,LCD/LED驱动器,2组(8+2)位脉冲宽度调制器(PWM),12通道的12位模数转换器(ADC),14通道触摸按键(F5278/78B)和看门狗定时器(WDT)。它的高可靠性和低功耗的特性,可广泛适用于消费电子及家用电器产品。

## 系统框图





## 基本功能

## 1. 标准 8051 指令集, 快速的机器周期

● 指令执行比传统 8051 快六倍

## 2. 8K 字节闪存程序存储器

- 支持 ICP(在线编程)或 ISP(在系统编程)的闪存程序码
- 在 IAP(在应用编程)模式可以作为 EEPROM,以字节的方式存取
- 程序码保护功能

## 3. 总计 512 字节 SRAM(IRAM + XRAM)

- 256 字节 IRAM 在 8051 内部数据存储器区
- 256 字节 XRAM 在 8051 外部数据存储区(由 MOVX 指令存取)

## 4. 4 种系统时钟类型选择

- 快时钟使用外部 1~8 MHz 晶体
- 快时钟使用内部 RC(7.3728 MHz)
- 慢时钟使用外部 32768 Hz 晶体
- 慢时钟使用内部 RC(24 KHz)
- 系统时钟可以通过 1/2/4/16 选项除频

## 5. 8051 标准定时器 - Timer0/1/2

- 16 位 Timer0, 支持 TOO 时钟输出供蜂鸣器应用
- 16 位 Timer1
- 16 位 Timer2, 支持 T2O 时钟输出供蜂鸣器应用

#### 6. 15 位 Timer3

- 时钟源为慢时钟
- 中断期可选时钟除以 32768/16384/8192/128 选项

#### 7. 8051 标准 UART

- 单线 UART 选项可用于 ISP 或其它应用
- 8. 两个独立的"8+2"位的 PWM 有预分频器/周期调整

#### 9. SPI 界面

- 主或从模式选择
- 可编程的传输波特率
- 串行时钟相位和极性选项
- MSB 优先或 LSB 优先可选择

## 10. 14 通道触摸按键(仅 F5278/78B)



## 11. 12 位 ADC, 具有 10 个通道的外部引脚输入和 2 通道内部参考电压

#### 12. LCD 控制器/驱动器

- 1/3~1/4 占空比
- 最多 4 COM x 18 SEG
- 1/3 LCD 偏压
- 8段亮度可调

## 13. LED 控制器/驱动器

- 1/3~1/4 占空比
- 最多 4 COM x 18 SEG
- 40 毫安高灌 COM
- 高有效或低有效共输出
- COM 死区时间的选择

## 14. 11 来源, 4 中断优先级

- Timer0/Timer 1/Timer 2/Timer 3 中断
- INTO/INT1 下降沿/低电平中断
- 端口1引脚电平变化中断
- UART TX/RX 中断
- P3.7(INT2)中断
- ADC/触摸按键中断
- SPI 中断

## 15. 引脚中断能将停止模式下的 CPU 唤醒

- P3.2/P3.3(INT0/INT1) 中断和唤醒
- P3.7(INT2)中断和唤醒
- 端口1每个引脚可以定义为唤醒和中断引脚(通过引脚电平变化)

## 16. 最大 30 可编程 I/O 引脚

- CMOS 推挽输出
- 伪开漏或开漏输出
- 施密特触发输入
- 引脚上拉可以使能/禁止

## 17. 独立的 RC 振荡看门狗定时器

• 360 ms/180 ms/90 ms/45 ms 可选择的看门狗超时选项



## 18.5 种复位

- 上电复位
- 可选的外部引脚复位
- 可选的看门狗复位
- 软件命令复位
- 可选的低电压复位

## 19.3 级低电压复位

● 1.8V/2.3V/2.9V(可关闭)

## 20.1级低电压检测

• 2.3V(可关闭)

### 21.4种电源工作模式

• 快钟模式/慢钟模式/空闲模式/停止模式

## 22. 在板仿真/ICE 接口

- 使用 P3.0/P3.1 或 P2.4/P2.5 引脚
- 与 ICP 编程引脚共享

## 23. 工作电压和电流

- $V_{CC} = 2.3V \sim 5.5V @ F_{SYSCLK} = 7.3728 MHz$
- $V_{CC} = 1.8V \sim 5.5V @ F_{SYSCLK} = 3.6864 MHz$
- I<sub>CC</sub> = 1.7 μA @停止模式, LVR 使能, MODE3V = 0, PWRSAV = 1, V<sub>CC</sub> = 5V
- I<sub>CC</sub> = 0.5 μA @停止模式, LVR 使能, MODE3V = 0, PWRSAV = 1, V<sub>CC</sub> = 3V
- I<sub>CC</sub> = 0.5 μA @停止模式, LVR 使能, MODE3V = 1, PWRSAV = 1, V<sub>CC</sub> = 3V

## 24. 工作温度范围

•  $-40^{\circ}\text{C} \sim +85^{\circ}\text{C}$ 

#### 25. 封装类型

- Skinny DIP 28-引脚 (300 mil)
- SOP 28-引脚(300 mil)
- DIP 32-引脚(600 mil)
- SOP 32-引脚(300 mil)

#### F5274 / F5274B / F5278 / F5278B 基本功能比较表

| 基本功能      | F5274  | F5278   | F5274B           | F5278B  |  |  |  |  |
|-----------|--------|---------|------------------|---------|--|--|--|--|
| Touch Key | 无      | 有       | 无                | 有       |  |  |  |  |
| IAP写入控制   | 没有IAP  | WE选项    | 寫入IAP前需要先使能IAPWE |         |  |  |  |  |
| 最高系统频率    | 6MHz Д | 戉 FRC/2 | 8MHz 耳           | 以 FRC/1 |  |  |  |  |



## IC 引脚图









# 引脚描述

| 引脚名称                             | 输入/输出 | 引脚描述                                                                          |
|----------------------------------|-------|-------------------------------------------------------------------------------|
| P0.0~P0.7                        | I/O   | 位编程输入/输出端口,可施密特触发输入或 CMOS 推挽输出。上拉电阻是由<br>软件分配。                                |
| P1.0~P1.7                        | I/O   | 位编程输入/输出端口,可施密特触发输入,CMOS 推挽输出或开漏输出。上<br>拉电阻是由软件分配。这些引脚的电平变化可以唤醒 CPU 的空闲/停止模式。 |
| P2.0~P2.1                        | I/O   | 位编程输入/输出端口,可施密特触发输入,CMOS 推挽输出或开漏输出。上<br>拉电阻是由软件分配。                            |
| P2.2~P2.5                        | I/O   | 位编程输入/输出端口,可施密特触发输入或 CMOS 推挽输出。上拉电阻是由<br>软件分配。                                |
| P3.0~P3.2                        | I/O   | 位编程输入/输出端口,可施密特触发输入,CMOS 推挽输出或伪开漏输出。<br>上拉电阻是由软件分配。                           |
| P3.3~P3.6                        | I/O   | 位编程输入/输出端口,可施密特触发输入,CMOS 推挽输出或开漏输出。上<br>拉电阻是由软件分配。                            |
| P3.7                             | I/O   | 位编程输入/输出端口,可施密特触发输入或开漏输出。固定上拉电阻。                                              |
| INT0, INT1                       | I     | 外部低电平或下降沿中断输入,空闲/停止模式唤醒输入。                                                    |
| INT2                             | I     | 外部下降沿中断输入,空闲/停止模式唤醒输入。                                                        |
| RXD                              | I/O   | UART 模式 0 发送及接收数据, 模式 1/2/3 接收数据。                                             |
| TXD                              | I/O   | UART 模式 0 发送时钟, 模式 1/2/3 发送数据。在单线 UART 模式时, 该引脚 发送和接收串行数据。                    |
| T0, T1, T2                       | I     | Timer0, Timer1, Timer2 事件计数引脚输入                                               |
| T0O                              | О     | Timer0 溢出除以 64 输出                                                             |
| T2O                              | О     | Timer2 溢出除以 2 输出                                                              |
| СКО                              | О     | 系统时钟除以 2 输出                                                                   |
| T2EX                             | I     | Timer2 外部触发输入                                                                 |
| PWM0A<br>PWM0B<br>PWM1A<br>PWM1B | 0     | 8+2 位 PWM 输出                                                                  |
| AD0~AD9                          | I     | ADC 输入                                                                        |
| TK0~TK13                         | I     | 触摸按键输入                                                                        |
| CLD                              | I/O   | 触摸按键电荷收集电容器连接引脚                                                               |
| SEG0~SEG17                       | 0     | LCD/LED SEG 输出                                                                |
| COM0~COM3                        | О     | LCD/LED COM 输出                                                                |
| MISO                             | I/O   | SPI 主控模式下数据输入,从属模式为数据输出                                                       |
| MOSI                             | I/O   | SPI 主控模式下数据输出, 从属模式为数据输入                                                      |
| SS                               | I     | SPI 从属模式之低电平有效的从选择输入                                                          |
| SCK                              | I/O   | SPI 主控模式之时钟输出或从属模式之时钟输入                                                       |
| RSTn                             | I     | 外部低有效复位输入,固定上拉电阻                                                              |
| XI, XO                           | _     | 用于系统时钟之晶体/陶瓷振荡器引脚                                                             |
| VPP                              | I     | Flash 编程高电压输入                                                                 |
| VCC, VSS                         | P     | 电源输入引脚和地                                                                      |



# 引脚汇总

## TM52F5274/74B

| 引编         |            |                       |     |      | 输入 |      |    | 输出  | ı  |         | :   | 交替  | 功能   |     |     | 其它 |
|------------|------------|-----------------------|-----|------|----|------|----|-----|----|---------|-----|-----|------|-----|-----|----|
| DIP/SOP-32 | DIP/SOP-28 | 引脚名称                  | 类型  | 上拉电阻 | 唤醒 | 外部中断 | 推挽 | 伪开漏 | 开漏 | TCD/LED | ADC | IdS | UART | MMd | 定时器 |    |
| 1          | 1          | VSS                   | P   |      |    |      |    |     |    |         |     |     |      |     |     |    |
| 2          | 2          | XI/P2.0               | I/O | 0    |    |      | •  |     | •  |         |     |     |      |     |     | 晶振 |
| 3          | 3          | XO/P2.1               | I/O | 0    |    |      | •  |     | •  |         |     |     |      |     |     | 晶振 |
| 4          | 4          | VPP/RSTn/INT2/P3.7    | I/O | 0    | •  | •    |    |     | •  |         |     |     |      |     |     | 复位 |
| 5          | 5          | COM3/P0.0             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 6          | 6          | COM2/P0.1             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 7          | 7          | COM1/P0.2             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 8          | 8          | COM0/P0.3             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 9          | 9          | SEG0/P0.4             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 10         | 10         | SEG1/P0.5             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 11         | 11         | SEG2/P0.6             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 12         | 12         | SEG3/P0.7             | I/O | •    |    |      | •  |     |    | •       |     |     |      |     |     |    |
| 13         | 13         | T0/T0O/SS/SEG4/P3.4   | I/O | 0    |    |      | •  |     | •  | •       |     | •   |      |     | •   |    |
| 14         | 14         | T1/MOSI/SEG5/P3.5     | I/O | 0    |    |      | •  |     | •  | •       |     | •   |      |     | •   |    |
| 15         |            | PWM0B/P2.2            | I/O | •    |    |      | •  |     |    |         |     |     |      | •   |     |    |
| 16         |            | PWM1B/P2.3            | I/O | •    |    |      | •  |     |    |         |     |     |      | •   |     |    |
| 17         |            | P2.4                  | I/O | •    |    |      | •  |     |    |         |     |     |      |     |     |    |
| 18         |            | P2.5                  | I/O | •    |    |      | •  |     |    |         |     |     |      |     |     |    |
| 19         | 15         | SCK/SEG6/P3.6         | I/O | 0    |    |      | •  |     | •  | •       |     | •   |      |     |     |    |
| 20         | 16         | MISO/SEG7/P1.7        | I/O | 0    | •  |      | •  |     | •  | •       |     | •   |      |     |     |    |
| 21         | 17         | SEG8/P1.6             | I/O | 0    | •  |      | •  |     | •  | •       |     |     |      |     |     |    |
| 22         | 18         | AD9/SEG9/P1.5         | I/O | 0    | •  |      | •  |     | •  | •       | •   |     |      |     |     |    |
| 23         | 19         | CKO/AD8/SEG10/P1.4    | I/O | 0    | •  |      | •  |     | •  | •       | •   |     |      |     |     |    |
| 24         | 20         | PWM1A/AD7/SEG11/P1.3  | I/O | 0    | •  |      | •  |     | •  | •       | •   |     |      | •   |     |    |
| 25         | 21         | PWM0A/AD6/SEG12/P1.2  | I/O | 0    | •  |      | •  |     | •  | •       | •   |     |      | •   |     |    |
| 26         | 22         | T2EX/AD5/SEG13/P1.1   | I/O | 0    | •  |      | •  |     | •  | •       | •   |     |      |     | •   |    |
| 27         | 23         | T2/T2O/AD4/SEG14/P1.0 | I/O | 0    | •  |      | •  |     | •  | •       | •   |     |      |     | •   |    |
| 28         | 24         | RXD/AD3/SEG15/P3.0    | I/O | 0    |    |      | •  | •   |    | •       | •   |     | •    |     |     |    |



| 引编         |            |                     |     |      | 输入 |      |    | 输出  |    |         |     | 交替  | 功能   |     |     | 其它 |
|------------|------------|---------------------|-----|------|----|------|----|-----|----|---------|-----|-----|------|-----|-----|----|
| DIP/SOP-32 | DIP/SOP-28 | 引脚名称                | 类型  | 上拉电阻 | 唤醒 | 外部中断 | 推挽 | 伪开漏 | 开漏 | LCD/LED | ADC | SPI | UART | PWM | 定时器 |    |
| 29         | 25         | TXD/AD2/SEG16/P3.1  | I/O | 0    |    |      | •  | •   |    | •       | •   |     | •    |     |     |    |
| 30         | 26         | INT0/AD1/SEG17/P3.2 | I/O | 0    | •  | •    | •  | •   |    | •       | •   |     |      |     |     |    |
| 31         | 27         | INT1/AD0/P3.3       | I/O | 0    | •  | •    | •  |     | •  |         | •   |     |      |     |     |    |
| 32         | 28         | VCC                 | P   |      |    |      |    |     |    |         |     |     |      |     |     |    |

#### PS:

- 1. Port1, P2.1~P2.0, Port3 这些引脚上拉电阻由操作模式控制
- 2. ● Port0, P2.5~P2.2 这些引脚上拉电阻由 PxOE.n = 0 与 Px.n = 1 控制
- 3. ⊙ P3.7 固定上拉电阻



## TM52F5278/78B

| 引编         |            |                           |     | :    | 输入 |      | ;  | 输出  | ī  |         |     | 交    | 替功  | 能    |     |     | 其它 |
|------------|------------|---------------------------|-----|------|----|------|----|-----|----|---------|-----|------|-----|------|-----|-----|----|
| DIP/SOP-32 | DIP/SOP-28 | 引脚名称                      | 类型  | 上拉电阻 | 唤醒 | 外部中断 | 推挽 | 伪开漏 | 开漏 | TCD/TED | ADC | 触摸按键 | IdS | UART | MMA | 定时器 |    |
| 1          | 1          | VSS                       | P   |      |    |      |    |     |    |         |     |      |     |      |     |     |    |
| 2          | 2          | XI/P2.0                   | I/O | 0    |    |      | •  |     | •  |         |     |      |     |      |     |     | 晶振 |
| 3          | 3          | XO/P2.1                   | I/O | 0    |    |      | •  |     | •  |         |     |      |     |      |     |     | 晶振 |
| 4          | 4          | VPP/RSTn/INT2/P3.7        | I/O | 0    | •  | •    |    |     | •  |         |     |      |     |      |     |     | 复位 |
| 5          | 5          | COM3/P0.0                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 6          | 6          | COM2/P0.1                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 7          | 7          | COM1/P0.2                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 8          | 8          | COM0/P0.3                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 9          | 9          | SEG0/P0.4                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 10         | 10         | SEG1/P0.5                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 11         | 11         | SEG2/P0.6                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 12         | 12         | SEG3/P0.7                 | I/O | •    |    |      | •  |     |    | •       |     |      |     |      |     |     |    |
| 13         | 13         | T0/T0O/SS/TK13/SEG4/P3.4  | I/O | 0    |    |      | •  |     | •  | •       |     | •    | •   |      |     | •   |    |
| 14         | 14         | T1/MOSI/TK12/SEG5/P3.5    | I/O | 0    |    |      | •  |     | •  | •       |     | •    | •   |      |     | •   |    |
| 15         |            | PWM0B/P2.2                | I/O | •    |    |      | •  |     |    |         |     |      |     |      | •   |     |    |
| 16         |            | PWM1B/P2.3                | I/O | •    |    |      | •  |     |    |         |     |      |     |      | •   |     |    |
| 17         |            | P2.4                      | I/O | •    |    |      | •  |     |    |         |     |      |     |      |     |     |    |
| 18         |            | P2.5                      | I/O | •    |    |      | •  |     |    |         |     |      |     |      |     |     |    |
| 19         | 15         | SCK/TK11/SEG6/P3.6        | I/O | 0    |    |      | •  |     | •  | •       |     | •    | •   |      |     |     |    |
| 20         | 16         | MISO/TK10/SEG7/P1.7       | I/O | 0    | •  |      | •  |     | •  | •       |     | •    | •   |      |     |     |    |
| 21         | 17         | TK9/SEG8/P1.6             | I/O | 0    | •  |      | •  |     | •  | •       |     | •    |     |      |     |     |    |
| 22         | 18         | AD9/CLD/SEG9/P1.5         | I/O | 0    | •  |      | •  |     | •  | •       | •   | •    |     |      |     |     |    |
| 23         | 19         | CKO/AD8/TK8/SEG10/P1.4    | I/O | 0    | •  |      | •  |     | •  | •       | •   | •    |     |      |     |     |    |
| 24         | 20         | PWM1A/AD7/TK3/SEG11/P1.3  | I/O | 0    | •  |      | •  |     | •  | •       | •   | •    |     |      | •   |     |    |
| 25         | 21         | PWM0A/AD6/TK2/SEG12/P1.2  | I/O | 0    | •  |      | •  |     | •  | •       | •   | •    |     |      | •   |     |    |
| 26         | 22         | T2EX/AD5/TK1/SEG13/P1.1   | I/O | 0    | •  |      | •  |     | •  | •       | •   | •    |     |      |     | •   |    |
| 27         | 23         | T2/T2O/AD4/TK0/SEG14/P1.0 | I/O | 0    | •  |      | •  |     | •  | •       | •   | •    |     |      |     | •   |    |
| 28         | 24         | RXD/AD3/TK7/SEG15/P3.0    | I/O | 0    |    |      | •  | •   |    | •       | •   | •    |     | •    |     |     |    |



|            | 脚<br>号     |                         |     |      | 输入 |      |    | 输出  |    |         |     | 交    | 替功  | 能    |     |     | 其它 |
|------------|------------|-------------------------|-----|------|----|------|----|-----|----|---------|-----|------|-----|------|-----|-----|----|
| DIP/SOP-32 | DIP/SOP-28 | 引脚名称                    | 类型  | 上拉电阻 | 唤醒 | 外部中断 | 推挽 | 伪开漏 | 开漏 | TCD/TED | ADC | 触摸按键 | SPI | UART | PWM | 定时器 |    |
| 29         | 25         | TXD/AD2/TK6/SEG16/P3.1  | I/O | 0    |    |      | •  | •   |    | •       | •   | •    |     | •    |     |     |    |
| 30         | 26         | INT0/AD1/TK5/SEG17/P3.2 | I/O | 0    | •  | •    | •  | •   |    | •       | •   | •    |     |      |     |     |    |
| 31         | 27         | INT1/AD0/TK4/P3.3       | I/O | 0    | •  | •    | •  |     | •  |         | •   | •    |     |      |     |     |    |
| 32         | 28         | VCC                     | P   |      |    |      |    |     |    |         |     |      |     |      |     |     |    |

## PS:

- 1. Port1, P2.1~P2.0, Port3 这些引脚上拉电阻由操作模式控制
- 2. ● Port0, P2.5~P2.2 这些引脚上拉电阻由 PxOE.n = 0 与 Px.n = 1 控制
- 3. ⊙ P3.7 固定上拉电阻



## 功能描述

## 1. CPU 核心

采用 8051 的架构, C 语言作为开发平台。TM52 装置拥有一个快速 8051 内核的高度集成微控制器,可以使开发人员实现比传统 8051 芯片更高的性能。TM52 系列微控制器提供标准 8051 指令集兼容的完整的二进制代码,以确保一个简单的移植路径,以加快系统产品的开发速度。CPU 核心包括了ALU,程序状态字(PSW),累加器(ACC),B 寄存器,堆栈指针(SP),数据指针,编程计数器,指令译码器,以及核心的特殊功能寄存器(SFR)。

## 1.1 累加器(ACC)

该寄存器提供了一个运算数供给大多数的 ALU 操作。累加器通常被称为 A 或 ACC 和有时被称为 寄存器 A。在本文档中,累加器被表示为"A"或"ACC",包括指令表。累加器,正如其名称所示,被用作通用寄存器累积了大量的指令的中间结果。累加器是完成算术运算和逻辑运算的最重要、最频繁的寄存器。它保存大多数算术和逻辑运算的中间结果,以协助数据运送。

| SFR E0h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| ACC     | ACC.7 | ACC.6 | ACC.5 | ACC.4 | ACC.3 | ACC.2 | ACC.1 | ACC.0 |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

E0h.7~0 ACC: 累加器

#### 1.2 B 寄存器(B)

"B"寄存器和 ACC 是非常相似的,可容纳 1 个字节的值。该寄存器提供了乘法或除法指令的第二个运算数。否则,它可被用作一个暂存寄存器。B 寄存器只有用于两个 8051 的指令, MUL 和 DIV。当 A 乘或除以另一个数,结果数存储在 B。对于 MUL 和 DIV 指令,有必要将这两个运算数放在 A和 B。

#### ex: DIV AB

当执行该指令, A 里面的数会除以 B 的数, 得到的答复是存储在 A。

| SFR F0h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| В       | B.7   | B.6   | B.5   | B.4   | B.3   | B.2   | B.1   | B.0   |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

F0h.7~0 **B**:B 寄存器

DS-TM52F5274\_74B\_78\_78B\_S 17 Rev 0.92, 2015/10/13



## 1.3 堆栈指针(SP)

SP 寄存器包含堆栈指针。执行 LCALL, ACALL 和 PUSH 指令时, 堆栈指针先加 1, 再将程序计数器 加载到堆栈中。执行 RET, RETI 和 POP 指令时, 堆栈数据退回程序计数器后, 堆栈指针再减 1。

| SFR 81h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| SP      |       | SP    |       |       |       |       |       |       |
| R/W     |       |       |       | R/    | W     |       |       |       |
| Reset   | 0     | 0     | 0     | 0     | 0     | 1     | 1     | 1     |

81h.7~0 **SP:**堆栈指针

## 1.4 数据指针(DPTRs)

TM52 裝置有两个数据指针,它们共享相同的 SFR 地址。每个 DPTR 的大小是 16 位,有两个数据指针寄存器:高字节(DPH)和低字节(DPL)。该 DPTR 用于 16 位地址的外部存储器存取,偏移字节代码读取和偏移程序跳转。设置 DPSEL 控制位允许程序代码在两个物理数据指针之间进行切换。

| SFR 82h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| DPL     |       | DPL   |       |       |       |       |       |       |
| R/W     |       |       |       | R/    | W     |       |       |       |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

82h.7~0 **DPL**:数据指针低字节

| SFR 83h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| DPH     |       | DPH   |       |       |       |       |       |       |
| R/W     |       |       |       | R/    | W     |       |       |       |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

83h.7~0 **DPH**:数据指针高字节

| SFR F8h | Bit 7  | Bit 6  | Bit 5 | Bit 4 | Bit 3   | Bit 2 | Bit 1 | Bit 0 |
|---------|--------|--------|-------|-------|---------|-------|-------|-------|
| AUX1    | CLRWDT | CLRTM3 | TKSOC | ADSOC | CLRPWM0 | _     |       | DPSEL |
| R/W     | R/W    | R/W    | R/W   | R/W   | R/W     | _     | _     | R/W   |
| Reset   | 0      | 0      | 0     | 0     | 0       | _     |       | 0     |

F8h.0 **DPSEL**:活动 DPTR 选择



## 1.5 程序状态字(PSW)

该寄存器包含 CPU 和 ALU 操作导致的状态信息。会影响 PSW 的指令如下所示。

| 指令     |   | 标志 |    |
|--------|---|----|----|
| 1日.人.  | C | OV | AC |
| ADD    | X | X  | X  |
| ADDC   | X | X  | X  |
| SUBB   | X | X  | X  |
| MUL    | 0 | X  |    |
| DIV    | 0 | X  |    |
| DA     | X |    |    |
| RRC    | X |    |    |
| RLC    | X |    |    |
| SETB C | 1 |    |    |

| 指令          |   | 标志 |    |
|-------------|---|----|----|
| 相交          | C | OV | AC |
| CLR C       | 0 |    |    |
| CPL C       | X |    |    |
| ANL C, bit  | X |    |    |
| ANL C, /bit | X |    |    |
| ORL C, bit  | X |    |    |
| ORL C, /bit | X |    |    |
| MOV C, bit  | X |    |    |
| CJNE        | X |    |    |
|             |   |    |    |

<sup>&</sup>quot;0"表示标志被清零,"1"表示标志被设置和"X"表示标志的状态取决于操作的结果。

| SFR <b>D0h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| PSW            | CY    | AC    | F0    | RS1   | RS0   | OV    | F1    | P     |
| R/W            | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset          | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

 D0h.7
 CY: ALU 进位标志

 D0h.6
 AC: ALU 辅助进位标志

 D0h.5
 F0: 通用的使用者定义标志

D0h.4~3 **RS1**, **RS0**: (RS1, RS0) 的内容所启动之工作寄存器存储区为:

00:存储区 0(00h~07h) 01:存储区 1(08h~0Fh) 10:存储区 2(10h~17h) 11:存储区 3(18h~1Fh)

D0h.2 **OV**:ALU 溢出标志

D0h.1 F1:通用的使用者定义标志

D0h.0 **P**: 奇偶标志。由硬件于每个指令周期设置/清零来表示在累加器"1"位之奇/偶数。





## 2. 存储器

## 2.1 程序存储器

**F5274/74B/78/78B** 有 8K 字节的闪存程序存储器,可支持在线编程(ICP),在应用编程(IAP)和在系统编程(ISP)功能模式。闪存程序存储器的连续地址空间(0000h~1FFFh)被划分到多个扇区的设备操作。

## 2.1.1 程序存储器的功能分区

程序存储器的最后 2 个字节(1FFEh~1FFFh)被定义为芯片配置字(CFGW),在上电复位(POR)时,它会被装载到装置控制寄存器。地址空间 1F00h~1FFDh 是 IAP 自由区域,而 0000h~005Fh 被标准 8051 定义为复位/中断向量。在线仿真(ICE)模式下,用户还需要预留 0D00h~0FFFh 的地址空间以供 ICE 系统通讯使用。

|       | 8K Bytes Program Memory |
|-------|-------------------------|
| 0000h |                         |
|       | Reset/Interrupt Vector  |
| 005Fh |                         |
| 0060h |                         |
|       | User Code area          |
| 0CFFh |                         |
| 0D00h |                         |
|       | ICE mode reserve area   |
| 0FFFh |                         |
| 1000h |                         |
|       | User Code area          |
| 1EFFh |                         |
| 1F00h |                         |
|       | IAP-Free area           |
| 1FFDh |                         |
| 1FFEh | CECW                    |
| 1FFFh | CFGW                    |

## 2.1.2 闪存 ICP 模式

闪存存储器可以通过 tenx 专有的烧录器(TWR98/TWR99),这需要至少四根线(VCC, VSS, P3.0 和P3.1 引脚)连接到该芯片以进行编程。缩短编程时间,建议用一个额外的第五线,就是 VPP(P3.7)引脚连接烧录器。如果用户想在目标电路板上的闪存进行编程(在电路编程, ICP),这些引脚必须保留足够的自由来连接到烧录器,最好不要连接电路;如果要连接电路的话,请参考相关 AP资料。连接更多的烧录引脚可以提高烧录器的烧录效率和速度。

| 连接线数目 | 连接管脚                                                                         |
|-------|------------------------------------------------------------------------------|
| 4线    | VCC, VSS, P3.0, P3.1                                                         |
| 5线    | VCC, VSS, P3.0, P3.1, VPP                                                    |
| 7线    | VCC, VSS, P3.0, P3.1, VPP, P3.3, P1.2<br>注: 在此模式时 P3.2 输出 FRC/2, P3.5 始终为低电平 |

DS-TM52F5274\_74B\_78\_78B\_S 20 Rev 0.92, 2015/10/13



## 2.1.3 闪存 IAP 模式

**F5274/74B/78/78B** 有"在应用编程"(IAP) 功能它允许软件在 CPU 运行时对闪存存储器读/写数据, 就像对 EEPROM 存取数据一样方便。IAP 功能是单字节的写入, 这意味着 **F5274/74B/78/78B** 并不需要在写入前擦除一整个闪存页面。IAP 可用数据空间是芯片复位后 254 个字节, 并且可以由"MVCLOCK"和"IAPALL"控制寄存器重新定义, 如下所示。

|                | 8K Bytes Flash<br>Program Memory |
|----------------|----------------------------------|
| 0000h<br>01FFh | MOVC-Lock area                   |
| 0200h          | IAP-All area                     |
| 1EFFh<br>1F00h |                                  |
| 11 0011        | IAP-Free area                    |
| 1FFEh          | CFGW area                        |
| 1FFFh          |                                  |

| Flash Memory  | MVCLOCK | IAPALL | MOVC<br>Accessible | MOVX (IAP)<br>Accessible |
|---------------|---------|--------|--------------------|--------------------------|
|               | 1       | X      | No                 | No                       |
| 0000h~01FFh   | 0       | 0      | Yes                | No                       |
|               | 0       | 1      | Yes                | Yes                      |
| 0200h~1EFFh   | X       | 0      | Yes                | No                       |
| 020011~1EFF11 | X       | 1      | Yes                | Yes                      |
| 1F00h~1FFDh   | X       | X      | Yes                | Yes                      |
| 1FFEh         | X       | 0      | Yes                | No                       |
| IFFEII        | X       | 1      | Yes                | Yes                      |
| 1FFFh         | X       | X      | Yes                | No                       |

在 IAP 模式下, 闪存程序存储器分为四个扇区: MOVC 锁区, IAP 全区, IAP 自由区, 然后 CFGW 区。 这四个扇区是不同的管制。

在 **MOVC 锁区**, IAP 读/写由 MVCLOCK 位所限制, 它可以控制 MOVC 和 MOVX 指令对该区域的存取能力。这个区域的大小是 512 字节。锁定功能是为了保护主程序代码, 避免在 IAP 模式中不自觉地写入此区域。锁定或解锁的功能必须由 tenx TWR98/99 在闪存存储器中写入 CFGW。

IAP全区由IAPALL寄存器保护,以防止在IAP模式中,写入应用程序的数据跑到程序区,产生了程序代码错误而无法修复。这个区域的大小是7424字节。启用IAPALL需要写入65h到SFR SWCMD97h位置以设置IAPALL控制标志。然后,软件可以使用MOVX指令来把应用程序的数据写入闪存0200h到1EFFh的位置。如果用户希望禁用IAPALL功能,用户可以将其它值写入SFR SWCMD97h以清除IAPALL控制标志。用户必须小心,不要覆盖其它已经存在同一个闪存位置的程序代码。

IAP 自由区没有控制位来保护。它可以可靠地存储系统操作中一次或定期编程的应用数据。闪存其它区域也可用于存储数据,但这个区域通常是最好的。这个区域的大小是 254 字节,等效于一个 EEPROM。IAP 模式支持闪存单字节存取。在过去,要存储数据需外加一个 EEPROM 或其他存储设备;但是现在可以通过片上闪存提供,降低嵌入式应用的芯片数量,外部 EEPROM 或 SRAM 可以不再需要。

**CFGW** 区域设有 2 个数据字节(CFGWH 和 CFGWL),它位于了闪存存储器的最后 2 个地址。 CFGWH 是不可被 IAP 存取的,当 IAPALL 标志被设置后 CFGWL 可被 IAP 存取。上电复位后,CFGWL 被复制到 SFR F7h,之后软件可以通过修改 SFR F7h 来接管 CFGWL 的控制能力。

DS-TM52F5274\_74B\_78\_78B\_S 21 Rev 0.92, 2015/10/13



#### 2.1.4 IAP 模式存取程序

IAP 闪存写入通过 "MOVX @DPTR, A" 指令来实现, 数据指针 (DPTR)包含闪存的目标地址 (0000h~1FFEh), ACC 包含要写入的数据。F5274B/78B 只有在 IAPWE SFR 使能时才会接受 IAP 写入命令, F5274/78 则不需要设置 IAPWE SFR。IAP 闪存写入大约需要  $500\mu$ S。同时, CPU 处于等待状态, 但所有外设模块 (定时器, LCD 等) 在写入期间继续运行。软件必须在 IAP 写完后处理期间产生的中断。IAP 闪存写入需要  $V_{CC} > 2.8V$ 。

由于程序存储器和 IAP 数据共享同一个实体空间,只要目标地址指向 0000h~1FFFh 区域, IAP 可以通过 "MOVX A, @ DPTR"或 "MOVC"指令读取闪存。闪存的 IAP 读取不需要额外的 CPU 等待时间。

; IAP example code ; need  $V_{CC} > 2.8V$ 

 $\begin{array}{lll} MOV & DPTR, \#1F00h & ; DPTR = 1F00h = target \ IAP \ address \\ MOV & A, \#5Ah & ; A = 5Ah = target \ IAP \ write \ data \\ MOV & INTE1, \#A0h & ; IAPWE = 1 \ for \ F5274B/78B \end{array}$ 

MOVX @DPTR, A ; Flash[1F00h] = 5Ah, after IAP write

;  $200\mu s\sim 500\mu s$  H/W writing time, CPU wait

MOV INTE1, #00h ; IAPWE = 0 immediately after IAP write

 $\begin{array}{lll} CLR & A & ; A=0 \\ MOVX & A, @DPTR & ; A=5Ah \\ CLR & A & ; A=0 \\ MOVC & A, @A+DPTR & ; A=5Ah \end{array}$ 

| Flash 1FFFh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3  | Bit 2  | Bit 1   | Bit 0 |
|-------------|-------|-------|-------|-------|--------|--------|---------|-------|
| CFGWH       | PROT  | XRSTE |       | RE    | VCCFLT | PWRSAV | MVCLOCK | _     |

1FFFh.1 MVCLOCK:如果为 1, MOVC 和 MOVX 指令对 MOVC 锁区的存取是受限制的。

| SFR <b>97h</b> | Bit 7 | Bit 6        | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|----------------|-------|--------------|-------|-------|-------|-------|-------|-------|--|--|
| SWCMD          |       | IAPALL/SWRST |       |       |       |       |       |       |  |  |
| R/W            |       |              |       | W     |       |       |       | R/W   |  |  |
| Reset          |       |              |       | -     |       |       |       | 0     |  |  |

97h.7~0 **IAPALL(W)**:写入 65h 以设置 IAPALL 控制标志,写入其它值则清除 IAPALL 标志。建议 IAP 写入命令完成后,立即清除 IAPALL 标志。

97h.0 **IAPALL(R)**:该标志指示闪存扇区可否通过 IAP 进行存取。该位结合 MVCLOCK 定义 IAP 存取区域。

| SFR A9h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| INTE1   |       | IAPWE |       | SPIE  | TKIE  | EX2   | P1IE  | TM3IE |
| R/W     |       | R/W   |       | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

A9h.7~5 IAPWE: IAP 使能 (仅 F5274B/78B)

101: 使能。写入其它值则清除 IAPWE 标志。

建议 IAP 写入命令完成后,立即清除 IAPWE 标志。

#### 2.1.5 闪存 ISP 模式

"在系统编程"(ISP)的用法和 IAP 类似,但目的是为了刷新程序代码。用户可以使用 UART/SPI 或其他方法从外部主机来获得新的程序代码,然后用 IAP 相同的方式写入代码。ISP 操作复杂;基本上它需要指定一个启动代码区,不受 ISP 过程而被改变的闪存区。

DS-TM52F5274\_74B\_78\_78B\_S 22 Rev 0.92, 2015/10/13



## 2.2 数据存储器

正如标准的 8051, **F5274/74B/78/78B** 有内部和外部数据存储器空间。内部数据存储空间由 256 字 节 IRAM 和 67 的 SFR, 这可通过丰富的指令集进行存取。外部数据存储器空间由 256 字节的 XRAM, LCDRAM 和 IAP 闪存, 只能通过 MOVX 指令存取。



#### 2.2.1 IRAM

IRAM 位于 8051 内部数据存储空间。整个 256 字节 IRAM 都可以使用间接寻址存取,只有较低的 128 字节可以使用直接寻址存取。有四个直接寻址寄存器组(由 PSW 开关),占据 IRAM 空间从 00h 到 1Fh。地址 20h 到 2Fh 的 16 字节 IRAM 空间可以使用位寻址。IRAM 可以作为一般寄存器和程序堆栈。

#### 2.2.2 XRAM

XRAM 位于 8051 外部数据存储器空间(地址从 FF00h 到 FFFFh)。256 字节 XRAM 只能通过"MOVX"指令存取。

#### 2.2.3 SFRs

所有的外围功能模块,如 I/O,芯片的定时器/计数器、串口(UART)操作都是通过特殊功能寄存器(SFR)存取设置。这些寄存器占用高 128 字节位置直接数据存储空间上的 80h 到 FFh 范围。有 14 可位寻址的 SFR(这意味着单个字节内部的 8 个各别的位是可寻址的),如 ACC,B 寄存器,PSW,TCON,SCON 和其他。其它 SFR 只能按字节寻址。SFR 提供了内部资源和F5274/74B/78/78B的外围设备进行数据交换和控制。在 TM52 系列微控制器提供了与标准 8051 指令集完全兼容的二进制代码。除了标准 8051 特殊功能寄存器外,F5274/74B/78/78B 还实现了用于配置和存取额外子系统的特殊功能寄存器,例如 SPI/LCD 等等 F5274/74B/78/78B 特有功能。

DS-TM52F5274\_74B\_78\_78B\_S 23 Rev 0.92, 2015/10/13





| _   | 8/0    | 9/1    | A/2     | B/3     | C/4     | D/5    | E/6    | F/7    |
|-----|--------|--------|---------|---------|---------|--------|--------|--------|
| F8h | AUX1   |        |         |         |         |        |        |        |
| F0h | В      |        |         |         |         |        |        | CFGWL  |
| E8h |        |        |         |         |         |        |        |        |
| E0h | ACC    |        |         |         |         |        |        |        |
| D8h | CLKCON |        |         |         |         |        |        |        |
| D0h | PSW    |        |         |         |         |        |        |        |
| C8h | T2CON  |        | RCP2L   | RCP2H   | TL2     | TH2    |        |        |
| C0h |        |        | ATKC10H | ATKC32H | ATKC0L  | ATKC1L | ATKC2L | ATKC3L |
| B8h | IP     | IPH    | IP1     | IP1H    | SPCON   | SPSTA  | SPDAT  |        |
| B0h | P3     | LCON   | LCON2   | LCDPIN  |         |        |        |        |
| A8h | ΙE     | INTE1  | ADTKDT  | ADDTH   | TKDTL   | TKCON  | CHSEL  | TKCON2 |
| A0h | P2     | PWMCON | P1MODL  | P1MODH  | P3MODL  | P3MODH | PINMOD |        |
| 98h | SCON   | SBUF   | PWM0PRD | PWM0DH  | PMW1PRD | PWM1DH |        |        |
| 90h | P1     | P0OE   |         | P2MOD   | OPTION  | INTFLG | P1WKUP | SWCMD  |
| 88h | TCON   | TMOD   | TL0     | TL1     | TH0     | TH1    |        |        |
| 80h | P0     | SP     | DPL     | DPH     |         |        |        | PCON   |



## 3. 电源

在 **F5274/74B/78B** 有一个内置的低压差 (LDO) 稳压器。当 MODE3V = 0 时, 稳压器输出 3.3 伏 的电源供给内部芯片电路。当 MODE3V = 1 时, LDO 是关闭的, 内部电路从 VCC 引脚直接接收电源。因为 LDO 的操作会消耗  $150\mu$ A, 通过设置 MODE3V = 1 关断 LDO, 可以减小芯片的电流消耗。但是, 设置 MODE3V = 1 只适用于  $V_{CC} < 3.6V$  的工作状态。LDO 也会被 PWRSAV 控制, 当 MODE3V = 0 和 PWRSAV = 1 时, 停止模式下会关闭 LDO 以节省电量消耗。此外, 设置 PWRSAV 会影响 LVR/LVD 的设置。

#### MODE3V = 0

| Operation    | CFO    | GW      | IDO | T 37D | LVD | E42              |
|--------------|--------|---------|-----|-------|-----|------------------|
| Mode         | PWRSAV | LVRE    | LDO | LVR   | LVD | Function         |
| <b></b>      | X      | 00      | ON  | ON    | _   | LV Reset 2.9V    |
| Fast<br>Slow | X      | X 01 ON |     | ON    | _   | LV Reset 2.3V    |
| Idle         | X      | 10      | ON  | OFF   | ON  | LV Reset Disable |
| Tute         | X      | 11      | ON  | ON    | ON  | LV Reset 1.8V    |
|              | 0      | 00      | ON  | ON    | _   | LV Reset 2.9V    |
|              | 0      | 01      | ON  | ON    | _   | LV Reset 2.3V    |
|              | 0      | 10      | ON  | OFF   | _   | LV Reset Disable |
| Ston         | 0      | 11      | ON  | ON    | _   | LV Reset 1.8V    |
| Stop         | 1      | 00      | OFF | ON    | _   | LV Reset 1.8V    |
|              | 1      | 01      | OFF | ON    | _   | LV Reset 1.8V    |
|              | 1      | 10      | OFF | OFF   | _   | LV Reset Disable |
|              | 1      | 11      | OFF | ON    | _   | LV Reset 1.8V    |

## MODE3V = 1

| Operation    | CFO    | GW    | I DO | T V/D | LVD | E-motion         |
|--------------|--------|-------|------|-------|-----|------------------|
| Mode         | PWRSAV | LVRE  | LDO  | LVR   | LVD | Function         |
|              | 0      | 00    | OFF  | ON    | _   | LV Reset 2.9V    |
|              | 0      | 01    | OFF  | ON    | _   | LV Reset 2.3V    |
| Ε            | 0      | 10 OF |      | OFF   | ON  | LV Reset Disable |
| Fast<br>Slow | 0      | 11    | OFF  | ON    | ON  | LV Reset 1.8V    |
| Idle         | 1      | 00    | OFF  | ON    | _   | LV Reset 1.8V    |
| Tale         | 1      | 01    | OFF  | ON    | _   | LV Reset 1.8V    |
|              | 1      | 10    | OFF  | OFF   | _   | LV Reset Disable |
|              | 1      | 11    | OFF  | ON    | _   | LV Reset 1.8V    |
|              | 0      | 00    | OFF  | ON    | _   | LV Reset 2.9V    |
|              | 0      | 01    | OFF  | ON    | _   | LV Reset 2.3V    |
|              | 0      | 10    | OFF  | OFF   | _   | LV Reset Disable |
| Ston         | 0      | 11    | OFF  | ON    | _   | LV Reset 1.8V    |
| Stop         | 1      | 00    | OFF  | ON    | _   | LV Reset 1.8V    |
|              | 1      | 01    | OFF  | ON    | _   | LV Reset 1.8V    |
|              | 1      | 10    | OFF  | OFF   | _   | LV Reset Disable |
|              | 1      | 11    | OFF  | ON    | _   | LV Reset 1.8V    |

DS-TM52F5274\_74B\_78\_78B\_S 25 Rev 0.92, 2015/10/13



| Flash 1FFFh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3  | Bit 2  | Bit 1   | Bit 0 |
|-------------|-------|-------|-------|-------|--------|--------|---------|-------|
| CFGWH       | PROT  | XRSTE |       | RE    | VCCFLT | PWRSAV | MVCLOCK | _     |

1FFFh.2 PWRSAV:省电功能控制位

0:关闭省电功能 1:启用省电功能

| SFR 94h | Bit 7  | Bit 6  | Bit 5  | Bit 4 | Bit 3 | Bit 2 | Bit 1  | Bit 0 |
|---------|--------|--------|--------|-------|-------|-------|--------|-------|
| OPTION  | UART1W | MODE3V | WDTPSC |       | ADCKS |       | TM3PSC |       |
| R/W     | R/W    | R/W    | R/W    |       | R/    | W     | R/     | W     |
| Reset   | 0      | 0      | 0      | 0     | 0     | 0     | 0      | 0     |

94h.6 **MODE3V:**3V 模式选择控制位

如果该位被设置,该芯片仅可在 $V_{CC} < 3.6V$ 的条件下操作,LDO被关闭以节省电流





## 4. 复位

F5274/74B/78/78B 有五种类型的复位方法。上电复位(POR),外部引脚复位(XRST),软件复位(SWRST),看门狗定时器复位(WDTR)和低电压复位(LVR)。CFGW 控制复位功能。复位后 SFR 是返回到默认值。

## 4.1 上电复位

上电复位后,设备停留在复位状态,进行 40mS 的芯片预热,然后从 Flash 的最后两个字节下载 CFGW 寄存器(其它复位不会重新加载 CFGW)。上电复位需要 VCC 引脚的电压先放电至接近 VSS 电平,然后再上升超过 1.8V。

## 4.2 外部引脚复位

外部引脚复位为低电平有效。RSTn 引脚需要保持至少两个 SRC 时钟周期长到芯片可采样。外部引脚复位可以由 CFGW 使能/禁止。

## 4.3 软件复位

软件复位是通过将数据 56h 写入 SFR 中的 97h 地址来产生。

## 4.4 看门狗定时器复位

WDT 溢出复位被 CFGW 使能/禁止。它也可以通过 SFR F7h 来控制。WDT 使用 SRC 作为计数时基。它在快钟/慢钟模式运行,在空闲/停止模式下可选运行或停止。看门狗定时器溢出速度可通过 WDTPSC SFR 定义。WDT 由 CLRWDT SFR 或复位清零。

## 4.5 低电压复位

**F5274/74B/78/78B** 提供三个 LVR 选项和低电压检测 (LVD) 功能。用户可由 CFGW 作出选择,复位电压可选择 2.9V, 2.3V 或 1.8V, LVD 只有 2.3V。 LVR 功能可由 CFGW 使能/禁止。如果 LVR 被选为 1.8V 或禁用,则 2.3V LVD 标志可以用。如果 LVR 被选为 2.3V 或 2.9V 时, LVD 标志不会动作。

| 系统时钟频率    | 8MHz     | 6MHz     | 4MHz     | 2MHz     | 1MHz     |
|-----------|----------|----------|----------|----------|----------|
| 最低 LVR 设置 | LVR=2.9V | LVR=2.9V | LVR=2.3V | LVR=1.8V | LVR=1.8V |

LVR 设置表

注: LVR 必需要开启,请参考 AP-TM52XXXXX\_02S 有关 LVR 应用说明。

DS-TM52F5274\_74B\_78\_78B\_S 27 Rev 0.92, 2015/10/13



| Flash 1FFEh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|
| CFGWL       | WI    | DTE   | _     | FRCF  |       |       |       |       |

1FFEh.7~6 WDTE:看门狗定时器复位控制

0x: 看门狗定时器复位关闭

10: 看门狗定时器复位于快钟/慢钟模式下使能, 空闲/停止模式时禁止

11: 看门狗定时器复位始终启用

| Flash 1FFFh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2  | Bit 1   | Bit 0 |
|-------------|-------|-------|-------|-------|-------|--------|---------|-------|
| CFGWH       | PROT  | XRSTE | LV    | LVRE  |       | PWRSAV | MVCLOCK | _     |

1FFFh.6 XRSTE:外部引脚复位控制

0:禁止外部引脚复位 1:使能外部引脚复位

1FFEh.5~4 LVRE:低电压复位功能选择

00:LVR 设定在 2.9V 01:LVR 设定在 2.3V 10:LVR 禁止, LVD 2.3V

11:LVR 设定在 1.8V, LVD 2.3V

| SFR 94h | Bit 7  | Bit 6  | Bit 5  | Bit 4 | Bit 3 | Bit 2 | Bit 1  | Bit 0 |
|---------|--------|--------|--------|-------|-------|-------|--------|-------|
| OPTION  | UART1W | MODE3V | WDTPSC |       | ADCKS |       | TM3PSC |       |
| R/W     | R/W    | R/W    | R/     | R/W   |       | W     | R/     | W     |
| Reset   | 0      | 0      | 0      | 0     | 0     | 0     | 0      | 0     |

94h.5~4 WDTPSC: 看门狗定时器预分频时间选择

00:360ms WDT 溢出率 01:180ms WDT 溢出率 10:90ms WDT 溢出率 11:45ms WDT 溢出率

| SFR <b>95h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| INTFLG         | LVD   | _     | TKIF  | ADIF  | _     | IE2   | P1IF  | TF3   |
| R/W            | R     | _     | R/W   | R/W   | _     | R/W   | R/W   | R/W   |
| Reset          | _     | _     | 0     | 0     | _     | 0     | 0     | 0     |

95h.7 **LVD:**低电压检测标志

当低电压发生时通过 H/W 设置。当 LVR 为 1.8V 或禁止,该标志是有效的。在停止模式或 MODE3V=1 和 PWRSAV=1,该标志被禁止。

| SFR <b>97h</b> | Bit 7 | Bit 6        | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|----------------|-------|--------------|-------|-------|-------|-------|-------|-------|--|--|
| SWCMD          |       | IAPALL/SWRST |       |       |       |       |       |       |  |  |
| R/W            |       | W            |       |       |       |       |       |       |  |  |
| Reset          |       | -            |       |       |       |       |       |       |  |  |

97h.7~0 **SWRST**: 写入 56h 以产生软件复位

| SFR F8h | Bit 7  | Bit 6  | Bit 5 | Bit 4 | Bit 3   | Bit 2 | Bit 1 | Bit 0 |
|---------|--------|--------|-------|-------|---------|-------|-------|-------|
| AUX1    | CLRWDT | CLRTM3 | TKSOC | ADSOC | CLRPWM0 | _     | _     | DPSEL |
| R/W     | R/W    | R/W    | R/W   | R/W   | R/W     |       |       | R/W   |
| Reset   | 0      | 0      | 0     | 0     | 0       | _     | _     | 0     |

F8h.7 CLRWDT:设置以清除看门狗定时器, H/W 自动在一个时钟周期清除它



## 5. 时钟电路和工作模式

## 5.1 时钟电路

**F5274/74B/78/78B** 设计有双时钟系统。在运行时,用户可以直接切换从快钟到慢钟或由慢到快。它可以选择除以1,2,4或16的时钟分频器。快时钟可选用FXT(快速晶振,1~8 MHz)或FRC(快速内部RC,7.3728 MHz)。慢时钟可以选用SXT(慢速晶振,32 KHz)或SRC(慢速内部RC,24 KHz)。快钟模式和慢钟模式被定义为快/慢时钟的CPU运行速度。

复位后,该设备在慢钟模式 24 KHz 的 SRC 运行。S/W 应该正确选择安全的芯片运行时钟速率。较高的  $V_{CC}$  允许芯片在更高的系统时钟频率运行。在典型的情况下,8 MHz 的系统时钟频率需要  $V_{CC}$  > 2.5V。

**F5274/74B/78/78B** 有两个外部振荡器连接到 XI/XO 引脚。它依赖于外部电路提供时钟信号、频率的稳定,例如一个独立的振荡器,石英晶体或陶瓷谐振器。在快钟模式中,快速振荡器可以使用的范围为 1~8 MHz。在慢钟模式下,慢速振荡器只能使用 32.768 KHz 的时钟频率。

CLKCON SFR 控制系统时钟的正常运行。H/W 自动阻断 S/W 异常设置该寄存器。S/W 只能在快钟模式下改变慢时钟类型,在慢钟模式下改变快时钟类型。千万不要同时写 STPFCK = 1 & SELFCK = 1。建议在写这个 SFR 时一次只写一个位。



Note:请参考 AP-TM52XXXXX\_01S 和 AP-TM52XXXXX\_02S 有关系统时钟应用说明。

DS-TM52F5274\_74B\_78\_78B\_S 29 Rev 0.92, 2015/10/13



#### 5.2 操作模式

这个设备有四种操作模式。**快钟模式**被定义为在快时钟速度运行的 CPU。**慢钟模式**被定义为慢时钟速度运行的 CPU。当系统时钟速度较低,功耗较低。

**空闲模式**通过设置 PCON 中的 IDL 位进入。快或慢时钟都可设置为在空闲模式下的系统时钟源,但慢时钟的省电越好。在空闲模式下, CPU 进入睡眠, 而片上外围设备保持活跃。在 CLKCON SFR 中的"STPPCK"位可以设置为进一步降低空闲模式下的电流。如果 STPPCK = 1, Timer0/1/2, ADC 和 UART 在空闲模式时停止。较慢的系统时钟频率也有助于节省电流。它可以通过设置 CLKPSC SFR 降低系统时钟频率来实现。空闲模式是通过复位或使能的中断来唤醒。

停止模式是通过设置 PCON 中的 PD 位进入。这种模式在标准的 8051 是所谓的"省电"模式。在停止模式下,除了 WDT 时钟可能开启,其他所有时钟停止。停止模式可以通过复位或引脚唤醒来结束。

| SFR 87h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| PCON    | SMOD  | _     | _     | _     | GF1   | GF0   | PD    | IDL   |
| R/W     | R/W   | _     | _     | _     | R/W   | R/W   | R/W   | R/W   |
| Reset   | 0     | _     | _     | _     | 0     | 0     | 0     | 0     |

87h.1 **PD:**停止位,如果1进入停止模式。87h.0 **IDL:**空闲位,如果1进入空闲模式。

| SFR D8h | Bit 7   | Bit 6   | Bit 5 | Bit 4  | Bit 3  | Bit 2  | Bit 1 | Bit 0 |
|---------|---------|---------|-------|--------|--------|--------|-------|-------|
| CLKCON  | SCKTYPE | FCKTYPE |       | STPPCK | STPFCK | SELFCK | CLK   | PSC   |
| R/W     | R/W     | R/W     | _     | R/W    | R/W    | R/W    | R/    | W     |
| Reset   | 0       | 0       | _     | 0      | 0      | 0      | 1     | 1     |

D8h.7 **SCKTYPE:**慢时钟类型。该位只能在快钟模式(SELFCK = 1)时改变。

0:SRC

1:SXT

D8h.6 **FCKTYPE**:快时钟类型。该位只能在慢钟模式(SELFCK = 0) 时改变。

0:FRC

1:FXT

D8h.4 **STPPCK**: 设为 1, 停止 UART/Timer0/Timer1/Timer2/ADC 在空闲模式的时钟。

D8h.3 **STPFCK**: 设为 1, 停止快时钟以节省慢钟/空闲模式的电力。

该位只能在慢钟模式时改变。

D8h.2 **SELFCK**: 系统时钟源选择。此位只有当 STPFCK = 0 才可以改变。

0:慢时钟 1:快时钟

D8h.1~0 CLKPSC:系统时钟分频器

00:系统时钟是快/慢时钟除以 16 01:系统时钟是快/慢时钟除以 4 10:系统时钟是快/慢时钟除以 2 11:系统时钟是快/慢时钟除以 1



## 6. 中断和唤醒

**F5274/74B/78/78B** 有 11 源四级中断优先级结构。所有的中断都可以从空闲模式唤醒 CPU, 但只有引脚中断可以从停止模式下唤醒 CPU。每个中断源都有自己的使能控制位。不管它的中断使能控制位是 0 还是 1, 中断事件将设置其个别的中断标志。中断向量和标志列表如下。

| 向量   | 标志             | 描述                         |
|------|----------------|----------------------------|
| 0003 | IE0            | INTO 外部引脚中断(可以唤醒停止模式)      |
| 000B | TF0            | Timer0 中断                  |
| 0013 | IE1            | INT1 外部引脚中断(可以唤醒停止模式)      |
| 001B | TF1            | Timer1 中断                  |
| 0023 | RI+TI          | 串口(UART)中断                 |
| 002B | TF2+EXF2       | Timer2 中断                  |
| 0033 | _              | 保留为 ICE 模式使用               |
| 003B | TF3            | Timer3 中断                  |
| 0043 | P1IF           | Port1 外部引脚电平变化中断(可以唤醒停止模式) |
| 004B | IE2            | INT2 外部引脚中断(可以唤醒停止模式)      |
| 0053 | ADIF+TKIF      | ADC/触摸按键(仅 F5278/78B)中断    |
| 005B | SPIF+WCOL+MODF | SPI 中断                     |

中断向量和标志

## 6.1 中断使能和优先级控制

IE 和 INTE1 的 SFR 决定中断是否由 CPU 提供服务。IP, IPH, IP1 和 IP1H 的 SFR 决定中断优先级。中断会被服务, 需要相同或更高优先级的中断尚未被服务。如果相同或更高优先级的中断被服务时, 新的中断将等待被服务, 直到它之前的服务完成。如果较低优先级中断正被服务时, 将被停止, 开始新的中断服务。当新的中断结束后, 被停止的较低优先级的中断才会被完成。

| SFR 96h | Bit 7 | Bit 6  | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|--------|-------|-------|-------|-------|-------|-------|--|--|
| P1WKUP  |       | P1WKUP |       |       |       |       |       |       |  |  |
| R/W     |       | R/W    |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0      | 0     | 0     | 0     | 0     | 0     | 0     |  |  |

96h.7~0 **P1WKUP**:P1.7~P1.0 个别引脚唤醒/中断使能控制

0:关闭 1:开启



| SFR A8h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| IE      | EA    | _     | ET2   | ES    | ET1   | EX1   | ET0   | EX0   |
| R/W     | R/W   | _     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 0     | _     | 0     | 0     | 0     | 0     | 0     | 0     |

A8h.7 **EA**:总中断使能控制

0:禁用所有中断

1:每个中断通过其各个中断控制位使能或禁止

A8h.5 **ET2:**Timer2 中断使能控制

0:禁用 Timer2 中断 1:允许 Timer2 中断

A8h.4 **ES:** 串口(UART) 中断使能控制

0:禁用串口(UART)中断

1:允许串口(UART)中断

A8h.3 **ET1:**Timer1 中断使能控制

0:禁用 Timer1 中断

1:允许 Timer1 中断

A8h.2 EX1:INT1 引脚中断和停止模式唤醒使能控制

0:禁用 INT1 引脚中断和停止模式唤醒

1:允许 INT1 引脚中断和停止模式唤醒,不管 EA 为 0 或 1,都可从停止模式下唤醒 CPU。

A8h.1 **ET0:**Timer0 中断使能

0:禁用 Timer0 中断

1:允许 Timer0 中断

A8h.0 EX0:INTO 引脚中断和停止模式唤醒使能控制

0:禁用 INT0 引脚中断和停止模式唤醒

1: 允许 INTO 引脚中断和停止模式唤醒, 不管 EA 为 0 或 1, 都可从停止模式下唤醒 CPU。

| SFR A9h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3  | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|--------|-------|-------|-------|
| INTE1   |       | IAPWE |       | SPIE  | ADTKIE | EX2   | P1IE  | TM3IE |
| R/W     |       | R/W   |       | R/W   | R/W    | R/W   | R/W   | R/W   |
| Reset   | 0     | 0     | 0     | 0     | 0      | 0     | 0     | 0     |

A9h.4 **SPIE**:SPI 中断使能控制

0:禁用 SPI 中断 1:允许 SPI 中断

A9h.3 ADTKIE: ADC/触摸按键(仅 F5278/78B)中断使能控制

0:禁用 ADC/触摸按键(仅 F5278/78B)中断

1:允许 ADC/触摸按键(仅 F5278/78B)中断

A9h.2 EX2:INT2 引脚中断和停止模式唤醒使能控制

0:禁用 INT2 引脚中断和停止模式唤醒

1:允许 INT2 引脚中断和停止模式唤醒,不管 EA 为 0 或 1,都可从停止模式下唤醒 CPU。

A9h.1 P1IE: 端口 1 引脚电平变化中断使能控制

0:禁用端口1引脚电平变化中断

1:允许端口1引脚电平变化中断

A9h.0 **TM3IE:**Timer3 中断使能控制

0:禁用 Timer3 中断

1:允许 Timer3 中断



| SFR <b>B9h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| IPH            | _     | _     | PT2H  | PSH   | PT1H  | PX1H  | PT0H  | PX0H  |
| R/W            | _     | _     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset          | _     | _     | 0     | 0     | 0     | 0     | 0     | 0     |

| SFR B8h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| IP      | _     |       | PT2   | PS    | PT1   | PX1   | PT0   | PX0   |
| R/W     | _     |       | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | _     | _     | 0     | 0     | 0     | 0     | 0     | 0     |

B9h.5, B8h.5 PT2H, PT2: Timer2 中断优先级控制。(PT2H, PT2) =

00:0级(最低优先级)

01:1 级 10:2 级

11:3级(最高优先级)

 B9h4, B8h4
 PSH, PS: 串口(UART) 中断优先级控制。定义如上。

 B9h3, B8h3
 PT1H, PT1: Timer1 中断优先级控制。定义如上。

 B9h2, B8h2
 PX1H, PX1: INT1 引脚中断优先级控制。定义如上。

 B9h1, B8h1
 PT0H, PT0: Timer0 中断优先级控制。定义如上。

 B9h0, B8h0
 PX0H, PX0: INT0 引脚中断优先级控制。定义如上。

| SFR BBh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3   | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|---------|-------|-------|-------|
| IP1H    | _     | _     | _     | PSPIH | PADTKIH | PX2H  | PP1H  | РТ3Н  |
| R/W     | _     | _     | _     | R/W   | R/W     | R/W   | R/W   | R/W   |
| Reset   | _     | _     | _     | 0     | 0       | 0     | 0     | 0     |

| SFR BAh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3  | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|--------|-------|-------|-------|
| IP1     | _     | _     | _     | PSPI  | PADTKI | PX2   | PP1   | PT3   |
| R/W     | _     | _     |       | R/W   | R/W    | R/W   | R/W   | R/W   |
| Reset   | _     | _     | _     | 0     | 0      | 0     | 0     | 0     |

BBh4, BAh4 PSPIH, PSPI: SPI 中断优先级控制。定义如上。

BBh3, BAh3 PADTKIH, PADTKI: ADC/触摸按键(仅 F5278/78B)中断优先级控制。定义如上。

BBh.2, BAh.2 PX2H, PX2: INT2 引脚中断优先级控制。定义如上。

BBh1, BAh1 PP1H, PP1:端口1引脚电平变化中断优先级控制。定义如上。

BBh.0, BAh.0 PT3, PT3: Timer3 中断优先级控制。定义如上。



## 6.2 引脚中断

引脚中断包括 INT0 (P3.2), INT1 (P3.3), INT2 (P3.7) 和端口 1 电平变化中断。这些引脚也有停止模式唤醒功能。INT0 和 INT1 是下降沿或低电平触发为 8051 标准。INT2 为下降沿触发, 而端口 1 电平变化中断是由任何端口 1 引脚的状态变化触发。



引脚中断和唤醒

| SFR 88h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| TCON    | TF1   | TR1   | TF0   | TR0   | IE1   | IT1   | IE0   | IT0   |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

88h.3 **IE1:**外部中断 1 (INT1 引脚) 边沿标志

设置于 H/W 检测到 INT1 引脚下降沿时, 不管 EX1 为 0 或 1。

程序执行中断服务时,它会被自动清除。

88h.2 **IT1:** 外部中断 1 控制位

0:低电平有效(电平触发)的 INT1 引脚

1:下降沿有效(边沿触发)的 INT1 引脚

88h.1 **IE0:**外部中断 0(INT0 引脚)边沿标志

设置于 H/W 检测到 INT0 引脚下降沿时, 不管 EX0 为 0 或 1。

程序执行中断服务时,它会被自动清除。

88h.0 **IT0:** 外部中断 0 控制位

0:低电平有效(电平触发)的 INTO 引脚

1:下降沿有效(边沿触发)的 INTO 引脚



| SFR <b>95h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| INTFLG         | LVD   | _     | TKIF  | ADIF  | _     | IE2   | P1IF  | TF3   |
| R/W            | R     | _     | R/W   | R/W   | _     | R/W   | R/W   | R/W   |
| Reset          | _     | _     | 0     | 0     | _     | 0     | 0     | 0     |

95h.2 **IE2:**外部中断 2(INT2 引脚) 边沿标志

设置于 H/W 检测到 INT2 引脚下降沿时, 不管 EX2 为 0 或 1。

程序执行中断服务时,它会被自动清除。

S/W 也可以写 FBh 到 INTFLG 以清除该标志。(注)

95h.1 **P1IF:**端口1引脚电平变化中断标志

设置于 H/W 检测到 P1 引脚的状态变化时, 且其相应的中断使能位 (P1WKUP) 被设置。

程序执行中断服务时,它会被自动清除。

S/W 也可以写 FDh 到 INTFLG 以清除该标志。(注)

注: S/W 可以写 0 清除 INTFLG 中的标志, 但写 1 没有任何效果。

## 6.3 空闲模式唤醒和中断

空闲模式下被启用的中断唤醒,这意味着各个中断使能位(如:EX0)和EA 位必须都设置为1以建立空闲模式唤醒功能。所有被允许的中断(引脚,定时器,ADC,触摸按键,SPI和UART),可以将CPU从空闲模式唤醒。当空闲被唤醒,立即进入中断服务程序。当中断服务程序返回后,"IDL(PCON.0)设置后的第一个指令"将被执行。



EA = EX0 = 1, P3.2 (INT0) 空闲模式唤醒和中断

| SFR <b>87h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| PCON           | SMOD  | _     | _     | _     | GF1   | GF0   | PD    | IDL   |
| R/W            | R/W   | _     | _     | _     | R/W   | R/W   | R/W   | R/W   |
| Reset          | 0     | _     | _     | _     | 0     | 0     | 0     | 0     |

87h.1 **PD:**停止位,如果1进入停止模式。 87h.0 **IDL:**空闲位,如果1进入空闲模式。

## 6.4 停止模式唤醒和中断

停止模式唤醒很简单,只要把各个引脚的中断使能位(如:EX0)设置,该引脚唤醒功能启用。设置 EX0/EX1/EX2 可以允许 INT0/INT1/INT2 引脚上的停止模式唤醒功能。设置 P1WKUP 位 7~0 可以启用 P1.7~P1.0 的停止模式唤醒功能。一旦停止被唤醒,"PD(PCON.1)设置后的第一条指令"立即在中断服务之前被执行。中断进入需要 EA = 1 (P1WKUP 还需要 P1IE = 1) 和该引脚触发状态停留足够长,以被系统时钟采样到。此功能可让 CPU 停止模式唤醒后,进入或不进入中断子程序。

DS-TM52F5274\_74B\_78\_78B\_S 35 Rev 0.92, 2015/10/13





EA = EX0 = 1 P3.2(INT0) 预热后被采样, 停止模式唤醒和中断



EA = P1IE = P1WKUP = 1 P1.0 变化(不需要时钟采样), 停止模式唤醒和中断



EA = EX0 = EX2 = P1WKUP = 1, P1IE = 0 P3.2/P3.7 脉冲太窄, 停止模式唤醒, 但没有中断



EX0 = EX2 = P1WKUP = P1IE = 1, EA = 0 停止模式唤醒, 但没有中断



# 7. I/O 端口

**F5274/74B/78/78B** 总共有 30 多功能 I/O 引脚。所有的 I/O 引脚遵循标准 8051 "读-修改-写"功能。读取 SFR 的,而不是引脚状态的指令,会读取一个端口或端口位的值,可能改变它,然后将它改写到 SFR。(例如: ANL P1, A; INC P2; CPL P3.0)

#### 7.1 端口 1 & P2.1~P2.0 & P3.6~P3.0

这些引脚可以在四种不同的模式,如下操作。

| 模式          | 端口 1, P2.1~P2.0, I<br>P3.2~P3.0 | P3.6~P3.0 引脚功能<br>其他 | Px.n<br>SFR 数据 | 引脚状态 | 电阻上拉 | 数位输入 |
|-------------|---------------------------------|----------------------|----------------|------|------|------|
| 模式 0        | 伪开漏输出                           | 开漏输出                 | 0              | 驱动低  | N    | N    |
| 後八 0        | 闪刀彻相山                           | 刀 棚 山                | 1              | 上拉   | Y    | Y    |
| 模式 1        | 伪开漏输出                           | 开漏输出                 | 0              | 驱动低  | N    | N    |
|             | 7月7月7月1日                        | 刀 烟 祖 山              | 1              | 高阻抗  | N    | Y    |
| 模式 2        | CMOS #                          | 计格绘山                 | 0              | 驱动低  | N    | N    |
| 模式 <i>2</i> | CMOS 1                          | CMOS 推挽输出            |                | 驱动高  | N    | N    |
| 模式3         | 替代功能,如<br>ADC 与角                | · ·                  | X<br>(无美)      | -    | N    | N    |

端口 1, P2.1~P2.0, P3.6~P3.0 I/O 引脚菜单

如果一个端口 1, P2.1~P2.0 和 P3.6~P3.0 引脚用于施密特触发输入, S/W 必须设置 I/O 引脚到模式 0 或模式 1, 并设置相应的端口数据 SFR 为 1 来禁止该引脚的输出驱动电路。

除了 I/O 端口的功能,每个端口 1, P2.1~P2.0 和 P3.6~P3.0 引脚各具有一个或多个可选的替代功能,如 LCD/LED, ADC 和触摸按键。大部分的功能通过将各个引脚的模式控制 SFR 设为模式 3。端口 1/端口 3 引脚具有标准 8051 的辅助定义如 INTO/1, T0/1/2,或 RXD/TXD。这些引脚功能需要设置引脚模式 SFR 为模式 0 或模式 1 和保持 P1.n/P3.n 的 SFR 为 1。

| 引脚名称 | 8051 | 唤醒 | CKO | ADC/TK  | LCD/LED | 其他    | 模式3     |
|------|------|----|-----|---------|---------|-------|---------|
| P1.0 | T2   | Y  | T2O | AD4/TK0 | SEG14   |       | AD4/TK0 |
| P1.1 | T2EX | Y  |     | AD5/TK1 | SEG13   |       | AD5/TK1 |
| P1.2 |      | Y  |     | AD6/TK2 | SEG12   | PWM0A | AD6/TK2 |
| P1.3 |      | Y  |     | AD7/TK3 | SEG11   | PWM1A | AD7/TK3 |
| P1.4 |      | Y  | CKO | AD8/TK8 | SEG10   |       | AD8/TK8 |
| P1.5 |      | Y  |     | AD9/CLD | SEG9    |       | AD9/CLD |
| P1.6 |      | Y  |     | TK9     | SEG8    |       | TK9     |
| P1.7 |      | Y  |     | TK10    | SEG7    | MISO  | TK10    |
| P3.0 | RXD  |    |     | AD3/TK7 | SEG15   |       | AD3/TK7 |
| P3.1 | TXD  |    |     | AD2/TK6 | SEG16   |       | AD2/TK6 |
| P3.2 | INT0 | Y  |     | AD1/TK5 | SEG17   |       | AD1/TK5 |
| P3.3 | INT1 | Y  |     | AD0/TK4 |         |       | AD0/TK4 |
| P3.4 | T0   |    | T0O | TK13    | SEG4    | SS    | TK13    |
| P3.5 | T1   |    |     | TK12    | SEG5    | MOSI  | TK12    |
| P3.6 |      |    |     | TK11    | SEG6    | SCK   | TK11    |
| P2.0 |      |    |     |         |         | XI    |         |
| P2.1 |      |    |     |         |         | XO    |         |

端口 1, P2.1~P2.0, P3.6~P3.0 多重菜单

DS-TM52F5274\_74B\_78\_78B\_S 37 Rev 0.92, 2015/10/13



端口 1/ P2.1~P2.0/P3.6~P3.0 引脚的替代功能所需的 SFR 设置如下。

| 替代功能                 | 模式 | Px.n<br>SFR 数据 | 引脚状态                 | 其他需要的<br>SFR 设置  |
|----------------------|----|----------------|----------------------|------------------|
| T0, T1, T2, T2EX,    | 0  | 1              | 输入上拉                 |                  |
| INT0, INT1           | 1  | 1              | 输入                   |                  |
| RXD, TXD             | 0  | 1              | 输入上拉/伪开漏输出           |                  |
| KAD, IAD             | 1  | 1              | 输入/伪开漏输出             |                  |
|                      | 0  | X              | 时钟开漏输出,上拉            | DIMMOD           |
| T0O, T2O, CKO        | 1  | X              | 时钟开漏输出               | PINMOD<br>P3MODH |
|                      | 2  | X              | 时钟输出(CMOS 推挽)        | 1 SWIODII        |
| SEG4~17              | X  | X              | LCD/LED 波形输出         | LCDPIN           |
| TK0~TK13             | 0  | 1              | 触摸按键闲置,上拉            |                  |
| 1K0~1K15             | 3  | X              | 触摸按键扫描               |                  |
| CLD                  | 3  | X              | 触摸按键电容连接点            |                  |
| AD0~AD9              | 3  | X              | ADC 转换               |                  |
|                      | 0  | X              | PWM 开漏输出,上拉          |                  |
| PWM0A, PWM1A         | 1  | X              | PWM 开漏输出             | PINMOD           |
|                      | 2  | X              | PWM 输出(CMOS 推挽)      |                  |
| SPI 主模式<br>MISO      | 1  | 1              | SPI 数据输入             | SPCON            |
| SPI 主模式<br>SCK, MOSI | 2  | X              | SPI 时钟/数据输出(CMOS 推挽) | SPCON            |
| SPI 从模式<br>MISO      | 2  | X              | SPI 数据输出(CMOS 推挽)    | SPCON            |
| SPI 从模式<br>SCK, MOSI | 1  | 1              | SPI 时钟/数据输入          | SPCON            |
| SS                   | 1  | 1              | SPI 芯片选择             | SPCON            |
| XI, XO               | 0  | 1              | 晶振                   | CLKCON           |

端口 1, P2.1~P2.0, P3.6~P3.0 替代功能模式设置

对于上表中, "CMOS 推挽"引脚意味着它可以吸收和驱动至少 4mA 的电流。我们不建议使用这种引脚作为输入功能。

一个"开漏"引脚意味着它可以吸收至少 4mA 电流,但只能驱动小电流( $<20\mu A$ )。它可以用作输入或输出功能,并且通常需要一个外部上拉电阻。

8051 标准引脚是一个"**伪开漏**"引脚。它可以吸收至少 4mA 电流于低电平输出,并于输出从低到高时,驱动至少 4mA 电流 1~2 个时钟周期,然后开为小电流(<20μA),以维持引脚在高电平。它可以用作输入或输出功能。

DS-TM52F5274\_74B\_78\_78B\_S 38 Rev 0.92, 2015/10/13





P1.0 引脚结构



P1.2 引脚结构





P3.0 引脚结构

| SFR <b>90h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| P1             | P1.7  | P1.6  | P1.5  | P1.4  | P1.3  | P1.2  | P1.1  | P1.0  |
| R/W            | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset          | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

90h.7~0 **P1:**端口1数据

| SFR B0h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| Р3      | P3.7  | P3.6  | P3.5  | P3.4  | P3.3  | P3.2  | P3.1  | P3.0  |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

B0h.7~0 **P3.6~P3.0:**P3.6~P3.0 数据

| SFR A0h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| P2      | P2.7  | P2.6  | P2.5  | P2.4  | P2.3  | P2.2  | P2.1  | P2.0  |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

A0h.1~0 **P2.1~P2.0**:P2.1~P2.0 数据



| SFR A2h | Bit 7 | Bit 6 | Bit 5 | Bit 4  | Bit 3 | Bit 2  | Bit 1 | Bit 0 |
|---------|-------|-------|-------|--------|-------|--------|-------|-------|
| P1MODL  | P1M   | OD3   | P1M   | P1MOD2 |       | P1MOD1 |       | OD0   |
| R/W     | R/    | W     | R/    | W      | R/    | W      | R/    | W     |
| Reset   | 0     | 0     | 0     | 0      | 0     | 0      | 0     | 0     |

A2h.7~6 **P1MOD3:**P1.3 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.3 为 ADC 或触摸按键输入

A2h.5~4 **P1MOD2:**P1.2 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.2 为 ADC 或触摸按键输入

A2h.3~2 **P1MOD1**:P1.1 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.1 为 ADC 或触摸按键输入

A2h.1~0 **P1MOD0**:P1.0 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.0 为 ADC 或触摸按键输入

| SFR A3h | Bit 7 | Bit 6 | Bit 5  | Bit 4 | Bit 3  | Bit 2 | Bit 1  | Bit 0 |
|---------|-------|-------|--------|-------|--------|-------|--------|-------|
| P1MODH  | P1M   | OD7   | P1MOD6 |       | P1MOD5 |       | P1MOD4 |       |
| R/W     | R/    | W     | R/W    |       | R/     | W     | R/     | W     |
| Reset   | 0     | 0     | 0      | 0     | 0      | 0     | 0      | 0     |

# A3h.7~6 **P1MOD7**:P1.7 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.7 为触摸按键输入

# A3h.5~4 **P1MOD6:**P1.6 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.6 为触摸按键输入

# A3h.3~2 **P1MOD5:**P1.5 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.5 为 ADC 或触摸按键 CLD 功能引脚

#### A3h.1~0 **P1MOD4:**P1.4 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P1.4 为 ADC 或触摸按键输入



| SFR A4h | Bit 7 | Bit 6 | Bit 5 | Bit 4  | Bit 3 | Bit 2  | Bit 1 | Bit 0  |  |
|---------|-------|-------|-------|--------|-------|--------|-------|--------|--|
| P3MODL  | P3M   | OD3   | P3M   | P3MOD2 |       | P3MOD1 |       | P3MOD0 |  |
| R/W     | R/    | W     | R/W   |        | R/    | W      | R/    | W      |  |
| Reset   | 0     | 1     | 0     | 1      | 0     | 1      | 0     | 1      |  |

A4h.7~6 **P3MOD3**:P3.3 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P3.3 为 ADC 或触摸按键输入

A4h.5~4 **P3MOD2:**P3.2 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P3.2 为 ADC 或触摸按键输入

A4h.3~2 **P3MOD1:**P3.1 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P3.1 为 ADC 或触摸按键输入

A4h.1~0 **P3MOD0:**P3.0 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P3.0 为 ADC 或触摸按键输入

| SFR A5h | Bit 7 | Bit 6 | Bit 5  | Bit 4 | Bit 3  | Bit 2 | Bit 1  | Bit 0 |
|---------|-------|-------|--------|-------|--------|-------|--------|-------|
| P3MODH  | T00E  | _     | P3MOD6 |       | P3MOD5 |       | P3MOD4 |       |
| R/W     | R/W   |       | R/     | R/W   |        | R/W   |        | W     |
| Reset   | 0     |       | 0      | 0     | 0      | 0     | 0      | 0     |

A5h.7 **T0OE:** Timer0 信号输出(T0O)控制

0:禁止"Timer0溢出除以64"输出到P3.4

1:允许 "Timer0 溢出除以 64" 输出到 P3.4

A5h.5~4 P3MOD6:P3.6 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P3.6 为触摸按键输入

A5h.3~2 **P3MOD5**:P3.5 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P3.5 为触摸按键输入

A5h.1~0 **P3MOD4:**P3.4 引脚控制

00:模式 0

01:模式 1

10:模式 2

11:模式 3, P3.4 为触摸按键输入



| SFR 93h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3  | Bit 2 | Bit 1  | Bit 0 |
|---------|-------|-------|-------|-------|--------|-------|--------|-------|
| P2MOD   |       | P2    | OE    |       | P2MOD1 |       | P2MOD0 |       |
| R/W     |       | R/    | W     |       | R/     | W     | R/     | W     |
| Reset   | 0     | 0     | 0     | 0     | 0      | 1     | 0      | 1     |

93h.3~2 **P2MOD1:**P2.1 引脚控制

00:模式 0 01:模式 1 10:模式 2

11:未定义

93h.1~0 **P2MOD0:**P2.0 引脚控制

00:模式 0 01:模式 1 10:模式 2 11:未定义

| SFR A6h | Bit 7   | Bit 6   | Bit 5   | Bit 4   | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|---------|---------|---------|---------|-------|-------|-------|-------|
| PINMOD  | PWM1AOE | PWM1BOE | PWM0AOE | PWM0B0E | TCOE  | T2OE  | _     | _     |
| R/W     | R/W     | R/W     | R/W     | R/W     | R/W   | R/W   | _     | _     |
| Reset   | 0       | 0       | 0       | 0       | 0     | 0     | _     | _     |

A6h.7 **PWM1AOE:**PWM1A 信号输出使能

0:禁止 PWM1A 信号输出到 P1.3 1:允许 PWM1A 信号输出到 P1.3

A6h.5 **PWM0AOE:**PWM0A 信号输出使能

0: 禁止 PWM0A 信号输出到 P1.2 1: 允许 PWM0A 信号输出到 P1.2

A6h.3 TCOE:系统时钟信号输出(CKO)控制

0:禁止"系统时钟除以 2"信号输出到 P1.4 1:允许"系统时钟除以 2"信号输出到 P1.4

A6h.2 T2OE: Timer2 信号输出(T2O) 使能

0:禁止 Timer2 溢出除以 2 输出到 P1.0 1:允许 Timer2 溢出除以 2 输出到 P1.0

| SFR <b>B3h</b> | Bit 7   | Bit 6   | Bit 5   | Bit 4   | Bit 3   | Bit 2   | Bit 1   | Bit 0   |
|----------------|---------|---------|---------|---------|---------|---------|---------|---------|
| LCDPIN         | LCDPIN7 | LCDPIN6 | LCDPIN5 | LCDPIN4 | LCDPIN3 | LCDPIN2 | LCDPIN1 | LCDPIN0 |
| R/W            | R/W     | R/W     | R/W     | R/W     | R/W     | R/W     | R/W     | R/W     |
| Reset          | 0       | 0       | 0       | 0       | 0       | 0       | 0       | 0       |

B3h.7 LCDPIN7: P3.2 (SEG17) LCD/LED 模式使能 B3h.6 LCDPIN6: P3.1 (SEG16) LCD/LED 模式使能 B3h.5 LCDPIN5: P3.0 (SEG15) LCD/LED 模式使能 B3h.4 LCDPIN4: P1.0 (SEG14) LCD/LED 模式使能 B3h.3 LCDPIN3: P1.1 (SEG13) LCD/LED 模式使能 B3h.2 LCDPIN2: P1.2 (SEG12) LCD/LED 模式使能

B3h.1 **LCDPIN1**:P1.3~P1.6(SEG11~8)LCD/LED 模式使能 B3h.0 **LCDPIN0**:P17, P3.6~P3.4(SEG7~4)LCD/LED 模式使能

> 0:I/O 模式 1:LCD/LED 模式



| SFR D8h | Bit 7   | Bit 6   | Bit 5 | Bit 4  | Bit 3  | Bit 2  | Bit 1 | Bit 0 |
|---------|---------|---------|-------|--------|--------|--------|-------|-------|
| CLKCON  | SCKTYPE | FCKTYPE |       | STPPCK | STPFCK | SELFCK | CLK   | PSC   |
| R/W     | R/W     | R/W     |       | R/W    | R/W    | R/W    | R/W   |       |
| Reset   | 0       | 0       | _     | 0      | 0      | 0      | 1     | 1     |

D8h.7 **SCKTYPE**:慢时钟类型。该位只能在快钟模式(SELFCK = 1)时改变。

0:SRC, P2.1, P2.0 为 I/O 引脚 1:SXT, P2.1, P2.0 为晶振引脚

D8h.6 **FCKTYPE:**快时钟类型。该位只能在慢钟模式(SELFCK = 0)时改变。

0:FRC, P2.1, P2.0 为 I/O 引脚 1:FXT, P2.1, P2.0 为晶振引脚

| SFR BCh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| SPCON   | SPEN  | MSTR  | CPOL  | СРНА  | SSDIS | LSBF  | SP    | CR    |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |       |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

BCh.7 SPEN:SPI 使能

0:SPI 关闭

1:SPI 使能, P1.7, P3.5, P3.6 为 SPI 功能引脚

BCh.3 **SSDIS:**SS 引脚禁用

0:使能 SS 引脚, P3.4 为 SPI 芯片选择输入

1:禁用 SS 引脚



#### 7.2 P3.7

P3.7 只能用作施密特触发输入或开漏输出,上拉电阻始终启用。P3.7 引脚与RSTn, INT2 和闪存 VPP 功能共享。

# 7.3 端口 0 & P2.5~P2.2

这些引脚与 LCD/LED 共享。如果一个端口  $0/P2.5\sim P2.2$  的引脚定义为 I/O 引脚,它可作为推挽输出或施密特触发输入。该引脚的上拉功能是由 SFR 位 PxOE.n=0 和 Px.n=1 所设置。

| 端口 0,<br>P2.5~P2.2<br>引脚功能 | PxOE.n | Px.n<br>SFR 数据 | 引脚状态 | 电阻上拉 | 数位输入 |
|----------------------------|--------|----------------|------|------|------|
| 输入                         | 0      | 0              | 高阻抗  | N    | Y    |
| 和八                         | 0      | 1              | 上拉   | Y    | Y    |
| CMOC 提協协山                  | 1      | 0              | 驱动低  | N    | N    |
| CMOS 推挽输出                  | 1      | 1              | 驱动高  | N    | N    |

端口 0, P2.5~P2.2 I/O 引脚菜单

| 引脚名称 | 唤醒 | LCD/LED | 其他              |
|------|----|---------|-----------------|
| P0.0 |    | COM3    |                 |
| P0.1 |    | COM2    |                 |
| P0.2 |    | COM1    |                 |
| P0.3 |    | COM0    |                 |
| P0.4 |    | SEG0    |                 |
| P0.5 |    | SEG1    |                 |
| P0.6 |    | SEG2    |                 |
| P0.7 |    | SEG3    |                 |
| P2.2 |    |         | PWM0B           |
| P2.3 |    |         | PWM1B           |
| P2.4 |    |         |                 |
| P2.5 |    |         |                 |
| P3.7 | Y  |         | INT2, RSTn, VPP |

端口 0, P2.5~P2.2, P3.7 多重菜单

端口 0/ P2.5~P2.2 引脚的替代功能所需的 SFR 设置如下。

| 替代功能         | PxOE.n | Px.n<br>SFR 数据 | 引脚状态            | 其他需要的<br>SFR 设置 |
|--------------|--------|----------------|-----------------|-----------------|
| COM0~COM3    | X      | X              | LCD/LED 波形输出    | LCDCON          |
| SEG0~SEG3    | X      | X              | LCD/LED 波形输出    | LCDCON          |
| DWMOD DWM1D  | 0      | X              | PWM 开漏输出,上拉     | PINMOD          |
| PWM0B, PWM1B | 1      | X              | PWM 输出(CMOS 推挽) | FINMOD          |

端口 0, P2.5~P2.2 替代功能模式设置

DS-TM52F5274\_74B\_78\_78B\_S 45 Rev 0.92, 2015/10/13





| SFR 80h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| P0      | P0.7  | P0.6  | P0.5  | P0.4  | P0.3  | P0.2  | P0.1  | P0.0  |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

80h.7~0 **P0:**端口 0 的数据, 也可以控制 **P0.n** 引脚的上拉功能。如果的 **P0.n** SFR 数据是"1"和相应的 **P0OE.n** = 0 (输入模式)中, 上拉使能。

| SFR A0h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| P2      | P2.7  | P2.6  | P2.5  | P2.4  | P2.3  | P2.2  | P2.1  | P2.0  |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset   | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

A0h.5~2 **P2.5~P2.2**: P2.5~P2.2 的数据, 也可以控制 P2.n 引脚的上拉功能。如果的 P2.n SFR 数据是"1" 和相应的 P2OE.n = 0(输入模式)中, 上拉使能。

| SFR <b>B0h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| Р3             | P3.7  | P3.6  | P3.5  | P3.4  | P3.3  | P3.2  | P3.1  | P3.0  |
| R/W            | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset          | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

B0h.7 **P3.7**:P3.7 的数据, 还控制 P3.7 引脚的 I/O 模式。如果 P3.7 SFR 数据是"1"时, P3.7 被指定为 施密特触发器输入模式; 否则, 它被指定为开漏输出模式。

DS-TM52F5274\_74B\_78\_78B\_S 46 Rev 0.92, 2015/10/13



| SFR 91h | Bit 7 | Bit 6         | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |
|---------|-------|---------------|-------|-------|-------|-------|-------|-------|--|
| POOE    |       | POOE          |       |       |       |       |       |       |  |
| R/W     |       | R/W           |       |       |       |       |       |       |  |
| Reset   | 0     | 0 0 0 0 0 0 0 |       |       |       |       |       |       |  |

91h.7~0 **P0OE**: 端口 0 CMOS 推挽输出使能控制

0:关闭 1:开启

| SFR 93h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| P2MOD   |       | P2    | OE    |       | P2M   | OD1   | P2M   | OD0   |
| R/W     |       | R/    | W     |       | R     | W     | R/    | W     |
| Reset   | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 1     |

93h.7~4 **P2OE:** P2.5~P2.2 CMOS 推挽输出使能控制

0:关闭 1:开启

| SFR A6h | Bit 7   | Bit 6   | Bit 5   | Bit 4   | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|---------|---------|---------|---------|-------|-------|-------|-------|
| PINMOD  | PWM1AOE | PWM1BOE | PWM0AOE | PWM0BOE | TCOE  | T2OE  | _     | _     |
| R/W     | R/W     | R/W     | R/W     | R/W     | R/W   | R/W   | _     | _     |
| Reset   | 0       | 0       | 0       | 0       | 0     | 0     | _     | _     |

A6h.6 **PWM1BOE:**PWM1B 信号输出使能

0:禁止 PWM1B 信号输出到 P2.3 1:允许 PWM1B 信号输出到 P2.3

 A6h.4
 PWM0BOE: PWM0B 信号输出使能

 0:禁止 PWM0B 信号输出到 P2.2

 1:允许 PWM0B 信号输出到 P2.2

| SFR B1h | Bit 7 | Bit 6   | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1   | Bit 0 |
|---------|-------|---------|-------|-------|-------|-------|---------|-------|
| LCDCON  | LCDON | LCDDUTY | _     | _     | _     |       | LCDBRIT |       |
| R/W     | R/W   | R/W     | _     | _     | _     | R/W   |         |       |
| Reset   | 0     | 1       | _     | _     | _     | 1     | 0       | 0     |

B1h.7 **LCDON**:LCD/LED 使能控制

0:LCD/LED 关闭

1:LCD/LED 开启, P0.7~P0.4 为 LCD/LED SEG 引脚

B1h.6 **LCDDUTY:**LCD/LED 占空比选择

0:1/3 占空比, P0.3~P0.1 为 LCD/LED COM 引脚, P0.0 为 I/O 引脚

1:1/4 占空比, P0.3~P0.0 为 LCD/LED COM 引脚



# 8. 定时器

Timer0, Timer1 和 Timer2 设置为标准的 8051 兼容的定时器/计数器。相较于传统的 12T 8051, 该芯片的 Timer0/1/2 使用 2 个系统时钟周期的时间基本单元。也就是说, 在定时器模式下, 这些定时器以每一个"2 个系统时钟"率增加; 在计数器模式下, T0/T1/T2 引脚输入脉冲必须大于 2 个系统时钟以便该设备可以辨识。除了标准 8051 定时器功能, T0O 引脚输出"Timer0 溢出除以 64"的信号, 而 T2O 引脚输出"Timer2 溢出除以 2"的信号。当时基是 SXT, Timer3 被设置为一个实时时钟计数。

#### 8.1 Timer0/1

TCON 和 TMOD 用于设置操作模式, 并控制 Timer0/1 的运行和中断产生, 定时器/计数器的值存储 在两个成对的 8 位寄存器 (TL0, TH0, 和 TL1, TH1)。

| SFR <b>88h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| TCON           | TF1   | TR1   | TF0   | TR0   | IE1   | IT1   | IE0   | IT0   |
| R/W            | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset          | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

88h.7 **TF1:**Timer1 溢出标志

当定时器/计数器 1 溢出时由 H/W 设置。

当 CPU 转向进入中断服务程序时由 H/W 清零。

88h.6 **TR1:**Timer1 运行控制

0:Timer1 停止

1:Timer1 运行

88h.5 **TF0:**Timer0 溢出标志

当定时器/计数器 0 溢出时由 H/W 设置。

当 CPU 转向进入中断服务程序时由 H/W 清零。

88h.4 **TR0:**Timer0 运行控制

0:Timer0 停止 1:Timer0 运行

| SFR <b>89h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| TMOD           | GATE1 | CT1N  | TMOD1 |       | GATE0 | CT0N  | TMOD0 |       |
| R/W            | R/W   | R/W   | R/W   |       | R/W   | R/W   | R/    | W     |
| Reset          | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

89h.7 **GATE1:**Timer1 门控位

0:当 TR1 位设置时 Timer1 使能

1:只有当 INT1 引脚为高, TR1 位设置时 Timer1 使能

89h.6 CT1N:Timer1 计数器/定时器选择位

0:定时器模式, Timer1 的数据以 2 个系统时钟周期率增加

1:计数器模式, Timer1 的数据在 T1 引脚的下降沿时增加

89h.5~4 TMOD1:Timer1 模式选择

00:8 位定时器/计数器(TH1)和 5 位预分频器(TL1)

01:16 位定时器/计数器

10:8 位自动重载定时器/计数器(TL1), 溢出时从 TH1 重新装载。

11:Timer1 停止

89h.3 **GATE0:**Timer0 门控位

0:当 TR0 位设置时 Timer0 使能

1:只有当 INTO 引脚为高, TRO 位设置时 TimerO 使能



89h.2 CT0N: Timer0 计数器/定时器选择位

0:定时器模式, Timer0 的数据以 2 个系统时钟周期率增加

1: 计数器模式, Timer0 的数据在 T0 引脚的下降沿时增加

89h.1~0 **TMOD0:**Timer0 模式选择

00:8 位定时器/计数器(TH0)和 5 位预分频器(TL0)

01:16 位定时器/计数器

10:8 位自动重载定时器/计数器(TL0), 溢出时从 TH0 重新装载。

11:TL0 是一个 8 位定时器/计数器。TH0 是一个 8 位定时器/计数器,使用 Timer1 的 TR1 和 TF1 位。

| SFR 8Ah | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|--|--|
| TL0     |       | TL0   |       |       |       |       |       |       |  |  |
| R/W     |       | R/W   |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |  |  |

8Ah.7~0 **TL0:**Timer0 数据的低字节

| SFR 8Bh | Bit 7 | Bit 6         | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|---------------|-------|-------|-------|-------|-------|-------|--|--|
| TL1     |       | TL1           |       |       |       |       |       |       |  |  |
| R/W     |       | R/W           |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0 0 0 0 0 0 0 |       |       |       |       |       |       |  |  |

8Bh.7~0 **TL1:**Timer1 数据的低字节

| SFR 8Ch | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|--|--|
| TH0     |       | TH0   |       |       |       |       |       |       |  |  |
| R/W     |       | R/W   |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |  |  |

8Ch.7~0 **TH0:**Timer0 数据的高字节

| SFR 8Dh | Bit 7 | Bit 6         | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|---------------|-------|-------|-------|-------|-------|-------|--|--|
| TH1     |       | TH1           |       |       |       |       |       |       |  |  |
| R/W     |       | R/W           |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0 0 0 0 0 0 0 |       |       |       |       |       |       |  |  |

8Dh.7~0 TH1:Timer1 数据的高字节

注:另请参阅第6章的有关 Timer0/1 中断使能和优先级的更多信息。

注:同时参阅第7章关于TOO引脚输出设置的详细信息。

#### **8.2 Timer2**

Timer2 通过 TCON2 寄存器存储在 TL2 和 TH2 的定时器/计数器 2 低和高字节和存储在 RCAP2L 和 RCAP2H 的 Timer2 重载/捕获寄存器的高和低字节来控制。

| SFR C8h | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0  |
|---------|-------|-------|-------|-------|-------|-------|-------|--------|
| T2CON   | TF2   | EXF2  | RCLK  | TCLK  | EXEN2 | TR2   | CT2N  | CPRL2N |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W    |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0      |

C8h.7 TF2:Timer2 溢出标志

当定时器/计数器 2 溢出时由 H/W 设置,除非 RCLK = 1 或 TCLK = 1。此位必须由 S/W 清零。



C8h.6 EXF2:T2EX 中断引脚下降沿标志

如果 EXEN2 = 1, 当捕获或重载是由 T2EX 引脚的下降沿跳变引起时被设置。该位必须由 S/W 清零。

C8h.5 RCLK:UART 接收时钟控制位

0:模式 1 或 3 时使用 Timer1 溢出作为串行端口接收时钟 1:模式 1 或 3 时使用 Timer2 溢出作为串行端口接收时钟

C8h.4 TCLK:UART 发送时钟控制位

0:模式 1 或 3 时使用 Timer1 溢出作为串行端口发送时钟 1:模式 1 或 3 时使用 Timer2 溢出作为串行端口发送时钟

C8h.3 **EXEN2:**T2EX 引脚使能

0:T2EX 引脚禁用

1:T2EX 引脚使能,如果 RCLK = TCLK = 0,当检测出 T2EX 引脚的下降沿跳变,这引起捕获或重载

C8h.2 TR2:Timer2 运行控制

0:Timer2 停止

1:Timer2 运行

C8h.1 CT2N: Timer2 计数器/定时器选择位

0:定时器模式, Timer2 的数据以 2 个系统时钟周期率增加

1:计数器模式, Timer2 的数据在 T2 引脚的下降沿时增加

C8h.0 CPRL2N: Timer2 捕捉/重载控制位

0:重载模式, 如果 EXEN2 = 1 当 Timer2 溢出或 T2EX 引脚上的下降沿跳变则自动重载

1:捕捉模式,如果 EXEN2 = 1 在 T2EX 引脚上的下降沿跳变则捕捉

如果 RCLK = 1 或 TCLK = 1 时, CPRL2N 被忽略, Timer2 溢出时定时器被强制自动重载

| SFR CAh | Bit 7 | Bit 6         | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|---------------|-------|-------|-------|-------|-------|-------|--|--|
| RCP2L   |       | RCP2L         |       |       |       |       |       |       |  |  |
| R/W     |       | R/W           |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0 0 0 0 0 0 0 |       |       |       |       |       |       |  |  |

CAh.7~0 RCP2L:Timer2 重载/捕获数据的低字节

| SFR CBh | Bit 7 | Bit 6       | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|-------------|-------|-------|-------|-------|-------|-------|--|--|
| RCP2H   |       | RCP2H       |       |       |       |       |       |       |  |  |
| R/W     |       | R/W         |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0 0 0 0 0 0 |       |       |       |       |       |       |  |  |

CBh.7~0 RCP2H: Timer2 重载/捕获数据的高字节

| SFR CCh | Bit 7 | Bit 6         | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|---------------|-------|-------|-------|-------|-------|-------|--|--|
| TL2     |       | TL2           |       |       |       |       |       |       |  |  |
| R/W     |       | R/W           |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0 0 0 0 0 0 0 |       |       |       |       |       |       |  |  |

CCh.7~0 TL2:Timer2 数据的低字节

| SFR CDh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|--|--|
| TH2     |       | TH2   |       |       |       |       |       |       |  |  |
| R/W     |       | R/W   |       |       |       |       |       |       |  |  |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |  |  |

CDh.7~0 TH2:Timer2 数据的高字节

注:另请参阅第6章的有关 Timer2 中断使能和优先级的更多信息。

注:同时参阅第7章关于T2O引脚输出设置的详细信息。



#### **8.3** Timer3

**F5274/74B/78/78B** 的 Timer3 作为时基计数器,周期性地产生中断。它会产生一个中断标志位(TF3)当时钟除以32768,16384,8192或128取决于TM3PSC位。Timer3的时钟源为慢时钟(SRC或SXT)。当时钟源为 SXT 即是理想的实时时钟(RTC)功能。

| SFR 94h | Bit 7  | Bit 6  | Bit 5 | Bit 4  | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|--------|--------|-------|--------|-------|-------|-------|-------|
| OPTION  | UART1W | MODE3V | WD7   | WDTPSC |       | ADCKS |       | PSC   |
| R/W     | R/W    | R/W    | R/    | R/W    |       | W     | R/    | W     |
| Reset   | 0      | 0      | 0     | 0      | 0     | 0     | 0     | 0     |

94h.1~0 TM3PSC:Timer3 中断率控制选择

00:中断率是 32768 慢时钟周期 01:中断率是 16384 慢时钟周期 10:中断率是 8192 慢时钟周期 11:中断率是 128 慢时钟周期

| SFR <b>95h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| INTFLG         | LVD   | _     | TKIF  | ADIF  | _     | IE2   | P1IF  | TF3   |
| R/W            | R     | _     | R/W   | R/W   | _     | R/W   | R/W   | R/W   |
| Reset          | _     | _     | 0     | 0     | _     | 0     | 0     | 0     |

95h.0 **TF3:**Timer3 中断标志

当 Timer3 到达 TM3PSC 设置周期时由 H/W 设置。

当程序执行中断服务程序时被自动清除。

S/W 也可以写 FEh 到 INTFLG 清除该标志。(注 2)

注2:S/W 可以写 0 清除 INTFLG 中的标志, 但写 1 没有任何效果。

| SFR F8h | Bit 7  | Bit 6  | Bit 5 | Bit 4 | Bit 3   | Bit 2 | Bit 1 | Bit 0 |
|---------|--------|--------|-------|-------|---------|-------|-------|-------|
| AUX1    | CLRWDT | CLRTM3 | TKSOC | ADSOC | CLRPWM0 | _     | _     | DPSEL |
| R/W     | R/W    | R/W    | R/W   | R/W   | R/W     | _     | _     | R/W   |
| Reset   | 0      | 0      | 0     | 0     | 0       | _     | _     | 0     |

F8h.6 CLRTM3:设置以清除 Timer3, H/W 会在下一个时钟周期自动清除此设置

注:另请参阅第6章的有关 Timer3 中断使能和优先级的更多信息。



# 8.4 TOO 和 T2O 输出控制

该装置可以产生各种频率的波形引脚输出(CMOS 推挽格式)供蜂鸣器使用。TOO 波形由 Timer0 溢出除以 64 产生, T2O 波形由 Timer2 溢出除以 2 产生。用户可以设置定时器自动重装速度以控制自己的频率。设置 TOOE 和 T2OE SFR 可输出这些波形。

| SFR A6h | Bit 7   | Bit 6   | Bit 5   | Bit 4   | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|---------|---------|---------|---------|-------|-------|-------|-------|
| PINMOD  | PWM1AOE | PWM1BOE | PWM0AOE | PWM0BOE | TCOE  | T2OE  | _     | _     |
| R/W     | R/W     | R/W     | R/W     | R/W     | R/W   | R/W   | _     | _     |
| Reset   | 0       | 0       | 0       | 0       | 0     | 0     | _     | _     |

A6h.2 **T2OE:** Timer2 信号输出(T2O) 使能

0:禁止 Timer2 溢出除以 2 输出到 P1.0 1:允许 Timer2 溢出除以 2 输出到 P1.0

| SFR A5h | Bit 7 | Bit 6 | Bit 5  | Bit 4 | Bit 3  | Bit 2 | Bit 1  | Bit 0 |
|---------|-------|-------|--------|-------|--------|-------|--------|-------|
| P3MODH  | T0OE  | _     | P3MOD6 |       | P3MOD5 |       | P3MOD4 |       |
| R/W     | R/W   | _     | R/     | R/W   |        | R/W   |        | W     |
| Reset   | 0     | _     | 0      | 0     | 0      | 0     | 0      | 0     |

A5h.7 **T0OE:**Timer0 信号输出(T0O)控制

0:禁止"Timer0 溢出除以 64"输出到 P3.4 1:允许"Timer0 溢出除以 64"输出到 P3.4



#### 9. UART

UART使用 SCON和 SBUF的 SFR。SCON是控制寄存器,SBUF是数据寄存器。数据被写入到 SBUF用于传输,而 SBUF被读取时,可获得接收数据。接收到的数据和发送数据寄存器是完全独立的。除了标准的 8051 的全双工模式,该芯片还提供了一线模式。如果 UART1W 位被设置,发送和接收数据采用 P3.1 脚。

| SFR <b>87h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| PCON           | SMOD  | _     | _     | _     | GF1   | GF0   | PD    | IDL   |
| R/W            | R/W   | _     | _     | _     | R/W   | R/W   | R/W   | R/W   |
| Reset          | 0     | _     | _     | _     | 0     | 0     | 0     | 0     |

87h.7 SMOD:UART 双波特率控制位

0:禁止 UART 双波特率控制位 1:允许 UART 双波特率控制位

| SFR <b>94h</b> | Bit 7  | Bit 6  | Bit 5  | Bit 4 | Bit 3 | Bit 2 | Bit 1  | Bit 0 |
|----------------|--------|--------|--------|-------|-------|-------|--------|-------|
| OPTION         | UART1W | MODE3V | WDTPSC |       | ADCKS |       | TM3PSC |       |
| R/W            | R/W    | R/W    | R/     | R/W   |       | W     | R/     | W     |
| Reset          | 0      | 0      | 0      | 0     | 0     | 0     | 0      | 0     |

94h.7 **UART1W:**一线 UART 模式使能, TXD/RXD 都使用 P3.1 脚

0:禁止一线 UART 模式 1:允许一线 UART 模式

| SFR <b>98h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| SCON           | SM0   | SM1   | SM2   | REN   | TB8   | RB8   | TI    | RI    |
| R/W            | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Reset          | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

98h.7~6 **SM0, SM1:**串行端口模式选择位 0, 1

00:模式 0:8 位移位寄存器, 波特率 = F<sub>SYSCLK</sub>/2

01:模式 1:8 位 UART, 波特率可变

10:模式 2:9 位 UART, 波特率 = F<sub>SYSCLK</sub>/32 或/64

11:模式 3:9 位 UART, 波特率可变

98h.5 **SM2:**串行端口模式选择位 2

SM2 通过一线串行方式实现多机通信并修改上述如下。在模式 2 和 3, 当 SM2 设置, 如果接收到的第九位数据为 0, 那么接收中断不会产生。在模式 1 中, 除非有效的停止位被接收, 接收中断不会产生。在模式 0 中, SM2 应为 0。

98h.4 **REN:**UART 接收使能

0:禁止接收

1:允许接收

98h.3 TB8: 发送位 8, 在模式 2 和 3 为发送第九位

98h.2 **RB8**: 接收位 8, 包含模式 2 和 3 的接收第九位, 如果 SM2 = 0, 为模式 1 停止位

98h.1 **TI:** 发送中断标志

由 H/W 设置在模式 0 第 8 位的结束时, 或在其他模式中停止位的开始时。必须通过 S/W 清零。

98h.0 **RI**:接收中断标志

由 H/W 设置在模式 0 第 8 位的结束时, 或在其他模式下停止位的取样点。必须通过 S/W 清零。



| SFR <b>99h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|--|--|
| SBUF           |       | SBUF  |       |       |       |       |       |       |  |  |
| R/W            |       | R/W   |       |       |       |       |       |       |  |  |
| Reset          | _     | _     | _     | _     | _     | _     | _     | _     |  |  |

99h.7~0 **SBUF:**UART 发送和接收数据。发送写入该位置数据和接收从该位置读取数据,但路径是独立的。

F<sub>SYSCLK</sub> 表示系统时钟频率。

● 模式 0:

波特率 = F<sub>SYSCLK</sub>/2

• 模式 1,3:如果使用 Timer1 自动重载模式

波特率 = (SMOD + 1) x F<sub>SYSCLK</sub> / (32 x 2 x (256 – TH1))

• 模式 1,3:如果使用 Time2

波特率 = Timer2 overflow rate/16 = F<sub>SYSCLK</sub> / (32 x (65536 – RCP2H, RCP2L))

● 模式 2:

波特率 =  $(SMOD + 1) \times F_{SYSCLK} / 64$ 

**注:**另请参阅第6章的有关 UART 中断使能和优先级的更多信息。 注:同时参阅第8章有关 Timer2 如何控制 UART 时钟的详细信息。



#### **10. PWMs**

F5274/74B/78/78B 有两个独立的 PWM 模块, PWM0 和 PWM1。每个 PWM 模块可以将信号输出到两个不同的引脚。例如 PWM0 具有两个输出引脚,并且可以被配置为使用 P1.2 和 P2.2。用户可以选择为一个输出引脚或让 PWM0 信号同步输出两个输出引脚。PWM0AOE 位被用来选择 PWM0A(P1.2)的输出,PWM0BOE 位被用来选择 PWM0B(P2.2)的输出。在 PWM 可于 PWM 基础时钟上产生 1024 占空比的分辨率的固定频率的波形。PWM 时钟可以选择 FRC 双倍频(FRC×2)或 F<sub>SYSCLK</sub> 除以 1,2 或 4。LSB 扩展技术允许 PWM 以"PWM 时钟除以 256"而不是在"PWM 时钟除以 1024"的频率运行,这意味着 PWM 的速度比正常运行的频率快四倍。更高的 PWM 频率的优点是后 RC 滤波器可将 PWM 信号转换成更稳定的直流电压水平。

当 PWM 占空比寄存器的 8 位 MSB 和 8 位基计数器相匹配时, PWM 输出信号被复位为低电平。当基计数器计满时,由 PWM 占空比寄存器的 2 位 LSB 决定是否立即或延后一个时钟周期再将 PWM输出信号设置为高电平。PWM 周期可通过写入周期值到 8 位的 PWM 周期寄存器中设置。

引脚模式的 SFR 控制 PWM 的输出波形格式。模式 1 使 PWM 为开漏输出,模式 2 使 PWM 为 CMOS 推挽输出。(参见第7章)



PWM 结构

DS-TM52F5274\_74B\_78\_78B\_S 55 Rev 0.92, 2015/10/13



| SFR 9Ah | Bit 7 | Bit 6   | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|---------|-------|-------|-------|-------|-------|-------|--|--|
| PWM0PRD |       | PWM0PRD |       |       |       |       |       |       |  |  |
| R/W     |       | R/W     |       |       |       |       |       |       |  |  |
| Reset   | 1     | 1       | 1     | 1     | 1     | 1     | 1     | 1     |  |  |

9Ah.7~0 PWM0PRD:PWM0 周期

| SFR 9Bh | Bit 7 | Bit 6  | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|--------|-------|-------|-------|-------|-------|-------|--|--|
| PWM0DH  |       | PWM0DH |       |       |       |       |       |       |  |  |
| R/W     |       | R/W    |       |       |       |       |       |       |  |  |
| Reset   | 1     | 0      | 0     | 0     | 0     | 0     | 0     | 0     |  |  |

9Bh.7~0 **PWM0DH**:PWM0 占空比的高字节

每当8位基计数器与8位PWM0DH匹配时PWM0输出信号被复位为低电平。

| SFR 9Ch | Bit 7 | Bit 6   | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |  |
|---------|-------|---------|-------|-------|-------|-------|-------|-------|--|--|--|
| PWM1PRD |       | PWM1PRD |       |       |       |       |       |       |  |  |  |
| R/W     |       | R/W     |       |       |       |       |       |       |  |  |  |
| Reset   | 1     | 1       | 1     | 1     | 1     | 1     | 1     | 1     |  |  |  |

9Ch.7~0 **PWM1PRD:**PWM1 周期

| SFR 9Dh | Bit 7 | Bit 6  | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |
|---------|-------|--------|-------|-------|-------|-------|-------|-------|--|--|
| PWM1DH  |       | PWM1DH |       |       |       |       |       |       |  |  |
| R/W     |       | R/W    |       |       |       |       |       |       |  |  |
| Reset   | 1     | 0      | 0     | 0     | 0     | 0     | 0     | 0     |  |  |

9Dh.7~0 **PWM1DH**:PWM1 占空比的高字节

每当8位基计数器与8位 PWM1DH 匹配时 PWM 输出信号被复位为低电平。

| SFR A1h       | Bit 7 | Bit 6 | Bit 5 | Bit 4  | Bit 3 | Bit 2   | Bit 1 | Bit 0  |  |
|---------------|-------|-------|-------|--------|-------|---------|-------|--------|--|
| <b>PWMCON</b> | PWM   | 1CKS  | PWN   | PWM1DL |       | PWM0CKS |       | PWM0DL |  |
| R/W           | R/    | W     | R/    | W      | R/    | W       | R/    | W      |  |
| Reset         | 1     | 0     | 0     | 0      | 1     | 0       | 0     | 0      |  |

Alh.7~6 PWM1CKS:PWM1 时钟源

 $00:F_{SYSCLK}/4$ 

 $01:F_{SYSCLK}/2$ 

 $10:F_{SYSCLK}$ 

11:FRCx2

A1h.5~4 PWM1DL:PWM1 占空比的低字节

当基计数器计满时(= PWM1PRD),由 PWM1DL 决定是否立即或延后一个时钟周期再将 PWM1 输出信号设置为高电平。

A1h.3~2 PWM0CKS:PWM0 时钟源

 $00:F_{SYSCLK}/4$ 

 $01:F_{SYSCLK}/2$ 

 $10:F_{SYSCLK}$ 

11:FRCx2

A1h.1~0 PWM0DL:PWM0 占空比的低字节

当基计数器计满时(= PWM0PRD),由 PWM0DL 决定是否立即或延后一个时钟周期再将 PWM0 输出信号设置为高电平。



| SFR A6h | Bit 7   | Bit 6   | Bit 5   | Bit 4   | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|---------|---------|---------|---------|-------|-------|-------|-------|
| PINMOD  | PWM1AOE | PWM1BOE | PWM0AOE | PWM0BOE | TCOE  | T2OE  |       | _     |
| R/W     | R/W     | R/W     | R/W     | R/W     | R/W   | R/W   | _     | _     |
| Reset   | 0       | 0       | 0       | 0       | 0     | 0     | _     | _     |

A6h.7 **PWM1AOE:**PWM1A 信号输出使能

0:禁止 PWM1A 信号输出到 P1.3

1: 允许 PWM1A 信号输出到 P1.3

A6h.6 **PWM1BOE**:PWM1B 信号输出使能

0:禁止 PWM1B 信号输出到 P2.3

1:允许 PWM1B 信号输出到 P2.3

A6h.5 **PWM0AOE:**PWM0A 信号输出使能

0:禁止 PWM0A 信号输出到 P1.2

1:允许 PWM0A 信号输出到 P1.2

A6h.4 **PWM0BOE**:PWM0B 信号输出使能

0:禁止 PWM0B 信号输出到 P2.2 1:允许 PWM0B 信号输出到 P2.2

| SFR F8h | Bit 7  | Bit 6  | Bit 5 | Bit 4 | Bit 3   | Bit 2 | Bit 1 | Bit 0 |
|---------|--------|--------|-------|-------|---------|-------|-------|-------|
| AUX1    | CLRWDT | CLRTM3 | TKSOC | ADSOC | CLRPWM0 | _     | _     | DPSEL |
| R/W     | R/W    | R/W    | R/W   | R/W   | R/W     | _     | _     | R/W   |
| Reset   | 0      | 0      | 0     | 0     | 0       | _     | _     | 0     |

F8h.3 CLRPWM0:PWM0 清除使能

0:PWM0 运行

1:PWM0 清除并停止







# 11. ADC

**F5274/74B/78/78B** 提供了一个 12 位 ADC 包括了 12 通道模拟输入多路复用器, 控制寄存器, 时钟发生器, 12 位逐次逼近寄存器和输出数据寄存器。使用 ADC, 首先要设置 ADCKS 位选择合适的 ADC 时钟频率, 它必须小于 1 MHz。然后, 设置 ADSOC 位启动 ADC 转换, 在转换结束 H/W 将自动清除它。转换结束后 H/W 将设置 ADIF 位,当 ADC 中断使能, 并产生一个中断。ADIF 位可以通过写 0 到该位或写 1 至 ADSOC 清零。因为某些信道和触摸按键通道共享, ADC 的通道必须和触摸按键信道不同配置, 以避免影响到通道的输入灵敏度。模拟输入电平必须保持从  $V_{SS}$  到  $V_{CC}$  的范围内。





#### 11.1 ADC 通道

12 位 ADC, 一共有 12 个通道, 指定为 AD0~AD9,  $V_{SS}$  和 VBG。ADC 通道通过模拟开关多路复用器连接到模拟输入引脚。模拟开关多路复用器由 ADCHS 寄存器控制。**F5274/74B/78/78B** 提供多达 10 个模拟输入引脚,指定为 AD0~AD9。此外, 还有两个模拟输入引脚连接参考电压。当 ADCHS 设置为 1010b 时, 模拟输入将连接到  $V_{SS}$ , 当 ADCHS 设置为 1011b 时, 模拟输入将连接到 VBG。VBG 是 1.2V 的内部基准电压源。



# 11.2 ADC 转换时间

转换时间是 ADC 转换电压所需要的时间。该 ADC 转换每个位需要两个 ADC 时钟周期,以及多个时钟周期进行输入电压采样和保持。一共需要 50 个 ADC 时钟周期以执行完全转化。当转换时间结束, ADIF 中断标志由 H/W 设置, 12 位 A/D 转换结果被加载到 ADCDH 和 ADCDL 寄存器。



DS-TM52F5274\_74B\_78\_78B\_S 60 Rev 0.92, 2015/10/13



| SFR 94h | Bit 7  | Bit 6  | Bit 5  | Bit 4 | Bit 3 | Bit 2 | Bit 1  | Bit 0 |
|---------|--------|--------|--------|-------|-------|-------|--------|-------|
| OPTION  | UART1W | MODE3V | WDTPSC |       | ADCKS |       | TM3PSC |       |
| R/W     | R/W    | R/W    | R/     | W     | R/    | W     | R/     | W     |
| Reset   | 0      | 0      | 0      | 0     | 0     | 0     | 0      | 0     |

94h.3~2 ADCKS:ADC 时钟频率选择

 $00:F_{SYSCLK}/32$   $01:F_{SYSCLK}/16$  $10:F_{SYSCLK}/8$ 

 $11:F_{SYSCLK}/4$ 

| SFR <b>95h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| INTFLG         | LVD   | _     | TKIF  | ADIF  |       | IE2   | P1IF  | TF3   |
| R/W            | R     | _     | R/W   | R/W   |       | R/W   | R/W   | R/W   |
| Reset          | _     | _     | 0     | 0     | _     | 0     | 0     | 0     |

95h.4 ADIF: ADC 中断标志

于转换结束时由 H/W 设置。S/W 写入 EFh 到 INTFLG 或设置 ADSOC 位来清除该标志。

| SFR AAh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| ADTKDT  |       | ADO   | CDL   |       | TKEOC | TKOVF | TK    | DH    |
| R/W     |       | I     | ₹     |       | R     | R     | I     | >     |
| Reset   | _     | _     |       | _     | _     | _     |       | _     |

AAh.7~4 ADCDL: ADC 数据位 3~0

| SFR ABh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |  |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|--|--|--|
| ADCDH   |       | ADCDH |       |       |       |       |       |       |  |  |  |
| R/W     |       | R     |       |       |       |       |       |       |  |  |  |
| Reset   | _     | _     | _     | _     | _     | _     | _     | _     |  |  |  |

ABh.7~0 **ADCDH**: ADC 数据位 11~4

| SFR AEh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| CHSEL   |       | ADO   | CHS   |       | TKCHS |       |       |       |
| R/W     |       | R/    | W     |       |       | R/    | W     |       |
| Reset   | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

AEh.7~4 ADCHS: ADC 通道选择

0000: ADC0 (P3.3) 0001: ADC1 (P3.2)

0010: ADC2 (P3.1)

0011: ADC3 (P3.0)

0100: ADC4 (P1.0)

0101: ADC5 (P1.1)

0110: ADC6 (P1.2)

0111: ADC7 (P1.3)

1000: ADC8 (P1.4)

1001: ADC9 (P1.5)

 $1010:V_{SS}$ 

1011: VBG(内部参考电压)

11xx:未定义



| SFR F8h | Bit 7  | Bit 6  | Bit 5 | Bit 4 | Bit 3   | Bit 2 | Bit 1 | Bit 0 |
|---------|--------|--------|-------|-------|---------|-------|-------|-------|
| AUX1    | CLRWDT | CLRTM3 | TKSOC | ADSOC | CLRPWM0 | _     |       | DPSEL |
| R/W     | R/W    | R/W    | R/W   | R/W   | R/W     | _     | _     | R/W   |
| Reset   | 0      | 0      | 0     | 0     | 0       | _     | _     | 0     |

F8h.4 **ADSOC**: 启动 ADC 转换

设置 ADSOC 位启动 ADC 转换, ADSOC 位将由 H/W 于转换结束时被清除。S/W 也可以写 0 清除该标志。

注:另请参阅第6章的有关ADC中断使能和优先级的更多信息。

注:同时参阅第7章有关ADC引脚输入设置的详细信息。



# 12. 触摸按键(仅 F5278/78B)

触摸按键提供了实现手指触摸检测的方便,简单而可靠的方法。在按键扫描操作时,它仅需要 CLD 引脚上外接一个电容。该设备支持 14 个通道触摸按键检测经由 S/W 手动模式或 H/W 自动模式。



要正确使用触摸按键,用户必须设置引脚模式如下表所示。闲置触摸按键设为模式 0,可上拉引脚以减少各键的相互干扰。TK 引脚扫描时,用户必须设置该引脚为模式 3 以禁用上拉电阻。

| 触摸按键 P1MODx/P3MODx 设置 | TK0~TK3    | TK4~TK8    | TK9~TK13   | CLD        |
|-----------------------|------------|------------|------------|------------|
| 引脚不是触摸按键              | 模式 0/1/2/3 | 模式 0/1/2/3 | 模式 0/1/2/3 | 模式 0/1/2/3 |
| 引脚是触摸按键,闲置            | 模式 0       | 模式 0       | 模式 0       | 模式 3       |
| 引脚是触摸按键, S/W 扫描       | 模式3        | 模式3        | 模式3        | 模式 3       |
| 引脚是触摸按键,H/W 自动扫描      | 模式 0       | _          | _          | 模式 3       |

#### S/W 手动模式触摸按键检测

所有的触摸按键(TK0~TK13)可用于 S/W 手动模式。要启动 S/W 模式,用户需指派 TKAUTO=0 和 TKPD=0,然后设置 TKSOC 位以启动触摸按键转换,TKSOC 位可以于转换结束时自动清除。然而,如果系统时钟的速度太慢,由于时钟采样率 H/W 可能无法清除 TKSOC。TKEOC=0 表示转换正在进行中。TKEOC=1 表示转换结束,并将触摸按键的计数值存储到 10 位 TK 数据计数(TKDH和 TKDL)。TKEOC=1 后,用户必须等待至少 10μs 再进行下一次转换。如果 TKOVF=1,表示转换的数值超出周期范围。降低/提高 TKTMR 可以减少/增加 TK 数据计数以适应系统板的情况。

触摸按键单元内部有一个内置的参考电容来模拟键的行为。设置 TKCHS 为 1111b, 并开始触摸按键转换可以得到这个参考电容的 TKDATA。因为内部电容从未受水或手机影响, 用于比较环境背景噪音非常有用。

DS-TM52F5274\_74B\_78\_78B\_S 63 Rev 0.92, 2015/10/13



# H/W 自动模式触摸按键检测(ATK)

只有 TK0~TK3 可享有 H/W 自动模式。该功能可在快速/慢速/待机模式下工作,并节省 S/W 工作,以及降低芯片功耗。要使用此功能,用户需要设置 TKAUTO=1 来启用 H/W 完全控制 TK 单元。每 2048 或 4096 個慢时钟周期 H/W 会自动检测 TK0~TK3 的 TK 统计数据。如果按键的 TK 数据量小于预先设定的比较阈值(ATKC0~3), H/W 产生中断和唤醒 CPU。用户可以于 TK 中断后切换 TK 模块返回 S/W 手动模式,以识别/确认按键触摸事件。

| SFR <b>95h</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| INTFLG         | LVD   | _     | TKIF  | ADIF  | _     | IE2   | P1IF  | TF3   |
| R/W            | R     | _     | R/W   | R/W   | _     | R/W   | R/W   | R/W   |
| Reset          | _     | _     | 0     | 0     | _     | 0     | 0     | 0     |

95h.5 **TKIF:**触摸按键中断标志

手动模式触摸按键检测: H/W 检测到 TK 通道转换结束後设置, S/W 可以写 DFh 到 INTFLG 以清除此位。

自动模式触摸按键检测:检测到 TK 通道的触摸事件的时候由 H/W 设置,当程序执行中断服务程序时它被自动清除,S/W 可以写 DFh 到 INTFLG 以清除此位。

註:自动模式触摸按键检测,触摸按键中断标志亦會於 ADC 转换结束时被清除,在自动模式触摸按键检测时,应避免启用 ADC 模块。

| SFR AAh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| ADTKDT  |       | ADO   | CDL   |       | TKEOC | TKOVF | TK    | DH    |
| R/W     | R     |       |       |       | R     | R     | F     | ₹     |
| Reset   | _     | _     | _     | _     | _     | _     | _     | _     |

AAh.3 **TKEOC**: 触摸按键转换结束标志,在设定 TKSOC=1 之后, TKEOC 可能会有 3uS 的延迟反应时间

0:指示转换正在进行

1:指示转换完成

AAh.2 **TKOVF:**触摸按键计数器溢出

0:指示计数器未溢出

1:指示计数器已溢出

AAh.1~0 **TKDH:**触摸按键计数器数据位 9~8

| SFR ACh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|--|
| TKDL    |       | TKDL  |       |       |       |       |       |       |  |
| R/W     |       |       |       | F     | ₹     |       |       |       |  |
| Reset   | _     | _     | _     | _     | -     | _     | _     | _     |  |

ACh.7~0 TKDL:触摸按键计数器数据位 7~0

| SFR ADh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| TKCON   | TKPD  | _     | _     | _     | _     |       | TKTMR |       |
| R/W     | R/W   | _     | _     | _     | _     | R/W   |       |       |
| Reset   | 1     | _     | _     | _     | _     | 1     | 0     | 0     |

ADh.7 **TKPD:**触摸按键关闭电源

0:触摸按键运行 1:触摸按键关闭电源

ADh.2~0 TKTMR:触摸按键转换时间选择

TKTMR 调整触摸按键的参考电压值。TKTMR 的值越大,需要更长的充电时间,这可能会影响

触摸感测的灵敏度。 000:转换时间最短

...

111:转换时间最长



| SFR AEh | Bit 7 | Bit 6 | Bit 5       | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------------|-------|-------|-------|-------|-------|
| CHSEL   |       | ADO   | ADCHS TKCHS |       |       |       |       |       |
| R/W     |       | R/    | W           |       | R/W   |       |       |       |
| Reset   | 1     | 1     | 1           | 1     | 1     | 1     | 1     | 1     |

AEh.3~0 TKCHS: 触摸按键通道选择

0000: TK0 (P1.0)

0001:TK1(P1.1)

0010:TK2(P1.2)

0011:TK3(P1.3)

0100:TK4(P3.3)

0101:TK5(P3.2)

0110:TK6(P3.1)

0111:TK7(P3.0)

1000: TK8 (P1.4)

1001:TK9(P1.6)

1010:TK10(P1.7)

1011:TK11(P3.6)

1100: TK12 (P3.5)

1101: TK13 (P3.4)

1110: 未定义

1111:内部参考电容

| SFR AFh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3  | Bit 2   | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|--------|---------|-------|-------|
| TKCON2  |       | ATI   | KDT   |       | TKAUTO | ATKRATE | ATK   | NUM   |
| R/W     |       | F     | ₹     |       | R/W    | R/W     | R/    | W     |
| Reset   | _     | _     | _     | _     | 0      | 0       | 1     | 1     |

AFh.7~4 ATKDT: 触摸按键自动扫描结果(H/W ATK 模式)

xxx1:TK0有一个触摸事件

xx1x:TK1 有一个触摸事件

x1xx:TK2有一个触摸事件

1xxx:TK3 有一个触摸事件

AFh.3 TKAUTO: 触摸按键自动扫描模式启用

0:S/W 模式

1:H/W ATK 模式

AFh.2 ATKRATE: 触摸按键扫描速率(H/W ATK 模式)

0: ATK 每 4096 個慢时钟周期扫描一次

1: ATK 每 2048 個慢时钟周期扫描一次

AFh.1~0 ATKNUM: 触摸按键自动扫描频道数量(H/W ATK 模式)

00:ATK 只检测 TK0

01:ATK 检测 TK0 和 TK1

10:ATK 检测 TK0~TK2

11:ATK 检测 TK0~TK3

| SFR C2h | Bit 7 | Bit 6 | Bit 5  | Bit 4 | Bit 3 | Bit 2 | Bit 1  | Bit 0 |
|---------|-------|-------|--------|-------|-------|-------|--------|-------|
| ATKC10H | _     |       | ATKC1H |       |       |       | ATKC0H |       |
| R/W     | _     | R/W   |        |       | _     |       | R/W    |       |
| Reset   | _     | 0     | 0      | 0     | _     | 0     | 0      | 0     |

ATKC1H: 数据阈值数据位 10~8 与 TK1 扫描相比(for H/W ATK Mode) C2h.2~0 ATKC0H: 数据阈值数据位 10~8 与 TK0 扫描相比(for H/W ATK Mode)



| SFR C3h | Bit 7 | Bit 6 | Bit 5  | Bit 4 | Bit 3 | Bit 2 | Bit 1  | Bit 0 |
|---------|-------|-------|--------|-------|-------|-------|--------|-------|
| ATKC32H | _     |       | АТКС3Н |       |       |       | ATKC2H |       |
| R/W     | _     | R/W   |        |       | _     |       | R/W    |       |
| Reset   | _     | 0     | 0      | 0     | _     | 0     | 0      | 0     |

C3h.6~4 **ATKC3H:** 数据阈值数据位 10~8 与 TK3 扫描相比(for H/W ATK Mode) C3h.2~0 **ATKC2H:** 数据阈值数据位 10~8 与 TK2 扫描相比(for H/W ATK Mode)

| SFR C4h | Bit 7 | Bit 6  | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |
|---------|-------|--------|-------|-------|-------|-------|-------|-------|--|
| ATKCL0  |       | ATKCL0 |       |       |       |       |       |       |  |
| R/W     |       | R/W    |       |       |       |       |       |       |  |
| Reset   | 0     | 1      | 0     | 0     | 0     | 0     | 0     | 0     |  |

C4h.7~0 **ATKCL0**:数据阈值数据位 7~0 与 TK0 扫描相比(H/W ATK 模式)

| SFR C5h | Bit 7 | Bit 6  | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |
|---------|-------|--------|-------|-------|-------|-------|-------|-------|--|
| ATKCL1  |       | ATKCL1 |       |       |       |       |       |       |  |
| R/W     |       | R/W    |       |       |       |       |       |       |  |
| Reset   | 0     | 1      | 0     | 0     | 0     | 0     | 0     | 0     |  |

C5h.7~0 **ATKCL1**:数据阈值数据位 7~0 与 TK1 扫描相比(H/W ATK 模式)

| SFR C6h | Bit 7 | Bit 6  | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|--------|-------|-------|-------|-------|-------|-------|
| ATKCL2  |       | ATKCL2 |       |       |       |       |       |       |
| R/W     |       | R/W    |       |       |       |       |       |       |
| Reset   | 0     | 1      | 0     | 0     | 0     | 0     | 0     | 0     |

C6h.7~0 **ATKCL2**:数据阈值数据位 7~0 与 TK2 扫描相比(H/W ATK 模式)

| SFR C7h | Bit 7 | Bit 6  | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|--------|-------|-------|-------|-------|-------|-------|
| ATKCL3  |       | ATKCL3 |       |       |       |       |       |       |
| R/W     |       |        |       | R/    | W     |       |       |       |
| Reset   | 0     | 1      | 0     | 0     | 0     | 0     | 0     | 0     |

C7h.7~0 **ATKCL3**:数据阈值数据位 7~0 与 TK3 扫描相比(H/W ATK 模式)

| SFR F8h | Bit 7  | Bit 6  | Bit 5 | Bit 4 | Bit 3   | Bit 2 | Bit 1 | Bit 0 |
|---------|--------|--------|-------|-------|---------|-------|-------|-------|
| AUX1    | CLRWDT | CLRTM3 | TKSOC | ADSOC | CLRPWM0 | _     | _     | DPSEL |
| R/W     | R/W    | R/W    | R/W   | R/W   | R/W     |       | _     | R/W   |
| Reset   | 0      | 0      | 0     | 0     | 0       | _     | _     | 0     |

F8h.5 **TKSOC**: 启动触摸按键转换

设置 TKSOC 位开始触摸按键转换, TKSOC 位将由 H/W 于转换结束时被清除。S/W 也可以写 0 清除该标志。

注:另请参阅第6章的有关触摸按键中断使能和优先级的更多信息。

注:另请参阅第7章关于触摸按键引脚输入设置的详细信息。



# 13. LCD 控制器/驱动器

**F5274/74B/78/78B** 支持 LCD 控制器和驱动器。LCD 驱动器通过 4 COMs 和 18 SEGs 驱动 72 点 LCD 面板。它能驱动三分之一偏压。LCD 时钟源是由 SRC 或 SXT 产生取决于 LCDCKS 位。时钟速率可以由 LCDPSC 位选择除以 32, 64, 128 或 256。在 SRC LCD 时钟源, $V_{CC}$  电压水平将影响到 SRC 频率和 LCD 帧速率。LCDRAM 位于 8051 的外部数据存储器空间,地址从 F000h 到 F008h。



# LCD RAM(外部数据存储器)

| Addr. | COM3  | COM2  | COM1  | COM0  | COM3  | COM2  | COM1  | COM0  |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| F000h | SEG1  | SEG1  | SEG1  | SEG1  | SEG0  | SEG0  | SEG0  | SEG0  |
| F001h | SEG3  | SEG3  | SEG3  | SEG3  | SEG2  | SEG2  | SEG2  | SEG2  |
| F002h | SEG5  | SEG5  | SEG5  | SEG5  | SEG4  | SEG4  | SEG4  | SEG4  |
| F003h | SEG7  | SEG7  | SEG7  | SEG7  | SEG6  | SEG6  | SEG6  | SEG6  |
| F004h | SEG9  | SEG9  | SEG9  | SEG9  | SEG8  | SEG8  | SEG8  | SEG8  |
| F005h | SEG11 | SEG11 | SEG11 | SEG11 | SEG10 | SEG10 | SEG10 | SEG10 |
| F006h | SEG13 | SEG13 | SEG13 | SEG13 | SEG12 | SEG12 | SEG12 | SEG12 |
| F007h | SEG15 | SEG15 | SEG15 | SEG15 | SEG14 | SEG14 | SEG14 | SEG14 |
| F008h | SEG17 | SEG17 | SEG17 | SEG17 | SEG16 | SEG16 | SEG16 | SEG16 |



任何 COM 引脚上的重复波形输出的频率可以用来表示 LCD 的帧速率。下图显示了一个 LCD 帧。



各个驱动系统的帧速率表如下所示。

|          |                | LCD Frame Rate (Hz) |            |  |  |  |
|----------|----------------|---------------------|------------|--|--|--|
| LCDCKS   | LCDPSC         | LCDDUTY (B1h.6)     |            |  |  |  |
| (B2h.7)  | $(B2h.6\sim5)$ | 0                   | 1          |  |  |  |
|          |                | (1/3 duty)          | (1/4 duty) |  |  |  |
|          | 00 (/256)      | 15.63               | 11.72      |  |  |  |
| 0 (SRC)  | 01 (/128)      | 31.25               | 23.44      |  |  |  |
| 24000 Hz | 10 (/64)       | 62.5                | 46.88      |  |  |  |
|          | 11 (/32)       | 125                 | 93.75      |  |  |  |
|          | 00 (/256)      | 21.33               | 16.00      |  |  |  |
| 1 (SXT)  | 01 (/128)      | 42.67               | 32.00      |  |  |  |
| 32768 Hz | 10 (/64)       | 85.33               | 64.00      |  |  |  |
|          | 11 (/32)       | 170.67              | 128.00     |  |  |  |

DS-TM52F5274\_74B\_78\_78B\_S 68 Rev 0.92, 2015/10/13



下图 LCD 电压发生器显示了由电阻组成的内部电压产生器。LCDON 和 SELLED 控制来自  $V_{CC}$  的电流流向地。如果 LCDON = 0 或 SELLED = 1 时, PMOS 将关闭路径, 使得所有 LCD 电压为 0 伏。如果 LCDON = 1 和 SELLED = 0 时, 电阻分压器将工作以产生多种电压提供 LCD 控制模块用于产生所希望的波形。LCDBRIT 控制位设定开路/短路以决定  $V_{LCD}$ 。下面的表显示了  $V_{LCD}$  对应 LCDBRIT。分压电路将消耗电流由于当 LCDON = 1 和 SELLED = 0 直流路径总是开启。



| LCDBRIT | $V_{LCD}$                  |
|---------|----------------------------|
| 000     | $(12/20) \text{ x V}_{CC}$ |
| 001     | $(12/19) \times V_{CC}$    |
| 010     | $(12/18) \text{ x V}_{CC}$ |
| 011     | $(12/17) \times V_{CC}$    |
| 100     | $(12/15) \times V_{CC}$    |
| 101     | $(12/14) \times V_{CC}$    |
| 110     | $(12/13) \times V_{CC}$    |
| 111     | $V_{CC}$                   |



# 1/4 占空比, 1/3 偏压输出波形







| SFR B1h | Bit 7 | Bit 6   | Bit 5 | Bit 4 | Bit 3 | Bit 2   | Bit 1 | Bit 0 |
|---------|-------|---------|-------|-------|-------|---------|-------|-------|
| LCDCON  | LCDON | LCDDUTY | _     | _     | _     | LCDBRIT |       |       |
| R/W     | R/W   | R/W     | _     | _     | _     | R/W     |       |       |
| Reset   | 0     | 1       | _     | _     | _     | 1       | 0     | 0     |

B1h.7 **LCDON:**LCD/LED 使能位

0:LCD/LED 关闭 1:LCD/LED 使能

B1h.6 LCDDUTY:LCD/LED 占空比选择

0:1/3 占空比 1:1/4 占空比

B1h.2~0 **LCDBRIT:**LCD 亮度选择

000: (12/20) x V<sub>CC</sub> 001: (12/19) x V<sub>CC</sub> 010: (12/18) x V<sub>CC</sub> 011: (12/17) x V<sub>CC</sub> 100: (12/15) x V<sub>CC</sub> 101: (12/14) x V<sub>CC</sub> 110: (12/13) x V<sub>CC</sub>

 $111:V_{CC}$ 

| SFR <b>B2h</b> | Bit 7  | Bit 6  | Bit 5 | Bit 4  | Bit 3  | Bit 2  | Bit 1 | Bit 0 |
|----------------|--------|--------|-------|--------|--------|--------|-------|-------|
| LCDCON2        | LCDCKS | LCDPSC |       | SELLED | LEDPOL | LEDDTE | _     | _     |
| R/W            | R/W    | R/W    |       | R/W    | R/W    | R/W    | _     | _     |
| Reset          | 0      | 0      | 0     | 0      | 0      | 0      |       | _     |

B2h.7 LCDCKS:LCD/LED 时钟源选择

0:SRC 1:SXT

B2h.6~5 **LCDPSC**:LCD/LED 时钟分频器选择

00:LCD/LED 时钟被除以 256 01:LCD/LED 时钟被除以 128 10:LCD/LED 时钟被除以 64 11:LCD/LED 时钟被除以 32

| SFR B3h | Bit 7   | Bit 6   | Bit 5   | Bit 4   | Bit 3   | Bit 2   | Bit 1   | Bit 0   |
|---------|---------|---------|---------|---------|---------|---------|---------|---------|
| LCDPIN  | LCDPIN7 | LCDPIN6 | LCDPIN5 | LCDPIN4 | LCDPIN3 | LCDPIN2 | LCDPIN1 | LCDPIN0 |
| R/W     |
| Reset   | 0       | 0       | 0       | 0       | 0       | 0       | 0       | 0       |

B3h.1 **LCDPIN1**:P1.3~P1.6(SEG11~8)LCD/LED 模式使能 B3h.0 **LCDPIN0**:P17, P3.6~P3.4(SEG7~4)LCD/LED 模式使能

0:I/O 模式

1:LCD/LED 模式



# 14. LED 控制器/驱动器

F5274/74B/78/78B 支持LED 控制器和驱动器。如果LED 模式选项 SELLED 设定, F5274/74B/78/78B 将切换LCD 驱动器成为LED 驱动器。它提供了 4 COMs 和 18 SEGs 共同驱动一个 72 像素 LED 模块。LED 和 LCD 模块共享相同的时钟源和 LCDRAM。于 LED 应用中, COM 引脚具有较高的灌电流,可直接驱动 LED。此外, LED 提供 COM 引脚极性和死区时间的选项, 分别由 LEDPOL 位和 LEDDTE 位设置。





### 应用电路

### COM 低电平有效和 SEG 高电平有效



### COM 低电平有效和 SEG 低电平有效



## COM 高电平有效和 SEG 高电平有效





为了避免 COM 信号变化时 LED 的闪烁, **F5274/74B/78/78B** 提供了一个死区时间的选择。设置 SELLED 位将选择在 LED 模式, 并设置 LEDDTE 位使能死区时间。在死区时间内, COM 引脚将输出短暂不活动的信号, 而不是立即改变信号。

### 1/4 占空比, LEDDTE = 0



### 1/4 占空比, LEDDTE = 1





| SFR B1h | Bit 7 | Bit 6   | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1   | Bit 0 |
|---------|-------|---------|-------|-------|-------|-------|---------|-------|
| LCDCON  | LCDON | LCDDUTY | _     | _     | _     |       | LCDBRIT |       |
| R/W     | R/W   | R/W     | _     | _     | _     |       | R/W     |       |
| Reset   | 0     | 1       | _     | _     | _     | 1     | 0       | 0     |

B1h.7 LCDCON:LCD/LED 使能位

0:LCD/LED 关闭 1:LCD/LED 使能

|   | SFR B2h | Bit 7  | Bit 6 | Bit 5  | Bit 4 | Bit 3  | Bit 2  | Bit 1 | Bit 0 |
|---|---------|--------|-------|--------|-------|--------|--------|-------|-------|
| ſ | LCDCON2 | LCDCKS | LCD   | LCDPSC |       | LEDPOL | LEDDTE | _     | _     |
|   | R/W     | R/W    | R/    | R/W    |       | R/W    | R/W    | _     | _     |
| ſ | Reset   | 0      | 0     | 0      | 0     | 0      | 0      | _     | _     |

B2h.7 **LCDCKS**:LCD/LED 时钟源选择

0:SRC 1:SXT

B2h.6~5 LCDPSC:LCD/LED 时钟分频器选择

00:LCD/LED 时钟被除以 256 01:LCD/LED 时钟被除以 128 10:LCD/LED 时钟被除以 64 11:LCD/LED 时钟被除以 32

B2h.4 **SELLED:**LED 选择模式

0:LCD 模式 1:LED 模式

B2h.3 **LEDPOL:**LED COM 极性选择

0:低电平有效(高灌电流)

1:高电平有效

B2h.2 **LEDDTE:**LED COM 死区时间使能

0:LED COM 死区时间停用 1:LED COM 死区时间使能

| SFR B3h | Bit 7   | Bit 6   | Bit 5   | Bit 4   | Bit 3   | Bit 2   | Bit 1   | Bit 0   |
|---------|---------|---------|---------|---------|---------|---------|---------|---------|
| LCDPIN  | LCDPIN7 | LCDPIN6 | LCDPIN5 | LCDPIN4 | LCDPIN3 | LCDPIN2 | LCDPIN1 | LCDPIN0 |
| R/W     |
| Reset   | 0       | 0       | 0       | 0       | 0       | 0       | 0       | 0       |

B3h.1 **LCDPIN1**:P1.3~P1.6(SEG11~8)LCD/LED 模式使能 B3h.0 **LCDPIN0**:P17, P3.6~P3.4(SEG7~4)LCD/LED 模式使能

0:I/O 模式

1:LCD/LED 模式



### 15. 串行外围界面(SPI)

串行外围界面(SPI)模块能够全双工,同步的进行 MCU 和外围设备之间的串行通信。外围设备可以是其它的 MCU, ADC,传感器,或闪速存储器等。SPI 运行在可达系统时钟除以二之时钟速率。韧体可以读取状态标志,或者操作可被中断驱动。下图显示了 SPI 系统框图。

#### SPI 模块的功能包括:

- 主或从模式操作
- 3线或4线模式操作
- 全双工操作
- 可编程的传输波特率
- 单接收缓冲区
- 串行时钟相位和极性选项
- MSB 优先或 LSB 优先移动可选





SPI 使用的四个信号说明如下。MOSI (P3.5) 信号是主设备的输出和从设备的输入。该信号是当 SPI 工作在主模式时的输出, SPI 处于从模式下为输入。MISO (P1.7) 信号是从设备的输出和主设备的输入。当 SPI 工作在主模式时的输入, SPI 处于从模式下为输出。数据是通过设置 LSBF 位决定优先传输最高位 (MSB) 或最低位 (LSB)。SCK (P3.6) 信号是主设备的输出和输入到从设备。它是用来同步主设备和从设备的 MOSI 和 MISO 线的数据。SPI 在主模式下提供 8 种可编程的时钟频率的 SCK 信号。SS (P3.4) 信号是低电平有效的从机选择引脚。在 4 线从模式下, 该信号没有被选中 (SS = 1) 时会被忽略。当在 SPCON 中的 SSDIS 设置时, 在主或从模式下 SS 都会被忽略。在从模式和 SSDIS 被清零, 当 SS 为低电平, SPI 有效运行。在多重从模式下, 在同一时间只有一个从设备会被选择, 以避免对 MISO 线发生总线冲突。在主模式和 SSDIS 清零, 当 SS 为低电平, 在 SPSTA 中的 MODF会被设置。对于多重主模式, 使能 SS 线, 以避免 MOSI 和 SCK 线被多个主设备驱动。

### 主模式

SPI 通过设置 SPCON 中的 MSTR 位以工作在主控模式。要开始传送, 先将数据写到 SPDAT。如果 SPBSY 位被清除, 数据将被转移到移位寄存器, 并开始移出到 MOSI 线上。在同时, 数据从 MISO 线移入从设备。当传输结束时在 SPSTA 中的 SPIF 位变为被设置, 则接收的数据被写入到接收缓冲器, 并将 SPSTA 中的 RCVBF 位设置。为了防止溢出条件, 软件必须在下一个字节进入移位寄存器之前先读取 SPDAT。当数据写入 SPDAT 时 SPBSY 位将会被设置以开始传送, 并在主控模式的第八个 SCK 周期结束时被清零。

### 从模式

SPI 通过清除 SPCON 中的 MSTR 位成为从模式。如果 SSDIS 清零,则传输开始当 SS 变低并保持低直到数据传送结束。如果 SSDIS 设置,在 SPCON 中的 SPEN 位被设置时,传输将会开始,并不在意 SS。主设备的数据将通过 MOSI 线转移到移位寄存器,并从移位寄存器移出到 MISO 线。当一个字节进入移位寄存器时,如果 RCVBF 被清除,数据将被传输到接收缓冲器。如果 RCVBF 设置,较新的接收数据将不会传送到接收缓冲器而且 RCVOVF 位会被设置。当一个字节进入移位寄存器后,SPIF 和 RCVBF 位会被设置。为了防止溢出条件,软件必须在下一个字节进入移位寄存器之前先读取 SPDAT 或写 0 到 RCVBF。在从模式下允许的最大 SCK 频率为 F<sub>SYSCLK</sub> /4。在从模式下,当 SSDIS 位清零, SPBSY 位指的是 SS 引脚, SSDIS 位设置时则指向 SPEN 位。

#### 串行时钟

SPI 通过设置 SPCON 寄存器的 CPOL 和 CPHA 位,产生四个时钟类型。CPOL 位定义在 SPI 空闲状态的 SCK 的水平。在 CPOL 位被清零时空闲状态的 SCK 电平为低的, CPOL 位设置时是高电平。CPHA 位定义用于采样和数据移位的边沿。在 CPHA 位被清除时 SPI 在 SCK 周期的第一个边沿采样数据和在 SCK 周期的第二个边沿移动数据。CPHA 位被设置时在 SCK 期间的第二边沿的 SPI 采样数据和 SCK 周期的第一个边沿移位数据。下图显示了在主从模式的详细时间。SPEN 位被设置前主设备和从设备必须被配置为使用相同的时钟类型。SPCR 控制主模式的串行时钟频率。在从模式时,此寄存器被忽略。在主模式下 SPI 时钟可以选择为系统时钟除以 2, 4, 8 或 16。

DS-TM52F5274\_74B\_78\_78B\_S 77 Rev 0.92, 2015/10/13











在主和从模式中, SPIF 位是在数据传输结束时由 H/W 设置, 如果 SPI 中断使能, 并产生一个中断。程序执行中断服务程序时, SPIF 位被自动清除。S/W 也可以写 0 清除该标志。如果在 SPBSY 设置时将数据写入 SPDAT, WCOL 位将被 H/W 设置, 如果 SPI 中断使能, 并产生一个中断。当这种情况发生时, 数据写入到 SPDAT 将被忽略, 并且移位寄存器将不会被写入。写 0 到该位或当 SPBSY被清除时重写 SPDAT 数据将会清除 WCOL 标志。在主模式中, 当 SSDIS 被清零, SS 引脚被拉低, MODF 位会被设置, 如果 SPI 中断使能, 中断就会产生。当 MODF 位被设置, SPCON 中的 SPEN和 MSTR 将被 H/W 清零。写 0 到 MODF 位将清除该标志。

| SFR BCh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|
| SPCON   | SPEN  | MSTR  | CPOL  | СРНА  | SSDIS | LSBF  | SP    | CR    |
| R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/    | W     |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

BCh.7 SPEN:SPI 使能

0:SPI 关闭

1:SPI 使能

BCh.6 MSTR:主模式使能

0:从模式

1: 主模式

BCh.5 CPOL:SPI 时钟极性

0:SCK 在空闲状态是低电平

1:SCK 在空闲状态是高电平

BCh.4 **CPHA:**SPI 时钟相位

0:在 SCK 周期的第一个边沿采样数据

1:在 SCK 周期的第二个边沿采样数据



BCh.3 SSDIS:SS 引脚禁用

0: 使能 SS 引脚

1:禁用 SS 引脚

BCh.2 LSBF:LSB 优先

0:MSB 优先

1:LSB 优先

BCh.1~0 SPCR:SPI 时钟速率

00: F<sub>SYSCLK</sub> /2 01: F<sub>SYSCLK</sub> /4 10: F<sub>SYSCLK</sub> /8 11: F<sub>SYSCLK</sub> /16

| SFR <b>BDh</b> | Bit 7 | Bit 6 | Bit 5 | Bit 4  | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
|----------------|-------|-------|-------|--------|-------|-------|-------|-------|
| SPSTA          | SPIF  | WCOL  | MODF  | RCVOVF | RCVBF | SPBSY | _     | _     |
| R/W            | R/W   | R/W   | R/W   | R/W    | R/W   | R     | _     | _     |
| Reset          | 0     | 0     | 0     | 0      | 0     | 0     | _     | _     |

BDh.7 **SPIF:**SPI 中断标志

这是由 H/W 在数据传输结束时设定。中断产生时由 H/W 清零。写 0 到该位将清除该标志。

BDh.6 WCOL:写入冲突中断标志

由 H/W 设置, 如果 SPBSY = 1 时写入数据到 SPDAT。写 0 到该位或 SPBSY = 0 时重写 SPDAT 数据将清除该标志。

BDh.5 MODF:模式故障中断标志

在主模式时,当 SSDIS = 0, SS 引脚被拉低时通过 H/W 设置。写 0 到该位将清除该标志。当该位被设置, SPCON 中的 SPEN 和 MSTR 将被 H/W 清零。

BDh.4 RCVOVF:接收缓冲区溢出标志

在数据传输结束和 RCVBF = 1 时将通过 H/W 设置。写 0 到该位或读取 SPDAT 寄存器将清除该标志。

BDh.3 RCVBF:接收缓冲器满标志

在数据传输结束时将通过 H/W 设置。写 0 到该位或读取 SPDAT 寄存器将清除该标志。

BDh.2 **SPBSY:**SPI 忙碌标志(唯读)

当 SPI 传输正在进行时,由 H/W 设置。

| SFR BEh | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |  |  |  |
|---------|-------|-------|-------|-------|-------|-------|-------|-------|--|--|--|
| SPDAT   |       | SPDAT |       |       |       |       |       |       |  |  |  |
| R/W     |       | R/W   |       |       |       |       |       |       |  |  |  |
| Reset   | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |  |  |  |

BEh.7~0 SPDAT: SPI 发送和接收之数据

SPDAT 寄存器被用于发送和接收数据。写数据到 SPDAT 会放置数据到移位寄存器,并开始在主模式下传输。读 SPDAT 则存回接收缓冲器的内容。



### 16. 在线仿真器(ICE)模式

本装置可以支持在线仿真模式。要使用 ICE 模式,用户只需要将 P3.0 和 P3.1 引脚连接至 tenx 专有的 EV 模块。这样做的好处是,用户可以在不改变电路板的目标设备上模拟整个系统。但 ICE 模式也有一些限制,如下所列。

- 1. 该设备必须取消保护。
- 2. P3.0 和 P3.1 引脚必须工作在输入模式 (P1MOD0 = 0/1 和 P1MOD1 = 0/1)。
- 3. 在程序代码下载时, P1.2 由 T-Link 的单元所控制而 P3.3 需发出应答信号给 T-Link。下载完 之后, P1.2 和 P3.3 可以模拟其他任何引脚。
- 4. 在程序代码下载时, P3.2 输出 FRC/2 信号而 P3.5 始终输出低电平。下载完之后, P3.2 和 P3.5 可以模拟其他任何引脚。
- 5. 程序存储器的寻址空间 0D00h~0FFFh 和 0033h~003Ah 由 tenx EV 模块占用。因此,用户程序无法存取这些空间。
- 6. P3.0 和 P3.1 引脚的功能无法模拟。
- 7. P3.0 和 P3.1 引脚可以由 P2.4 和 P2.5 引脚取代





# SFR & CFGW 映像

| Adr      | Rst                    | Name             | Bit 7         | Bit 6                                                                                     | Bit 5       | Bit 4    | Bit 3   | Bit 2       | Bit 1            | Bit 0       |  |
|----------|------------------------|------------------|---------------|-------------------------------------------------------------------------------------------|-------------|----------|---------|-------------|------------------|-------------|--|
| 80h      | 1111-1111              | P0               | P0.7          | P0.6                                                                                      | P0.5        | P0.4     | P0.3    | P0.2        | P0.1             | P0.0        |  |
| 81h      | 0000-0111              | SP               |               | l                                                                                         | l           | S        | P       | l .         | l .              |             |  |
| 82h      | 0000-0000              | DPL              |               |                                                                                           |             | DI       | PL      |             |                  |             |  |
| 83h      | 0000-0000              | DPH              |               |                                                                                           |             | DF       | PH      |             |                  |             |  |
| 87h      | 0xxx-0000              | PCON             | SMOD          | =                                                                                         | =           | -        | GF1     | GF0         | PD               | IDL         |  |
| -        | 0000-0000              | TCON             | TF1           | TR1                                                                                       | TF0         | TR0      | IE1     | IT1         | IE0              | IT0         |  |
| -        | 0000-0000              | TMOD             | GATE1         | CT1N                                                                                      | TM          |          | GATE0   | CT0N        | TM               | OD0         |  |
|          | 0000-0000              | TL0<br>TL1       |               |                                                                                           |             | TI       |         |             |                  |             |  |
|          | 0000-0000              | TH0              |               |                                                                                           |             | TH       |         |             |                  |             |  |
|          | 0000-0000              | TH1              |               | TH1                                                                                       |             |          |         |             |                  |             |  |
| 90h      | 1111-1111              | P1               | P1.7          | P1.6                                                                                      | P1.5        | P1.4     | P1.3    | P1.2        | P1.1             | P1.0        |  |
| 91h      | 0000-0000              | POOE             |               |                                                                                           |             | P00      | OE      | I           | I                |             |  |
| 93h      | 0000-0101              | P2MOD            |               | P2                                                                                        | OE          |          | P2M     | IOD1        | P2M              | OD0         |  |
| 94h      | 0000-0000              | OPTION           | UART1W        | MODE3V                                                                                    | WD7         | ΓPSC     | AD      | CKS         | TM3              | PSC         |  |
| 95h      | xx00-x000              | INTFLG           | LVDO          | =                                                                                         | TKIF        | ADIF     | =       | IE2         | P1IF             | TF3         |  |
|          | 0000-0000              | P1WKUP           |               |                                                                                           |             | P1W      |         |             |                  |             |  |
|          | xxxx-xxx0              | SWCMD            | CD 40         | G) (1                                                                                     | G) 40       | IAPALL , |         | DD0         | TOT.             | RI          |  |
| 98h      | 0000-0000<br>xxxx-xxxx | SCON<br>SBUF     | SM0           | SM0         SM1         SM2         REN         TB8         RB8         TI           SBUF |             |          |         |             |                  |             |  |
| 9Ah      |                        | PWM0PRD          |               |                                                                                           |             | PWM      |         |             |                  |             |  |
| 9Bh      |                        | PWM0DH           |               |                                                                                           |             | PWM      |         |             |                  |             |  |
| 9Ch      |                        | PWM1PRD          |               |                                                                                           |             | PWM      |         |             |                  |             |  |
| 9Dh      | 1000-0000              | PWM1DH           |               |                                                                                           |             | PWM      | I1DH    |             |                  |             |  |
| A0h      | 1111-1111              | P2               | P2.7          | P2.6                                                                                      | P2.5        | P2.4     | P2.3    | P2.2        | P2.1             | P2.0        |  |
| A1h      | 1000-1000              | PWMCON           | PWM           | 1CKS                                                                                      | PWM         | 11DL     |         | PWM0CKS     |                  | 10DL        |  |
|          | 0000-0000              | P1MODL           |               | OD3                                                                                       | P1M         | OD2      | P1M     | IOD1        | P1MOD0           |             |  |
| <u> </u> | 0000-0000              | P1MODH           |               | OD7                                                                                       |             | OD6      |         | IOD5        | P1MOD4           |             |  |
|          | 0101-0101<br>0x00-0000 | P3MODI           | T0OE          | OD3                                                                                       |             | OD2      |         | IOD1        | P3MOD0<br>P3MOD4 |             |  |
|          | 0000-0000              | P3MODH<br>PINMOD |               | PWM1BOE                                                                                   |             | OD6      | TCOE    | OD5<br>T2OE | P3M              | OD4<br>_    |  |
|          | 0x00-0000              | IE               | EA            | -                                                                                         | ET2         | ES       | ET1     | EX1         | ET0              | EX0         |  |
|          | 0000-0000              |                  |               | IAPWE                                                                                     | <u> </u>    | SPIE     | ADTKIE  | EX2         | P1IE             | TM3IE       |  |
| -        | xxxx-xxxx              | ADTKDT           |               | ADO                                                                                       | CDL         |          | TKEOC   | TKOVF       | TK               | DH          |  |
| ABh      | xxxx-xxxx              | ADCDH            |               |                                                                                           |             | ADO      | CDH     |             |                  |             |  |
| ACh      | xxxx-xxxx              | TKDL             |               |                                                                                           |             | TK       | DL      | 1           |                  |             |  |
|          | 1xxx-x100              | TKCON            | TKPD          | _                                                                                         | _           | _        | _       |             | TKTMR            |             |  |
|          | 1111-1111              | CHSEL            |               |                                                                                           | CHS         |          |         | TKO         |                  |             |  |
|          | xxxx-0011              | TKCON2           | D2 7          | ı                                                                                         | KDT<br>D2.5 | D2 4     | TKAUTO  | ATKRATE     |                  | NUM<br>D2 0 |  |
| -        | 1111-1111<br>01xx-x100 | P3<br>LCDCON     | P3.7<br>LCDON | P3.6<br>LCDDUTY                                                                           | P3.5        | P3.4     | P3.3    | P3.2        | P3.1<br>LCDBRIT  | P3.0        |  |
|          |                        | LCDCON2          | LCDCKS        |                                                                                           | PSC         | SELLED   | LEDPOL  | LEDDTE      | - LCDBRII        | _           |  |
|          | 0000-0000              | LCDPIN           | LCDPIN7       | LCDPIN6                                                                                   | LCDPIN5     | LCDPIN4  | LCDPIN3 | LCDPIN2     | LCDPIN1          | LCDPIN0     |  |
| -        | xx00-0000              | IP               | _             | _                                                                                         | PT2         | PS       | PT1     | PX1         | PT0              | PX0         |  |
| -        | xx00-0000              | IPH              | _             | -                                                                                         | PT2H        | PSH      | PT1H    | PX1H        | РТ0Н             | PX0H        |  |
| BAh      | xxx0-0000              | IP1              | -             | -                                                                                         | -           | PSPI     | PADTKI  | PX2         | PP1              | PT3         |  |



| Adr | Rst       | Name    | Bit 7   | Bit 6   | Bit 5  | Bit 4  | Bit 3   | Bit 2  | Bit 1  | Bit 0  |  |  |
|-----|-----------|---------|---------|---------|--------|--------|---------|--------|--------|--------|--|--|
| BBh | xxx0-0000 | IP1H    | _       | -       | _      | PSPIH  | PADTKIH | PX2H   | PP1H   | РТ3Н   |  |  |
| BCh | 0000-0000 | SPCON   | SPEN    | MSTR    | CPOL   | СРНА   | SSDIS   | LSBF   | SP     | CR     |  |  |
| BDh | 0000-0xxx | SPSTA   | SPIF    | WCOL    | MODF   | RCVOVF | RCVBF   | SPBSY  | -      | -      |  |  |
| BEh | 0000-0000 | SPDAT   |         |         |        | SPI    | OAT     |        |        |        |  |  |
| C2h | x000-x000 | ATKC10H |         |         | ATKC1H |        | =       |        | ATKC0H |        |  |  |
| C3h | x000-x000 | ATKC32H | I       |         | ATKC3H |        | _       |        | ATKC2H |        |  |  |
| C4h | 0100-0000 | ATKC0L  |         |         |        | ATK    | COL     |        |        |        |  |  |
| C5h | 0100-0000 | ATKC1L  |         |         |        | ATK    | C1L     |        |        |        |  |  |
| C6h | 0100-0000 | ATKC2L  |         | ATKC2L  |        |        |         |        |        |        |  |  |
| C7h | 0100-0000 | ATKC3L  |         | ATKC3L  |        |        |         |        |        |        |  |  |
| C8h | 0000-0000 | T2CON   | TF2     | EXF2    | RCLK   | TCLK   | EXEN2   | TR2    | CT2N   | CPRL2N |  |  |
| CAh | 0000-0000 | RCP2L   |         |         |        | RC     | P2L     |        |        |        |  |  |
| CBh | 0000-0000 | RCP2H   |         |         |        | RC     | P2H     |        |        |        |  |  |
| CCh | 0000-0000 | TL2     |         |         |        | T      | L2      |        |        |        |  |  |
| CDh | 0000-0000 | TH2     |         |         |        | TI     | H2      |        |        |        |  |  |
| D0h | 0000-0000 | PSW     | CY      | AC      | F0     | RS1    | RS0     | OV     | F1     | P      |  |  |
| D8h | 00x0-0011 | CLKCON  | SCKTYPE | FCKTYPE | I      | STPPCK | STPFCK  | SELFCK | CLK    | PSC    |  |  |
| E0h | 0000-0000 | ACC     | ACC.7   | ACC.6   | ACC.5  | ACC.4  | ACC.3   | ACC.2  | ACC.1  | ACC.0  |  |  |
| F0h | 0000-0000 | В       | B.7     | B.6     | B.5    | B.4    | B.3     | B.2    | B.1    | B.0    |  |  |
| F7h | xxxx-xxxx | CFGWL   | WD      | )TE     | =      |        |         | FRCF   |        |        |  |  |
| F8h | 0000-0xx0 | AUX1    | CLRWDT  | CLRTM3  | TKSOC  | ADSOC  | CLRPWM0 | _      | _      | DPSEL  |  |  |

| Flash Address | Name  | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3  | Bit 2  | Bit 1   | Bit 0 |  |
|---------------|-------|-------|-------|-------|-------|--------|--------|---------|-------|--|
| 1FFEh         | CFGWL | WI    | TE    | -     |       | FRCF   |        |         |       |  |
| 1FFFh         | CFGWH | PROT  | XRSTE | LV    | RE    | VCCFLT | PWRSAV | MVCLOCK | _     |  |



# SFR & CFGW 说明

下表列出所有的 SFR, 特地保留原始英文, 以供使用者交互参考。

| SFR<br>Adr | SFR Name | Bit # | Bit Name | R/W | Rst | Description                                                                                                                                                                                                       |
|------------|----------|-------|----------|-----|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 80h        | Р0       | 7~0   | Р0       | R/W | FFh | Port0 data, also controls the P0.n pin's pull-up function. If the P0.n SFR data is "1" and the corresponding P0OE.n = 0 (input mode), the pull-up is enabled.                                                     |
| 81h        | SP       | 7~0   | SP       | R/W | 07h | Stack Point                                                                                                                                                                                                       |
| 82h        | DPL      | 7~0   | DPL      | R/W | 00h | Data Point low byte                                                                                                                                                                                               |
| 83h        | DPH      | 7~0   | DPH      | R/W | 00h | Data Point high byte                                                                                                                                                                                              |
|            |          | 7     | SMOD     | R/W | 0   | UART double baud rate control bit 0: Disable UART double baud rate 1: Enable UART double baud rate                                                                                                                |
| 87h        | PCON     | 3     | GF1      | R/W | 0   | General purpose flag bit                                                                                                                                                                                          |
|            |          | 2     | GF0      | R/W | 0   | General purpose flag bit                                                                                                                                                                                          |
|            |          | 1     | PD       | R/W | 0   | Stop bit. If 1 Stop mode is entered.                                                                                                                                                                              |
|            |          | 0     | IDL      | R/W | 0   | Idle bit. If 1, Idle mode is entered.                                                                                                                                                                             |
|            |          | 7     | TF1      | R/W | 0   | Timer1 overflow flag Set by H/W when Timer/Counter 1 overflows. Cleared by H/W when CPU vectors into the interrupt service routine.                                                                               |
|            |          | 6     | TR1      | R/W | 0   | Timer1 run control 0: Timer1 stops 1: Timer1 runs                                                                                                                                                                 |
|            |          | 5     | TF0      | R/W | 0   | Timer0 overflow flag Set by H/W when Timer/Counter 0 overflows. Cleared by H/W when CPU vectors into the interrupt service routine.                                                                               |
|            |          | 4     | TR0      | R/W | 0   | Timer0 run control 0: Timer0 stops 1: Timer0 runs                                                                                                                                                                 |
| 88h        | TCON     | 3     | IE1      | R/W | 0   | External Interrupt 1 (INT1 pin) edge flag Set by H/W when an INT1 pin falling edge is detected, no matter the EX1 is 0 or 1. It is cleared automatically when the program performs the interrupt service routine. |
|            |          | 2     | IT1      | R/W | 0   | External Interrupt 1 control bit  0: Low level active (level triggered) for INT1 pin  1: Falling edge active (edge triggered) for INT1 pin                                                                        |
|            |          | 1     | IE0      | R/W | 0   | External Interrupt 0 (INT0 pin) edge flag Set by H/W when an INT0 pin falling edge is detected, no matter the EX0 is 0 or 1. It is cleared automatically when the program performs the interrupt service routine. |
|            |          | 0     | IT0      | R/W | 0   | External Interrupt 0 control bit  0: Low level active (level triggered) for INT0 pin  1: Falling edge active (edge triggered) for INT0 pin                                                                        |
|            |          | 7     | GATE1    | R/W | 0   | Timer1 gating control bit  0: Timer1 enable when TR1 bit is set  1: Timer1 enable only while the INT1 pin is high and TR1 bit is set                                                                              |
| 89h        | 89h TMOD | 6     | CT1N     | R/W | 0   | Timer1 Counter/Timer select bit  0: Timer mode, Timer1 data increases at 2 System clock cycle rate  1: Counter mode, Timer1 data increases at T1 pin's negative edge                                              |



| SFR | CED N    | D:4 // | D'4 N    | D/XX | D 4  | D                                                                                                                                                                                                                                                                                   |
|-----|----------|--------|----------|------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Adr | SFR Name | Bit #  | Bit Name | R/W  | Rst  | Description                                                                                                                                                                                                                                                                         |
|     |          | 5~4    | TMOD1    | R/W  | 00   | Timer1 mode select 00: 8-bit timer/counter (TH1) and 5-bit prescaler (TL1) 01: 16-bit timer/counter 10: 8-bit auto-reload timer/counter (TL1). Reloaded from TH1 at overflow. 11: Timer1 stops                                                                                      |
|     |          | 3      | GATE0    | R/W  | 0    | Timer0 gating control bit  0: Timer0 enable when TR0 bit is set  1: Timer0 enable only while the INT0 pin is high and TR0 bit is set                                                                                                                                                |
| 89h | TMOD     | 2      | CT0N     | R/W  | 0    | Timer0 Counter/Timer select bit  0: Timer mode, Timer0 data increases at 2 System clock cycle rate  1: Counter mode, Timer0 data increases at T0 pin's negative edge                                                                                                                |
|     |          | 1~0    | TMOD0    | R/W  | 00   | Timer0 mode select  00: 8-bit timer/counter (TH0) and 5-bit prescaler (TL0)  01: 16-bit timer/counter  10: 8-bit auto-reload timer/counter (TL0). Reloaded from TH0 at overflow.  11: TL0 is an 8-bit timer/counter. TH0 is an 8-bit timer/counter using Timer1's TR1 and TF1 bits. |
| 8Ah | TL0      | 7~0    | TL0      | R/W  | 00h  | Timer0 data low byte                                                                                                                                                                                                                                                                |
| 8Bh | TL1      | 7~0    | TL1      | R/W  | 00h  | Timer1 data low byte                                                                                                                                                                                                                                                                |
| 8Ch | TH0      | 7~0    | TH0      | R/W  | 00h  | Timer0 data high byte                                                                                                                                                                                                                                                               |
| 8Dh | TH1      | 7~0    | TH1      | R/W  | 00h  | Timer1 data high byte                                                                                                                                                                                                                                                               |
| 90h | P1       | 7~0    | P1       | R/W  | FFh  | Port1 data                                                                                                                                                                                                                                                                          |
| 91h | P0OE     | 7~0    | P0OE     | R/W  | 00h  | Port0 CMOS Push-Pull output enable control 0: Disable 1: Enable                                                                                                                                                                                                                     |
| 93h | P2MOD    | 7~4    | P2OE     | R/W  | 0000 | P2.5~P2.2 CMOS Push-Pull output enable control 0: Disable 1: Enable                                                                                                                                                                                                                 |
|     |          | 3~2    | P2MOD1   | R/W  | 01   | P2.1 pin control                                                                                                                                                                                                                                                                    |
|     |          | 1~0    | P2MOD0   | R/W  | 01   | P2.0 pin control                                                                                                                                                                                                                                                                    |
|     |          | 7      | UART1W   | R/W  | 0    | One wire UART mode enable, both TXD/RXD use P3.1 pin 0: Disable one wire UART mode 1: Enable one wire UART mode                                                                                                                                                                     |
| 94h | OPTION   | 6      | MODE3V   | R/W  | 0    | 3V mode selection control bit If this bit is set, the chip can be only operated in the condition of $V_{\rm CC} < 3.6V$ , and LDO is turned off to save current                                                                                                                     |
|     |          | 5~4    | WDTPSC   | R/W  | 00   | Watchdog Timer pre-scalar time select 00: 360ms WDT overflow rate 01: 180ms WDT overflow rate 10: 90ms WDT overflow rate 11: 45ms WDT overflow rate                                                                                                                                 |



| SFR  |          |       |          |     |     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|------|----------|-------|----------|-----|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Adr  | SFR Name | Bit # | Bit Name | R/W | Rst | Description                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| 94h  | OPTION   | 3~2   | ADCKS    | R/W | 00  | ADC clock rate select 00: F <sub>SYSCLK</sub> /32 01: F <sub>SYSCLK</sub> /16 10: F <sub>SYSCLK</sub> /8 11: F <sub>SYSCLK</sub> /4                                                                                                                                                                                                                                                                                                                                                               |
| 9411 | OFTION   | 1~0   | TM3PSC   | R/W | 00  | Timer3 interrupt rate control select  00: Interrupt rate is 32768 Slow clock cycle  01: Interrupt rate is 16384 Slow clock cycle  10: Interrupt rate is 8192 Slow clock cycle  11: Interrupt rate is 128 Slow clock cycle                                                                                                                                                                                                                                                                         |
|      |          | 7     | LVDO     | R   |     | Low Voltage Detect flag  Set by H/W when a low voltage occurs. The flag is valid when LVR is 1.8V or disabled. This flag is disabled in Stop mode or if MODE3V = 1 and PWRSAV = 1.                                                                                                                                                                                                                                                                                                                |
|      |          | 5     | TKIF     | R/W | 0   | Touch Key interrupt flag In the S/W Manual mode: Set by H/W at the end of conversion. S/W writes DFh to INTFLG or sets the TKSOC bit to clear this flag. In the ATK mode: Set by H/W when a TK channel's touch event is detected. It is cleared automatically when the program performs the interrupt service routine. S/W can write DFh to INTFLG to clear this bit. Note: In ATK mode, this flag may be cleared improperly by ADC module. User should not start the ADC conversion in ATK mode. |
| 95h  | h INTFLG | 4     | ADIF     | R/W | 0   | ADC interrupt flag  Set by H/W at the end of conversion. S/W writes EFh to INTFLG or sets the ADSOC bit to clear this flag.                                                                                                                                                                                                                                                                                                                                                                       |
|      |          | 2     | IE2      | R/W | 0   | External Interrupt 2 (INT2 pin) edge flag  Set by H/W when a falling edge is detected on the INT2 pin state, no matter the EX2 is 0 or 1. It is cleared automatically when the program performs the interrupt service routine. S/W can write FBh to INTFLG to clear this bit.                                                                                                                                                                                                                     |
|      |          | 1     | P1IF     | R/W | 0   | Port1 pin change interrupt flag Set by H/W when a P1 pin state change is detected, and its interrupt enable bit is set (P1WKUP). P1IE does not affect this flag's setting. It is cleared automatically when the program performs the interrupt service routine. S/W can write FDh to INTFLG to clear this bit.                                                                                                                                                                                    |
|      |          | 0     | TF3      | R/W | 0   | Timer 3 interrupt flag Set by H/W when Timer3 reaches TM3PSC setting cycles. It is cleared automatically when the program performs the interrupt service routine. S/W can write FEh to INTFLG to clear this bit.                                                                                                                                                                                                                                                                                  |
| 96h  | P1WKUP   | 7~0   | P1WKUP   | R/W | 00h | P1.7~P1.0 pin individual Wake up/Interrupt enable control 0: Disable 1: Enable                                                                                                                                                                                                                                                                                                                                                                                                                    |
|      |          | 7~0   | SWRST    | W   |     | Write 56h to generate S/W Reset                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| 97h  | SWCMD    | 7~0   | IAPALL   | W   |     | Write 65h to set IAPALL control flag; Write other value to clear IAPALL flag. It is recommended to clear it immediately after IAP access.                                                                                                                                                                                                                                                                                                                                                         |
|      |          | 0     | IAPALL   | R   | 0   | Flag indicates Flash memory sectors can be accessed by IAP or not. This bit combines with MVCLOCK to define the accessible IAP area.                                                                                                                                                                                                                                                                                                                                                              |



| SFR   | CED N    | D:4 # | D24 N    | D/III | D-4 | D                                                                                                                                                                                                                                                                                                                                                                                 |
|-------|----------|-------|----------|-------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Adr   | SFR Name | Bit # | Bit Name | R/W   | Rst | Description                                                                                                                                                                                                                                                                                                                                                                       |
|       |          | 7     | SM0      | R/W   | 0   | Serial port mode select bit 0,1<br>00: Mode0: 8 bit shift register, Baud Rate = F <sub>SYSCLK</sub> /2<br>01: Mode1: 8 bit UART, Baud Rate is variable                                                                                                                                                                                                                            |
|       |          | 6     | SM1      | R/W   | 0   | 10: Mode2: 9 bit UART, Baud Rate = F <sub>SYSCLK</sub> /32 or /64<br>11: Mode3: 9 bit UART, Baud Rate is variable                                                                                                                                                                                                                                                                 |
|       |          | 5     | SM2      | R/W   | 0   | Serial port mode select bit 2 SM2 enables multiprocessor communication over a single serial line and modifies the above as follows. In Modes 2 & 3, if SM2 is set then the received interrupt will not be generated if the received ninth data bit is 0. In Mode 1, the received interrupt will not be generated unless a valid stop bit is received. In Mode 0, SM2 should be 0. |
| 98h   | SCON     | 4     | REN      | R/W   | 0   | UART reception enable 0: Disable reception 1: Enable reception                                                                                                                                                                                                                                                                                                                    |
|       |          | 3     | TB8      | R/W   | 0   | Transmit Bit 8, the ninth bit to be transmitted in Mode 2 and 3                                                                                                                                                                                                                                                                                                                   |
|       |          | 2     | RB8      | R/W   | 0   | Receive Bit 8, contains the ninth bit that was received in Mode 2 and 3 or the stop bit in Mode 1 if $SM2 = 0$                                                                                                                                                                                                                                                                    |
|       |          | 1     | TI       | R/W   | 0   | Transmit interrupt flag  Set by H/W at the end of the eighth bit in Mode 0, or at the beginning of the stop bit in other modes. Must be cleared by S/W.                                                                                                                                                                                                                           |
|       |          |       | RI       | R/W   | 0   | Receive interrupt flag  Set by H/W at the end of the eighth bit in Mode 0, or at the sampling point of the stop bit in other modes. Must be cleared by S/W.                                                                                                                                                                                                                       |
| 99h   | SBUF     | 7~0   | SBUF     | R/W   |     | UART transmit and receive data. Transmit data is written to this location and receive data is read from this location, but the paths are independent.                                                                                                                                                                                                                             |
| 9Ah   | PWM0PRD  | 7~0   | PWM0PRD  | R/W   | FFh | PWM0 8-bit period register                                                                                                                                                                                                                                                                                                                                                        |
| 9Bh   | PWM0DH   | 7~0   | PWM0DH   | R/W   | 80h | bits 9~2 of the PWM0 10-bit duty register                                                                                                                                                                                                                                                                                                                                         |
| 9Ch   | PWM1PRD  | 7~0   | PWM1PRD  | R/W   | FFh | PWM1 8-bit period register                                                                                                                                                                                                                                                                                                                                                        |
| 9Dh   | PWM1DH   | 7~0   | PWM1DH   | R/W   | 80h | bits 9~2 of the PWM1 10-bit duty register                                                                                                                                                                                                                                                                                                                                         |
| A0h   | P2       | 7~0   | P2       | R/W   | FFh | Port2 data, also controls the P2.n pin's pull-up function. If the P2.n SFR data is "1" and the corresponding P2OE.n = 0 (input mode), the pull-up is enabled.                                                                                                                                                                                                                     |
|       |          | 7~6   | PWM1CKS  | R/W   | 10  | PWM1 clock source 00: F <sub>SYSCLK</sub> /4 01: F <sub>SYSCLK</sub> /2 10: F <sub>SYSCLK</sub> 11: FRCx2                                                                                                                                                                                                                                                                         |
| A1h   | PWMCON   | 5~4   | PWM1DL   | R/W   | 00  | bits 1~0 of the PWM1 10-bit duty register                                                                                                                                                                                                                                                                                                                                         |
| AIII  | r wwcon  | 3~2   | PWM0CKS  | R/W   | 10  | PWM0 clock source<br>00: F <sub>SYSCLK</sub> /4<br>01: F <sub>SYSCLK</sub> /2<br>10: F <sub>SYSCLK</sub><br>11: FRCx2                                                                                                                                                                                                                                                             |
|       |          | 1~0   | PWM0DL   | R/W   | 00  | bits 1~0 of the PWM0 10-bit duty register                                                                                                                                                                                                                                                                                                                                         |
|       |          | 7~6   | P1MOD3   | R/W   | 00  | P1.3 pin control                                                                                                                                                                                                                                                                                                                                                                  |
| A2h   | P1MODL   | 5~4   | P1MOD2   | R/W   | 00  | P1.2 pin control                                                                                                                                                                                                                                                                                                                                                                  |
| 11411 | 1 INIODL | 3~2   | P1MOD1   | R/W   | 00  | P1.1 pin control                                                                                                                                                                                                                                                                                                                                                                  |
|       |          | 1~0   | P1MOD0   | R/W   | 00  | P1.0 pin control                                                                                                                                                                                                                                                                                                                                                                  |



| SFR<br>Adr | SFR Name   | Bit # | Bit Name | R/W    | Rst | Description                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|------------|------------|-------|----------|--------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|            |            | 7~6   | P1MOD7   | R/W    | 00  | P1.7 pin control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|            | DALLODAL   | 5~4   | P1MOD6   | R/W    | 00  | P1.6 pin control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| A3h        | PIMODH     | 3~2   | P1MOD5   |        | 00  | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|            |            |       |          |        |     | 7 pin control 6 pin control 7 pin control 8 pin control 9 pin control 9 pin control 1 pin control 1 pin control 1 pin control 2 pin control 1 pin control 2 pin control 1 pin control 2 pin control 2 pin control 2 pin control 3 pin control 2 pin control 3 pin control 4 pin control 2 pin control 3 pin control 4 pin control 5 pin control 5 pin control 6 pin control 7 pin control 7 pin control 8 pin control 9 |
|            |            |       |          |        |     | *                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
| Ada        | *          |       |          |        |     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|            | 1          |       |          |        |     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|            |            |       |          |        |     | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|            |            | 1~0   | FSMODO   | IX/ VV | 01  | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|            | A5h P3MODH |       | T0OE     | R/W    | 0   | 0: Disable Timer0 overflow divided by 64 output to P3.4 1: Enable Timer0 overflow divided by 64 output to P3.4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| A5h        | P3MODH     | 5~4   | P3MOD6   | R/W    | 00  | P3.6 pin control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|            |            | 3~2   | P3MOD5   | R/W    | 00  | P3.5 pin control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|            |            | 1~0   | P3MOD4   | R/W    | 00  | P3.4 pin control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|            |            | 7     | PWM1AOE  | R/W    | 0   | 0: Disable PWM1A signal output to P1.3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |            | 6     | PWM1BOE  | R/W    | 0   | PWM1B signal output enable (PWM1A and PWM1B signals are identical) 0: Disable PWM1B signal output to P2.3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| A.C.b.     | DINIMOD    | 5     | PWM0AOE  | R/W    | 0   | PWM0A signal output enable 0: Disable PWM0A signal output to P1.2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
| Aon        | PINMOD     | 4     | PWM0BOE  | R/W    | 0   | (PWM0A and PWM0B signals are identical) 0: Disable PWM0B signal output to P2.2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|            |            | 3     | TCOE     | R/W    | 0   | TCOE: System clock signal output (CKO) control 0: Disable System clock divided by 2 output to P1.4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
|            |            | 2     | T2OE     | R/W    | 0   | Timer2 signal output (T2O) enable 0: Disable Timer2 overflow divided by 2 output to P1.0 1: Enable Timer2 overflow divided by 2 output to P1.0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|            |            | 7     | EA       | R/W    | 0   | 0: Disable all interrupts     1: Each interrupt is enabled or disabled by its individual                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| A8h        | ΙE         | 5     | ET2      | R/W    | 0   | Timer2 interrupt enable 0: Disable Timer2 interrupt                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|            |            | 4     | ES       | R/W    | 0   | 0: Disable Serial Port (UART) interrupt 1: Enable Serial Port (UART) interrupt                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|            |            | 3     | ET1      | R/W    | 0   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |



| SFR  | GED N    | D:/ // | D. M     | D/11/ | D / |                                                                                                                                                                                                                                                                 |
|------|----------|--------|----------|-------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Adr  | SFR Name | Bit #  | Bit Name | R/W   | Rst | Description                                                                                                                                                                                                                                                     |
|      |          | 2      | EX1      | R/W   | 0   | INT1 pin Interrupt enable and Stop mode wake up enable 0: Disable INT1 pin Interrupt and Stop mode wake up 1: Enable INT1 pin Interrupt and Stop mode wake up, it can wake up CPU from Stop mode no matter EA is 0 or 1.                                        |
| A8h  | IE       | 1 ET0  |          | R/W   | 0   | Timer0 interrupt enable 0: Disable Timer0 interrupt 1: Enable Timer0 interrupt                                                                                                                                                                                  |
|      |          | 0      | EX0      | R/W   | 0   | INT0 pin Interrupt enable and Stop mode wake up enable 0: Disable INT0 pin Interrupt and Stop mode wake up 1: Enable INT0 pin Interrupt and Stop mode wake up, it can wake up CPU from Stop mode no matter EA is 0 or 1.                                        |
|      |          | 7~5    | IAPWE    | R/W   | 000 | Set to 101 to enable IAP write for F5274B/78B, don't care for F5274/78. It is recommended to clear it immediately after IAP write.                                                                                                                              |
|      |          | 4      | SPIE     | R/W   | 0   | SPI interrupt enable 0: Disable SPI interrupt 1: Enable SPI interrupt                                                                                                                                                                                           |
|      |          | 3      | ADTKIE   | R/W   | 0   | ADC/Touch Key (F5278/78B Only) interrupt enable 0: Disable ADC/Touch Key (F5278/78B Only) interrupt 1: Enable ADC/Touch Key (F5278/78B Only) interrupt                                                                                                          |
| A9h  | INTE1    | 2      | EX2      | R/W   | 0   | INT2 pin Interrupt enable and Stop mode wake up enable 0: Disable INT2 pin Interrupt and Stop mode wake up 1: Enable INT2 pin Interrupt and Stop mode wake up, it can wake up CPU from Stop mode no matter EA is 0 or 1.                                        |
|      |          | 1      | P1IE     | R/W   | 0   | Port1 pin change interrupt enable 0: Disable Port1 pin change interrupt 1: Enable Port1 pin change interrupt                                                                                                                                                    |
|      |          | 0      | TM3IE    | R/W   | 0   | Timer3 interrupt enable 0: Disable Timer3 interrupt 1: Enable Timer3 interrupt                                                                                                                                                                                  |
|      |          | 7~4    | ADCDL    | R     |     | ADC data bit 3~0                                                                                                                                                                                                                                                |
| AAh  | ADTKDT   | 3      | TKEOC    | R     |     | Touch Key end of conversion flag 0: Indicates conversion is in progress 1: Indicates conversion is finished                                                                                                                                                     |
| AAII | ADIKDI   | 2      | TKOVF    | R     |     | Touch Key counter overflow  0: Indicates that the counter has not overflow  1: Indicates that the counter has overflow                                                                                                                                          |
|      |          | 1~0    | TKDH     | R     |     | Touch Key counter data bit 9~8                                                                                                                                                                                                                                  |
| ABh  | ADCDH    | 7~0    | ADCDH    | R     |     | ADC data bit 11~4                                                                                                                                                                                                                                               |
| ACh  | TKDL     | 7~0    | TKDL     | R     |     | Touch Key counter data bit 7~0                                                                                                                                                                                                                                  |
|      |          | 7      | TKPD     | R/W   | 1   | Touch Key power down 0: Touch Key running 1: Touch Key power down                                                                                                                                                                                               |
| ADh  | TKCON    | 2~0    | TKTMR    | R/W   | 100 | Touch Key conversion time select TKTMR adjusts the value of Touch Key reference voltage. A larger value of TKTMR requires a longer charging time, which can affect the sensitivity of touch sensing. 000: Conversion time shortest 111: Conversion time longest |



| SFR | GED II   | <b>D</b> | D4.37    | D ==== |      | - · · ·                                                                                                                                                                                                                                                                                                                       |
|-----|----------|----------|----------|--------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Adr | SFR Name | Bit #    | Bit Name | R/W    | Rst  | Description                                                                                                                                                                                                                                                                                                                   |
|     |          | 7~4      | ADCHS    | R/W    | 1111 | ADC channel select 0000: ADC0 (P3.3) 0001: ADC1 (P3.2) 0010: ADC2 (P3.1) 0011: ADC3 (P3.0) 0100: ADC4 (P1.0) 0101: ADC5 (P1.1) 0110: ADC6 (P1.2) 0111: ADC7 (P1.3) 1000: ADC8 (P1.4) 1001: ADC9 (P1.5) 1010: V <sub>SS</sub> 1011: VBG (internal reference voltage) 11xx: Undefined                                           |
| AEh | CHSEL    | 3~0      | TKCHS    | R/W    | 1111 | Touch Key channel select 0000: TK0 (P1.0) 0001: TK1 (P1.1) 0010: TK2 (P1.2) 0011: TK3 (P1.3) 0100: TK4 (P3.3) 0101: TK5 (P3.2) 0110: TK6 (P3.1) 0111: TK7 (P3.0) 1000: TK8 (P1.4) 1001: TK9 (P1.6) 1010: TK10 (P1.7) 1011: TK11 (P3.6) 1100: TK12 (P3.5) 1101: TK13 (P3.4) 1110: Undefined 1111: Internal reference capacitor |
|     |          | 7~4      | ATKDT    | R      |      | Touch Key Auto Scan Result (for H/W ATK Mode) xxx1: TK0 has a Touch event xx1x: TK1 has a Touch event x1xx: TK2 has a Touch event 1xxx: TK3 has a Touch event                                                                                                                                                                 |
|     |          | 3        | TKAUTO   | R/W    | 0    | Touch Key Auto Scan Mode Enable 0: S/W Mode 1: H/W ATK Mode                                                                                                                                                                                                                                                                   |
| AFh | TKCON2   | 2        | ATKRATE  | R/W    | 0    | Touch Key Scan Rate (for H/W ATK Mode)  0: ATK scan rate at every 4096 Slow clock cycles  1: ATK scan rate at every 2048 Slow clock cycles                                                                                                                                                                                    |
|     |          | 1~0      | ATKNUM   | R/W    | 11   | Touch Key Auto Scan Channel Number (for H/W ATK Mode)  00: ATK only detect TK0  01: ATK detect TK0 and TK1  10: ATK detect TK0~TK2  11: ATK detect TK0~TK3                                                                                                                                                                    |
| B0h | P3       | 7~0      | P3       | R/W    | FFh  | Port3 data                                                                                                                                                                                                                                                                                                                    |



| SFR  |                         |       |          |        |     |                                                                        |
|------|-------------------------|-------|----------|--------|-----|------------------------------------------------------------------------|
| Adr  | SFR Name                | Bit # | Bit Name | R/W    | Rst | Description                                                            |
|      |                         |       | I CDON   | D WY   |     | LCD/LED enable bit                                                     |
|      |                         | 7     | LCDON    | R/W    | 0   | 0: LCD/LED disable                                                     |
|      |                         |       |          |        |     | 1: LCD/LED enable                                                      |
|      |                         | 6     | LCDDUTY  | R/W    | 1   | LCD/LED duty select 0: 1/3 duty                                        |
|      | B1h LCDCON  B2h LCDCON2 | U     | LCDDCTT  | IV/ VV | 1   | 1: 1/4 duty                                                            |
|      |                         |       |          |        |     | LCD brightness select                                                  |
| B1h  | LCDCON                  |       |          |        |     | 000: (12/20) x V <sub>CC</sub>                                         |
|      |                         |       |          |        |     | 001: (12/19) x V <sub>CC</sub>                                         |
|      |                         | • •   | . app.   | D 444  | 400 | 010: (12/18) x V <sub>CC</sub>                                         |
|      |                         | 2~0   | LCDBRIT  | R/W    | 100 | 011: (12/17) x V <sub>CC</sub>                                         |
|      |                         |       |          |        |     | 100: (12/15) x V <sub>CC</sub><br>101: (12/14) x V <sub>CC</sub>       |
|      |                         |       |          |        |     | 110: $(12/13) \times V_{CC}$<br>110: $(12/13) \times V_{CC}$           |
|      |                         |       |          |        |     | 111: V <sub>CC</sub>                                                   |
|      |                         |       |          |        |     | LCD/LED clock source select                                            |
|      |                         | 7     | LCDCKS   | R/W    | 0   | 0: SRC                                                                 |
|      |                         |       |          |        |     | 1: SXT                                                                 |
|      |                         |       |          |        |     | LCD/LED clock prescaler select                                         |
|      | B2h LCDCON2             | 6~5   | LCDPSC   | R/W    | 00  | 00: LCD/LED clock is divided by 256                                    |
|      |                         | 0~3   |          |        |     | 01: LCD/LED clock is divided by 128 10: LCD/LED clock is divided by 64 |
|      |                         |       |          |        |     | 11: LCD/LED clock is divided by 32                                     |
| B2h  |                         |       |          |        |     | LED select mode                                                        |
|      |                         | 4     | SELLED   | R/W    | 0   | 0: LCD mode                                                            |
|      |                         |       |          |        |     | 1: LED mode                                                            |
|      |                         |       |          |        |     | LED COM polarity select                                                |
|      |                         | 3     | LEDPOL   | R/W    | 0   | 0: Active low (with high sink)                                         |
|      |                         |       |          |        |     | 1: Active high LED COM dead time enable                                |
|      |                         | 2     | LEDDTE   | R/W    | 0   | 0: LED COM dead time enable                                            |
|      |                         | 2     | LLDDIL   | 10/ 11 |     | 1: LED COM dead time enable                                            |
|      |                         | 7     | LCDPIN7  | R/W    | 0   | P3.2 (SEG17) LCD/LED mode enable                                       |
|      |                         | 6     | LCDPIN6  | R/W    | 0   | P3.1 (SEG16) LCD/LED mode enable                                       |
|      |                         | 5     | LCDPIN5  | R/W    | 0   | P3.0 (SEG15) LCD/LED mode enable                                       |
|      |                         | 4     | LCDPIN4  | R/W    | 0   | P1.0 (SEG14) LCD/LED mode enable                                       |
| B3h  | LCDPIN                  | 3     | LCDPIN3  | R/W    | 0   | P1.1 (SEG13) LCD/LED mode enable                                       |
| DSII | LCDFIN                  | 2     | LCDPIN2  | R/W    | 0   | P1.2 (SEG12) LCD/LED mode enable                                       |
|      |                         | 1     | LCDPIN1  | R/W    | 0   | P1.3~P1.6 (SEG11~8) LCD/LED mode enable                                |
|      |                         |       |          |        |     | P1.7, P3.6~P3.4 (SEG7~4) LCD/LED mode enable                           |
|      |                         | 0     | LCDPIN0  | R/W    | 0   | 0: I/O mode                                                            |
|      |                         |       |          |        |     | 1: LCD/LED mode                                                        |
|      |                         | 5     | PT2      | R/W    | 0   | Timer2 interrupt priority low bit                                      |
|      |                         | 4     | PS       | R/W    | 0   | Serial Port interrupt priority low bit                                 |
| B8h  | IP                      | 3     | PT1      | R/W    | 0   | Timer1 interrupt priority low bit                                      |
| Don  | 11                      | 2     | PX1      | R/W    | 0   | INT1 interrupt priority low bit                                        |
|      |                         | 1     | PT0      | R/W    | 0   | Timer0 interrupt priority low bit                                      |
|      |                         | 0     | PX0      | R/W    | 0   | INT0 interrupt priority low bit                                        |



| Section                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | SFR  | SFR Name                                                                                                                                                                                     | Bit #  | Bit Name | R/W    | Rst                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | Description                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|----------|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| B9h                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | Adr  | DI I TAINC                                                                                                                                                                                   |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | •                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |  |  |
| B9h                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| PX                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | B9h  | IPH                                                                                                                                                                                          |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1 1 7 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |  |  |
| BAh                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1 1 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |
| BAh                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1 1 . 6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |  |  |
| BAh                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BAh                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      |                                                                                                                                                                                              |        |          |        | O Serial Port interrupt priority high bit O Timer1 interrupt priority high bit O INT1 interrupt priority high bit O INT0 interrupt priority high bit O INT0 interrupt priority high bit O INT0 interrupt priority high bit O SPI interrupt priority low bit O ADC/Touch Key interrupt priority low bit O INT2 interrupt priority low bit O Port1 pin change interrupt priority low bit O Timer3 interrupt priority low bit O SPI interrupt priority high bit O ADC/Touch Key interrupt priority high bit O ADC/Touch Key interrupt priority high bit O ADC/Touch Key interrupt priority high bit O INT2 interrupt priority high bit O INT2 interrupt priority high bit O Port1 interrupt priority high bit O Port1 interrupt priority high bit SPI enable O SPI disable 1: SPI enable Master mode enable O SPI disable 1: SPI enable Master mode SPI clock polarity O O: SCK is low in idle state 1: SCK is high in idle state 1: SCK is high in idle state SPI clock phase O D: Data sample on first edge of SCK period 1: Data sample on second edge of SCK period SS pin disable O SSB first 1: LSB first SPI clock rate OD: Fsysclk/4 10: Fsysclk/4 10: Fsysclk/8 11: Fsysclk/16 SPI interrupt flag This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag. Write collision interrupt flag Set by H/W if write data to SPDAT when SPBSY is cleared will clear this flag. Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag.                                                                                                                                                                                                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | RΛh  | ID1                                                                                                                                                                                          |        |          |        | , 1 1 v                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BBh                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | DAII | Ah IP1                                                                                                                                                                                       |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1 1 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |
| Adr                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BBh IPIH 2 PADTKIH R/W 0 ADC/Touch Key interrupt priority high bit 2 PX2H R/W 0 INT2 interrupt priority high bit 1 PPIH R/W 0 Port1 interrupt priority high bit 1 PPIH R/W 0 Port1 interrupt priority high bit 1 SPI enable 2 SPI enable 3 SPI enable 4 SPI enable 4 CPHA R/W 0 SPI clock polarity 6 SPI clock polarity 6 SPI clock polarity 6 SPI clock polarity 7 SPIF R/W 0 SSP in disable 7 SPI SSDIS R/W 0 SSP in disable 7 SSDIS R/W 0 SSP in disable 8 SPI clock phase 9 SPI disable 1 SPI clock phase 9 SPI disable 1 SPI clock phase 9 SPI disable 1 SSP in disable 1 SPI clock phase 9 SPI disable 1 SPI clock phase 9 SPI disable 1 SPI clock phase 1 SPI clock phase 9 SPI disable 1 SPI clock phase 9 SPI disable 1 SPI clock phase 2 SPI clock phase 1 SPI clock phase 1 SPI clock phase 2 SPI clock phase 2 SPI clock phase 3 SPI clock phase 4 SPI clock |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Serial Port interrupt priority high bit  Serial Port interrupt priority high bit  Timer1 interrupt priority high bit  INT1 interrupt priority high bit  INT0 interrupt priority high bit  INT0 interrupt priority high bit  SPI interrupt priority low bit  ADC/Touch Key interrupt priority low bit  INT2 interrupt priority low bit  Port1 pin change interrupt priority low bit  SPI interrupt priority low bit  ADC/Touch Key interrupt priority low bit  SPI interrupt priority high bit  ADC/Touch Key interrupt priority high bit  INT2 interrupt priority high bit  ADC/Touch Key interrupt priority high bit  INT2 interrupt priority high bit  Port1 interrupt priority high bit  INT2 interrupt priority high bit  SPI enable  0: SPI disable  1: SPI enable  0: SPI disable  1: SPI enable  Master mode enable  0: Slave mode  1: Master mode  SPI clock polarity  0: SCK is low in idle state  1: SCK is high in idle state  SPI clock phase  0: Data sample on first edge of SCK period  1: Data sample on second edge of SCK period  SS pin disable  0: Enable SS pin  1: Disable SS pin  1: LSB first  0: MSB first  1: LSB first  SPI clock rate  00: F <sub>SYSCLK</sub> /2  01: F <sub>SYSCLK</sub> /2  01: F <sub>SYSCLK</sub> /4  10: F <sub>SYSCLK</sub> /8  11: F <sub>SYSCLK</sub> /4  10: F <sub>SYSCLK</sub> /8  11: F <sub>SYSCLK</sub> /16  SPI interrupt flag  This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  Write collision interrupt flag  Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag.  Mode fault interrupt flag  Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag.  When this bit is set, the SPEN and MSTR in SPCON will |  |  |
| BBh IP1H 2 PX2H R/W 0 INT2 interrupt priority high bit 1 PP1H R/W 0 Port1 interrupt priority high bit 0 PT3H R/W 0 Timer3 interrupt priority high bit SPI enable 0: SPI enable 0: SPI enable 1: SPI enable 0: SIave mode 1: Master mode enable 1: Master mode 1: Data sample on first edge of SCK period 1: Data sample on first edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 2: Data sample on second edge of SCK period 3: SPI elock rate 0: Enable SS pin 1: Disable SS pin 1: Disa |      |                                                                                                                                                                                              |        |          |        | W 0 Timer2 interrupt priority high bit W 0 Serial Port interrupt priority high bit W 0 Timer1 interrupt priority high bit W 0 Timer0 interrupt priority high bit W 0 INT1 interrupt priority high bit W 0 INT0 interrupt priority high bit W 0 SPI interrupt priority low bit W 0 ADC/Touch Key interrupt priority low bit W 0 INT2 interrupt priority low bit W 0 Port1 pin change interrupt priority low bit W 0 INT2 interrupt priority low bit W 0 SPI interrupt priority low bit W 0 INT2 interrupt priority low bit W 0 SPI interrupt priority high bit W 0 SPI interrupt priority high bit W 0 INT2 interrupt priority high bit W 0 INT2 interrupt priority high bit W 0 INT2 interrupt priority high bit SPI enable W 0 Timer3 interrupt priority high bit SPI enable W 0 SPI disable 1: SPI enable W 0 SPI clock polarity W 0 SIave mode 1: Master mode SPI clock polarity W 0 SIave mode 1: Master mode SPI clock phase W 0 SPI clock phase W 0 DE SAME SSPI SSPI SSPI CLOCK SS pin disable W 0 DE SAME SSPI SSPI SSPI CLOCK SS pin disable W 0 SPI clock phase W 0 DE SAME SSPI SSPI SSPI CLOCK SSPI CLOCK phase W 0 SPI Clock phase W 0 SPI clock rate OC: Faysclk/4 ID: Faysclk/4 ID: Faysclk/4 ID: Faysclk/6 SPI interrupt flag W 0 SPI interrupt flag SPI clock rate OC: Faysclk/4 ID: Faysclk/16 SPI interrupt flag W 1 SPI interrupt flag Set by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag. Write collision interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag. Write 0 to this bit is set, the SPEN and MSTR in SPCON will |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| SPCON                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | DDh  |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| O PT3H R/W 0 Timer3 interrupt priority high bit   SPI enable   O SPI disable   I SPI enable   O SPI ena   | DDII | BBh IP1H 2 PX2H R/W 0 INT2 interrupt priority high bit 1 PP1H R/W 0 Port1 interrupt priority high bit 0 PT3H R/W 0 Timer3 interrupt priority high bit SPI enable 7 SPEN R/W 0 0: SPI disable |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | * * * *                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |  |  |
| 7   SPEN   R/W   0   O. SPI disable   1. SPI enable                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      |                                                                                                                                                                                              |        | 1 1 , 0  |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |      |                                                                                                                                                                                              | U      | 1 1 311  | IV/ VV | U                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 1 1 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |
| 1: SPI enable   Master mode enable   O: Slave mode                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      |                                                                                                                                                                                              | 7      | SPEN     | R/W    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BCh SPCON    Asser mode enable   0: Slave mode   1: Master mode   1: Maste |      |                                                                                                                                                                                              |        | DI LIV   | 22 11  | O                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| SPCON   SPCON   SPI clock polarity                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      |                                                                                                                                                                                              |        | MSTR     | R/W    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BCh SPCON  SPCON |      |                                                                                                                                                                                              | 6      |          |        | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| SPCON   SS pin disable   SP in the sample on second edge of SCK period   1: Data sample on second edge of SCK period   1: Data sample on second edge of SCK period   SS pin disable   O: Enable SS pin   1: Disable SS pin   SSP in the sample on second edge of SCK period   SS pin disable   SS pin   SSP in the sample on second edge of SCK period   SS pin disable   SS pin   SSP in the sample on second edge of SCK period   SS pin disable   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in the sample on second edge of SCK period   SSP in th   |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BCh SPCON  4 CPHA R/W 0 Data sample on first edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period SS pin disable 0: Enable SS pin 1: Disable SS pin 1: Disable SS pin 1: Disable SS pin 1: LSB first 0: MSB first 1: LSB first SPI clock rate 00: Fsysclk/2 10: Fsysclk/2 10: Fsysclk/4 10: Fsysclk/4 10: Fsysclk/16 SPI interrupt flag This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  BDh SPSTA  6 WCOL R/W 0 Write collision interrupt flag Set by H/W if write data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |      |                                                                                                                                                                                              | 5 CDO  | CDOL     | D AV   | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BCh SPCON  4 CPHA R/W 0 SPI clock phase 0: Data sample on first edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period 1: Data sample on second edge of SCK period SS pin disable 0: Enable SS pin 1: Disable SS pin 1: LSB first SPI clock rate 00: Fsysclk/2 0: Fsysclk/2 10: Fsysclk/4 10: Fsysclk/4 10: Fsysclk/8 11: Fsysclk/16 SPI interrupt flag This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  BDh SPSTA  6 WCOL R/W 0 SPI Write collision interrupt flag Set by H/W if write data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |      | -                                                                                                                                                                                            | 5      | CPOL     | IV/ W  | Ü                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BCh SPCON  4 CPHA R/W 0 0: Data sample on first edge of SCK period 1: Data sample on second edge of SCK period SS pin disable 0: Enable SS pin 1: Disable SS pin 1: LSB first 0: MSB first 1: LSB first SPI clock rate 00: Fsysclk/4 10: Fsysclk/4 10: Fsysclk/4 10: Fsysclk/4 11: Fsysclk/16 SPI interrupt flag SPI interrupt flag This is set by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  BDh SPSTA  6 WCOL R/W 0 WCOL R/W 0 Write 0 to this bit or rewrite data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled 10w in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BCh SPCON    SPCON   SSPIN   S |      |                                                                                                                                                                                              | 4      | СРНА     | R/W    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| SS pin disable  0: Enable SS pin 1: Disable SS pin 2 LSBF R/W 0 0: MSB first 1: LSB first SPI clock rate 00: F <sub>SYSCLK</sub> /2 1~0 SPCR R/W 00 01: F <sub>SYSCLK</sub> /4 10: F <sub>SYSCLK</sub> /4 10: F <sub>SYSCLK</sub> /16 SPI interrupt flag This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  Write collision interrupt flag Set by H/W if write data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | BCh  | SPCON                                                                                                                                                                                        | -      | CITIII   |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA    Company                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |      |                                                                                                                                                                                              |        |          |        | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA  2 LSBF R/W 0 USBF first 0: MSB first 1: LSB first 1: LSB first SPI clock rate 00: F <sub>SYSCLK</sub> /2 10: F <sub>SYSCLK</sub> /4 10: F <sub>SYSCLK</sub> /4 10: F <sub>SYSCLK</sub> /4 10: F <sub>SYSCLK</sub> /16 SPI interrupt flag This is set by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  WCOL R/W 0 SPSTA  6 WCOL R/W 0 Set by H/W if write data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |      |                                                                                                                                                                                              | 3      | SSDIS    | R/W    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA  2 LSBF R/W 0 0: MSB first 1: LSB first 2: LSB first 3: LSB  |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |  |  |
| BDh SPSTA    1~0   SPCR   R/W   00   01: F <sub>SYSCLK</sub> /2   01: F <sub>SYSCLK</sub> /4   10: F <sub>SYSCLK</sub> /8   11: F <sub>SYSCLK</sub> /16     SPI interrupt flag   This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.    WCOL   R/W   0   Write collision interrupt flag   Write 0 to this bit or rewrite data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.    Mode fault interrupt flag   Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |      |                                                                                                                                                                                              | 2      | ICDE     | D/W    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| SPI clock rate   00: F <sub>SYSCLK</sub> /2   01: F <sub>SYSCLK</sub> /4   10: F <sub>SYSCLK</sub> /4   10: F <sub>SYSCLK</sub> /8   11: F <sub>SYSCLK</sub> /16     SPI interrupt flag   This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.    BDh   SPSTA   6   WCOL   R/W   0   Write collision interrupt flag   Set by H/W if write data to SPDAT when SPBSY is cleared will clear this flag.    Mode fault interrupt flag   Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |      |                                                                                                                                                                                              |        | LSDF     | IX/ VV | U                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| $\begin{array}{c ccccccccccccccccccccccccccccccccccc$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| $\begin{array}{c ccccccccccccccccccccccccccccccccccc$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA    A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |      |                                                                                                                                                                                              | 1~0    | SPCR     | R/W    | 00                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 01: F <sub>SYSCLK</sub> /4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |  |  |
| BDh SPSTA   |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA  6 WCOL R/W 0 This is set by H/W at the end of a data transfer. Cleared by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  Write collision interrupt flag Set by H/W if write data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| by H/W when an interrupt is vectored into. Writing 0 to this bit will clear this flag.  Write collision interrupt flag Set by H/W if write data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag.  When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA  6 WCOL R/W 0 Set by H/W if write data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |      |                                                                                                                                                                                              | 7      | SPIF     | R/W    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA  6 WCOL R/W 0 Write collision interrupt flag Set by H/W if write data to SPDAT when SPBSY is set. Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| BDh SPSTA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| Write 0 to this bit or rewrite data to SPDAT when SPBSY is cleared will clear this flag.  Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |      | SPSTA                                                                                                                                                                                        | 6 WCOL | WCOI     | D/W    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| Mode fault interrupt flag Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | BDh  |                                                                                                                                                                                              |        | ", COL   | 17/ 44 | U                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| 5 MODF R/W 0 Set by H/W when SSDIS is cleared and SS pin is pulled low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| 5 MODF R/W 0 low in Master mode. Write 0 to this bit will clear this flag. When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |      |                                                                                                                                                                                              | 5 MODF |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| When this bit is set, the SPEN and MSTR in SPCON will                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |      |                                                                                                                                                                                              |        | MODE     | R/W    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |      |                                                                                                                                                                                              |        | 1,1001   |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |
| be cleared by H/W.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      |                                                                                                                                                                                              |        |          |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |



| SFR  | CED M    | D:/ // | DU N     | D/XX | D / | 5                                                                                                                                                                                                                                                   |
|------|----------|--------|----------|------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Adr  | SFR Name | Bit #  | Bit Name | R/W  | Rst | Description                                                                                                                                                                                                                                         |
| DD1  | CDGT A   | 4      | RCVOVF   | R/W  | 0   | Received buffer overrun flag  Set by H/W at the end of a data transfer and RCVBF is set. Write 0 to this bit or read SPDAT register will clear this flag.                                                                                           |
| BDh  | SPSTA    | 3      | RCVBF    | R/W  | 0   | Receive buffer full flag Set by H/W at the end of a data transfer. Write 0 to this bit or read SPDAT register will clear this flag.                                                                                                                 |
|      |          | 2      | SPBSY    | R    |     | SPI busy flag Set by H/W when a SPI transfer is in progress.                                                                                                                                                                                        |
| BEh  | SPDAT    | 7~0    | SPDAT    | R/W  | 0   | SPI transmit and receive data The SPDAT register is used to transmit and receive data. Writing data to SPDAT place the data into shift register and start a transfer when in master mode. Reading SPDAT returns the contents of the receive buffer. |
| Cab  | ATIZC10H | 6~4    | ATKC1H   | R/W  | 000 | Data Threshold bit 10~8 Compared with TK1 scan (for H/W ATK Mode)                                                                                                                                                                                   |
| C2h  | ATKC10H  | 2~0    | ATKC0H   | R/W  | 000 | Data Threshold bit 10~8 Compared with TK0 scan (for H/W ATK Mode)                                                                                                                                                                                   |
| C3h  | ATKC32H  | 6~4    | АТКС3Н   | R/W  | 000 | Data Threshold bit 10~8 Compared with TK3 scan (for H/W ATK Mode)                                                                                                                                                                                   |
| CSII | АТКС32П  | 2~0    | ATKC2H   | R/W  | 000 | Data Threshold bit 10~8 Compared with TK2 scan (for H/W ATK Mode)                                                                                                                                                                                   |
| C4h  | ATKC0L   | 7~0    | ATKC0L   | R/W  | 40h | Data Threshold bit 7~0 Compared with TK0 scan (for H/W ATK Mode)                                                                                                                                                                                    |
| C5h  | ATKC1L   | 7~0    | ATKC1L   | R/W  | 40h | Data Threshold bit 7~0 Compared with TK1 scan (for H/W ATK Mode)                                                                                                                                                                                    |
| C6h  | ATKC2L   | 7~0    | ATKC2L   | R/W  | 40h | Data Threshold bit 7~0 Compared with TK2 scan (for H/W ATK Mode)                                                                                                                                                                                    |
| C7h  | ATKC3L   | 7~0    | ATKC3L   | R/W  | 40h | Data Threshold bit 7~0 Compared with TK3 scan (for H/W ATK Mode)                                                                                                                                                                                    |
|      |          | 7      | TF2      | R/W  | 0   | Timer2 overflow flag  Set by H/W when Timer/Counter 2 overflows unless  RCLK = 1 or TCLK = 1. This bit must be cleared by S/W.                                                                                                                      |
|      |          | 6      | EXF2     | R/W  | 0   | T2EX interrupt pin falling edge flag Set when a capture or a reload is caused by a negative transition on T2EX pin if EXEN2 = 1. This bit must be cleared by S/W.                                                                                   |
|      |          | 5      | RCLK     | R/W  | 0   | UART receive clock control bit  0: Use Timer1 overflow as receive clock for serial port in mode 1 or 3  1: Use Timer2 overflow as receive clock for serial port in mode 1 or 3                                                                      |
| C8h  | T2CON    | 4      | TCLK     | R/W  | 0   | UART transmit clock control bit  0: Use Timer1 overflow as transmit clock for serial port in mode 1 or 3  1: Use Timer2 overflow as transmit clock for serial port in mode 1 or 3                                                                   |
|      |          | 3      | EXEN2    | R/W  | 0   | T2EX pin enable 0: T2EX pin disable 1: T2EX pin enable, it cause a capture or reload when a negative transition on T2EX pin is detected if RCLK = TCLK = 0                                                                                          |
|      |          | 2      | TR2      | R/W  | 0   | Timer2 run control 0: Timer2 stops 1: Timer2 runs                                                                                                                                                                                                   |



| SFR | CER M    | D4: " | D14 37   | D / | Б.  | 5                                                                                                                                                                                                                                                                                                                |  |  |  |
|-----|----------|-------|----------|-----|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| Adr | SFR Name | Bit # | Bit Name | R/W | Rst | Description                                                                                                                                                                                                                                                                                                      |  |  |  |
|     |          | 1     | CT2N     | R/W | 0   | Timer2 Counter/Timer select bit  0: Timer mode, Timer2 data increases at 2 System clock cycle rate  1: Counter mode, Timer2 data increases at T2 pin's negative edge                                                                                                                                             |  |  |  |
| C8h | T2CON    | 0     | CPRL2N   | R/W | 0   | Timer2 Capture/Reload control bit  0: Reload mode, auto-reload on Timer2 overflows or negative transitions on T2EX pin if EXEN2 = 1  1: Capture mode, capture on negative transitions on T2EX pin if EXEN2 = 1  If RCLK = 1 or TCLK = 1, CPRL2N is ignored and timer is forced to auto-reload on Timer2 overflow |  |  |  |
| CAh | RCP2L    | 7~0   | RCP2L    | R/W | 00h | Timer2 reload/capture data low byte                                                                                                                                                                                                                                                                              |  |  |  |
| CBh | RCP2H    | 7~0   | RCP2H    | R/W | 00h | Timer2 reload/capture data high byte                                                                                                                                                                                                                                                                             |  |  |  |
| CCh | TL2      | 7~0   | TL2      | R/W | 00h | Timer2 data low byte                                                                                                                                                                                                                                                                                             |  |  |  |
| CDh | TH2      | 7~0   | TH2      | R/W | 00h | Timer2 data high byte                                                                                                                                                                                                                                                                                            |  |  |  |
|     |          | 7     | CY       | R/W | 0   | ALU carry flag                                                                                                                                                                                                                                                                                                   |  |  |  |
|     |          | 6     | AC       | R/W | 0   | ALU auxiliary carry flag                                                                                                                                                                                                                                                                                         |  |  |  |
|     |          | 5     | F0       | R/W | 0   | General purpose user-definable flag                                                                                                                                                                                                                                                                              |  |  |  |
|     |          | 4     | RS1      | R/W | 0   | The contents of (RS1, RS0) enable the working register banks as:  00: Bank 0 (00h~07h)                                                                                                                                                                                                                           |  |  |  |
| D0h | PSW      | 3     | RS0      | R/W | 0   | 01: Bank 1 (08h~0Fh)<br>10: Bank 2 (10h~17h)<br>11: Bank 3 (18h~1Fh)                                                                                                                                                                                                                                             |  |  |  |
|     |          | 2     | OV       | R/W | 0   | ALU overflow flag                                                                                                                                                                                                                                                                                                |  |  |  |
|     |          | 1     | F1       | R/W | 0   | General purpose user-definable flag                                                                                                                                                                                                                                                                              |  |  |  |
|     |          | 0     | P        | R/W | 0   | Parity flag. Set/cleared by hardware each instruction cycle to indicate odd/even number of "one" bits in the accumulator.                                                                                                                                                                                        |  |  |  |
|     |          | 7     | SCKTYPE  | R/W | 0   | Slow clock type. This bit can be changed only in Fast mode (SELFCK = 1).  0: SRC  1: SXT                                                                                                                                                                                                                         |  |  |  |
|     |          | 6     | FCKTYPE  | R/W | 0   | Fast clock type. This bit can be changed only in Slow mode (SELFCK = 0).  0: FRC  1: FXT                                                                                                                                                                                                                         |  |  |  |
|     |          | 4     | STPPCK   | R/W | 0   | Set 1 to stop UART/Timer0/Timer1/Timer2/ADC clock in Idle mode                                                                                                                                                                                                                                                   |  |  |  |
| D8h | CLKCON   | 3     | STPFCK   | R/W | 0   | Set 1 to stop Fast clock for power saving in Slow/Idle mode. This bit can be changed only in Slow mode.                                                                                                                                                                                                          |  |  |  |
|     |          | 2     | SELFCK   | R/W | 0   | System clock source selection. This bit can be changed only when STPFCK = 0.  0: Slow clock 1: Fast clock                                                                                                                                                                                                        |  |  |  |
|     |          | 1~0   | CLKPSC   | R/W | 11  | System clock prescaler.  00: System clock is Fast/Slow clock divided by 16 01: System clock is Fast/Slow clock divided by 4 10: System clock is Fast/Slow clock divided by 2 11: System clock is Fast/Slow clock divided by 1                                                                                    |  |  |  |
| E0h | ACC      | 7~0   | ACC      | R/W | 00h | Accumulator                                                                                                                                                                                                                                                                                                      |  |  |  |
| F0h | В        | 7~0   | В        | R/W | 00h | B register                                                                                                                                                                                                                                                                                                       |  |  |  |



| SFR<br>Adr                                | SFR Name | Bit #                        | Bit Name | R/W                                                     | Rst | Description                                                                                                                                                                             |
|-------------------------------------------|----------|------------------------------|----------|---------------------------------------------------------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| F7h                                       | CFGWL    | 7~6                          | WDTE     | R/W                                                     |     | Watchdog Timer Reset control 0x: Watchdog Timer Reset disable 10: Watchdog Timer Reset enable in Fast/Slow mode, disable in Idle/Stop mode 11: Watchdog Timer Reset always enable       |
| 4~0 FRCF R/W Fast RC frequency adjustment |          | Fast RC frequency adjustment |          |                                                         |     |                                                                                                                                                                                         |
|                                           |          | 7                            | CLRWDT   | Set to clear WDT, H/W auto clear it at next clock cycle |     |                                                                                                                                                                                         |
|                                           |          | 6                            | CLRTM3   | R/W                                                     | 0   | Set to clear Timer3, H/W auto clear it at next clock cycle                                                                                                                              |
|                                           |          | 5                            | TKSOC    | R/W                                                     | 0   | Start Touch Key conversion Set the TKSOC bit to start Touch Key conversion, and the TKSOC bit will be cleared by H/W at the end of conversion. S/W can also write 0 to clear this flag. |
| F8h                                       | AUX1     | 4                            | ADSOC    | R/W                                                     | 0   | Start ADC conversion Set the ADSOC bit to start ADC conversion, and the ADSOC bit will be cleared by H/W at the end of conversion. S/W can also write 0 to clear this flag.             |
|                                           |          | 3                            | CLRPWM0  | R/W                                                     | 0   | PWM0 clear enable 0: PWM0 is running 1: PWM0 is cleared and held                                                                                                                        |
|                                           |          | 0                            | DPSEL    | R/W                                                     | 0   | Active DPTR Select                                                                                                                                                                      |

| Flash<br>Adr | Bit # | Name    | Description                                                                                                                                                                       |
|--------------|-------|---------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1FFEh        | 7~6   | WDTE    | Watchdog Timer Reset control 0x: Watchdog Timer Reset disable 10: Watchdog Timer Reset enable in Fast/Slow mode, disable in Idle/Stop mode 11: Watchdog Timer Reset always enable |
|              | 4~0   | FRCF    | Fast RC frequency adjustment                                                                                                                                                      |
|              | 7     | PROT    | Flash Memory Code Protect 0: Disable protect 1: Enable protect                                                                                                                    |
|              | 6     | XRSTE   | External Pin Reset control 0: Disable External Pin Reset 1: Enable External Pin Reset                                                                                             |
| 1FFFh        | 5~4   | LVRE    | Low Voltage Reset function select 00: Set LVR at 2.9V 01: Set LVR at 2.3V 10: LVR disable and set LVD at 2.3V 11: Set LVR at 1.8V and LVD at 2.3V                                 |
|              | 3     | VCCFLT  | Set 1 to enhance the chip's power noise immunity                                                                                                                                  |
|              | 2     | PWRSAV  | Power save function control bit 0: Disable Power save function 1: Enable Power save function                                                                                      |
|              | 1     | MVCLOCK | If 1, the MOVC & MOVX instruction's accessibility to MOVC-Lock area is limited.                                                                                                   |

DS-TM52F5274\_74B\_78\_78B\_S 95 Rev 0.92, 2015/10/13



## 指令集

指令都是 1,2 或 3 个字节长如 "字节"列所示。每条指令需要  $2\sim8$  个系统时钟周期来执行如 "周期"列中所示。

|              | ARITHMETIC                                  |      |       |        |
|--------------|---------------------------------------------|------|-------|--------|
| Mnemonic     | Description                                 | byte | cycle | opcode |
| ADD A,Rn     | Add register to A                           | 1    | 2     | 28-2F  |
| ADD A,dir    | Add direct byte to A                        | 2    | 2     | 25     |
| ADD A,@Ri    | Add indirect memory to A                    | 1    | 2     | 26-27  |
| ADD A,#data  | Add immediate to A                          | 2    | 2     | 24     |
| ADDC A,Rn    | Add register to A with carry                | 1    | 2     | 38-3F  |
| ADDC A,dir   | Add direct byte to A with carry             | 2    | 2     | 35     |
| ADDC A,@Ri   | Add indirect memory to A with carry         | 1    | 2     | 36-37  |
| ADDC A,#data | Add immediate to A with carry               | 2    | 2     | 34     |
| SUBB A,Rn    | Subtract register from A with borrow        | 1    | 2     | 98-9F  |
| SUBB A,dir   | Subtract direct byte from A with borrow     | 2    | 2     | 95     |
| SUBB A,@Ri   | Subtract indirect memory from A with borrow | 1    | 2     | 96-97  |
| SUBB A,#data | Subtract immediate from A with borrow       | 2    | 2     | 94     |
| INC A        | Increment A                                 | 1    | 2     | 04     |
| INC Rn       | Increment register                          | 1    | 2     | 08-0F  |
| INC dir      | Increment direct byte                       | 2    | 2     | 05     |
| INC @Ri      | Increment indirect memory                   | 1    | 2     | 06-07  |
| DEC A        | Decrement A                                 | 1    | 2     | 14     |
| DEC Rn       | Decrement register                          | 1    | 2     | 18-1F  |
| DEC dir      | Decrement direct byte                       | 2    | 2     | 15     |
| DEC @Ri      | Decrement indirect memory                   | 1    | 2     | 16-17  |
| INC DPTR     | Increment data pointer                      | 1    | 4     | A3     |
| MUL AB       | Multiply A by B                             | 1    | 8     | A4     |
| DIV AB       | Divide A by B                               | 1    | 8     | 84     |
| DA A         | Decimal Adjust A                            | 1    | 2     | D4     |

|               | LOGICAL                               |      |       |        |
|---------------|---------------------------------------|------|-------|--------|
| Mnemonic      | Description                           | byte | cycle | opcode |
| ANL A,Rn      | AND register to A                     | 1    | 2     | 58-5F  |
| ANL A,dir     | AND direct byte to A                  | 2    | 2     | 55     |
| ANL A,@Ri     | AND indirect memory to A              | 1    | 2     | 56-57  |
| ANL A,#data   | AND immediate to A                    | 2    | 2     | 54     |
| ANL dir,A     | AND A to direct byte                  | 2    | 2     | 52     |
| ANL dir,#data | AND immediate to direct byte          | 3    | 4     | 53     |
| ORL A,Rn      | OR register to A                      | 1    | 2     | 48-4F  |
| ORL A,dir     | OR direct byte to A                   | 2    | 2     | 45     |
| ORL A,@Ri     | OR indirect memory to A               | 1    | 2     | 46-47  |
| ORL A,#data   | OR immediate to A                     | 2    | 2     | 44     |
| ORL dir,A     | OR A to direct byte                   | 2    | 2     | 42     |
| ORL dir,#data | OR immediate to direct byte           | 3    | 4     | 43     |
| XRL A,Rn      | Exclusive-OR register to A            | 1    | 2     | 68-6F  |
| XRL A,dir     | Exclusive-OR direct byte to A         | 2    | 2     | 65     |
| XRL A, @Ri    | Exclusive-OR indirect memory to A     | 1    | 2     | 66-67  |
| XRL A,#data   | Exclusive-OR immediate to A           | 2    | 2     | 64     |
| XRL dir,A     | Exclusive-OR A to direct byte         | 2    | 2     | 62     |
| XRL dir,#data | Exclusive-OR immediate to direct byte | 3    | 4     | 63     |
| CLR A         | Clear A                               | 1    | 2     | E4     |
| CPL A         | Complement A                          | 1    | 2     | F4     |
| SWAP A        | Swap Nibbles of A                     | 1    | 2     | C4     |

DS-TM52F5274\_74B\_78\_78B\_S 96 Rev 0.92, 2015/10/13



| LOGICAL  |                              |      |       |        |  |  |  |
|----------|------------------------------|------|-------|--------|--|--|--|
| Mnemonic | Description                  | byte | cycle | opcode |  |  |  |
| RL A     | Rotate A left                | 1    | 2     | 23     |  |  |  |
| RLC A    | Rotate A left through carry  | 1    | 2     | 33     |  |  |  |
| RR A     | Rotate A right               | 1    | 2     | 03     |  |  |  |
| RRC A    | Rotate A right through carry | 1    | 2     | 13     |  |  |  |

|                | DATA TRANSFER                         |        |       |        |  |  |  |
|----------------|---------------------------------------|--------|-------|--------|--|--|--|
| Mnemonic       | Description                           | byte   | cycle | opcode |  |  |  |
| MOV A,Rn       | Move register to A                    | 1      | 2     | E8-EF  |  |  |  |
| MOV A,dir      | Move direct byte to A                 | 2      | 2     | E5     |  |  |  |
| MOV A,@Ri      | Move indirect memory to A             | 1      | 2     | E6-E7  |  |  |  |
| MOV A,#data    | Move immediate to A                   | 2      | 2     | 74     |  |  |  |
| MOV Rn,A       | Move A to register                    | 1      | 2     | F8-FF  |  |  |  |
| MOV Rn,dir     | Move direct byte to register          | 2      | 4     | A8-AF  |  |  |  |
| MOV Rn,#data   | Move immediate to register            | 2      | 2     | 78-7F  |  |  |  |
| MOV dir,A      | Move A to direct byte                 | 2<br>2 | 2     | F5     |  |  |  |
| MOV dir,Rn     | Move register to direct byte          |        | 4     | 88-8F  |  |  |  |
| MOV dir,dir    | Move direct byte to direct byte       | 3      | 4     | 85     |  |  |  |
| MOV dir,@Ri    | Move indirect memory to direct byte   | 2      | 4     | 86-87  |  |  |  |
| MOV dir,#data  | Move immediate to direct byte         | 3      | 4     | 75     |  |  |  |
| MOV @Ri,A      | Move A to indirect memory             | 1      | 2     | F6-F7  |  |  |  |
| MOV @Ri,dir    | Move direct byte to indirect memory   | 2      | 4     | A6-A7  |  |  |  |
| MOV @Ri,#data  | Move immediate to indirect memory     | 2      | 2     | 76-77  |  |  |  |
| MOV DPTR,#data | Move immediate to data pointer        | 3      | 4     | 90     |  |  |  |
| MOVC A,@A+DPTR | Move code byte relative DPTR to A     | 1      | 4     | 93     |  |  |  |
| MOVC A,@A+PC   | Move code byte relative PC to A       | 1      | 4     | 83     |  |  |  |
| MOVX A,@Ri     | Move external data(A8) to A           | 1      | 4     | E2-E3  |  |  |  |
| MOVX A,@DPTR   | Move external data(A16) to A          | 1      | 4     | E0     |  |  |  |
| MOVX @Ri,A     | Move A to external data(A8)           | 1      | 4     | F2-F3  |  |  |  |
| MOVX @DPTR,A   | Move A to external data(A16)          | 1      | 4     | F0     |  |  |  |
| PUSH dir       | Push direct byte onto stack           | 2      | 4     | C0     |  |  |  |
| POP dir        | Pop direct byte from stack            | 2      | 4     | D0     |  |  |  |
| XCH A,Rn       | Exchange A and register               | 1      | 2     | C8-CF  |  |  |  |
| XCH A,dir      | Exchange A and direct byte            | 2      | 2     | C5     |  |  |  |
| XCH A,@Ri      | Exchange A and indirect memory        | 1      | 2     | C6-C7  |  |  |  |
| XCHD A,@Ri     | Exchange A and indirect memory nibble | 1      | 2     | D6-D7  |  |  |  |

| BOOLEAN    |                                 |   |   |    |  |  |  |
|------------|---------------------------------|---|---|----|--|--|--|
| Mnemonic   | Mnemonic Description            |   |   |    |  |  |  |
| CLR C      | Clear carry                     | 1 | 2 | C3 |  |  |  |
| CLR bit    | Clear direct bit                | 2 | 2 | C2 |  |  |  |
| SETB C     | Set carry                       | 1 | 2 | D3 |  |  |  |
| SETB bit   | Set direct bit                  | 2 | 2 | D2 |  |  |  |
| CPL C      | Complement carry                | 1 | 2 | В3 |  |  |  |
| CPL bit    | Complement direct bit           | 2 | 2 | B2 |  |  |  |
| ANL C,bit  | AND direct bit to carry         | 2 | 4 | 82 |  |  |  |
| ANL C,/bit | AND direct bit inverse to carry | 2 | 4 | В0 |  |  |  |
| ORL C,bit  | OR direct bit to carry          | 2 | 4 | 72 |  |  |  |
| ORL C,/bit | OR direct bit inverse to carry  | 2 | 4 | A0 |  |  |  |
| MOV C,bit  | Move direct bit to carry        | 2 | 2 | A2 |  |  |  |
| MOV bit,C  | Move carry to direct bit        | 2 | 4 | 92 |  |  |  |



|                    | BRANCHING                                            |      |       |        |  |  |  |  |
|--------------------|------------------------------------------------------|------|-------|--------|--|--|--|--|
| Mnemonic           | Description                                          | byte | cycle | opcode |  |  |  |  |
| ACALL addr 11      | Absolute jump to subroutine                          | 2    | 4     | 11-F1  |  |  |  |  |
| LCALL addr 16      | Long jump to subroutine                              | 3    | 4     | 12     |  |  |  |  |
| RET                | Return from subroutine                               | 1    | 4     | 22     |  |  |  |  |
| RETI               | Return from interrupt                                | 1    | 4     | 32     |  |  |  |  |
| AJMP addr 11       | Absolute jump unconditional                          | 2    | 4     | 01-E1  |  |  |  |  |
| LJMP addr 16       | Long jump unconditional                              | 3    | 4     | 02     |  |  |  |  |
| SJMP rel           | Short jump (relative address)                        | 2    | 4     | 80     |  |  |  |  |
| JC rel             | Jump on carry = 1                                    | 2    | 4     | 40     |  |  |  |  |
| JNC rel            | Jump on carry = 0                                    | 2    | 4     | 50     |  |  |  |  |
| JB bit,rel         | Jump on direct bit = 1                               | 3    | 4     | 20     |  |  |  |  |
| JNB bit,rel        | Jump on direct bit $= 0$                             | 3    | 4     | 30     |  |  |  |  |
| JBC bit,rel        | Jump on direct bit = 1 and clear                     | 3    | 4     | 10     |  |  |  |  |
| JMP @A+DPTR        | Jump indirect relative DPTR                          | 1    | 4     | 73     |  |  |  |  |
| JZ rel             | Jump on accumulator = 0                              | 2    | 4     | 60     |  |  |  |  |
| JNZ rel            | Jump on accumulator 0                                | 2    | 4     | 70     |  |  |  |  |
| CJNE A,dir,rel     | Compare A, direct, jump not equal relative           | 3    | 4     | B5     |  |  |  |  |
| CJNE A,#data,rel   | Compare A,immediate, jump not equal relative         | 3    | 4     | B4     |  |  |  |  |
| CJNE Rn,#data,rel  | Compare register, immediate, jump not equal relative | 3    | 4     | B8-BF  |  |  |  |  |
| CJNE @Ri,#data,rel | Compare indirect, immediate, jump not equal relative | 3    | 4     | B6-B7  |  |  |  |  |
| DJNZ Rn,rel        | Decrement register, jump not zero relative           | 2    | 4     | D8-DF  |  |  |  |  |
| DJNZ dir,rel       | Decrement direct byte, jump not zero relative        | 3    | 4     | D5     |  |  |  |  |

| MISCELLANEOUS |              |      |       |        |  |  |
|---------------|--------------|------|-------|--------|--|--|
| Mnemonic      | Description  | byte | cycle | opcode |  |  |
| NOP           | No operation | 1    | 2     | 00     |  |  |

在上表中,如 E8-EF 中的指令操作码(十六进制)指示用于一个连续的块的 8 个不同的寄存器,寄存器编号,由其相应的操作码的最低 3 位定义。码的不连续的块,如 11-F1(举例),用于绝对跳转和调用,码的前 3 位用于指示目的地址的顶部 3 位。



# 电气特性

# 1. 最大绝对额定值 (T<sub>A</sub> = 25℃)

| 参数          |                                  | 单位   |
|-------------|----------------------------------|------|
| 电源电压        | $V_{SS} - 0.3 \sim V_{SS} + 5.5$ |      |
| 输入电压        | $V_{SS} - 0.3 \sim V_{CC} + 0.3$ | V    |
| 输出电压        | $V_{SS}-0.3 \sim V_{CC}+0.3$     |      |
| 每1引脚高电位输出电流 | -25                              |      |
| 全部引脚高电位输出电流 | -80                              | mA   |
| 每1引脚低电位输出电流 | +30                              | IIIA |
| 全部引脚低电位输出电流 | +150                             |      |
| 最大工作电压      | 5.5                              | V    |
| 工作温度        | <b>−</b> 40 ~ +85                | °C   |
| 储存温度        | −65 <b>~</b> +150                |      |

# **2. DC** 特性 $(T_A = 25$ °C, $V_{CC} = 2.0V \sim 5.5V)$

| 参数               | 符号            | 身                                              | <b>条件</b>                                       | 最小值         | 典型值 | 最大值         | 单位 |
|------------------|---------------|------------------------------------------------|-------------------------------------------------|-------------|-----|-------------|----|
|                  |               | 快钟模式, F <sub>syso</sub>                        | $_{CLK} = 7.3728 \text{ MHz}$                   | 2.3         | _   | 5.5         |    |
|                  |               | 快钟模式, F <sub>syso</sub>                        | $_{CLK} = 3.6864 \text{ MHz}$                   | 1.8         | _   | 5.5         |    |
| 工作电压             | $V_{CC}$      | 快钟模式, F <sub>syso</sub>                        | CLK = 1.8432  MHz                               | 1.3         | 1   | 5.5         | V  |
|                  |               | 快钟模式, F <sub>syso</sub>                        | $_{CLK} = 0.4608 \text{ MHz}$                   | 1.3         | _   | 5.5         |    |
|                  |               | 慢钟模                                            | !式, SRC                                         | 1.3         | _   | 5.5         |    |
|                  |               | 所有输入,除了                                        | $V_{CC} = 5V$                                   | $0.6V_{CC}$ | _   | _           |    |
| 输入高电压            | $V_{ m IH}$   | P3.7, P2.1                                     | $V_{CC} = 3V$                                   | $0.6V_{CC}$ | _   | _           | V  |
| 柳八미电压            | V IH          | P3.7, P2.1                                     | $V_{CC} = 5V$                                   | $0.8V_{CC}$ | _   | _           | V  |
|                  |               | 1 3.7, 1 2.1                                   | $V_{CC} = 3V$                                   | $0.8V_{CC}$ | _   | _           |    |
| 输入低电压            | $V_{ m IL}$   | 所有输入                                           | $V_{CC} = 5V$                                   | _           | _   | $0.2V_{CC}$ | V  |
| - 個八队电压          | V IL          | が自動へ                                           | $V_{CC} = 3V$                                   | _           | _   | $0.2V_{CC}$ | V  |
| I/O 端口           | $ m I_{OH}$   | 所有输出,除了                                        | $V_{\rm CC} = 5V$ $V_{\rm OH} = 0.9V_{\rm CC}$  | 6           | 12  | _           | mA |
| 拉电流              | тон           | P3.7                                           | $V_{\rm CC} = 3V$ $V_{\rm OH} = 0.9V_{\rm CC}$  | 2.5         | 5   | _           | ША |
|                  |               | 所有输出,除了                                        | $V_{\rm CC} = 5V$ $V_{\rm OL} = 0.1 V_{\rm CC}$ | 12          | 24  | _           |    |
| I/O 端口           | T             | P0.0~P0.3                                      | $V_{CC} = 3V$ $V_{OL} = 0.1V_{CC}$              | 6           | 12  | _           | mA |
| 灌电流              | $I_{OL}$      | P0.0~P0.3                                      | $V_{\rm CC} = 5V$ $V_{\rm OL} = 0.1 V_{\rm CC}$ | 35          | 70  | _           | ША |
|                  | ru.u~ru.3     | $V_{\rm CC} = 3V$ $V_{\rm OL} = 0.1V_{\rm CC}$ | 20                                              | 40          | _   |             |    |
| 输入漏电流<br>(引脚高电平) | $I_{\Pi L H}$ | 所有输入                                           | $V_{in} = V_{CC}$                               | _           | _   | 1           | ^  |
| 输入漏电流<br>(引脚低电平) | $I_{\Pi L L}$ | 所有输入                                           | $V_{in} = 0V$                                   | _           | _   | -1          | μA |



| 参数   | 符号       | Ŕ                                      | <br>条件                            | 最小值 | 典型值        | 最大值 | 单位 |
|------|----------|----------------------------------------|-----------------------------------|-----|------------|-----|----|
|      |          | 快钟, V <sub>CC</sub> = 5V               | FXT = 8 MHz                       | _   | 3.7        | _   |    |
|      |          | LVR 启用                                 | FRC = 7.3728 MHz                  | _   | 3          | _   |    |
|      |          | MODE3V = 0                             | FRC = 3.6864 MHz                  | _   | 1.8        | _   |    |
|      |          | 快钟, V <sub>CC</sub> = 3V               | FXT = 8 MHz                       | _   | 2.7        | _   |    |
|      |          | LVR 启用                                 | FRC = 7.3728 MHz                  |     | 2.5        | _   | mA |
|      |          | MODE3V = 0                             | FRC = 3.6864  MHz<br>FXT = 8  MHz |     | 1.5<br>2.5 | _   |    |
|      |          | 快钟, V <sub>CC</sub> = 3V<br>LVR 启用     | FRC = 7.3728 MHz                  | _   | 2.3        | _   |    |
|      |          | MODE3V = 1                             | FRC = 3.6864 MHz                  | _   | 1.4        | _   |    |
|      |          | 慢钟, V <sub>CC</sub> = 5V               | SXT = 32 KHz                      | _   | 220        | _   |    |
|      |          | LVR 启用<br>MODE3V = 0                   | SRC = 24 KHz                      | _   | 205        | _   |    |
|      |          | 慢钟, V <sub>CC</sub> = 3V               | SXT = 32 KHz                      | _   | 180        | _   |    |
|      |          | LVR 启用<br>MODE3V = 0                   | SRC = 24 KHz                      | _   | 175        | _   |    |
|      |          | 慢钟, V <sub>CC</sub> = 3V<br>MODE3V = 1 | SXT = 32 KHz                      | _   | 13         | _   |    |
|      |          | PWRSAV = 1                             | SRC = 24 KHz                      | _   | 9          | _   |    |
|      |          | 慢钟, V <sub>CC</sub> = 3V<br>MODE3V = 1 | SXT = 32  KHz                     | -   | 54         | -   |    |
|      |          | PWRSAV = 0                             | SRC = 24 KHz                      | _   | 50         | _   |    |
|      |          | 空闲, V <sub>CC</sub> = 5V               | SXT = 32  KHz                     | _   | 205        | _   |    |
|      |          | LVR 启用<br>MODE3V = 0                   | SRC = 24 KHz                      | _   | 195        | _   |    |
| 电源电流 | $I_{CC}$ | 空闲, V <sub>CC</sub> = 3V               | SXT = 32 KHz                      | _   | 168        | _   |    |
|      |          | LVR 启用<br>MODE3V = 0                   | SRC = 24  KHz                     | _   | 166        | _   |    |
|      |          | 空闲, V <sub>CC</sub> = 3V               | SXT = 32  KHz                     | _   | 5          | _   |    |
|      |          | MODE3V = 1 $PWRSAV = 1$                | SRC = 24 KHz                      | _   | 3          | _   | μA |
|      |          | 空闲, V <sub>CC</sub> = 3V               | SXT = 32 KHz                      | _   | 46         | _   | ·  |
|      |          | MODE3V = 1 $PWRSAV = 0$                | SRC = 24 KHz                      | _   | 43         | _   |    |
|      |          | 停止, V <sub>CC</sub> = 5V               | PWRSAV = 1                        | _   | 0.1        | _   |    |
|      |          | LVR 美闭<br>MODE3V = 0                   | PWRSAV = 0                        | _   | 158        | _   |    |
|      |          | 停止, V <sub>CC</sub> = 3V               | PWRSAV = 1                        | _   | 1          | 0.1 |    |
|      |          | LVR 关闭<br>MODE3V = 0                   | PWRSAV = 0                        | _   | 136        | _   |    |
|      |          | 停止, V <sub>CC</sub> = 5V               | PWRSAV = 1                        | _   | 1.7        | _   |    |
|      |          | LVR 启用<br>MODE3V = 0                   | PWRSAV = 0                        | _   | 194        | _   |    |
|      |          | 停止, V <sub>CC</sub> = 3V<br>LVR 启用     | PWRSAV = 1                        | _   | 0.5        | _   |    |
|      |          | MODE3V = 0                             | PWRSAV = 0                        | _   | 165        | _   |    |
|      |          | LVR 美闭                                 | _                                 | _   | 0.1        |     |    |
|      |          | 停止, V <sub>CC</sub> = 3V<br>MODE3V = 1 | LVR 启用<br>PWRSAV = 1              | _   | 0.5        | -   |    |
|      |          | MIODES A = 1                           | LVR 启用<br>PWRSAV = 0              | _   | 41         | _   |    |



| 参数          | 符号           | 务                   | <b>条件</b>            | 最小值 | 典型值  | 最大值    | 单位   |
|-------------|--------------|---------------------|----------------------|-----|------|--------|------|
|             |              |                     | $V_{CC} = 2.9V$      | _   | _    | 8      |      |
| 系统时钟频率      | $F_{SYSCLK}$ | $V_{CC} > LVR_{th}$ | $V_{\rm CC} = 2.3 V$ | _   | _    | 7.3728 | MHz  |
|             |              |                     | $V_{CC} = 1.8V$      | _   | _    | 4      |      |
| LVR         |              |                     |                      | _   | 2.9  | _      |      |
| 参考电压        | $V_{LVR}$    | $T_A =$             | = 25°C               | _   | 2.3  | _      | V    |
| 参与 电压       |              |                     |                      | _   | 1.8  | _      |      |
| LVR<br>滞后电压 | $V_{HYST}$   | $T_A = 25^{\circ}C$ |                      | _   | ±0.1 | _      | V    |
| LVD<br>参考电压 | $V_{LVD}$    | $T_A = 25^{\circ}C$ |                      | _   | 2.3  | _      | V    |
| 低电压<br>检测时间 | $t_{LVR}$    | T <sub>A</sub> =    | $T_A = 25^{\circ}C$  |     | _    | -      | μs   |
|             |              | $V_{IN} = 0V$       | $V_{CC} = 5V$        |     | 120  |        |      |
| 上拉电阻        | D            | 全部除了 P3.7           | $V_{CC} = 3V$        | ] - | 240  | _      | ΚΩ   |
| 工14.14.14.  | $R_{P}$      | $V_{IN} = 0V$       | $V_{CC} = 5V$        |     | 170  |        | 12.2 |
|             |              | P3.7                | $V_{CC} = 3V$        | _   | 170  | _      |      |

# **3.** 时钟时序 $(T_A = -40^{\circ}\text{C} \sim +85^{\circ}\text{C}, V_{CC} = 2.6\text{V} \sim 5.5\text{V})$

| 参数       | 条件                                                | 最小值    | 典型值    | 最大值    | 单位  |
|----------|---------------------------------------------------|--------|--------|--------|-----|
| 内部 RC 频率 | $25^{\circ}$ C, $V_{CC} = 3.0 \sim 5.5$ V         | 7.2622 | 7.3728 | 7.4834 |     |
|          | $25^{\circ}$ C, $V_{CC} = 2.6 \sim 3.0$ V         | 7.1516 | 7.3728 | 7.5940 | MHz |
|          | $-40^{\circ}$ C ~ 85°C, $V_{CC} = 2.6 \sim 5.5$ V | 7.0042 | 7.3728 | 7.7414 |     |

# **4.** 复位时序特性 $(T_A = -40^{\circ}\text{C} \sim +85^{\circ}\text{C}, V_{CC} = 3.0\text{V} \sim 5.0\text{V})$

| 参数            | 条件                            | 最小值 | 典型值 | 最大值 | 单位 |
|---------------|-------------------------------|-----|-----|-----|----|
| RESET 输入低电平宽度 | $V_{CC} = 5.0V \pm 10 \%$     | 90  | _   | _   | μs |
| WDT 唤醒时间      | $V_{CC} = 5.0V$ , WDTPSC = 11 | _   | 40  | _   | me |
| WDI映胜时间       | $V_{CC} = 3.0V$ , WDTPSC = 11 | _   | 40  | _   | ms |

# **5. ADC** 电气特性 $(T_A = 25^{\circ}\text{C}, V_{CC} = 3.0\text{V} \sim 5.5\text{V}, V_{SS} = 0\text{V})$

| 参数                        | 条件                            |          | 典型值  | 最大值      | 单位  |
|---------------------------|-------------------------------|----------|------|----------|-----|
| 总绝对误差                     | V -512V V -0V                 | _        | ±2.5 | ±4       | LSB |
| 积分非线性误差                   | $V_{CC} = 5.12V, V_{SS} = 0V$ | _        | ±3.2 | ±5       | LSD |
| 最大输入时钟(f <sub>ADC</sub> ) | ľ                             | _        | ı    | 1        | MHz |
| 转换时间                      | $f_{ADC} = 1 \text{ MHz}$     | _        | 50   | 1        | μs  |
| VBG 电压                    | $V_{CC} = 5V$                 | -8%      | 1.2  | +8%      | V   |
| 输入电压                      | ı                             | $V_{SS}$ | -    | $V_{CC}$ | V   |

DS-TM52F5274\_74B\_78\_78B\_S 101 Rev 0.92, 2015/10/13



### 6. 特性曲线图













DS-TM52F5274\_74B\_78\_78B\_S 103 Rev 0.92, 2015/10/13



# 封装说明

# 订购须知

| 订购代码               | 包装                          |  |
|--------------------|-----------------------------|--|
| TM52F5274-MTP      | Wafer/Dice 空片               |  |
| TM52F5274-COD      | Wafer/Dice 代烧 code          |  |
| TM52F5274-MTP-13   | Skinny DIP 28-pin (300 mil) |  |
| TM52F5274-MTP-33   | SOP 28-pin (300 mil)        |  |
| TM52F5274-MTP-09   | DIP 32-pin (600 mil)        |  |
| TM52F5274-MTP-24   | SOP 32-pin (300 mil)        |  |
| TM52F5278-MTP      | Wafer/Dice 空片               |  |
| TM52F5278-COD      | Wafer/Dice 代烧 code          |  |
| TM52F5278-MTP-13   | Skinny DIP 28-pin (300 mil) |  |
| TM52F5278-MTP-33   | SOP 28-pin (300 mil)        |  |
| TM52F5278-MTP-09   | DIP 32-pin (600 mil)        |  |
| TM52F5278-MTP-24   | SOP 32-pin (300 mil)        |  |
| TM52F5274B-MTP     | Wafer/Dice 空片               |  |
| TM52F5274B -COD    | Wafer/Dice 代烧 code          |  |
| TM52F5274B -MTP-13 | Skinny DIP 28-pin (300 mil) |  |
| TM52F5274B -MTP-33 | SOP 28-pin (300 mil)        |  |
| TM52F5274B -MTP-09 | DIP 32-pin (600 mil)        |  |
| TM52F5274B -MTP-24 | SOP 32-pin (300 mil)        |  |
| TM52F5278B -MTP    | Wafer/Dice 空片               |  |
| TM52F5278B -COD    | Wafer/Dice 代烧 code          |  |
| TM52F5278B -MTP-13 | Skinny DIP 28-pin (300 mil) |  |
| TM52F5278B -MTP-33 | SOP 28-pin (300 mil)        |  |
| TM52F5278B -MTP-09 | DIP 32-pin (600 mil)        |  |
| TM52F5278B -MTP-24 | SOP 32-pin (300 mil)        |  |



### 包装信息

## Skinny DIP 28-引脚 (300 mil) 包装尺寸







| SYMBOL | DIMENSION IN MM |       | DIMENSION IN INCH |       |
|--------|-----------------|-------|-------------------|-------|
|        | MIN             | MAX   | MIN               | MAX   |
| A      | -               | 4.445 | -                 | 0.175 |
| A1     | 0.381           | -     | 0.015             | -     |
| A2     | 3.175           | 3.429 | 0.125             | 0.135 |
| D      | 35.179          | 35.56 | 1.385             | 1.400 |
| Е      | 7.874 BSC       |       | 0.310 BSC         |       |
| E1     | 7.188           | 7.442 | 0.283             | 0.293 |
| L      | 3.048           | 3.556 | 0.120             | 0.140 |
| eB     | 8.382           | 9.525 | 0.330             | 0.375 |
| θ      | 0°              | 15°   | 0°                | 15°   |
| JEDEC  | MS-015 (AH)     |       |                   |       |

DS-TM52F5274\_74B\_78\_78B\_S 105 Rev 0.92, 2015/10/13



### SOP 28-引脚 (300 mil) 包装尺寸









| SYMBOL | DIMENSION IN MM |       | DIMENSION IN INCH |        |
|--------|-----------------|-------|-------------------|--------|
|        | MIN             | MAX   | MIN               | MAX    |
| A      | 2.35            | 2.65  | 0.0926            | 0.1043 |
| A1     | 0.10            | 0.30  | 0.0040            | 0.0118 |
| В      | 0.33            | 0.51  | 0.013             | 0.020  |
| С      | 0.23            | 0.32  | 0.0091            | 0.0125 |
| D      | 17.70           | 18.10 | 0.6969            | 0.7125 |
| Е      | 10.00           | 10.65 | 0.394             | 0.491  |
| E1     | 7.40            | 7.60  | 0.2914            | 0.2992 |
| e      | 1.27 BSC        |       | 0.050 BSC         |        |
| h      | 0.25            | 0.75  | 0.010             | 0.029  |
| L      | 0.40            | 1.27  | 0.016             | 0.050  |
| θ      | 0°              | 8°    | 0°                | 8°     |
| JEDEC  | MS-013 (AE)     |       |                   |        |

 $\triangle$  \* NOTES : DIMENSION " D " DOES NOT INCLUDE MOLD FLASH, PROTRUSIONS OR GATE BURRS. MOLD FLASH, PROTRUSIONS AND GATE BURRS SHALL NOT EXCEED 0.15 MM (0.006 INCH) PER SIDE.

DS-TM52F5274\_74B\_78\_78B\_S 106 Rev 0.92, 2015/10/13



## DIP 32-引脚 (600 mil) 包装尺寸





| SYMBOL | DIMENSION IN MM |        | DIMENSION IN INCH |       |
|--------|-----------------|--------|-------------------|-------|
|        | MIN             | MAX    | MIN               | MAX   |
| A      | -               | 5.588  | -                 | 0.220 |
| A1     | 0.381           | -      | 0.015             | -     |
| A2     | 3.810           | 4.064  | 0.150             | 0.160 |
| D      | 41.783          | 42.164 | 1.645             | 1.660 |
| Е      | 15.240 BSC      |        | 0.600 BSC         |       |
| E1     | 13.716          | 13.970 | 0.540             | 0.550 |
| L      | 2.921           | 5.080  | 0.115             | 0.200 |
| eВ     | 16.002          | 17.018 | 0.630             | 0.670 |
| θ      | 0°              | 15°    | 0°                | 15°   |
| JEDEC  | MO-015 (AP)     |        |                   |       |

DS-TM52F5274\_74B\_78\_78B\_S 107 Rev 0.92, 2015/10/13



### SOP 32-引脚 (300 mil) 包装尺寸



| SYMBOL | DIMENSION IN MM |       | DIMENSION IN INCH |        |
|--------|-----------------|-------|-------------------|--------|
|        | MIN             | MAX   | MIN               | MAX    |
| A      | 2.35            | 2.65  | 0.0926            | 0.1043 |
| A1     | 0.10            | 0.30  | 0.0040            | 0.0118 |
| В      | 0.33            | 0.51  | 0.013             | 0.020  |
| С      | 0.23            | 0.32  | 0.0091            | 0.0125 |
| D      | 20.32           | 20.73 | 0.800             | 0.816  |
| Е      | 10.00           | 10.65 | 0.394             | 0.491  |
| E1     | 7.40            | 7.60  | 0.2914            | 0.2992 |
| e      | 1.27 BSC        |       | 0.050 BSC         |        |
| h      | 0.25            | 0.75  | 0.010             | 0.029  |
| L      | 0.40            | 1.27  | 0.016             | 0.050  |
| θ      | 0°              | 8°    | 0°                | 8°     |

 $\triangle$  \*NOTES: DIMENSION "D" DOES NOT INCLUDE MOLD FLASH, PROTRUSIONS OR GATE BURRS. MOLD FLASH, PROTRUSIONS AND GATE BURRS SHALL NOT EXCEED 0.15 MM (0.006 INCH) PER SIDE.

DS-TM52F5274\_74B\_78\_78B\_S 108 Rev 0.92, 2015/10/13