#### АРХІТЕКТУРА СУЧАСНИХ ЕОМ

#### Цифровий логічний рівень

доц. КЯФ Р.В. Єрмоленко

# Рівні архітектури



#### Рівні архітектури

- Цифровий логічний рівень
- Рівень мікроархітектури
- Рівень архітектури набору команд
- Рівень операційної системи
- рівень асемблера

#### Логічні елементи



- (а) Транзисторний інвертор
- (b) HI-I
- (с) НІ-АБО КНУ, Р.В. Єрмоленко

# Логічні елементи та булева алгебра



| Α   | В | Χ |
|-----|---|---|
| 0   | 0 | 1 |
| 0   | 1 | 1 |
| 1 . | 0 | 1 |
| 1.  | 1 | 0 |

| Α | В | Χ |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |

| Α | В | Х |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

|   | Α. | В | Χ |
|---|----|---|---|
|   | 0  | 0 | 0 |
|   | 0  | 1 | 1 |
| į | 1  | 0 | 1 |
|   | 1  | 1 | 1 |

#### Еквівалентність схем



## Еквівалентність схем (2)





| Α | В           | O  | AB | AC | AB + AC |  |  |
|---|-------------|----|----|----|---------|--|--|
| 0 | 0           | 0  | 0  | 0  | 0       |  |  |
| 0 | 0           | 1  | 0  | 0  | 0       |  |  |
| 0 | 1           | 0  | 0  | 0  | 0       |  |  |
| 0 | 1           | Τ- | 0  | 0  | 0       |  |  |
| 1 | 0           | 0  | 0  | 0  | 0       |  |  |
| 1 | 0           | 1  | 0  | 1  | 1       |  |  |
| 1 | 1           | 0  | 1  | 0  | 1       |  |  |
| 1 | 1           | 1  | 1  | 1  | 1       |  |  |
|   | · · · · · · |    |    |    |         |  |  |

(a)

| Α | В | С | Α | B + C | A(B + C) |
|---|---|---|---|-------|----------|
| 0 | 0 | 0 | 0 | 0     | 0        |
| 0 | 0 | 1 | 0 | 1     | 0        |
| 0 | 1 | 0 | 0 | 1     | 0        |
| 0 | 1 | 1 | 0 | 1     | 0        |
| 1 | 0 | 0 | 1 | 0     | 0        |
| 1 | 0 | 1 | 1 | 1     | 1        |
| 1 | 1 | 0 | 1 | 1     | 1        |
| 1 | 1 | 1 | 1 | 1     | 1        |

(b)

# Деякі закони булевої алгебри

| Названия законов       | И                  | или                    |
|------------------------|--------------------|------------------------|
| Законы тождества       | 1A=A               | 0+A=A                  |
| Законы нуля            | OA=0               | 1+A=1                  |
| Законы идемпотентности | AA=A               | A+A=A                  |
| Законы инверсии        | AĀ"=0              | $A + \overline{A} = 1$ |
| Коммуникативные законы | AB=BA              | A+B=B+A                |
| Ассоциативные законы   | (AB)C=A(BC)        | (A+B)+C=A+£B+C)        |
| Дистрибутивные законы  | A+BC=(A+B)(A+C)    | A(B+C)=AB+AC           |
| Законы поглощения      | A(A+B)=A           | A+AB=A                 |
| Законы Де Моргана      | <del>АВ</del> =Д+В | Ā+B=ДB                 |

## Реалізація XOR

| A B XOR |   |   |  |  |  |
|---------|---|---|--|--|--|
| 0       | 0 | 0 |  |  |  |
| 0 1 1   |   |   |  |  |  |
| 1 0 1   |   |   |  |  |  |
| 1 1 0   |   |   |  |  |  |
| (a)     |   |   |  |  |  |







#### Інтегральні схеми



## Комбінаторні схеми

- мультиплексори
- декодери
- компаратори
- Програмовані логічні матриці

#### Мультиплексор

- Bхід 2 ^ N
- Вихід 1
- N ліній управління
- Обраний вхід з'єднується з виходом

# Мультиплексори (2)

8-ми входовий мультиплексор



## Декодери

- Вхід n-розрядне число
- Вихід '1' одна з 2 ^ N вихідних ліній

#### $D_0$ $D_1$ Декодер $D_2$ Α $D_3$ В В $D_4$ Ē $D_5$ C $D_6$ A 3-to-8 $D_7$ decoder КЯФ КНУ, Р.В. Срмоленко

circuit

Компаратори



Простий 4битний компаратор

#### Арифметичні схеми

- схеми зсуву
- суматори
- Арифметико-логічні пристрої

## Схеми зсуву



## Напівсуматор

| Α | В | Сумма | Перенос |
|---|---|-------|---------|
| 0 | 0 | 0     | 0       |
| 0 | 1 | 1     | 0       |
| 1 | 0 | 1     | 0       |
| 1 | 1 | 0     | 1       |



## Суматор

| A | В | Carry<br>in | Sum | Carry<br>out |
|---|---|-------------|-----|--------------|
| 0 | 0 | 0           | 0   | 0            |
| 0 | 0 | 1           | 1   | 0            |
| 0 | 1 | 0           | 1   | 0            |
| 0 | 1 | 1           | 0   | 1            |
| 1 | 0 | 0           | 1   | 0            |
| 1 | 0 | 1           | 0   | 1            |
| 1 | 1 | 0           | 0   | 1            |
| 1 | 1 | 1           | 1   | 1            |



(a) (b)

#### 1-бітний АЛП



#### Тактові генератори



- (а) Тактовий генератор
- (b) Часова діаграма
- (с) Генерація асинхронних імпульсів КЯФ КНУ, Р.В. Єрмоленко

## Тригери



- (а) Генератор імпульсу
- (б) Часова діаграма для 4 точок на схемі.