### چکیده

هدف از این پروژه پیاده سازی مدار مربوط به یک to-2 Demultiplexer در سطح ترانزیستور به روش های static cmos, pseudo nmos و dynamic logic و مقایسه ی نتایج آن ها می باشد. شمای یک مدار to-2 decoder در شکل ۱ قابل ملاحظه است.



2-to-1 decoder شکل ۱ شمای

## الف)

توجه: در تمام شکل موج ها گره ۲ ورودی X، گره  $\pi$  ورودی A، گره  $\varphi$  خروجی  $\Psi$  و گره ۷ خروجی  $\Psi$  می باشد.

#### **Static Cmos**

دیکودر با منطق static cmos در فایل decoder\_cmos.sp پیاده سازی شده است. خروجی مدار به ازای ۴ ترکیب ورودی مختلف نیز در شکل های ۲٬۳٬۴٬۵ قابل مشاهده است. خروجی های مربوط به تاخیر ها و تصاویر نیز در پوشه ی cmos\_outputs قرار داده شده است. همچنین خروجی های مورد انتظار به ازای هر ورودی در جدول زیر قابل ملاحظه است.

| XA | Y1Y2 |  |
|----|------|--|
| 00 | 00   |  |
| 01 | 01   |  |
| 10 | 00   |  |



X=0, A=0 به ازای static cmos شکل ۲: خروجی مدار



X=0, A=1 به ازای static cmos شکل T : خروجی مدار



X = 1, A = 0 به ازای static cmos شکل ۴: خروجی مدار



X = 1, A = 1 به ازای X = 1, A = 1 شکل A = 1 به ازای A = 1

دیکودر با منطق pseudo-nmos در فایل decoder\_pseudonmos پیاده سازی شده است. خروجی مدار به ازای چهار ترکیب ورودی مختلف نیز در شکل های ۶،۷،۸،۹ قابل مشاهده است.

## Pseudo-nmos

مدار پیاده سازی pseudo-nmos دیکودر در شکل ۶ قابل مشاهده است. همانطور که دیده می شود در بخش های pull-up یک ترانزیستور pmos قرار داده شده است که gate آن مستقیما به زمین وصل شده است. همچنین بخش pull-down منطق pull-down می باشد.



شکل ۶: مدار pseudo-nmos decoder

خروجی مدار به ازای چهار ترکیب ورودی های مختلف در شکل های V(N,9,1) قابل مشاهده است. می دانیم هر چه (W/L) کوچکتر باشد، Vol نیز کمتر می شود، در نتیجه در پیاده سازی (W/L) برابر با ۱ در نظر گرفته شده است.



شكل ۷ : خروجي مدار pseudo-nmos به ازاى X=0, A=0



شکل ۸ : خروجی مدار pseudo-nmos به ازای X=0, A=1



شكل ۹ : خروجي مدار pseudo-nmos به ازای X=1, A=0



شکل ۱۰ : خروجی مدار pseudo-nmos به ازای X=1, A=1

# **Dynamic Logic**

برای پیاده سازی dynamic decoder از منطق دومینو استفاده شده است. شمای مدار در شکل ۱۱ قابل مشاهده است. همانطور که مشاهده می شود دو and به صورت dynamic پیاده سازی شده اند. با توجه به اینکه در domino گیت not نداریم دو گیت not به صورت static قرار داده شده اند. پیاده سازی این بخش در فایل decoder\_domino.sp قابل مشاهده است. همچنین تصاویر و خروجی های مربوط به تاخیر ها در پوشه ی Dynamic\_outputs قرار داده شده اند.



شکل ۱۱: پیاده سازی دومینو 2-to-1 decoder نمونه خروجی های این ساختار به ازای ورودی های مختلف در شکل های زیر قابل مشاهده است.



X=1 , A=1 به X=0 , A=1 از ای تر نزیشن ورودی از X=1 به X=1 به X=1 به X=1



X = 1, A = 1 به X = 1, A = 0 به X = 1, A = 0 به X = 1, A = 1 به X = 1, A = 1 به X = 1, A = 1



X=1 و X=0 ک X=1 به X=0 و X=1 و X=0 شکل ۱۴ خروجی به از ای ترنزیشن

**( :** 

|                  | Dynamic | Pseudo-NMOS | Static CMOS |
|------------------|---------|-------------|-------------|
| t <sub>phl</sub> |         |             | 2.6165e -11 |
| t <sub>plh</sub> |         |             | 2.5730e-11  |
| power            |         | 5.8796e-5   | 7.893e-7    |