









#### 今天的任务

- 了解QuartusII的使用流程
  - 设计输入——原理图、硬件描述语言
  - ■功能仿真——加载波形
  - □时序仿真
  - 全编译——与器件对应
- 熟悉实验板,掌握板上外设的工作原理
  - ■引脚锁定
  - ■下载





#### 功能仿真

进行逻辑功能的测试。 通过观察输入输出波形的关系来检查 是否满足设计要求。

■ 建立波形文件

# File→New→Verification/Debugging File →University Program VWF

- 添加待观测信号节点, 输入激励
- 在Simulation→Options中指定仿真工具: 选择 QuartusII Simulator
- 执行功能仿真
  Simulation→Run Functional Simulation
- 观察仿真结果



### 电路设计的输入方式

|                    | 原理图              | S. 硬件描述语言                      |
|--------------------|------------------|--------------------------------|
| 输入方式               | 逻辑门绘制好的电路图生成图形符号 | 源代码                            |
| 对设计者的<br>要求        | 熟悉电路的结构和连接关系     | 电路的功能<br>输入输出之间的转换             |
| 特点                 | 形象直观             | 可移植性好<br>能形式化地抽象表示电<br>路的行为和结构 |
| 两种方式发挥各自优势, 可以混合使用 |                  |                                |

# Verilog HDL vs. VHDL

- Verilog HDL结构比较灵活,是一种非常容易掌握的 硬件描述语言(类C语言)。
- VHDL语言的高层抽象能力要稍优一些。语言规范十 分严谨, 甚至于繁琐, 但是可读性却十分好。
- 大学、研究机构更多使用VHDL,而工业界更多使用 Verilog HDL.

# 模块的基本结构 把一个电路以模块的形式加以定义 模块端口定义: 声明电路模块 的输入输出端口 模块内容:描述 及各信号的性质 电路的逻辑功能。

- 模块对应硬件电路的逻辑实体
- 一个电路模块可以是一个逻辑门、一片中规模芯片......

# 模块的三种描述方式

- 1. 结构描述:通过**定义端口**和使用**元件例化语句**描述元件或底层模块之间的互连关系。
  - --用语言实现层次化、模块化、与原理图输入方式类似





# 模块的三种描述方式

- 1. 结构描述: 通过**定义端口**和使用**元件例化语句**描述元件或底层模块之间的互连关系。
  - --用语言实现层次化、模块化、与原理图输入方式类似
- 2. 数据流描述: 使用**连续赋值语句**来描述输入输出的逻辑关系。既含有逻辑单元的结构信息,又隐含某种行为。

$$y = ac' + bc$$
  $--$ 描述方式与布尔代数类似





# 模块的三种描述方式

- 1. 结构描述:通过**定义端口**和使用**元件例化语句**描述元件或底层模块之间的互连关系。
  - ——用语言实现层次化、模块化,与原理图输入方式类似
- 2. 数据流描述: 使用**连续赋值语句**来描述输入输出的逻辑关系。既含有逻辑单元的结构信息,又隐含某种行为。
  - --描述方式与布尔代数类似
- 3. 行为描述:描述的是**电路的功能或行为**,表达**输入与输出之间转换的行为**。而并非真实的硬件结构、连接方式或逻辑关系。
  - ——抽象程度高、由EDA工具将行为描述语言转换为"真实电路"



1.always@引导过程语句结构。 括号中为敏感表,敏感信号之间用or 或","连接。

☞always引导的顺序语句中,变量必须是reg型。

2.多路分支语句Case-endcase, 类似真值表表达方式的描述。

| С | У |
|---|---|
| 0 | a |
| 1 | Ь |

☞ 若不能全部覆盖表达式的取值,必须加上default语句。



#### 全编译

#### Processing → Start Compilation

- 将设计项目适配到指定的目标器件中。
- 产生多种用途的输出文件。
  功能和时序信息文件、器件编程的目标文件等。
- 编译成功后,可以读取硬件耗用统计报告、 布局布线报告及时序特性报告等信息。



#### 引脚锁定 - EDCA###

- FPGA芯片引脚与板上外设已固定连接 (拨码开关、发光二极管等)
- 将原理图中的输入输出引脚与之相对应起来





















# ■ 提供的资源:

- ☞提供教学视频 (网络学堂--课程文件--EDA视频)
- ☞提供文档资料 (网络学堂--课程文件-实验文档)
- 今天的任务:
  - ☞完成样例
  - ☞补发器材(实验盒、FPGA板)
- 下周预告:EDA大作业一

31