### 2018 年电机系数电考题回忆

### 判断题:

施密特触发器的 V<sub>1+</sub>一定大于 V<sub>1-</sub> (我觉得是错的) FPGA 与 GAL 都需要编程器编程 (错的,因为 FPGA 不要) 施密特触发器与\*\*触发器都可以存储数据 (错的,因为虽然都叫触发器但是原理不一样) Moore 电路没有驱动方程 (我觉得是错的) 边沿 T 触发器能不能作为流水线的触发器

## 填空题:

有关 RAM 和 ROM 的一些问题,问存储位数之类的,都是基本概念问了一个 10 位地址,8 位 IO 的存储容量然后问如果有8个最大容量多少问如果字扩展的话多少位,多少字如果位扩展的话多少位,多少字以及问了一个如果用一个2——10 进制译码器来扩展地址线,做成16 位 IO 会多少容量

### 判断进制

具体怎么接我好像记不得了,但是记得几个技巧 161,160 的 LD 端口同步置数,R 端口异步置 0,191 的 LD 端口异步置数。 如果判断进位的那个与非门只接了个别的端口, 要考虑正数和倒数的时候触发的数字不一样。

### 三、 判断进制

- 1. 161 进位输出接反相器引到LD', M 为 1 置数 1100, M 为 0 置数 0011
- 2. 191 接 1010 与非门引到LD', M 接在加减计数端口
- 3. 160接 0101 与非门、M 也接到这个与非门上、与非门接Rb

(大概这样)

# 第三题

一个很奇怪的电路

写驱动方程与输出方程(期中之前的知识)

以及让我们写次态(很简单的套公式)

最后就是问 tsetup, thold

这道题老师上课会讲的比较简略,我觉得做法就是

A 信号的建立时间是触发器的建立时间加上 A 到触发器的最长 Tpd 时间

A 信号的保持时间是触发器的保持时间减去 A 到触发器的最短 Tcd 时间

周期就是一个触发器的 Tpd 加上它到别的触发器的最长 Tpd 再加上 Tsetup

#### 第四题



第一问是没加流水线之前的那两个值。

第二问是,加流水线后可以获得最大的 Throughput 和此时的 latency

第三问是,Throughput 不小于 1/70,最少多少触发器

# 第五题

555 电路, 和上一届一样, 就不赘述了



# 第六题

四进制电路,要求一定要用 Moore 电路做,要求使用最少的状态解法:由于用 Moore 电路做,所以就至少得有 3 个状态,余 1 和余 3 可以变成一个

# 第七题

一个烟雾报警器的电路, 可以参考一下往年的期中题目

每年都会考一个比较综合的电路,就像最后一次作业里面,给定波形让你画出产生它的电路那种,综合考一下学过的芯片。