

# מערכות ספרתיות ומבנה המחשב (044252) סמסטר אביב תש"פ

### בחינה סופית – מועד ב

פתרון

2020 באוקטובר 2020

<u>טור 1</u>



מספר סטודנט

משך המבחן: 3 שעות (180 דקות). תכננו את זמנכם היטב.

<u>חומר עזר:</u> אין להשתמש בכל חומר עזר בכתב, מודפס או אלקטרוני, פרט לדפי העזר שיחולקו במהלך הבחינה ולמחשבון.

#### <u>הנחיות והוראות:</u>

- הבחינה כתובה על גבי 18 עמודים כולל עמוד זה (בדקו בתחילת הבחינה שלא חסרים לכם עמודים).
- בתחילת הבחינה תקבלו חוברת בחינה, מחברת טיוטה, דפי עזר וטופס תשובות ממוחשב. בסיום הבחינה, החזירו את חוברת הבחינה וטופס התשובות הממוחשב בלבד.
  - יש לענות על כל השאלות בגוף המבחן.
  - אין **לתלוש או להפריד** דפים מחוברת הבחינה, ממחברות הטיוטה ומדפי העזר.
  - יש לכתוב את התשובות באמצעות עט שחור או כחול בלבד. אין לכתוב או לצייר בעט אדום.
- רשמו את מספר הסטודנט שלכם על חוברת הבחינה (בראש עמוד זה), על דפי העזר, ועל כל מחברות הטיוטה. ודאו כי על מחברת הבחינה ועל טופס התשובות האמריקאי מודבקת מדבקת הנבחן שלכם.
  - לא מורדות נקודות (אין "קנס") בגין תשובה שגויה. לכן, כדאי לסמן תשובה כלשהי לכל שאלה.
- ציון שאלות רב הברירה ייקבע על סמך סריקה ממוחשבת של טופס התשובות בלבד. לא לשכוח לסמן בטופס התשובות הממוחשב את מספר הטור שלכם (מופיע בראש עמוד זה).
- את התשובות לשאלות הפתוחות יש לרשום בדף אשר מצורף בתחילת מחברת הבחינה. לנוחיותכם, בכל שאלה פתוחה ישנו איזור לרישום הפתרון, אך תשובות אשר ירשמו באיזור זה לא יבדקו.
- אסור שימוש בכל חומר חיצוני מלבד מחשבון. אסורה העברת חומר כלשהו בין הנבחנים, ואסורה כל תקשורת עם אנשים אחרים או כל מקור מידע. האיסור חל על כל צורות התקשורת מילולית, חזותית, כתובה, אלקטרונית, אלחוטית, או אחרת. בפרט, אין להחזיק בטלפון סלולארי.

# בהצלחה!



### שאלה 1 (5 נקודות)

נתונה הפונקציה f(x,y,z). הפונקציה מומשה על ידי המעגלים הצירופים הבאים:

#### מימוש 1:



### <u>מימוש 2:</u>



זמני השהייה של כל השערים זהים ושונים מ-0.

#### בחרו את המשפט הנכון:

- סטטי עם שינוי ערכו של המשתנה (HAZARD) א. עבור שני המימושים יתכן כי יתרחש הבהוב (y=z=1) א. (לשני הכיוונים), כאשר ערכם של z ו-z קבוע ויציב על z
- ב. הבהוב (HAZARD) סטטי יתכן רק במימוש מספר 2, עם שינוי ערכו של המשתנה x (לשני (HAZARD) ב. הבהוב (y=z=1) קבוע ויציב על 1 z-ו קבוע ערכם של z-ו קבוע ויציב על 1
- ג. הבהוב (HAZARD) סטטי יתכן רק במימוש מספר 2, עם שינוי ערכו של המשתנה x מהערך (HAZARD) אר הבהוב בכיוון ההפוך (מהערך z אל הערך 1), כאשר ערכם של z ו-z קבוע ויציב על הערך 1), על 1 (y=z=1).
- תהערך x מהערך (HAZARD) סטטי יתכן רק במימוש מספר 2, עם שינוי ערכו של המשתנה x מהערך (מהערך 1 אל הערך 1), כאשר ערכם של z ו-z קבוע ויציב 0 אל הערך 1, אך לא בכיוון ההפוך (מהערך 1 אל הערך 0), כאשר ערכם של y ו-y קבוע ויציב על 1 (y=z=1).
- ה. הבהוב (HAZARD) סטטי יתכן רק במימוש מספר 2, עם שינוי ערכו של המשתנה x (לשני הבהוב (HAZARD) ה. הכיוונים), כאשר לy ו-z ערכים לוגים כלשהם (קבועים ויציבים).



תשובה ג'.

שני המימושים מממשים את אותה הפונקציה אך בייצוגים אחרים כסכום של מכפלות:

$$x'z + xy + zy$$
 :1 מימוש

$$x'z + xy$$
 :2 מימוש

במימוש השני, מעבר של x מהערך 1 ל-0, מאלץ מעבר במסלול ארוך יותר (דרך המהפך) עד אשר השינוי מחלחל אל היציאה (המסלול האיטי מסומן באיור מטה). כיוון שהמסלול הארוך הוא זה שמספק את הערך אחד, ישנו שינוי זמני של המוצא אל הערך 0 בעקבות התאפסותו של המסלול הקצר. במימוש הראשון ישנה מכפלה אשר מכסה את המעבר בין שני ה-minterms אשר עשויים לגרום להבהוב כאשר y=z=1 ו-y=z=1





### שאלה 2 (5 נקודות)

נתונים זמני המחזור של כל ארכיטקטורות מעבדי RISC-V אשר נלמדו בקורס:

 $T_{single\ cvcle} = 6ns$ 

 $T_{Multicvcle} = 1.25ns$ 

 $T_{pipeline} = 1ns$ 

מלא. forwarding מכיל מנגנון Pipelined RISC-V מעבד ה-

במידה ונריץ על כל אחת מן הארכיטקטורות תוכנית אשר מורכבת מפקודות R-type בלבד, מהו יחס ערכי ה-throughput של הארכיטקטורות השונות? הניחו כי מספר הפקודות גדול מאוד.

- $troughput_{single\ cycle} > troughput_{Multicycle} > troughput_{pipeline}$  א.
- $troughput_{pipeline} > troughput_{single\ cycle} > troughput_{Multicycle}$  .
- $troughput_{Multicycle} > troughput_{single\ cycle} > troughput_{pipeline}$ .
- $troughput_{pipeline} > troughput_{Multicycle} > troughput_{single\ cycle}$ .
- $troughput_{pipeline} = troughput_{Multicycle} > troughput_{single\ cycle}$  .ה.

### <u>פתרון</u>:

תשובה ד'.

נניח כי ישנן n פקודות בתוכנית.

נקבל: Single cycle עבור

$$troughput_{single\ cycle} = \frac{n}{6ns \cdot n} = 0.166GHz$$

:עבור Multicycle נקבל

$$troughput_{Multicycle} = \frac{n}{1.25ns \cdot 4 \cdot n} = 0.2GHz$$

עבור ה-Pipelined RISC-V נשים לב כי נתון כי n גדול מאוד ולכן זמן ההגעה של הפקודה עבור ה-WB זניח. נקבל כי:

$$troughput_{pipeline} = \frac{n}{1ns \cdot n + 4ns} \xrightarrow{n \gg 4} 1GHz$$



### <u>שאלה 3 (5 נקודות)</u>

נתונים שני המודולים הבאים:

```
module my_ff (
    input logic clk,
    input logic reset,
    input logic a,
    output logic out,
    output logic outn
);
    always ff @(posedge clk, posedge reset) begin
        if(reset == 1'b1)
           out <= 1'b0;
        else
            out <= a;
    end
    assign outn = ~out;
endmodule
module my_div (
    input logic in,
    input logic reset,
    output logic out1,
    output logic out2
);
    logic w1, w2;
    my ff inst1 (in, reset, w1, out1, w1);
    my ff inst2 (w1, reset, w2, out2, w2);
endmodule
```

אל כניסת in של המודול my\_div מחברים שעון עם תדר f, ולכניסת reset מחברים סיגנל my\_div אל כניסת של המודול my\_div מחברים שעון עם תדר f, ולכניסת my\_div מבצעים אתחול למערכת על ידי העלאה והורדה של סיגנל reset, כאשר לאחר מכן ערכו של סיגנל זה מבצעים אתחול למערכת על ידי העלאה והורדה של היציאות out1,out2 לאחר התייצבות המערכת?

- f/2 יהיה בתדר out2. f יהיה בתדר out1 א.
- ב. out1 יהיה בתדר f/2, וout2 יקבל ערך קבוע
- f/4 יהיה בתדר out2, וf/2 יהיה בתדר out1.
- f/2 יהיה בתדר out2, f/4 יהיה בתדר out1 ד.
  - ה. שניהם יהיו בתדר f/2



### תשובה ג׳.

.הקוד מממש מחלק תדר בסיסי על ידי אינסטנטציה של שני פליפ-פלופים





### שאלה 4 (5 נקודות)

נתונות שתי מכונות מצבים מסוג MOORE עם כניסה אחת ויציאה אחת. המערכות מתייחסות לרצף הסיביות שתי מכונות מצבים מסוג X=3).

מכונה א' - מתייחסת לסיבית הנקלטת בכל מחזור כ- LSB של המספר X.

מכונה ב' - מתייחסת לסיבית הנקלטת בכל מחזור כ- MSB של המספר X.

המכונות יוציאו '1' אם ורק אם המספר 8 X mod הינו <u>ריבוע</u> של מספר חיובי שלם כלשהו. למשל, המספרים 1, 4, 9, 16.... הינם ריבוע של מספר חיובי שלם. שימו לב: המספר 0 איננו ריבוע של מספר חיובי.

נסמן את מספר המצבים **המינימלי** למימוש מכונה א' בתור  $\mathcal{S}_A$ , ואת מספר המצבים **המינימלי** למימוש מכונה ב' בתור  $\mathcal{S}_B$ . סמנו את התשובה הנכונה ביותר:

- א. אחת מהמכונות לא ניתנות למימוש כמכונת מצבים סופית.
  - ב. שתי המכונות לא ניתנות למימוש כמכונת מצבים סופית.
- $S_A>S_B$  שתי המכונות ניתנות למימוש כמכונות מצבים סופיות, ו-
- $S_A = S_B$  ד. שתי המכונות ניתנות למימוש כמכונות מצבים סופיות, ו
- $S_A < S_B$  -ו. שתי המכונות ניתנות למימוש כמכונות מצבים סופיות, ו-

### פתרון:

תשובה ג׳.

עבור מכונה א' – אם המספר שקיבלנו עד כה הוא  $X_t$ , אז כשנקבל סיבית חדשה המספר ישתנה ל- עבור מכונה א' – אם המספר שקיבלנו עד כה הוא  $X_{t+1}=2X_t+b$  כאשר א הסיבית החדשה שהתקבלה וערכה 0 או 1. השארית עוברת את אותו אותר ל –  $X_{t+1}=2X_t+b$  מוסיפים לה את הביט שהתקבל (כמובן שאם היא חורגת מ- 8, אז חוזרת ל – 0).

למשל, נניח ומהספר עד כה היה 17, אז 1 = 8 mod . אם כעת נקבל 1 כ-LSB, אז המספר החדש למשל, נניח ומהספר עד כה היה 17, אז 17 = 8 הינו 17 = 10, שארית החלוקה ב- 8 היא כמובן 3.

ניתן לחזות במדויק מכל מצב לאיזה מצבים נוכל לעבור, ונותר לסמן את המצבים בהם התוצאה תהיה 'נ'. המצבים הם כמובן מצב שמתאר את השארית 1 ומצב שמתאר את השארית 4.

בסה"כ אנחנו נדרש ל- 8 מצבים, כאשר כל מצב יתאר את שארית החלוקה של המספר הנוכחי ב- 8. לא נצטרך מצב התחלתי, אלא נוכל להתחיל מהמצב שבו שארית החלוקה היא 0, משום שהמוצא הוא '0' במצב זה בכל מקרה.

עבור מכונה ב' – החל מסיבית מספר 4, כל סיבית חדשה תגדיל את המספר במספר כלשהו שהוא חזקת 2 והוא גדול מ- 8, ולכן לא תשנה את התוצאה. כלומר, נצטרך לזכור רק את 3 הסיביות הראשונות שיתקבלו לנו, וממצב זה התוצאה לא תשתנה. אם למשל התקבלה הסדרה 001, אז שארית החלוקה ב- 8 היא כמובן 1, ולכן המוצא יהיה 1. לא משנה אילו סיביות נקבל מעתה ואילך, התוצאה תישאר 1.

כעת נשים לב שאם קיבלנו את הסדרה 11 או 10, המשך הסדרה לא משנה ובטוח נוציא '0'. אם קיבלנו כל סדרה שאינה 100 או 200 בקבלת הסיבית השלישית גם כן נוציא '0', אחרת נוציא '1'.



בסה"כ נגדיר שני מצבים FAIL ו- SUCCESS, כך שאם המערכת הגיעה לסדרות הרצויות 100 או 601 FAIL בסה"כ נגדיר שני מצבים SUCCESS, ואם היא הגיעה לסדרה אחרת – 10, 11, 000, 101, אז היא תעבור ל- FAIL היא תעבור ל- 101, שימו לב שהמצב 10 מכיל את שתי הסדרות 010 ו- 110 ששתיהן כבר יוציאו 1).

מצורפת דיאגרמת המצבים המצומצמת ביותר, לצרכי למידה עתידיים, אך כמובן שניתן לפתור ללא שרטוט הדיאגרמה. ניתן גם להשתמש באלגוריתם צמצום מכונות המצבים כדי להגיע למכונה המצומצמת ביותר.





## שאלה 5 (5 נקודות)

30Mhz נתון משדר עם שעון פנימי העובד בקצב 150MHz, ומקלט עם שעון פנימי העובד בקצב

שני סטודנטים מעוניינים לתקשר ביניהם בעזרת פרוטוקול UART הנלמד בקורס. המקלט מזהה את תחילת סיבית ה-START מיד עם קבלתה. מבין התשובות הבאות, מהו קצב השידור  $(\frac{1}{T_{bit}})$  המקסימלי האפשרי המאפשר שידור ללא שגיאה?

- 7.5MHz .א
- ב. 15MHz
- ג. 30MHz
- 45MHz .т
- ה. אף אחת מן התשובות הנתונות לא תוכל להבטיח שידור תקין

#### פתרון:

תשובה ב׳.

$$T_{cycle}(Tx) = \frac{1}{150MHz} = 6.667ns$$
  
 $T_{cycle}(Rx) = \frac{1}{30MHz} = 33.333ns$ 

.5 $T_{cycle}(Tx) = T_{cycle}(Rx)$  כלומר קיבלנו:

אם המשדר ישדר באותו קצב של המקלט (30MHz) המקלט לא יוכל לקלוט את 1.5Tbit, אלא יקלוט אם המשדר ישדר באותו קצב של המקלט (21bit - או ב- Tbit, ולכן כבר מרגע זה הוא עלול לקלוט שגיאה, כפי שמתואר בשרטוט הבא:



באופן דומה, אם נבחר ב- 45MHz אז  $T_{bit}=22.222ns$ . המקלט יוכל לקלוט את 45MHz, אבל מיד  $T_{bit}=16.666ns$  אחרי זה תחול שגיאה, *ובאותו אופן אם נבחר ב- T\_{bit}=16.666ns, אז T\_{bit}=16.666ns, והמקלט יוכל לדגום בפעם הראשונה רק בין D0 ל- D1.* 



,1.5Tbit - אם נבחר ב- 15MHz, אז  $T_{bit}=66.667ns$ , והמקלט יוכל לדגום את הביט הראשון בדיוק ב- 1.5Tbit ומכאן לדגום כל סיבית ללא שגיאה.



### שאלה 6 (5 נקודות)

נתונות הפונקציות הבאות:

$$f(w, x, y, z) = \sum (0,2,3,5,7,8,9,12,13)$$
$$g(w, x, y, z) = \prod (0,1,5,6,10,11,12)$$

h(w,x,y,z) נגדיר את הפונקציה

$$h(w,x,y,z) = nand \ (f(w,x,y,z),g(w,x,y,z))$$
 
$$nand(a,b) = \overline{(a \cdot b)} \qquad :$$
 תזכורת:

כאשר מצמצמים את לתאר את כסכום מכפלות, אילו מהביטויים הבאים יכולים לתאר את הפונקציה h(w,x,y,z) המצומצמת?

#### פתרון:

תשובה ד׳.

(נקבל: g(w,x,y,z) אחית נמיר את

$$g(w, x, y, z) = \sum (2,3,4,7,8,9,13,14,15)$$
  
$$f(w, x, y, z) = \sum (0,2,3,5,7,8,9,12,13)$$

:כעת נחשב את h(w,x,y,z) איבר איבר ונקבל

$$h(w, x, y, z) = \sum (1,3,4,5,6,10,11,12,14,15)$$

נציב את הביטוי למפת קרנו ונקבל:



|          | 00 | 01  | 11 | 10 |
|----------|----|-----|----|----|
| WX       |    |     |    |    |
| yz<br>00 |    |     |    |    |
| 00       | 1  | (1) | 1  |    |
| 01       | 1  | 1   |    |    |
| 11       |    |     | 1  | 1  |
| 10       |    | 1   | 1  | 1  |

h(w, x, y, z) = w'y' + xz' + wy :נקבל לאחר הצמצום

תשובה א' נכונה במידה והתייחסתם לg בתור סכום מכפלות. XOR תשובה ב' נכונה במידה והתבלבלתם בין פונקציית nand תשובה ג' נכונה במידה וביצעתם and במקום



# שאלה 7 (5 נקודות)

בחברת עורכי הדין "ייצוג הולם" משתמשים בשיטה נקודה צפה על מנת לייצג מספרים. לאחרונה הבין המנהל בחברה כי הם לא צריכים לייצג טווח גדול של מספרים ומעדיפים להתמקד ברזולוציה של המספרים (רזולוציה מוגדרת כהפרש בין הייצוג של שני מספרים עוקבים).

סמנו את האפשרות אשר תיתן את הרזולוציה הטובה ביותר בעדיפות עליונה, ושימוש במספר הביטים המינימלי האפשרי בעדיפות שניה.

מה היית מציע/ה למנהל לשנות?

- א. להגדיל את ה- exponent באמצעות הוספת ביטים.
- ב. להגדיל את שדה ה- fraction באמצעות הוספת ביטים.
- ג. להגדיל את ה- exponent על חשבון שדה ה- fraction.
- .exponent -על חשבון שדה ה- fraction ד. להגדיל את ה
  - ה. לעבור לשיטת ייצוג מספרים שלמים.

#### <u>פתרון:</u>

תשובה ד׳.

אנחנו יודעים כי שדה ה-exponent קובע את טווח המספרים שאנחנו יכולים לייצג בזמן ששדה fraction מגדיר את הרזולוציה בין שני מספרים קרובים.

מכיוון שהרזולוציה מהווה גורם מגביל, וכי טווח המספרים שלנו לא גדול, נוכל להגדיל את שדה exponent על חשבון שדה הfraction

גם התשובה של להגדיל את שדה הexponent /fraction בהתאמה באמצעות הגדלת מספר הביטים, היא נכונה. אך אינה הנכונה ביותר מכיוון שדורשת הוספת ביטים מיותרים.

אנחנו יודעים כי אלו ביטים מיותרים בגלל שהודגש כי במקרה אחד הטווח שלנו קטן ובמקרה השני הדיוק אינו חשוב.



# שאלה 8 (5 נקודות)

נתונה המערכת הבאה:



את המערכת יש לשווק כקופסא שחורה, כלומר מי שיקנה את הרכיב לא ידע על המימוש הפנימי שלו, אלא ידע שיש 2 כניסות (כניסת שעון וכניסת מידע) ויציאה אחת.

נתון: (הזמנים ב-*ns* 

|     | $t_{cd}$ | $t_{pd}/t_{pCQ}$ | $t_{setup}$ | $t_{hold}$ |
|-----|----------|------------------|-------------|------------|
| AND | 6        | 10               |             |            |
| OR  | 6        | 10               |             |            |
| FF  | 5        | 10               | 20          | 10         |
| NOT | 5        | 6                |             |            |

 $T_{clk} = 40 ns$  נתון כי ערכו של מחזור השעון הוא

בתחילת פעולתו של המעגל ערכה של הכניסה שווה ל-1 למשך פרק זמן ארוך, כלומר ערכה של היציאה הוא 0.

ערך הכניסה משתנה מ-1 ל-0 תוך שמירה על תנאי ה-setup וה-hold של המערכת כולה.

בהינתן נתוני הרכיבים, מהו פרק הזמן אשר חולף מעליית השעון עד להתייצבות היציאה של המערכת על ערכה החדש? ניתן להזניח את תנאי ה-hold.

- 26ns .א
- ב. 36ns
- ג. 46ns
- 60*ns* .т
- ה. 90*ns*



ערך הכניסה יורד מ1 ל-0. מיד לאחר  $t_{pd}(and)$  יציאת שער ה-AND יורד ל-0 (מכיוון שזה שער ה-0. מספיק שרגל אחת שלו תהיה 0 כדי שהיציאה תשתנה). AND

לאחר מכן, לפי נתוני השאלה, הכניסה ל*FP* יציבה מספיק זמן לפני עליית השעון ומקיימת את תנאי המשטר הדינאמי.

NOTא לאחר מכן, יציאת שער הFF מתעדכנת ל-0. לאחר מכן, יציאת שער הFF מתעדכנת לאחר עליית השעון, יציאת ה $t_{pd}(OR)$  מחובר לשער OR, יציאת המערכת מתעדכנת NOT מחובר לשער OR ומספיק שרק רגל אחת תעלה ל-1 כדי שיציאת השער תתעדכן).

כלומר סה"כ הזמן שעובר מעליית השעון:

$$T = t_{pCQ}(FF) + t_{pd}(NOT) + t_{pd}(OR) = 26ns$$



# <u>שאלה 9 (5 נקודות)</u>

נתון המעגל הצירופי הבא:



מה מבין האפשרויות הבאות היא המימוש המצומצם ביותר של המעגל הצירופי הנתון?





ב.





.λ



Τ.



ה.



# <u>פתרון</u>:

תשובה נכונה א'.

הפונקציה המממשת את המעגל היא:

$$(A+B)(A+\bar{B}) + AC + \bar{A}C + C\bar{C} =$$
$$= (A+B\bar{B}) + C(A+\bar{A}) = A + C$$



## <u>שאלה 10 (5 נקודות)</u>

במעבד Multicycle RISC-V המצורף בנספח הבחינה מעוניינים להוסיף תמיכה בחריגת גלישה (overflow), אשר מוגדרת כגלישה ב-ALU. אשר יכולה להתרחש בכל שימוש של ה-ALU. הבקר ממומש באמצעות Dispatch ROM כפי שנלמד בקורס.

על מנת לתמוך בחריגת הגלישה ניתן לשנות Dispatch קיים או להוסיף חדש בעת הצורך.

כמה Dispatch ROM חדשים יש להוסיף? לא ניתן לשנות את מספרי המצבים.

- א. אין צורך בהוספת Dispatch נוספים.
  - ב. יש צורך להוסיף Dispatch יחיד.
  - ג. יש צורך להוסיף שני Dispatch.
  - ד. יש צורך להוסיף ארבעה Dispatch.
  - ה. יש צורך להוסיף שישה Dispatch

### <u>פתרון</u>:

יש להוסיף יציאה מכל אחד מהמצבים 0,1,2,6,8,9 עבור מצבים 1,2 יש להוסיף שורות ב- dispatch. עבור מצבים 0,6,8,9 יש להוסיף dispatch חדשים. סה"כ יש להוסיף 0,6,8,9 חדשים.



### שאלה 11 (5 נקודות)

עובד מוכשר הציע להחליף את רכיב הזיכרון במעבד Multicycle RISC-V ביחידת זיכרון שיצר בעצמו. יחידת הזיכרון היא בעלת 3 כניסות מידע - address ,data ,offset (בנוסף לכניסת 5 כניסות מידע - 19 יחידת הזיכרון היא בעלת 3 כניסות לחשב בעצמה את המיקום בזיכרון אליו ניגשים.

בנוסף נתונים זמני ההשהיה של שלבי הביצוע השונים של המעבד (לפני השינוי):

| Ī | FETCH        | DECODE       | EXE   | MEM          | WB           | שלב       |
|---|--------------|--------------|-------|--------------|--------------|-----------|
|   | 50 <i>ns</i> | 80 <i>ns</i> | 110ns | 90 <i>ns</i> | 70 <i>ns</i> | זמן השהיה |

MEM עם יחידת הזיכרון החדשה הוא MEM זמן ההשהיה של

ניתן להניח שנעשו כל השינויים הרלוונטיים במעבד כדי לתמוך בהחלפה זו ושהשינוי היחיד שהתבצע מבחינת זמני ההשהיה נובע משינוי רכיב הזיכרון בלבד.

מנהלו של העובד רוצה להיעזר בכם בכדי להחליט האם כדאי לו להחליף את רכיב הזיכרון במעבד, מטרתו של המנהל היא להריץ את התוכנית מהר ככל הניתן. התוכנית מורכבת מהרכב הפקודות הבא:

| subi        | SW   | lw | beq  | add  | פקודה |
|-------------|------|----|------|------|-------|
| שאר הפקודות | 0.15 | β  | 0.35 | 1.5β | יחס   |

האם כדאי למנהל להחליף את רכיב הזיכרון (עליכם לבחור את התשובה הנכונה בעלת ערך eta קטן ככל הניתן)?

- א. המעבד הישן עדיף בכל מקרה
- $\beta > 0.15$  ב. המעבד החדש עדיף לכל
- $\beta > 0.17$  ג. המעבד החדש עדיף לכל
- $\beta > 0.19$  ד. המעבד החדש עדיף לכל
  - ה. המעבד החדש עדיף בכל מקרה



נשים לב שזמן המחזור של המעבד הישן (תלוי בחלק הארוך ביותר) הינו 110ns, זמן המחזור של המעבד החדש הינו 120ns, עם זאת נשים לב שעבור פקודות SWi LW אנו זקוקים למחזור שעון אחד פחות בלבד (לעומת המעבד הישן).

lw עבור פקודות dd אנו משתמשים ב-4 מחזורי שעון, עבור beq עבור פקודות sw אנו משתמשים ב-5 (במעבד הישן) ועבור sw אנו משמשים ב-5 (במעבד הישן).

זמן הביצוע של התוכנית בשימוש במעבד הראשון הינו:

Total old time = 
$$\frac{(4 \cdot 1.5\beta + 35 \cdot 3 + 5 \cdot \beta + 4 \cdot 15 + 4 \cdot (50 - 2.5\beta))}{100} \cdot 110ns =$$
$$= 66\beta + 55\beta + 1155ns + 660ns + 2200ns - 110ns = 4015ns + 11\beta$$

Total new time = 
$$\frac{\left(4 \cdot 1.5\beta + 35 \cdot 3 + 4 \cdot \beta + 3 \cdot 15 + 4 \cdot (50 - 2.5\beta)\right)}{100} \cdot 120n =$$
$$= 72\beta + 1260ns + 48\beta + 540ns + 2400ns - 120\beta = 4200ns$$

נבדוק מתי המעבד החדש טוב יותר מהמעבד הישן:

Total new time < Total old time

 $4200ns < 4015ns + 11\beta$ 

 $185 < 11\beta$ 

 $16.818 < \beta$ 

.eta > 0.16818 לכן המעבד החדש יותר יעיל מהמעבד הישן לכל



## שאלה 12 (10 נקודות)

הערה: שאלה זו דומה לשאלה 11 אך אינה מתבססת על הנתונים משאלה 11

עובד מוכשר הציע להחליף את רכיב הזיכרון במעבד Single Cycle RISC-V ביחידת זיכרון שיצר מוכשר הציע להחליף את רכיב הזיכרון במעבד address ,data ,offset (בנוסף לכניסת בעצמו. יחידת הזיכרון היא בעלת 3 כניסות מידע (Read/Write). יחידת הזיכרון החדשה מסוגלת לחשב בעצמה את המיקום בזיכרון אליו ניגשים.

מנהלו של העובד רצה להחליט האם כדאי להשתמש ברכיב הזיכרון החדש. הניחו כי המנהל רוצה להפחית את זמן המחזור של המעבד בעדיפות עליונה.

נתונים זמני ההשהיה של חלקי המעבד השונים (לפני השינוי):

| FETCH        | DECODE       | EXE           | MEM          | WB           | שלב       |
|--------------|--------------|---------------|--------------|--------------|-----------|
| 50 <i>ns</i> | 80 <i>ns</i> | 110 <i>ns</i> | 90 <i>ns</i> | 70 <i>ns</i> | זמן השהיה |

יחידת הזיכרון החדשה מסוגלת לחשב בעצמה את מיקום הגישה לזיכרון וזמן ההשהיה של השלב לאחר ההחלפה הוא 120ns.

ניתן להניח שנעשו כל השינויים הרלוונטיים במעבד כדי לתמוך בהחלפה זו ושהשינוי היחיד שהתבצע מבחינת זמני ההשהיה נובע משינוי רכיב הזיכרון בלבד.

- א. מה זמן המחזור של המעבד החדש?
- ב. בהינתן כי אנו מריצים תוכנית שאינה כוללת פקודות גישה לזיכרון (אך על המעבד לתמוך בפקודות אלו). מהו היחס בין זמן הביצוע של התוכנית במעבד החדש לעומת זמן הביצוע של התוכנית במעבד הישן?

$$\frac{T_{new}}{T_{old}} =$$



### פתרון:

נשים לב שזמן המחזור של המעבד הישן כנלמד בכיתה הוא:

$$T = t_{pd}(FETCH) + t_{pd}(DECODE) + t_{pd}(EXE) + t_{pd}(MEM) + t_{pd}(WB) =$$

$$= 50 + 80 + 110 + 90 + 70 = 400ns$$

לאחר השינוי עלינו לבדוק מהי הפקודה הארוכה ביותר, במעבד רגיל הפקודה הארוכה ביותר הינה פקודת LW, נבדוק את אורכה (נשים לב שאין צורך ב ALU כי את חישוב הכתובת ניתן לבצע ברכיב הזיכרון).

$$T = t_{pd}(FETCH) + t_{pd}(DECODE) + t_{pd}(NEW\ MEM) + t_{pd}(WB) =$$
  
=  $50 + 80 + 120 + 70 = 320ns$ 

בנוסף עלינו לבדוק פקודה מסוג R-type (אינה כוללת זיכרון) ומכילה את שאר השלבים, נקבל:

$$T = t_{pd}(FETCH) + t_{pd}(DECODE) + t_{pd}(EXE) + t_{pd}(WB) =$$
  
= 50 + 80 + 110 + 70 = 310ns

T = 320 ns כלומר זמן המחזור של המעבד עם הרכיב החדש הינו

נניח שבתוכנית ישנן lpha פקודות, זמן הריצה של התוכנית על כל מעבד הוא:

נקבל:  $T_{prog} = \alpha T$ 

$$\frac{T_{new}}{T_{old}} = \frac{\alpha T_{new}}{\alpha T_{old}} = \frac{T_{new}}{T_{old}} = \frac{320}{400} = 0.8$$



### שאלה 13 (13 נקודות)

נתוני המעבד: PIPELINE RISC V. נתוני המעבד

- מכיל Bypass בתוך ה- Register File (כלומר, Decode בין שלב ה- WB ל- Decode).
  - נוסף. Forwarding בוסף.
- Decode-כלומר לא ניתן לעצור את הצינור בשלב ה-Load Hazard Detection Unit (במקרה של Lw hazard).

איור ה- Datapath של המעבד הינו כפי שנלמד, ונמצא בדפי העזר.

סטודנט בקורס מעוניין להעביר מילה בזיכרון מכתובת 0x200 לכתובת 0x400. לצורך כך הוא מימש את הקוד הבא:

1 addi t0, x0, 0x200 2 addi t1, x0, 0x400 3 lw t2, 0(t0) 4 sw t2, 0(t1)

נתון כי זמני ההשהייה של השלבים השונים נתונים בטבלה הבאה:

| Fetch | Decode | Execute | Memory | Writeback |
|-------|--------|---------|--------|-----------|
| 300ns | 50ns   | 150ns   | 300ns  | 50ns      |

זמני פעולת הרגיסטרים בין השלבים זניחים.

#### <u>'סעיף א</u>

מהנדס זוטר בחברה, העיר לסטודנט שהקוד לא יוכל לרוץ כהלכה משום שלדעתו יתרחש Hazard. המהנדס הציע להוסיף פקודות NOP על מנת שהמעבד יוכל להריץ את הקוד.

עליכם למלא בטבלה הבאה את כמות פקודות ה- *NOP המינימאלית* הנדרשת לריצה תקינה של הקוד על המעבד הנתון. אם לדעתכם אין צורך להוסיף פקודות *NOP* כלל, מלאו 0 בשורה הראשונה בטבלה (טבלה שתישאר ריקה תחשב כשאלה שלא נענתה).

בין פקודות 5 ל- 6 אז תמלאו באופן הבא: NOP בין פקודות 5 ל- 6 אז תמלאו באופן הבא:

| לפני פקודה מספר | אחרי פקודה מספר | כמה <i>NOP</i> להוסיף |
|-----------------|-----------------|-----------------------|
| 6               | 5               | 3                     |

### מלאו או הטבלה הבאה (אין הכרח למלא את כולה):

| לפני פקודה מספר | אחרי פקודה מספר | כמה <i>NOP</i> להוסיף |
|-----------------|-----------------|-----------------------|
|                 |                 |                       |
|                 |                 |                       |
|                 |                 |                       |
|                 |                 |                       |



#### 'סעיף ב

בהנחה שנוספו בסעיף הקודם X פקודות NOP, מה יהיה זמן ריצת הקוד כפונקציה של X? מלאו במלבן להלן את החישוב הדרוש.

שימו לב שזמן הריצה מוגדר מתחילת ריצת הפקודה הראשונה ועד שהפקודה האחרונה (פקודת ה-פקודת מחילת לב שזמן הריצה מוגדר מתחילת ריצת הפקודת ה-SW ירוצו פקודות NOP לפי הצורך.

### <u>'סעיף ג</u>

כעת מהנדס בכיר בחברה החליט להוסיף יחידת Forwarding Unit במטרה להפחית את כמות ה- NOP במטרה להפחית את כמות ה- Memory ומשלב ה- בקוד כפי שמופיע באיור להלן. יחידה זו מטפלת ב- Forwarding משלב ה- Execute, וספציפית לבוררים שבכניסה ל- ALU.



מלאו בטבלה להלן איך תשתנה כמות פקודות ה- NOP המינימאלית הנדרשת לריצה תקינה של הקוד על המעבד הנתון **לאחר השיפורים שנוספו**. אם לדעתכם אין צורך להוסיף פקודות NOP כלל, מלאו 0 בשורה הראשונה בטבלה (טבלה שתישאר ריקה לא תיבדק).

| לפני פקודה מספר | אחרי פקודה מספר | כמה <i>NOP</i> להוסיף |
|-----------------|-----------------|-----------------------|
|                 |                 |                       |
|                 |                 |                       |
|                 |                 |                       |
|                 |                 |                       |



#### פתרון:

#### <u>:'סעיף א</u>

```
1 addi t0, x0, 0x200

NOP

2 addi t1, x0, 0x400

3 lw t2, 0(t0)

NOP

NOP

4 sw t2, 0(t1)
```

sw -בין פקודות 3 ל- 4 נהיה חייבים להוסיף 2 פקודות NOP, בגלל שה- LW כותב לרגיסטר t, וה- t2 פקודות פקודות 3 לשלב ה- t3 לשלב ה- t4 לשלב ה- t5 פקודות קורא ממנו את הערך הלא מעודכן. יש t6 t7 משלב ה- t8 לשלב ה- t8 לשלב ה- t9 אז 2 פקודות t9 פקודות יש

בנוסף, יש Hazard בין פקודות 1 ו- 3. אז נצטרך להוסיף NOP נוסף או בין פקודות 1 ו- 2, או בין פקודות 2 ו- 3. בסה"כ 3 פקודות NOP נוספו. שימו לב שבכל מקרה לא יהיה Hazard בין פקודות 2 ו- 3. בסה"כ 4 פקודות OP נוספו.

#### :'סעיף ב

סה"כ נריץ 4 פקודות X+X=3 פתרתם נכון את סעיף א' – אז X=3, אך השאלה נבדקה סה"כ נריץ 4 פקודות X+X=3 פתרתם נכון את סעיף א' – אז X=3, אר השלה נבדקה לפי כמות ה- X=3 שהוספתם). זמן המחזור של המעבד נקבע ע"י השלב האיטי ביותר שהינו X=3

במהלך 4 המחזורים הראשונים ה- Pipe יתמלא, ולאחר מכן בכל מחזור תסיים פקודה אחת. במהלך 4 המחזורים הראשונים ה-  $4\cdot300ns+(4+x)\cdot300ns$  בסה"כ זמן הריצה יהיה

### <u>:'סעיף ג</u>

עדיין יש להוסיף 2 פקודות NOP בין פקודה 3 ל- 4. זאת משום שאין למעבד Forwarding לחלק ה- VSC (הקו שיוצא מרגיסטר VSC) אלא רק ל- VSC. כלומר, אם היינו צריכים VSC (הקו שיוצא מרגיסטר VSC) אלא רק ל-VSC מהערך החדש של VSC לרגיסטר שמשתמשים בו לכתובת בפקודת ה-VSC אז היינו VSC אחת, אבל במקרה שלנו אנחנו רוצים להעביר את הערך של VSC ל-VSC של פקודת ה-VSC ולכן נצטרך שתי פקודות VSC



# <u>שאלה 14 (10 נקודות)</u>

המהנדס הנודע ארכי טקט מעוניין להוסיף תמיכה לארכיטקטורת ה-Multicycle RISC-V בפקודה החדשה הבאה:

StorePC rs1, imm

פקודה זו משתמשת בכתובת הזיכרון אשר שמורה ברגיסטר rs1, ומאחסנת בכתובת זו את הערך  $(mem[Reg[rs1]] = PC + imm) \ PC + imm)$ 

הניחו כי פורמט הפקודה הוא S-type.

לצורך התמיכה בפקודה הוסיף המהנדס שני בוררים (מוקפים במעגל) ומספר חיווטים (קווי מידע חדשים מסומנים עם קו מקווקו).



מלאו את הטבלה הבאה בערכי הסיגנלים המצוינים, כך שפעולת הסיגנלים בכל מחזור שעון תתאים למימוש פקודת ה-*StorePc*. יש למלא את הטבלה כך שמספר מחזורי השעון המממשים את הפקודה הוא **מינימלי** (עבור המימוש הנתון). לא כל עמודות הטבלה נדרשות בהכרח. כאשר ערכו של סיגנל אינו רלוונטי במחזור שעון מסוים, יש לסמן את הערך  $\Phi$  (don't care).

| מס' מחזור שעון | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 |
|----------------|---|---|---|---|---|---|---|---|
| Asel           |   |   |   |   |   |   |   |   |
| Bsel           |   |   |   |   |   |   |   |   |
| AddrMux        |   |   |   |   |   |   |   |   |
| DataMux        |   |   |   |   |   |   |   |   |
| MemW           |   |   |   |   |   |   |   |   |



נשים לב כי למרות שערכי הסינגלים בטבלה זהים במחזורים 2 ו-3, ערך ה-imm שונה ולכן פעולת נשים לב כי למרות שערכי הסינגלים בטבלה זהים במחזורי שעון (בדומה לפעולת sw רגילה).

| מס' מחזור שעון | IF | DEC | Ex | MEM |
|----------------|----|-----|----|-----|
| Asel           | 1  | 2   | 2  | Ф   |
| Bsel           | 1  | 0   | 0  | Ф   |
| AddrMux        | Ф  | Ф   | Ф  | 1   |
| DataMux        | Ф  | Ф   | Ф  | 1   |
| MemW           | 0  | 0   | 0  | 1   |



# <u>שאלה 15 (7 נקודות)</u>

נתון מעבד pipelined RISC-V כפי שנלמד בכיתה בעל יחידת pipelined RISC-V כמו שנלמד בקורס ובעל ה-forwarding הבאים: MEM-EXE, ,WB-EXE ,WB-DE

ההכרעה על קפיצה מתרחשת בשלב ה-EXE והמעבד מניח תמיד שהקפיצה לא נלקחת ומבצע flush במידה וכן.

נתון קוד האסמבלי הבא:

הניחו כי s0 הינו מצביע לתחילת מערך ידוע כלשהו.

```
0x00001000
                       lw\ t0, 0(s0)
                      addi t0, t0, 4
       0x00001004
       0x00001008
                      add t0, t0, t0
       0x0000100C
                       lw\ t1, 4(s0)
       0x00001010
                      addi t1, t1, 4
       0x00001014
                      add t1, t1, t1
       0x00001018
                      addi t2, x0, 5
      0x0000101C
                       lw\ t3,8(s0)
Loop:
       0x00001020
                      add t4, t3, t0
       0x00001024
                      add t4, t4, t1
       0x00001028
                      subi t2, t2, 1
       0x0000102C
                     bne t2, x0, loop
       0x00001030
                          NOP
       0x00001034
                          NOP
       0x00001038
                          NOP
```

מרגע כניסת הפקודה הראשונה לשלב ה-Fetch, כמה מחזורי שעון יעברו עד לסיום התוכנית מרגע כניסת הפקודה בשורה 0x0000102C בפעם האחרונה משלב ה(WB). יש לפרט את החישוב בקצרה (לא יותר משורה אחת).



נשים לב כי יש לנו 3 מקומות בהם מתרחש load hazard, כשבפעם השלישית הוא מתרחש בכל .data hazard איטארציה של הלולאה כלומר 5 פעמים. סה"כ 7 מחזורי שעון מתבזבזים על

בנוסף, בכל קפיצה של הלולאה, אנחנו מניחים שהקפיצה לא נלקחת וטוענים 2 *NOP-*ים עד שאנחנו מגלים שטעינו. המצב הזה קורה 4 פעמים ואנחנו למעשה מכניסים 8 בועות בגלל הקפיצות האלו.

oה"כ אנחנו צריכים להוסיף לחישוב שלנו 15 מחזורי שעון שמתבזבזים על קפיצות ועל hazards

סה"כ יש לנו 7 + 5\*5 = 32 פקודות.

ולכן,

 $total\ cycles = 32 + 15 + 4 = 51\ cycles$ 



# <u>שאלה 16 (10 נקודות)</u>

סטודנט חרוץ החליט לממש אלגוריתם חיפוש בינארי בעזרת קוד אסמבלי. האלגוריתם יבצע חיפוש של איבר מסוים על מערך ממוין של מספרים, כאשר כל מספר הוא בגודל של 4 בתים. עקב תקלה, חלקים מן המימוש נמחקו. עליכם להשלים את חלקי הקוד החסרים (מסומנים בקו תחתון) בכדי שהמימוש יפעל כנדרש.

לנוחיותכם מצורף מימוש אלגוריתם החיפוש בקוד c:

במהלך המימוש הניחו כי המיפוי בין רגיסטרים למשתנים הוא:

 $s0 \rightarrow arr, s1 \rightarrow L, s2 \rightarrow R, s3 \rightarrow X, s4 \rightarrow return\ value$ 

### יש להשלים את הקוד אשר נתון להלן במקומות הנדרשים:

| 0x1AA0 0000<br>0x1AA0 0004<br>0x1AA0 0008 | loop:     | addi s4, x0, -1<br>blt s2, s1, ret<br>addi t0, s2, -1 | //ret=-1 |
|-------------------------------------------|-----------|-------------------------------------------------------|----------|
| 0x1AA0 000C                               |           | add t0, t0, s1                                        |          |
| 0x1AA0 0010                               |           | srli t3, t0, 1                                        |          |
| 0x1AA0 0014                               |           | add t0, t3, t3                                        |          |
| 0x1AA0 0018                               |           | add t0, t0, t0                                        |          |
| 0x1AA0 001C                               |           | add t2, s0,                                           |          |
| 0x1AA0 0020                               |           | lw t1, 0(t2)                                          |          |
| 0x1AA0 0024                               |           | beq t1, s3                                            |          |
| 0x1AA0 0028                               |           | blt t1, , if label                                    |          |
| 0x1AA0 002C                               |           | addi s2, t3, -1                                       |          |
| 0x1AA0 0030                               |           | I                                                     |          |
| 0X1AA0 0030                               |           | <u></u>                                               |          |
| 0x1AA0 0034                               | if_label: | addi s1, t3, 1                                        |          |
| 0x1AA0 0038                               |           | J loop                                                |          |
|                                           |           |                                                       |          |
| 0x1AA0 003C                               | found_x:  | add s4, x0,                                           |          |
| 0x1AA0 0040                               | ret:      |                                                       | // done  |



|             |           |                                    | <u>פתרון</u> :              |
|-------------|-----------|------------------------------------|-----------------------------|
| 0x1AA0 0000 |           | addi s4,x0,-1                      | ret=-1                      |
| 0x1AA0 0004 | loop:     | BLT s2, s1, exit                   | Branch if r <l< td=""></l<> |
| 0x1AA0 0008 |           | addi t0, s2, -1                    | t0=r-1                      |
| 0x1AA0 000C |           | add t0, t0, s1                     | to=l+r-1                    |
| 0x1AA0 0010 |           | srli t3, t0, 1                     | m=t0/2                      |
| 0x1AA0 0014 |           | add t0, t3, t3                     |                             |
| 0x1AA0 0018 |           | add t0, t0, t0                     |                             |
| 0x1AA0 001C |           | add t2, s0, <mark>t0</mark>        |                             |
| 0x1AA0 0020 |           | lw t1, 0(t2)                       | t1=arr[m]                   |
| 0x1AA0 0024 |           | beq t1,s3 <mark>found_x</mark>     |                             |
| 0x1AA0 0028 |           | blt t1, <mark>s3</mark> , if_label | If arr[m] <x< td=""></x<>   |
| 0x1AA0 002C |           | addi s2, t3, -1                    | Else, r=m-1                 |
| 0x1AA0 0030 |           | J <mark>loop</mark>                |                             |
| 0x1AA0 0034 | if_label: | addi s1, t3, 1                     | l=m+1                       |
| 0x1AA0 0038 | _         | J loop                             |                             |
| 0x1AA0 003C | found x:  | add s4, x0, <mark>t3</mark>        | ret=m                       |
| 0x1AA0 0040 | exit:     | · · · <u>-</u>                     | // done                     |
|             |           |                                    |                             |