

## מערכות ספרתיות ומבנה המחשב (044252) סמסטר חורף תשפ"ב

#### בחינה סופית – מועד ב

#### 2022 במרץ 6

| <u>טור 1</u>  |  |  |  |  |  |  |  |  |
|---------------|--|--|--|--|--|--|--|--|
|               |  |  |  |  |  |  |  |  |
| מספר סנוודננו |  |  |  |  |  |  |  |  |

משך המבחן: 3 שעות (180 דקות). תכננו את זמנכם היטב.

חומר עזר: אין להשתמש בכל חומר עזר בכתב, מודפס או אלקטרוני, פרט לדפי העזר ולמחשבון.

#### הנח<u>יות והוראות:</u>

- הבחינה כתובה על גבי 22 עמודים כולל עמוד זה (לא רלוונטי עבור קובץ הפתרון) (בדקו בתחילת הבחינה שלא noria עמודים). בסה"כ ישנן 17 שאלות: 14 שאלות אמריקאיות, ו- 3 שאלות פתוחות מרובות סעיפים.
- בתחילת הבחינה תקבלו חוברת בחינה, מחברת טיוטה, דפי עזר וטופס תשובות ממוחשב. בסיום הבחינה, החזירו
   את חוברת הבחינה וטופס התשובות הממוחשב בלבד.
  - יש לענות על כל השאלות הפתוחות בגוף המבחן, במלבנים המסומנים לכך בלבד.
    - אין לתלוש או להפריד דפים מחוברת הבחינה, ממחברות הטיוטה ומדפי העזר.
  - יש לכתוב את התשובות באמצעות עט שחור או כחול בלבד. אין לכתוב או לצייר בעט אדום.
- רשמו את מספר הסטודנט שלכם על חוברת הבחינה (בראש עמוד זה). ודאו כי על מחברת הבחינה ועל טופס
   התשובות האמריקאי מודבקת מדבקת הנבחן שלכם.
- לא מורדות נקודות (אין "קנס") בגין תשובה שגויה. לכן, בשאלות האמריקאיות כדאי לסמן תשובה כלשהי לכל
- ציון השאלות האמריקאיות ייקבע על סמך סריקה ממוחשבת של טופס התשובות בלבד. לא לשכוח לסמן בטופס
   התשובות הממוחשב את מספר הטור שלכם (מופיע בראש עמוד זה).
- אסור שימוש בכל חומר חיצוני מלבד מחשבון. אסורה העברת חומר כלשהו בין הנבחנים, ואסורה כל תקשורת עם אנשים אחרים או כל מקור מידע. האיסור חל על כל צורות התקשורת – מילולית, חזותית, כתובה, אלקטרונית, אלחוטית, טלפתית, או אחרת. בפרט, אין להחזיק בטלפון סלולארי.

## בהצלחה!



#### שאלה 1 (5 נקודות):

נתון קטע הקוד הבא:

```
module mymodule (
    input logic clk,
    input logic rst,
    input logic [3 : 0] compare,
    output logic out
  );
 logic [3: 0] ctr;
always comb begin
    if (compare > ctr)
      out = 1'b1;
    else
      out = 1'b0;
            end
  always_ff @(posedge clk) begin
    if (rst) begin
      ctr <= 1'b0;
    end
    else begin
       ctr <= ctr + 1'b1;
        end
  end
endmodule
```

אות הכניסה clk הינו שעון בתדר

במהלך המחזור הראשון האות rst שווה לערך 1'b1 ( 1'b1 ) ובמחזורים רמהלך המחזור הראשון האות rst ובמחזורים.

בעלייה השנייה האות compare מקבל את הערך 4'b0100 ( (compare =4'b0100).

## <u>שימו לב:</u>

- .1 עובר ל 0 כאשר מוסיפים לו אחד בערכו מקסימלי.
  - לא ידוע. compare נשאר נמוך כאשר out .2



מה היחס בין הזמן שאות המוצא out שווה ל- '0' לבין הזמן שהוא שווה ל- '1'? במשך 16 מחזורי שעון לאחר העלייה השנייה? כלומר:

$$\frac{T_{out_{OFF}}}{T_{out_{On}}} = ?$$

- א. 2
- ב. 3
- 3.33 .λ
  - 1 .т
- ה. 2.5

#### שאלה 2 (5 נקודות):

נתונה המשוואה הבאה:

$$((24)_b - (6)_b)^2 + (14)_b = (150)_b \cdot (2)_b$$

תזכורת:

$$x_{1,2} = \frac{-b \pm \sqrt{b^2 - 4ac}}{2a}$$

.b המספרים במשוואה הינם בבסיס לא ידוע

מהו הבסיס b של המשוואה?

- .7 א.
- ב. 8.
- ג. 9.
- ד. יש יותר מבסיס אפשרי אחד למשוואה.
  - ה. המשוואה לעולם לא מתקיימת.



## <u>שאלה 3 (5 נקודות):</u>

 $4 \rightarrow 1$  נתון המעגל הבא, הבנוי מבורר



f(w,x,y,z) יציאת המעגל היא הפונקציה

?w,x,y,z מהי הפונקציה f כתלות במשתנים

$$x'w + y'w + xyz$$
 .א

$$x'w + yw'$$
 .ם

$$x'w + wz + xyz$$
.

$$y'w + yw + xyz$$
 .T

$$wx' + xy'w + xy'z$$
 .ה



#### שאלה 4 (5 נקודות):

 $ar{s}_0, t_0$  נתונה פונקציית אסמבלי שמבצעת שימוש ומשנה את ערכי הריגסטרים ועובדת לפי קונבנציית הקריאה לפונקציות שנלמדה בקורס.

#### נתונות שלוש טענות:

טענה 1: אם הפונקציה לא קוראת לפונקציה אחרת, אין צורך לשמור את הרגיסטר  $s_0$ .

טענה 2: אם הפונקציה לא קוראת לפונקציה אחרת, אין צורך לשמור את  $t_0$  הרגיסטר  $t_0$ 

טענה 3: אם הפונקציה **קוראת** לפונקציה אחרת, **חייבים** לשמור את רגיסטר ra

#### סמנו את התשובה הנכונה ביותר:

- א. טענות 1 ו- 3 נכונות, טענה 2 אינה נכונה.
- ב. טענות 2 ו- 3 נכונות, טענה 1 אינה נכונה.
- ג. טענה 1 נכונה, שאר הטענות אינן נכונות.
  - ד. כל הטענות נכונות.
  - ה. כל הטענות אינן נכונות.



## <u>שאלה 5 (5 נקודות):</u>

נתונות זוג פונקציות func\_A, func\_B.

הפונקציות הנתונות קוראות רק **לעצמן** או **אחת לשניה** (ולא לפונקציות אחרות).

בכל קריאה לפונקציה נפתחת מסגרת זיכרון. כמה מסגרות זיכרון (frames) בכל קריאה לפונקציה נפתחת מסגרת זיכרון. לחזרתה ייפתחו מהקריאה הראשונה של פונקציית main לפונקציה main שקראה לה (לא כולל המסגרת של ה- main והמסגרות הקודמות)?

- 2 .א
- ב. כמספר הקריאות לפונקציה func\_A
- ג. כמספר הקריאות לפונקציה func\_B
- או func\_B ד. כמספר הקריאות לפונקציה שנקראת יותר פעמים בין func\_A
  - ה. כמספר הקריאות לפונקציה func\_A ו-



## <u>שאלה 6 (5 נקודות):</u>

נתונים שני סוגים של רכיבים צירופיים: A ו- B, בעלי כניסה אחת ויציאה אחת.

סטודנט בקורס חיבר באקראי יחידות רבות כאלו בסדר כלשהו (כך שמוצאה של כל יחידה מחובר לכניסה של יחידה אחרת כלשהי).

 $T_{vd}(A)=3ns$ ,  $T_{vd}(B)=5ns$  : נתונים זמני ההשהייה של הרכיבים

ע"מ לצנר את המערכת על מנת לקבל תפוקה מקסימלית, משתמש הסטודנט ברגיסטרים עבורם:

$$.T_{setup} + T_{pCQ} = 2ns$$

עבור כל רגיסטר, ערכי  $T_{setup}$  ו-  $T_{pCQ}$  שונים (וכל אחד מהם יכול להיות שווה לאפס), הרגיסטרים נבחרו באקראי לצורך צינור המערכת. לא ניתן לדעת מהי חלוקת הזמנים בכל רגיסטר, אך הסכום נשאר קבוע.

לאחר הצינור, הסטודנט מעוניין להפעיל את המערכת. מהו זמן המחזור הקטן ביותר שיכול הסטודנט לבחור על מנת להבטיח שהמערכת תקיים את כללי התזמון?

- 5ns .א
- ב. 7ns
- s. 9ns
- 10ns .т
- ה. 11ns



#### שאלה 7 (5 נקודות):

נתון אות שעון. מהנדס מעוניין להמיר את אות השעון לרצף סיביות, כאשר כל מחזור שעון יתורגם ל-N סיביות (N לא ידוע). לצערו של המהנדס, הוא שם לב שאות השעון מכיל הבהובים (הזארד) סטטיים, כמתואר בציור מטה. נרצה לעזור למהנדס ולתכנן מערכת MOORE ש"מנקה" את ההבהובים.



#### :הערות

- נתון  $N \geq 4$ , ושלפחות בשתי הסיביות לפני ואחרי עליות וירידות השעון  $N \geq 4$  אין הבהובים.
- בזמן עליות/ירידות השעון, נתון שלא יהיה הבהובים. כלומר אפשר להניח שרצף הסיביות לאחר המעבר מקבל לפחות שני אפסים או שני אחדים לפני שיקרה הבהוב, ושרצף הסיביות לפני המעבר מקבל לפחות שני אפסים או אחדים לפני המעבר.
  - לא ייתכנו הבהובים אחד אחרי השני. כלומר, לא ייתכן שיתקבל הרצף
     ס1010, אבל כן ייתכן שיתקבלו הרצפים 00100100 או 11011011.

יש לתכנן מכונת MOORE המקבלת את רצף הסיביות עם הבהובים, ומוציאה רצף סיביות בלי הבהובים.

כמה מצבים קיימים במכונה המצומצמת?

- 3 .א
- ב. 4
- 5 .ג
- 6 .т
- ה. 7



#### <u>שאלה 8 (5 נקודות):</u>

להזכירכם, פרוטוקול התקשורת UART שנלמד בקורס:

1start bit (= 0), 8 bits of data, 1 stop bit (= 1)

הוצעה שיטה לשיפור הפרוטוקול שנלמד בקורס, כך שבמקום לשדר 8 סיביות מידע בכל שידור, תשודרנה N סיביות מידע בכל שידור. בנוסף, בכל שידור נוספו N (ECC). נוספו N (N N/4).

הפרוטוקול המשופר יראה כך:

1start bit (= 0), N bits of data, N/4 bits for ECC, 1 stop bit (= 1)

נצילות פרוטוקול התקשורת מוגדרת כמספר סיביות המידע המועברות בכל שידור, מחולקות במספר הסיביות הכללי הדרוש להעברת השידור.

מבין הערכים הבאים, עבור איזה ערך של N הנצילות של הפרוטוקול המשופר יותר טובה מנצילות הפרוטוקול המקורי?

N = 4 .א

N = 8 . ב.

N = 12.x

N = 16.T

ה. לא קיים N כזה



#### <u>שאלה 9 (5 נקודות):</u>

מהנדס משתמש במעבד SingleCycle RISC-V, ושם לב כי הוא נדרש לבצע העברת ערך בין כתובות זיכרון פעמים רבות.

לטובת פעולה זו מימש את הפקודה החדשה  $mva\ rs, rd$ , אשר מעבירה את ערך הזיכרון השמור בכתובת Reg[rs], לכתובת הזיכרון השמור בכתובת Reg[rd]

המהנדס מימש את הפקודה בשתי אופציות שונות: אופציה ראשונה כפסאודו פקודה ואופציה שנייה כפקודה מכונה ע"י שינוי ה- Datapath של המעבד.

את האופציה של מימוש ע"י פסאודו פקודה הוא מימש באופן הבא:

lw x5, 0(rs) sw x5, 0(rd)

 $\underline{c}$  כאשר הפקודה ממומשת כפקודת מכונה, <u>היא מאריכה את זמן המחזור פי  $\underline{c}$ .</u> המהנדס מריץ את התוכנית הבאה ומודד זמן ריצה:

| 1 |        | addi x6, x0, N    |
|---|--------|-------------------|
| 2 | start: | mva x10, x11      |
| 3 |        | addi x10, x10, 4  |
| 4 |        | addi x11, x11, 4  |
| 5 |        | addi x6, x6, -1   |
| 6 |        | bne x6, x0, start |

נתון N גדול מאד. מבין ערכי ה-c הבאים, מהו הערך **המקסימלי** שעבורו המהנדס יעדיף לממש את הפקודה כפקודת מכונה במקום להשתמש בפסאודו פקודה עבור הקוד הנתון?

- 1.12 א.
- ב. 1.17
- ג. 1.22
- 1.27 .т
- ה. לא קיים c כך שהמימוש כפקודת מכונה עדיף.



#### <u>שאלה 10 (5 נקודות):</u>

מהנדס מקבל מערך של מילים השמור בזיכרון, ומעוניין להכפיל את כל המילים במערך בערך immediate כלשהו.

על מנת לבצע פעולה זו ביעילות, המהנדס מעוניין לממש פקודת מכונה חדשה בא: sw\_mul בשם MultiCycle, בעלת הפורמט הבא:

sw mul rd, rs1, imm

ופועלת באופן הבא:

 $Mem[Reg[rd]] = Mem[Reg[rs1]] \cdot imm$ 

לצורך מימוש הפקודה החדשה, המהנדס יכול לבצע את השינויים הבאים ב-Datapath של המעבד: להוסיף בוררים חדשים, להרחיב בוררים קיימים, לשנות חיווטים ולהשתמש בקבועים.

שימו לב שלא ניתן לשנות את הרכיבים האחרים, או לשנות את זמן המחזור של המעבד.

הניחו שרכיב ה- ALUctrl מוציא את הערך הדרוש להפעלת ה- ALU.

מה מספר המחזורים המינימלי הנדרש לביצוע הפקודה?

- 3 .א
- ב. 4
- 5 .ג
- 6 .т
- ה. לא ניתן לממש את הפקודה על המעבד הנתון.



#### <u>שאלה 11 (5 נקודות):</u>

בהמשך לשאלה הקודמת (וללא תלות בתוצאת השאלה הקודמת), המהנדס מעוניין כעת לממש את אותה פקודה על מעבד מסוג Pipeline, כנלמד בקורס.

המעבד ממומש כ- Balanced Pipeline, כלומר זמן ההשהייה של כל שלבי הpipeline זהה, וזמן המחזור הוא המינימלי המתאים.

עבור אילו שינויים ב- Datapath של המעבד נוכל לממש את הפקודה, **ללא** שינוי זמן המחזור?

סמנו את התשובה הנכונה ביותר:

- א. ניתן לממש את הפקודה ללא שינוי ל- *Datapath* של המעבד.
- ב. ניתן יהיה לממש את הפקודה רק אם תהיה לנו גישה לרכיב ALU נוסף.
  - ג. ניתן יהיה לממש את הפקודה רק אם תהיה לנו גישה לרכיב DMEM הקיים, שיכול לקבל שתי כתובות אחת חדש במקום ה- DMEM הקיים, שיכול לקבל שתי כתובות אחת לקריאה ואחת לכתיבה.
  - ד. נוכל לממש את הפקודה רק אם תהיה לנו גישה לרכיב ALU נוסף <u>וגם</u> לרכיב DMEM חדש במקום ה- DMEM הקיים, שיכול לקבל שתי כתובות – אחת לקריאה ואחת לכתיבה.
    - ה. כל התשובות אינן נכונות.



#### <u>שאלה 12 (5 נקודות)</u>

:add, addi, lw, sw, jal, beq נתונים המעבדים הבאים התומכים בפקודות

- hazard **ללא** forwarding בתדר 3F, ללא Pipeline RISCV מעבד .A מעבד המעבד מניח שפקודות .detection unit המעבד מניח שפקודות branch במידה וכן. ההחלטה על קפיצה מתרחשת בשלב השלישי.
- בעם forwarding עם בתדר Pipeline RISCV מעבד .B מעבד hazard detection unit המעבד מניח שפקודות hazard detection unit ומבצע flush במידה וכן. ההחלטה על קפיצה בשלב הרביעי.
  - .5F בתדר single cycle RISCV מעבד.
    - .8F בתדר Multi cycle RISCV מעבד.

שימו לב שלכל מעבד נתון **תדר** המעבד ולא זמן המחזור.

דרגו את המעבדים לפי הביצועים שניתן להגיע עליהם עבור תוכנית כלשהי שעבורה ניתן להגיע לביצועים המקסימליים (בעלת יותר מ 100 פקודות). כלומר, הביצועים הגבוהים ביותר האפשריים במונחי -Instructions-per שימו לב למעבדים השונים יכולות להיות תוכניות שונות המביאות אותם לביצועים מקסימלים.

הבהרה: הסימון B < A אומר **שתפוקת** מעבד A אומר שתפוקת מעבד B.

- A=B=C=D .א
- ב. A<B<C<D
- ג. C>A=B>D ג
- C<D<A<B .т
- ה. A=B<C<D



## <u>שאלה 13 (5 נקודות):</u>

במהלך ייצור מעבד MultiCycle RISC-V, קרתה תקלה בה לא יוצרו הרגיסטרים PCC ו- IR כחלק מה- Datapath של המעבד. כלומר, כניסת הרגיסטרים עוברת ישירות למוצא הרגיסטרים.

#### סמנו את הטענה הנכונה:

- א. אפשר לשנות את מסלול הנתונים כדי שכל הפקודות יעבדו בצורה תקינה (מבלי להוסיף רגיסטרים)
- ב. אפשר להגדיל את זמן המחזור שעון כדי שכל הפקודות יעבדו בצורה תקינה
  - ג. רק פקודות מסוג R-type יעבדו בצורה תקינה
- ד. אפשר לשנות את הבקר כדי שכל הפקודות יעבדו בצורה תקינה (ללא שינוי של מסלול הנתונים)
  - ה. לא ניתן לשנות את המעבד כך שיעבוד בצורה תקינה.



#### <u>שאלה 14 (5 נקודות):</u>

מהנדסת שעובדת עם מעבד מסוג Pipelined RISC-V, מצאה כי שלבי ה-Fetch ו- Memory בעלי ההשהייה הארוכה ביותר, והחליטה לפצל אותם כך שרכיבי הזיכרון DMEM ו- IMEM, מפוצלים לשני שלבים, הכנת הכתובת הנדרשת בשלב הראשון, וביצוע קריאה או כתיבה בשלב השני.



הפתרון המוצע מגדיל את מספר השלבים במעבד, כך שכעת במקום 5 שלבים כפי שקיימים במעבד הרגיל, יש 7 שלבים. המעבד החדש יראה כך:



- שינוי זה מקצר את מחזור השעון מ 200ns ל 150ns
- Hazard או Forwarding למעבד (המקורי והחדש) אין מנגנוני
   detection unit
- data המהנדסת מריצה קוד, כך ש50% מהפקודות שלו מכילות hazard מספר הפקודות  $N\gg7$ .



מהו מספר ה nops שצריך להוסיף בין שני פקודות שמכילות nops, ואיזה מהמעבדים המהנדסת תבחר על מנת להריץ את הקוד בזמן הקצר ביותר?

- א. *nop*s 3, עדיף להריץ על המעבד **הישן**.
- ב. nops 3, עדיף להריץ על המעבד **החדש**.
- ג. nops 4, עדיף להריץ על המעבד החדש.
- ד. nops 5, עדיף להריץ על המעבד **החדש**.
  - ה. nops 6, עדיף להריץ על המעבד **הישן**.



# <u>החל מהעמוד הבא מתחיל החלק של</u> <u>השאלות פתוחות</u> (שאלות 15 – 17)



## <u>שאלה 15</u> (10 נקודות*י*).



## <u>שאלה 16 (10 נקודות):</u>

## <u>:'סעיף א</u>

מלאו '1' במקום המתאים, במפת קרנו של הפונקציה:

$$h(x, y, w, z) = x \oplus y \oplus w$$

| xy<br>wz | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       |    |    |    |    |
| 01       |    |    |    |    |
| 11       |    |    |    |    |
| 10       |    |    |    |    |

#### <u>:'סעיף ב</u>

לרשותכם השערים הלוגיים Not,XOR,AND,OR, אחד מכל סוג, כמצוייר בשרטוט. אין חובה להשתמש בכל השערים.

 $x \cdot h(x,y,z,w)$  על גבי השרטוט להלן, ציירו את הפונקציה





#### <u>:סעיף ג</u>

נתונה הפונקציה הבא:

$$f(x, y, z, t, w) = x \cdot h(y, z, t, w) + \bar{x} \cdot w \cdot h(t, w, y, z)$$

## שימו לב לסדר המשתנים בתוך הפונקציה *h*.

מלאו '1' במקום המתאים, במפת קרנו של הפונקציה f (שימו לב לסדר הקלטים):

| xyz<br>tw | 000 | 001 | 011 | 010 | 110 | 111 | 101 | 100 |
|-----------|-----|-----|-----|-----|-----|-----|-----|-----|
| 00        |     |     |     |     |     |     |     |     |
| 01        |     |     |     |     |     |     |     |     |
| 11        |     |     |     |     |     |     |     |     |
| 10        |     |     |     |     |     |     |     |     |



## <u>שאלה 17 (10 נקודות):</u>

נתונה המערכת המורכבת מיחידות צירופיות באופן הבא:



המספרים שבתוך הרכיבים מציינים את השהיית הרכיבים ב-ns.

#### <u>:'סעיף א</u>

עליכם לצנר את המערכת בצורה **אופטימלית מבחינת latency (הנמוך** ביותר).

?לרשותכם רגיסטרים אידאלים. מהו ה- latency המינימאלי האפשרי

| ĺ |  |  |
|---|--|--|

- סעיפים ב' ו-ג' בעמוד הבא



#### <u>:'סעיף ב</u>

עבור אותה מערכת, כעת עליכם לצנר את המערכת בצורה אופטימלית מבחינת throughput (הגבוה ביותר) בעדיפות ראשונה, ובמספר רגיסטרים הנמוך ביותר בעדיפות שניה. לרשותכם רגיסטרים בעלי הנתונים:

$$t_{pCQ} = 1ns$$

$$t_{setup} = 1ns$$

בכמה רגיסטרים תשתמשו, ומה יהיה ה-throughput (תפוקה)?

| מס' רגיסטרים: |
|---------------|
| תפוקה         |

#### <u>:'סעיף ג</u>

כעת ברשותכם שני סוגים של רגיסטרים:

1. רגיסטרים אידאליים בעלות של \$10 לאחד, עם הנתונים:

$$\mathsf{t}_{\mathsf{pCQ}}(FF) = 0, t_{setup} = 0$$

2. רגיסטרים מעשיים בעלות של \$2 לאחד, עם הנתונים:

$$t_{pCQ}(FF) = 1.5, t_{setup} = 1$$

המטרה שלכם היא לקבל **תפוקה מקסימלית** (max throughput) בעדיפות ראשונה, במחיר הכי נמוך (מספר מינימלי של רגיסטרים אידאליים) בעדיפות שניה, וע"י שימוש במספר מינימלי של רגיסטרים בעדיפות שלישית.

מהו המספר המינימלי של רגיסטרים אידאליים שתשתמשו בהם כדי לקבל תפוקה מינימלית שהיא 1/3?

| מס' רגיסטרים: |
|---------------|
|               |