# M2 EEA SME

Projet Barre Franche - Novembre 2019

# EIEAS3GM SYNTHESE ET MISE EN ŒUVRE DES SYSTEMES

Auteurs: Nicolas OTAL Antoine ROUTIER **Encadrants :** M. PERISSE





### Introduction

Dans le cadre de notre UE "Synthèse et Mise en oeuvre de système", un bureau d'étude nous a été proposé avec pour objectif de mettre en oeuvre une solution logicielle/matérielle qui répond au besoin de gestion et contrôle de trajectoire d'un voilier de barre franche.

A l'aide des bases acquises, durant notre formation, en VHDL, simulation, et conception systèmes l'objectif de cette UE sera la réalisation d'un contrôleur de Barre-France de voilier par FPGA (Altera). Il sera nécessaire d'étudier, décomposer, coder et implémenter chaque fonctions une à une et d'intégrer la globalité du projet à l'aide d'un Bus Avalon permettant l'interconnexion des fonctions au MCU intégré au FPGA.

Pour réaliser cela, nous avons respecter le processus de développement consistant à réaliser une analyse des besoins et du contexte permettant d'identifier les différentes interfaces du système, nous avons par la suite réaliser la conception du système en décomposant notre fonction principale en différents blocs. Ces différents blocs ont fait l'objet d'une description fonctionnelle avant d'être implémenter. Suite à cela, nous avons réaliser un ensemble de simulation et test sur maquette pour vérifier le bon fonctionnement de chaque module intégré pour valider finalement notre projet sur une maquette.

# Sigles et acronymes

**CPGPS** Code Phase Global Positioning System

 $\mathbf{GPIO} \qquad \qquad \textit{General Purpose Input/Output}$ 

GPS Global Positioning System
GSM Global System for Mobile
I2C Inter Integrated Circuit
IHM Interface Homme Machine

**UART** Universal Asynchronous Receiver Transmitter

UML Unified Modeling Language

RTK Real Time Kinematic

SPI Serial Peripheral Interface
SysML Systems Modeling Language

# Table des matières

| In       | troduction                                                               | 2  |
|----------|--------------------------------------------------------------------------|----|
| 1        | Cahier des charges du Projet "Barre-Franche"  1.1 Introduction technique | 5  |
| <b>2</b> | Conception Materielle                                                    | 7  |
| 3        | Conception Logicielle                                                    | 8  |
| 4        | Validation des Fonctions                                                 | 9  |
| 5        | Conclusion                                                               | 10 |

### 1 Cahier des charges du Projet "Barre-Franche"

### 1.1 Introduction technique

Le projet qui nous est demandé est basé sur les SOC et plus particulièrement sur un FPGA, de chez Altera, embarqué dans un voilier pour en piloter la barre-franche. Ce dispositif électronique fonctionnera à l'aide de différentes entrées/sorties (gyroscope, anémomètre, GPS, convertisseur analogique/numérique, vérin, boutons, buzzer).

#### 1.2 Cahier des charges général

Durant ce projet, nous allons utiliser les différentes compétences acquises à travers les différents cours de l'année et les mettre en corrélation pour mener à bien ce dernier. Le projet devra respecter certains critères présentés ci-dessous :

- 1. Le dispositif devra utiliser un appareil de mesure pour capter la valeur de la vitesse du vent.
- 2. Le dispositif devra utiliser un appareil de mesure pour capter la direction du vent.
- 3. Le dispositif devra réceptionner des données GPS, traiter ces données et agir sur le dispositif en fonction des résultats obtenus après traitement.
- 4. Le dispositif devra avoir une interface entre l'opérateur et le voilier.
- 5. Le dispositif devra piloter la barre-franche du voilier à l'aide des différents appareils pour venir piloter un vérin.

Pour des raisons pratiques et de temps nous avons implémenté la mesure de la vitesse du vent, la gestion du vérin ainsi que l'asservissement du vérin.

#### 1.3 Cahier des charges technique

Le projet se porte sur la réalisation d'un dispositif embarqué à base de FPGA, de chez Altera. Il sera composé de deux parties principales une partie Hardware sur le FPGA et une partie Software intégrée/développée dans le FPGA (SOPC). Les deux parties communiqueront par le biais du Bus Avalon, qui est le Bus développé par Altera pour leur SOC.

Le coeur du projet sera composé d'un FPGA Cyclone IV EP4CE22F17C6N du fondeur Altera permettant le développement du projet Hardware et Software sur la même carte d'évaluation. Il sera nécessaire d'implémenter des fonctions spécifiques.

- Une fonction qui permettra de lire la mesure de la vitesse du vent (0-250km/h). La fonction devra lire la sortie de l'anémomètre qui est une sortie logique de fréquence variable (0 à 250 Hz).
- 2. Une fonction générant un signal PWM qui sera utilisé dans plusieurs parties du projet. Cette fonction sera intégré plus tard dans le SOPC du FPGA permettant la génération d'un signal PWM qu'on utilisera au travers du Bus Avalon.
- 3. Une implémentation d'un MCU dans le FPGA grâce à l'outil SOPC du logiciel Quartus d'Altera. Celui-ci permettra le traitement (à compléter.)



FIGURE 1 – DEO Nano Altera

2 Conception Materielle

3 Conception Logicielle

4 Validation des Fonctions

# 5 Conclusion