# ARCHI2 - Compte-rendu du TME1

### Nicolas Phan

### pour le 16 Février 2018

## Table des matières

| 1 | Aut | comate du composant PibusSimpleRam      | 2  |
|---|-----|-----------------------------------------|----|
|   | 1.1 | Question C1                             | 3  |
|   | 1.2 | Question C2                             | 3  |
| 2 | Aut | comate du composant PibusSimpleMaster   | 4  |
|   | 2.1 | Question D1                             | 6  |
|   | 2.2 | Question D2                             | 7  |
| 3 | Aut | comate du composant PibusSegBcu         | 8  |
|   | 3.1 | Question E1                             | 9  |
|   | 3.2 | Question E2                             | 9  |
|   | 3.3 | Question E3                             | 9  |
| 4 | Mo  | délisation de l'architecture matérielle | 9  |
|   | 4.1 | Question F1                             | 9  |
|   | 4.2 | Question F2                             | 10 |
| 5 | Sim | ulation                                 | 10 |
|   | 5.1 | Question G1                             | 10 |
|   | 5.2 | Question G2                             | 10 |
|   | 5.3 | Question G3                             |    |
|   | 5.4 | Question G4                             |    |
|   | K   | Question C5                             |    |

## 1 Automate du composant PibusSimpleRam



 $\label{eq:figure 1} Figure \ 1-Graphe \ de \ la \ MAE \ du \ composant \ RAM$ 

| Etat   | Signification                                                                               |  |  |  |  |
|--------|---------------------------------------------------------------------------------------------|--|--|--|--|
| IDLE   | La RAM est inactive, elle n'est la cible d'aucune transaction                               |  |  |  |  |
| W_WAIT | Une transaction d'écriture dans le composant RAM est en cours, l'automate attend que la RAM |  |  |  |  |
|        | soit disponible.                                                                            |  |  |  |  |
| W_OK   | Une transaction d'écriture dans le composant RAM est en cours, la RAM effectue l'écriture.  |  |  |  |  |
| R_WAIT | Une transaction de lecture dans le composant RAM est en cours, l'automate attend que la RAM |  |  |  |  |
|        | doit disponible                                                                             |  |  |  |  |
| R_OK   | Une transaction de lecture dans le composant RAM est en cours, la RAM a effectue la lecture |  |  |  |  |
| ERROR  | Une erreur s'est produite                                                                   |  |  |  |  |

Table 1 – Description des états de la MAE

### 1.1 Question C1

| Nom | Transition            | Explication                                                                        |
|-----|-----------------------|------------------------------------------------------------------------------------|
| A   | SEL.ADR_OK.READ.DELAY | Une requête d'écriture a été recue, la RAM est latente donc l'automate attend.     |
| В   | SEL.ADR_OK.READ.DELAY | Une requête d'écriture a été recue, l'écriture s'effectue.                         |
| C   | SEL.ADR_OK.READ.DELAY | idem en lecture                                                                    |
| D   | SEL.ADR_OK.READ.DELAY | idem en lecture                                                                    |
| E   | SEL.ADR_OK            | Le composant RAM est la cible d'une transaction comportant une adresse illégale.   |
| F   | SEL                   | Le composant RAM n'est pas sélectionné pour une transaction, il reste inactif.     |
| G   | 1                     | Il n'y a qu'une seule transition sortant de ERROR, elle est donc inconditionnelle. |
| U   | GO                    | La RAM est latente, l'automate reste en état d'attente.                            |
| υ,  | GO                    | La RAM effectue l'écriture, le composant est à l'état READY                        |
| V   | GO                    | idem en lecture                                                                    |
| γ,  | GO                    | idem en lecture                                                                    |
| X   | SEL.ADR_OK.READ       | Le composant RAM est toujours sélectionné, ses entrées n'ont pas changé            |
| Y   | SEL.(ADR_OK + READ)   | Le composant RAM est toujours sélectionné mais ses entrées ont été corrompues      |
| Z   | SEL                   | La transaction se termine, le composant RAM n'est plus sélectionnée                |
| R   | SEL.(ADR_OK + READ)   | idem en lecture                                                                    |
| S   | SEL.ADR_OK.READ       | idem en lecture                                                                    |
| Т   | SEL                   | idem en lecture                                                                    |

Table 2 – Fonctions de transition de la MAE de SimpleRam

### 1.2 Question C2

|        | ACK_EN | ACK_VALUE | DT_EN | MEM_CMD |
|--------|--------|-----------|-------|---------|
| IDLE   | 0      | WAIT      | 0     | NOPE    |
| R_WAIT | 1      | WAIT      | 0     | READ    |
| R_OK   | 1      | READY     | 0     | READ    |
| W_WAIT | 1      | WAIT      | 1     | WRITE   |
| W_OK   | 1      | READY     | 1     | WRITE   |
| ERROR  | 1      | ERROR     | 0     | NOPE    |

Table 3 – Valeurs des signaux de sortie de la MAE de SimpleRam

## ${\bf 2}\quad {\bf Automate~du~composant~PibusSimpleMaster}$



 $\label{eq:figure 2-Graphe de la MAE du composant Master} Figure 2-Graphe de la MAE du composant Master$ 

| Etat                                                           | Signification                                                                                       |  |  |  |
|----------------------------------------------------------------|-----------------------------------------------------------------------------------------------------|--|--|--|
| INIT                                                           | Etat initial                                                                                        |  |  |  |
| RAMREQ                                                         | Le maitre demande l'accès au bus pour y effectuer une transaction rafale de lecture de 4 mots dans  |  |  |  |
|                                                                | la RAM.                                                                                             |  |  |  |
| RAMAO                                                          | Le maitre vient d'obtenir le bus, il fournit la première adresse                                    |  |  |  |
| RAMA1DO                                                        | Le maitre envoie une adresse qui n'est pas la première de la transaction : il effectue un transfert |  |  |  |
|                                                                | rafale.                                                                                             |  |  |  |
| RAMA2D1                                                        | Idem, ici le maitre envoie la troisème adresse de la rafale                                         |  |  |  |
| RAMA3D2                                                        | Idem, ici le maitre envoie la quatrième adresse de la rafale                                        |  |  |  |
| RAMD3                                                          | Le maitre attend la dernière réponse de la RAM.                                                     |  |  |  |
| WREQ                                                           | • •                                                                                                 |  |  |  |
|                                                                | DISPLAY du composant TTY dans le but d'afficher un caractère à l'écran.                             |  |  |  |
| WAD                                                            | Le maitre vient d'obtenir le bus il fournit sa commande.                                            |  |  |  |
| WDT                                                            | Le maitre attend la réponse de la cible                                                             |  |  |  |
| STSREQ                                                         | Le maitre demande l'accès au bus pour une transaction de lecture du registre STATUS du péri-        |  |  |  |
|                                                                | phérique TTY afin de déterminer si un caractère a été entré au clavier.                             |  |  |  |
| STSAD Le maitre vient d'obtenir le bus il fournit sa commande. |                                                                                                     |  |  |  |
| STSDT                                                          | Le maitre attend la réponse de la cible                                                             |  |  |  |
| BUFREQ                                                         | Le maitre demande l'accès au bus pour une transaction de lecture du registre KEYBUF du TTY          |  |  |  |
|                                                                | afin de connaitre le caractère entré au clavier par l'utilisateur.                                  |  |  |  |
| BUFAD                                                          | Le maitre vient d'obtenir le bus il fournit sa commande.                                            |  |  |  |
| BUFDT                                                          | Le maitre attend la réponse de la cible                                                             |  |  |  |

Table 4 – Description des etats de l'automate

## 2.1 Question D1

| Nom | Transition | Description                                                                                             |  |  |
|-----|------------|---------------------------------------------------------------------------------------------------------|--|--|
| A   | 1          | Une seule transition sort de l'etat INIT, elle est donc inconditionnelle                                |  |  |
| В,  | GNT        | Le composant master demande le BUS tant qu'il ne l'a pas obtenu.                                        |  |  |
| В   | GNT        | Le maitre a obtenu le bus, il va envoyer sa première commande                                           |  |  |
| С   | 1          | D'après le protocole PIBUS, lors d'une transaction rafale, la première commande est toujours            |  |  |
|     |            | enregistrée par la cible, donc le maitre passe inconditionnellement à la deuxième commande une          |  |  |
|     |            | fois que la première est envoyée.                                                                       |  |  |
| D'  | RDY        | Tant que la cible n'a pas acquitté, le maitre continue d'envoyer sa commande.                           |  |  |
| D   | RDY        | Le maitre a eu l'acquittement de la cible, il passe à la commande suivante.                             |  |  |
| E   | RDY        | idem                                                                                                    |  |  |
| E'  | RDY        | idem                                                                                                    |  |  |
| F   | RDY        | Le maitre a bien recu l'avant-dernière réposne, il ne lui reste plus qu'à attendre la dernière réponse. |  |  |
| F'  | RDY        | idem                                                                                                    |  |  |
| G   | RDY        | Le maitre a recu la dernière réponse, la transaction se termine, il passe à la transaction suivante.    |  |  |
| G,  | RDY        | Le maitre reste en état d'attente tant qu'il n'a pas recu la dernière réponse.                          |  |  |
| Н'  | GNT        | même situation que B'                                                                                   |  |  |
| H   | GNT        | même situation que B                                                                                    |  |  |
| I   | 1          | Le maitre a envoyé sa commande, il va attendre la réponse                                               |  |  |
| J   | RDY        | Le maitre attend sa réponse de la cible tant qu'il ne l'a pas eue.                                      |  |  |
| K   | RDY.LAST   | Le maitre a obtenu une réponse de la cible (RDY, on ne traite pas les cas d'erreur) et le c             |  |  |
|     |            | envoyé était le dernier, le maitre passe à l'étape suivante.                                            |  |  |
| L   | RDY. LAST  | Idem, sauf qu'il ne s'agit pas du dernier caractère, le maitre engage une nouvelle transaction pour     |  |  |
|     |            | envoyer le caractère suivant.                                                                           |  |  |
| M,  | GNT        | même situation que H'                                                                                   |  |  |
| M   | GNT        | même situation que H                                                                                    |  |  |
| N   | 1          | même situation que I                                                                                    |  |  |
| 0   | RDY        | même situation que J                                                                                    |  |  |
| P   | RDY. NUL   | Le maitre a obtenu le contenu du registre STATUS, et ce-dernier indique qu'un caractère a été           |  |  |
|     |            | entré.                                                                                                  |  |  |
| Q   | RDY.NUL    | Aucun caractère n'a été entré, le maitre continue la lecture en boucle de STATUS.                       |  |  |
| R'  | GNT        | même chose que H'                                                                                       |  |  |
| R   | GNT        | même chose que H                                                                                        |  |  |
| S   | 1          | même chose que I                                                                                        |  |  |
| Т'  | RDY        | La transaction est terminée                                                                             |  |  |
| Т   | RDY        | même chose que ${ m J}$                                                                                 |  |  |

Table 5 – Fonctions de transitions de la MAE de Simple Master

## 2.2 Question D2

|          | REQ | CMD_EN | ADR_VALUE        | READ_VALUE | LOCK_VAL | DT_EN |
|----------|-----|--------|------------------|------------|----------|-------|
| INIT     | 0   | 0      | X                | Х          | Х        | 0     |
| RAM_REQ  | 1   | 0      | X                | Х          | Х        | 0     |
| RAM_AO   | 0   | 1      | ram_base         | 1          | 1        | 0     |
| RAM_A1DO | 0   | 1      | ram_base + 4     | 1          | 1        | 0     |
| RAM_A2D1 | 0   | 1      | ram_base + 8     | 1          | 1        | 0     |
| RAM_A3D2 | 0   | 1      | ram_base + 12    | 1          | 1        | 0     |
| RAM_D3   | 0   | 0      | Х                | Х          | 0        | 0     |
| W_REQ    | 1   | 0      | X                | Х          | Х        | 0     |
| W_AD     | 0   | 1      | seg_tty_base     | 0          | 0        | 0     |
| W_DT     | 0   | 0      | seg_tty_base     | 0          | 0        | 1     |
| STS_REQ  | 1   | 0      | X                | Х          | Х        | 0     |
| STS_AD   | 0   | 1      | seg_tty_base + 4 | 1          | 0        | 0     |
| STS_DT   | 0   | 0      | seg_tty_base + 4 | 1          | 0        | 0     |
| BUF_REQ  | 1   | 0      | X                | Х          | Х        | 0     |
| BUF_AD   | 0   | 1      | seg_tty_base + 8 | 1          | 0        | 0     |
| BUF_DT   | 0   | 0      | X                | Х          | Х        | 0     |

Table 6 – Valeurs de sortie de la MAE de Simple Master

## ${\bf 3}\quad {\bf Automate~du~composant~PibusSegBcu}$



 $\label{eq:figure 3-Graphe de la MAE du composant BCU} Figure 3-Graphe de la MAE du composant BCU$ 

| Etat | Description                                                                                       |  |  |  |
|------|---------------------------------------------------------------------------------------------------|--|--|--|
| IDLE | Le BCU est libre et attend une requête, le BCU et le maitre sont inactifs                         |  |  |  |
| AD   | Le bus vient d'être alloué au maitre, la première commande est envoyée                            |  |  |  |
| DTAD | Le bus est alloué à un maitre, il envoie une commande qui n'est pas la première de la transaction |  |  |  |
|      | en cours (le maitre est en train d'effectuer une transaction rafale)                              |  |  |  |
| DT   | Le maitre attend la dernière réponse de la cible, le bus ne lui est plus alloué                   |  |  |  |

Table 7 – Description des etats de l'automate

#### 3.1 Question E1

| Nom | Transition                                   |                                                                                                                                                                      |  |  |
|-----|----------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| X   | REQ                                          | Tant que l'unique maitre ne demande pas le bus, le BCU reste inactif.                                                                                                |  |  |
| X   | REQ                                          | Le maitre a demandé le BCU, comme il est le seul maitre ici, il obtient le bus.                                                                                      |  |  |
| Y   | LOCK                                         | Il s'agit d'une transaction rafale                                                                                                                                   |  |  |
| γ,  | LOCK                                         | IL ne s'agit pas d'une transaction rafale, l'automate va simplement attendre la réponse de la cible.                                                                 |  |  |
| Z,  | LOCK + (ACK! = WAIT)                         | Tant que le maitre n'a pas envoyé toutes ses commandes ou n'a pas recu d'acquittement à celles-ci (excepté pour la dernière), la rafale continue.                    |  |  |
| Z   | LOCK . (ACK!= WAIT)                          | . (ACK != WAIT) Le maitre a envoyé sa dernière commande et a recu l'acquittement pour les commandes précédentes, il passe à l'état d'attente de la dernière réponse. |  |  |
| J   | $(\overline{\mathtt{ACK}!} = \mathtt{WAIT})$ | Le maitre continue d'attendre la dernière réponse tant qu'il ne l'a pas eue.                                                                                         |  |  |
| K   | (ACK!= WAIT) . REQ                           | La transaction est terminée, et le maitre n'en demande pas d'autre                                                                                                   |  |  |
| L   | (ACK!= WAIT) . REQ                           | La transaction est terminée, et le maitre redemande une transaction, le BCU lui redonne immédiatement le BUS.                                                        |  |  |

Table 8 – Fonctions de transition de SegBcu

#### 3.2 Question E2

|      | GNT      | SEL0            | SEL1            |
|------|----------|-----------------|-----------------|
| IDLE | REQ      | 0               | 0               |
| AD   | 1        | $A \in zoneRAM$ | $A \in zoneTTY$ |
| DTAD | 0        | $A \in zoneRAM$ | $A \in zoneTTY$ |
| DT   | WAIT.REQ | $A \in zoneRAM$ | $A \in zoneTTY$ |

Table 9 – Valeurs de sortie de Seg<br/>Bcu

#### 3.3 Question E3

Pour que les bus qui respectent le protocole PIBUS effectuent les transactions le plus rapidement possible, le protocole spécifie que dans certains cas, une phase d'une transaction peut commencer avant qu'une autre phase de la transaction précédente soit terminée : le bus est pipeliné. Ici, le bus peut entamer une phase d'allocation pendant la phase de réponse de la transaction précédente, c'est pour cela qu l'allocation est réalisée aussi dans DT.

#### 4 Modélisation de l'architecture matérielle

#### 4.1 Question F1

A la construction du composant master sont fournies les adresses de début des segments de l'espace adressable correspondant à la RAM et aux registres TTY, respectivement définis par les macros SEG\_RAM\_BASE et SEG\_RAM\_TTY.

Le constructeur de RAM prend 0 en tant que target id car ici, la RAM est la cible 0 (et le TTY la cible 1), il prend une référence vers l'objet segtable, une variable définissant le nombre de cycle de latence de la RAM puis un objet de type Loader permettant de charger des données en RAM.

5 SIMULATION 10

```
PibusSeg Bcu
                             bcu
                                      ("bcu", segtable, 1 , 2, 100);
     PibusSimpleMaster
                                      ("master", SEG_RAM_BASE, SEG_TTY_BASE);
2
                             master
                                              , 0, segtable, ram_latency, loader);
     PibusSimpleRam
                                      ( " ram "
3
                             ram
                                      ("tty"
     PibusMultiTty
                                               , 1, segtable, 1);
                             t t y
```

Ici il s'agit d'affecter les bons signaux aux entrées/sortes des composants.

```
master p ck
                                             (signal ck);
                                             (signal resetn);
2
       master p resetn
       master p_gnt
                                             (signal_gnt_master);
3
       master p_req
                                             (signal_req_master);
                                             (signal_pi_a);
(signal_pi_opc);
(signal_pi_read);
      master.p_a
       master p opc
       master pread
                                             (signal_pi_lock);
       master p lock
9
       master p_d
                                             (signal_pi_d);
                                             (signal_pi_ack);
(signal_pi_tout);
       master p_ack
10
       master.p_tout
11
12
                                             (signal_ck);
      ram p ck
13
      ram . p _ reset n
                                             (signal_resetn);
14
                                             (signal_sel_ram);
(signal_pi_a);
      ram p_sel
15
      ram p a
16
                                             (signal_pi_read);
17
      ram p read
                                             (signal_pi_opc);
      ram p opc
18
                                             (signal_pi_ack),
19
      ram.p_ack
                                             (signal_pi_d);
(signal_pi_tout);
20
      ram p d
      ram p tout
```

#### 4.2 Question F2

Le segment de l'espace adressable correspondant aux registres du composant TTY début à l'adresse définie dans SEG\_TTY\_BASE et est de taille 16 octets. En effet, il y a 4 registres adressables dans le TTY, et ces registres font 4 octets, il y a donc 16 octets adressables, d'où le 0x00000010.

```
segtable.addSegment("seg_tty", SEG_TTY_BASE, 0x00000010, 1, false);
```

#### 5 Simulation

#### 5.1 Question G1

La simulation de 10 millions de cycles nécéssite 13 secondes.

#### 5.2 Question G2

Le maitre reste en état de demande du Bus pendant un seul cycle, il obtient le bus au cycle suivant, il n'y a donc pas d'état d'attente. Ceci est dû au fait qu'il n'y a pas d'autres maitres sur le bus, étant donné qu'il est le seul maitre susceptible de demander l'accès au bus, le BCU n'a pas de raison de le lui refuser.

#### 5.3 Question G3

Le maitre attend la réponse de la RAM pendant deux cycles, pendant lesquels la RAM est à un état WAIT, ceci est dû à la latence de la RAM qui a été fixée à 2 cycles dans le prototype virtuel de l'ensemble.

#### 5.4 Question G4

L'affichage d'un caractère sur le TTY prend 3 cycles qui sont les cycles d'allocation, commande et réponse de la transaction simple d'écriture effectuée par le maitre pour écrire dans le registre DISPLAY du TTY.

5 SIMULATION 11

### 5.5 Question G5



FIGURE 4 – Chronogramme des signaux du PIBUS