# ARCHI2 - Compte-rendu du TME1

#### Nicolas Phan

#### pour le 17 Janvier 2018

## Table des matières

| 1 | Automate du composant PibusSimpleRam    | 2 |
|---|-----------------------------------------|---|
| 2 | Automate du composant PibusSimpleMaster | 3 |

## 1 Automate du composant PibusSimpleRam



 $\label{eq:figure 1} Figure \ 1 - Graphe \ de \ la \ MAE \ du \ composant \ RAM$ 

| Fonction | Transition            |
|----------|-----------------------|
| A        | SEL.ADR_OK.READ.DELAY |
| В        | SEL.ADR_OK.READ.DELAY |
| C        | SEL.ADR_OK.READ.DELAY |
| D        | SEL.ADR_OK.READ.DELAY |
| E        | SEL.ADR_OK            |
| F        | SEL                   |
| G        | 1                     |
| U        | GO                    |
| υ,       | GO                    |
| V        | GO                    |
| γ,       | G0                    |
| Х        | SEL.ADR_OK.READ       |
| Y        | SEL.(ADR_OK + READ)   |
| Z        | SEL                   |
| R        | SEL.(ADR_OK + READ)   |
| S        | SEL.ADR_OK.READ       |
| Т        | SEL                   |

|        | ACK_EN | ACK_VALUE | DT_EN  | MEM_CMD |
|--------|--------|-----------|--------|---------|
| IDLE   | 0      | WAIT      | O NOPE |         |
| R_WAIT | 1      | WAIT      | 0      | READ    |
| R_OK   | 1      | READY     | 0      | READ    |
| W_WAIT | 1      | WAIT      | 1      | WRITE   |
| W_OK   | 1      | READY     | 1      | WRITE   |
| ERROR  | 1      | ERROR     | 0      | NOPE    |

 ${\it Table 1-Fonctions \ de \ transition \ et \ valers \ de \ sortie \ de \ la \ MAE \ du \ composant \ RAM}$ 

## ${\bf 2}\quad {\bf Automate~du~composant~PibusSimpleMaster}$



 ${\tt Figure}~2-{\tt Graphe}~{\tt de}~{\tt la}~{\tt MAE}~{\tt du}~{\tt composant}~{\tt Master}$ 

| Fonction | Transition             |
|----------|------------------------|
| A        | 1                      |
| в,       | $\overline{GNT}$       |
| В        | GNT                    |
| C        | 1                      |
| D,       | RDY                    |
| D        | RDY                    |
| E        | RDY                    |
| Ε,       | RDY                    |
| F        | RDY                    |
| F,       | $\overline{RDY}$       |
| G        | RDY                    |
| G,       | $\overline{RDY}$       |
| н,       | $\overline{GNT}$       |
| Н        | GNT                    |
| I        | 1                      |
| J        | $\overline{RDY}$       |
| K        | RDY.LAST               |
| L        | RDY. $\overline{LAST}$ |
| м,       | $\overline{GNT}$       |
| M        | GNT                    |
| N        | 1                      |
| 0        | $\overline{RDY}$       |
| P        | RDY. $\overline{NUL}$  |
| Q        | RDY.NUL                |
| R,       | $\overline{GNT}$       |
| R        | GNT                    |
| S        | 1                      |
| T,       | $\overline{RDY}$       |
| Т        | RDY                    |

Table 2 – Expression des fonctions de transitions de la MAE du composant Master

|          | REQ | CMD_EN | ADR_VALUE        | READ_VALUE | LOCK_VAL | DT_EN |
|----------|-----|--------|------------------|------------|----------|-------|
| INIT     | 0   | 0      | X                | Х          | Х        | 0     |
| RAM_REQ  | 1   | 0      | X                | х          | Х        | 0     |
| RAM_AO   | 0   | 1      | ram_base         | 1          | 1        | 0     |
| RAM_A1DO | 0   | 1      | ram_base + 4     | 1          | 1        | 0     |
| RAM_A2D1 | 0   | 1      | ram_base + 8     | 1          | 1        | 0     |
| RAM_A3D2 | 0   | 1      | ram_base + 12    | 1          | 1        | 0     |
| RAM_D3   | 0   | 0      | X                | Х          | 0        | 0     |
| W_REQ    | 1   | 0      | X                | Х          | Х        | 0     |
| W_AD     | 0   | 1      | seg_tty_base     | 0          | 0        | 0     |
| W_DT     | 0   | 0      | seg_tty_base     | 0          | 0        | 1     |
| STS_REQ  | 1   | 0      | X                | Х          | Х        | 0     |
| STS_AD   | 0   | 1      | seg_tty_base + 4 | 1          | 0        | 0     |
| STS_DT   | 0   | 0      | seg_tty_base + 4 | 1          | 0        | 0     |
| BUF_REQ  | 1   | 0      | X                | Х          | Х        | 0     |
| BUF_AD   | 0   | 1      | seg_tty_base + 8 | 1          | 0        | 0     |
| BUF_DT   | 0   | 0      | X                | Х          | Х        | 0     |

Table 3 – Valeurs des signaux de sortie de la MAE du composant Master

1. Modélisation : Cela consiste en la description d'un modèle du processeur,

La Figure ?? résume le flot de travail et les outils utilisés pour les étapes de Syntèse, Placement et Routage.

$$\sum_{\substack{k \in [[0,4]] \\ \text{shift\_value}(\texttt{k}) = 1}} 2^k \quad = \texttt{shift\_value}$$