# 本本 做题本集结地

联系我: benbteam@126.com

# 表研408 2026 WD · CO课后题 2025 综合题 体足 2024

安静做题 • 认真提分

# 目 录

| 1.3.3 | 计算机的性能指标应用题(原书 P18)      | 2  |
|-------|--------------------------|----|
| 2.2.5 | 运算方法与运算电路应用题(原书 P50)     | 3  |
| 2.3.5 | 浮点数的表示与运算应用题(原书 P68)     | 7  |
| 3.2.5 | 主存储器应用题(原书 P95)          | 10 |
| 3.3.5 | 主存储器与CPU的连接应用题(原书P106)   | 12 |
| 3.4.3 | 外部存储器应用题(原书P113)         | 13 |
| 3.5.6 | 高速缓冲存储器应用题(原书 P128)      | 13 |
| 3.6.6 | 虚拟存储器应用题(原书 P145)        | 19 |
| 4.1.6 | 指令系统应用题(原书 P162)         | 26 |
| 4.2.3 | 指令的寻址方式应用题(原书P173)       | 28 |
| 4.3.5 | 程序的机器级代码表示应用题(原书P195)    | 35 |
| 5.1.4 | CPU 的功能和基本结构应用题(原书 P210) | 41 |
| 5.3.5 | 数据通路的功能和基本结构应用题(原书 P223) | 41 |
| 5.4.4 | 控制器的功能和工作原理应用题(原书 P244)  | 51 |
| 5.6.6 | 指令流水线应用题(原书 P264)        | 53 |
| 6.1.6 | 总线概述应用题(原图 P287)         | 57 |
| 6.2.3 | 总线事务和定时应用题(原书 P295)      | 58 |
| 7.3.4 | I/O 方式应用题(原书 P323)       | 58 |

注:所有题目已有偿拜托专人核查并修正错误。

本文件是「做题本集结地」账号制作并免费分享。如您觉得它对您有帮助,欢迎将该文件分享给其他需要的朋友。打个小广:如果您还没有找到信任的打印店铺,可以来公众号小铺子看一眼。质量好价格便宜,并且相对于免费分享版,会有额外的氪金福利。欢迎选购。

# 1.3.3 计算机的性能指标应用题(原书 P18)

(01) 设主存储器容量为 64*K*×32 位, 且指令字长、存储字长、机器字长三者相等。写出如下图所示各寄存器的位数, 并指出哪些寄存器之间有信息通路【本题涉及第5章的内容】。





- (02) 微机 A 和 B 是采用不同主频的 CPU 芯片,片内逻辑电路完全相同。
- 1) 若 A 机的 CPU 主频为 8MHz, B 机为 12MHz, 则 A 机的 CPU 时钟周期为多少?
- 2) 若 A 机的平均指令执行速度为 0.4MIPS, 则 A 机的平均指令周期为多少?
- 3)B机的平均指令执行速度为多少?

(03) 某台计算机只有 *LOAD/STORE* 指令能对存储器进行读/写操作,其他指令只对寄存器进行操作。 根据程序跟踪试验结果,已知每条指令所占的比例及 *CPI* 数如下表所示。

| 指令类型    | 指令所占比例 | CPI | 指令类型     | 指令所占比例 | CPI |
|---------|--------|-----|----------|--------|-----|
| 算术逻辑指令  | 43%    | 1   | STORE 指令 | 12%    | 2   |
| LOAD 指令 | 21%    | 2   | 转移指令     | 24%    | 2   |

求上述情况下的平均 CPI。

假设程序由 M 条指令组成。算术逻辑运算中 25% 的指令的两个操作数中的一个已在寄存器中,另一个必须在算术逻辑指令执行前用 LOAD 指令从存储器中取到寄存器中。因此有人建议增加另一种算术逻辑指令,其特点是一个操作数取自寄存器,另一个操作数取自存储器,即寄存器 – 存储器类型,假设这种指令的 CPI 等于 2。同时,转移指令的 CPI 变为 3。求新指令系统的平均 CPI。

# 2.2.5 运算方法与运算电路应用题(原书 P50)

(01) 已知 A = -1001、 B = -0101, 求  $[A + B]_{*}$  和  $[A - B]_{*}$ 。

- (02) 已知 32 位寄存器 R1 中存放的变量 x 的机器码为 8000 0004H, unsigned int 型的乘除法采用逻辑 移位操作, int 型的乘除法采用算术移位操作,请问:
- 1) 当 x 是 unsigned int 型时, x 的真值是多少?x/2 存放在 R1 中的机器码是什么?x/2 的真值是多少?2x 存放在 R1 中的机器码是什么?2x 的真值是多少?
- 2) 当 x 是 int 型时, x 的真值是多少?x/2 存放在 R1 中的机器码是什么?x/2 的真值是多少?2x 存放在 R1 中的机器码是什么?2x 的真值是多少?

- (03) 假设有两个整数 x = -68, y = -80, 采用补码形式 (含 1 位符号位)表示, x 和 y 分别存放在寄存器 A 和 B 中。另外, 还有两个寄存器 C 和 D。A、B、C、D 都是 8 位的寄存器。请回答下列问题 (要求最终用十六进制数表示二进制数序列):
- 1) 寄存器  $A \cap B$  中的内容分别是什么?
- 2) x 和 y 相加后的结果存放在寄存器 C 中,则寄存器 C 中的内容是什么? 此时,溢出标志 OF 、符号标志 SF 各是什么?
- 3) x 和 y 相减后的结果存放在寄存器 D 中,寄存器 D 中的内容是什么? 此时,溢出标志 OF 、符号标志 SF 各是什么?

(04) 【2011 统考真题】假定在一个8位字长的计算机中运行如下 C程序段:

```
unsigned int x = 123;
unsigned int y = 246;
int m = x;
int n = y;
unsigned int z1 = x - y;
unsigned int z2 = x + y;
int k1 = m - n;
int k2 = m + n;
做题本集结地制
```

若编译器编译时将 8 个 8 位寄存器  $R1\sim R8$  分别分配给变量 x,y,m,n,z1,z2,k1 和 k2。请回答下列问题 (提示: 有符号整数用补码表示)。

- 1) 执行上述程序段后, 寄存器 R1、 R5 和 R6 的内容分别是什么 (用十六进制数表示)?
- 2) 执行上述程序段后, 变量 m 和 k1 的值分别是多少 (用十进制数表示)?
- 3)上述程序段涉及有符号整数加减、无符号整数加减运算,这四种运算能否利用同一个加法器辅助电路实现?简述理由。
- 4) 计算机内部如何判断有符号整数加减运算的结果是否发生溢出? 上述程序段中,哪些有符号整数运算语句的执行结果会发生溢出?

(05) 【2020 统考真题】有实现 $x \times y$ 的两个C语言函数如下:

```
unsigned umul(unsigned x, unsigned y) {return x*y;}
int imul(int x, int y) {return x * y;}
这是最后一个水印
```

假定某计算机 M 中的 ALU 只能进行加减运算和逻辑运算。请回答下列问题。

- 1) 若M的指令系统中没有乘法指令,但有加法、减法和位移等指令,则在M上也能实现上述两个函数中的乘法运算,为什么?
- 2) 若M的指令系统中有乘法指令,则基于ALU、位移器、寄存器及相应控制逻辑实现乘法指令时, 控制逻辑的作用是什么?
- 3) 针对以下三种情况:*a*) 没有乘法指令; *b*) 有使用 *ALU* 和位移器实现的乘法指令;*c*) 有使用阵列乘 法器实现的乘法指令,函数 *umul*() 在哪种情况下执行的时间最长? 在哪种情况下执行的时间最短? 说明理由。
- 4)n 位整数乘法指令可保存 2n 位乘积, 当只取低 n 位作为乘积时, 其结果可能发生溢出。当  $n=32,x=2^{31}-1,y=2$  时, 有符号整数乘法指令和无符号整数乘法指令得到的  $x\times y$  的 2n 位乘积分别是什么 (用十六进制数表示)? 此时函数 umul() 和 imul() 的返回结果是否溢出? 对于无符号整数乘法运算, 当仅取乘积的低 n 位作为乘法结果时, 如何用 2n 位乘积进行溢出判断?

# 2.3.5 浮点数的表示与运算应用题(原书 P68)

- (01) 现有一计算机字长 32 位  $(D_{31} \sim D_0)$ , 符号位是第 31 位。
- 1)表示一个补码整数,其十进制值是多少?
- 2) 表示一个无符号整数, 其十进制值是多少?
- 3) 表示一个 IEEE 754 标准的单精度浮点数, 其值是多少?

- (02) 假定变量 i 是一个 32 位的 int 型整数, f和 d分别为 float 型 (32 位) 和 double 型 (64 位) 实数。分析下列各布尔表达式, 说明结果是否在任何情况下都是"true"。
- 1)i = (int)((double)i)
- 2)f = (float)((int)f)
- 3)f == (float)((double)f)
- 4)d = (double)((float)d)

- (03) 已知两个实数 x = -68, y = -8.25, 它们在 C 语言中定义为 float 型变量, 分别存放在寄存器 A 和 B 中。另外, 还有两个寄存器 C 和 D。 A、 B、 C、 D 都是 32 位的寄存器。请问 (要求用十六进制表示二进制序列):
- 1) 寄存器  $A \cap B$  中的内容分别是什么?
- 2)x 和 y 相加后的结果存放在 C 寄存器中,寄存器 C 中的内容是什么?
- 3)x 和 y 相减后的结果存放在 D 寄存器 P ,寄存器 P 中的内容是什么?

- (04) 对下列每个 IEEE 754 单精度数值,解释它们所表示的是哪种数字类型 (规格化数、非规格化数、无穷大、0)。当它们表示某个具体数值时,请给出该数值。
- $1)0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000$

(05) 【2017 统考真题】已知  $f(n) = \sum_{i=0}^{n} 2^{i} = 2^{n+1} - 1 = \underbrace{11\cdots 1B}^{n+\downarrow(i)}$ , 计算 f(n) 的 C 语言函数 f1 如下:

```
int f1(unsigned n){
   int sum = 1, power = 1;
   for(unsigned i=0; i <= n-1; i++){
      power *= 2;
      sum += power;
   }
   return sum;
}</pre>
```

将 f1 中的 int 都改为 float, 可得到计算 f(n) 的另一个函数 f2。假设 unsigned 型和 int 型数据都占 32 位, float 型数据采用 IEEE 754 单精度标准。请回答下列问题:

- 1) 当 n = 0 时, f1 会出现死循环, 为什么? 若将 f1 中的变量 i 和 n 都定义为 int 型, 则 f1 是否还会出现死循环? 为什么?
- 2) fl(23) 和 f2(23) 的返回值是否相等? 机器数各是什么 (用十六进制表示)?
- 3)fl(24)和f2(24)的返回值分别为33554431和33554432.0,为什么不相等?
- $4)f(31) = 2^{32} 1$ ,而 f1(31) 的返回值却为 -1,为什么? 若使 f1(n) 的返回值与 f(n) 相等,则最大的 n 是多少?
- 5)f2(127) 的机器数为  $7F80\ 0000H$ , 对应的值是什么? 若使 f2(n) 的结果不溢出, 则最大的 n 是多少? 若使 f2(n) 的结果精确 (无舍入), 则最大的 n 是多少?

#### 3.2.5 主存储器应用题(原书 P95)

- (01) 在显示适配器中,用于存放显示信息的存储器称为刷新存储器,它的重要性能指标是带宽。具体工作中,显示适配器的多个功能部分要争用刷新存储器的带宽。设总带宽 50% 用于刷新屏幕,保留 50% 的带宽用于其他非刷新功能,且采用分辨率为 1024×768 像素、颜色深度为 3B、刷新频率为 72Hz 的工作方式。
- 1) 试计算刷新存储器的总带宽。
- 2) 为达到这样高的刷新存储器带宽, 应采取何种技术措施?

- (02)一个四体并行交叉存储器,每个模块的容量是64K×32位,存取周期为200ns,问:
- 1) 在一个存取周期中,存储器能向 CPU 提供多少位二进制信息?
- 2) 若存取周期为400ns,则在0.1µs 内存储器可向CPU提供32位二进制信息,该说法正确否?为什么?

(03) 设存储器容量为 32 个字,字长为 64 位,模块数 m=4,分别采用顺序方式和交叉方式进行组织。 存取周期 T=200ns,数据总线宽度为 64 位,总线传输周期 r=50ns。在连续读出 4 个字的情况下,求顺序存储器和交叉存储器各自的带宽。

- (04) 某计算机字长 32 位, 存储体的存取周期为 200ns。
- 1) 采用四体交叉工作, 用低 2 位的地址作为体地址, 存储数据按地址顺序存放。主机最快多长时间可以读出一个数据字? 存储器的带宽是多少?
- 2) 若4个体分别保存主存中前1/4、次1/4、再下个1/4、最后1/4这四段的数据,即选用高2位的地址作为体地址,可以提高存储器顺序读出数据的速度吗?为什么?
- 3) 若把存储器改成单体 4 字宽度, 会带来什么好处和问题?
- 4) 比较采用四体低位地址交叉的存储器和四端口读出的存储器这两种方案的优缺点。

(05) 假定一个存储器系统支持四体交叉存取,某程序执行过程中访问地址序列为3,9,17,2,51,37,13,4,8,41,67,10, 哪些地址访问可能发生体冲突?

# 3.3.5 主存储器与 CPU 的连接应用题(原书 P106)

- (01) 主存储器的地址寄存器和数据寄存器各自的作用是什么? 设一个 1MB 容量的存储器,机器字长和存储字长均为32位,问:
- 1) 按字节编址, 地址寄存器和数据寄存器各几位? 编址范围为多大?
- 2) 按字编址, 地址寄存器和数据寄存器各几位?编址范围为多大?

- (02) 用一个  $512K \times 8$  位的 *Flash* 存储芯片组成一个  $4M \times 32$  位的半导体只读存储器, 存储器按字编址,试回答以下问题:
- 1) 该存储器的数据线数和地址线数分别为多少?
- 2) 共需要几片这样的存储芯片?
- 3) 说明每根地址线的作用。

- (03) 有一组 16K×16位的存储器,由 1K×4位的 DRAM 芯片构成(芯片是 32×32 结构)。问:
- 1) 共需要多少片 RAM 芯片?
- 2) 采用异步刷新方式, 如单元刷新间隔不超过 2ms, 则刷新信号周期是多少?

#### 3.4.3 外部存储器应用题(原书 P113)

- (01) 某个硬磁盘共有 4 个记录面, 存储区域内半径为 10cm, 外半径为 15.5cm, 道密度为 60 道 /cm, 外层位密度为 600bit/cm, 转速为 6000 转 / 分。
- 1) 硬磁盘的磁道总数是多少?
- 2) 硬磁盘的容量是多少?
- 3)将长度超过一个磁道容量的文件记录在同一个柱面上是否合理?
- 4) 采用定长数据块记录格式,直接寻址的最小单位是什么? 寻址命令中磁盘地址如何表示?
- 5) 假定每个扇区的容量为 512B, 每个磁道有 12 个扇区, 寻道的平均等待时间为 10.5ms, 试计算磁盘平均存取一个扇区的时间。

#### 3.5.6 高速缓冲存储器应用题(原书 P128)

- (01) 假定某处理器可通过软件对高速缓存设置不同的写策略,则在下列两种情况下,应分别设置成什么写策略?为什么?
- 1) 处理器主要运行包含大量存储器写操作的数据访问密集型应用。
- 2) 处理器运行程序的性质与1)相同,但安全性要求高得多,不允许有任何数据不一致的情况发生。

- (02) 某计算机的主存地址位数为 32 位,按字节编址。假定数据 Cache 中最多存放 128 个主存块,采用 4 路组相联方式,块大小为 64B,每块设置了 1 位有效位。采用随机替换算法,写磁盘采用回写法,为此 每块设置了 1 位"脏"位。要求:
- 1)分别指出主存地址中标记(Tag)、组号(Index)和块内地址(Offset)三部分的位置与位数。
- 2) 计算该数据 Cache 的总位数。

- (03) 某个 Cache 的容量大小为 64KB, 行长为 128B, 且是 4 路组相联 Cache, 主存使用 32 位地址,按字 节编址。
- 1)该 Cache 共有多少行? 多少组?
- 2) 该 Cache 的标记阵列中需要有多少标记项?每个标记项中标记位长度是多少?
- 3)该 Cache 采用 LRU 替换算法,若当该 Cache 为全写法 Cache 时,标记阵列总共需要多大的存储容量? 回写法又该如何?(提示:4 路组相联 Cache 使用 LRU 算法的替换控制位为 2 位。)

(04) 某计算机有容量为 256 B 的数据 Cache, 主存块大小为 32 B。现有如下 C 语言程序段:

```
int i, j, c, s, a[128];
...
for(i=0; i<10000; i++)
    for(j=0; j<128; j=j+s)
        c = a[j];</pre>
```

int 型数据用 32 位补码表示,编译器将变量 i, j, c, s 都分配在通用寄存器中,因此,只需考虑数组元素的 访存情况,假定数组起始地址正好在一个主存块的开始。请回答:

- 1) 若 Cache 采用直接映射方式,则当 s = 64 和 s = 63 时,缺失率分别为多少?
- 2) 若 Cache 采用 2 路组相联映射方式,则当 s = 64 和 s = 63 时,缺失率分别为多少?

(05) 【2010 统考真题】某计算机的主存地址空间大小为 256MB, 按字节编址。指令 Cache 和数据 Cache 分离,均有 8 个 Cache 行,每个 Cache 行大小为 64B,数据 Cache 采用直接映射方式。现有两个功能相同的程序 A 和 B, 其伪代码如下所示:

```
程序A:
int a[256][256];
                                       int a[256][256];
int sum_array1(){
                                       int sum_array2(){
    int i, j, sum=0;
                                          int i, j, sum=0;
    for(i=0; i<256; i++)</pre>
                                          for(j=0; j<256; j++)</pre>
       for(j=0; j<256; j++)</pre>
                                              for(i=0; i<256; i++)
           sum += a[i][j];
                                                  sum += a[i][j];
    return sum;
                                           return sum;
}
                                       }
```

假定 int 型数据用 32 位补码表示,程序编译时, i、j、和 sum 均分配在寄存器中,数组 a 按行优先方式存放,其首地址为 320(十进制数)。请回答下列问题,要求说明理由或给出计算过程。

- 1) 不考虑用于 Cache 一致性维护和替换算法的控制位, 数据 Cache 的总容量为多少?
- 2) 数组元素 a[0][31] 和 a[1][1]各自所在的主存块对应的 Cache 行号是多少 (Cache 行号从 0 开始)?
- 3)程序 A 和 B 的数据访问命中率各是多少?哪个程序的执行时间更短?

- (06)【2013 统考真题】某 32 位计算机, CPU主频为 800MHz, Cache 命中时的 CPI为 4, Cache 块大小为 32B; 主存采用 8 体交叉存储方式,每个体的存储字长为 32 位、存取周期为 40ns; 存储器总线宽度为 32 位,总线时钟频率为 200MHz,支持突发传送总线事务。每次读突发传送总线事务的过程包括:传送首地址和命令、存储器准备数据、传送数据。每次突发传送 32B,传送地址或 32 位数据均需要一个总线时钟周期。请回答下列问题,要求给出理由或计算过程。
- 1)CPU和总线的时钟周期各为多少? 总线的带宽 (最大数据传输速率) 为多少?
- 2)Cache 缺失时,需要用几个读突发传送总线事务来完成一个主存块的读取?
- 3) 存储器总线完成一次读突发传送总线事务所需的时间是多少?
- 4) 若程序 *BP* 执行过程中共执行了 100 条指令,平均每条指令需进行 1.2 次访存, *Cache* 缺失率为 5%, 不考虑替换等开销,则 *BP* 的 *CPU* 执行时间是多少?

- (07) 【2020 统考真题】假定主存地址为32位,按字节编址,指令 *Cache* 和数据 *Cache* 与主存之间均 采用8路组相联映射方式,直写法(*WriteThrough*)和 *LRU* 替换算法,主存块大小为64B,数据区容量各为32KB。开始时 *Cache* 均为空。请回答下列问题。
- 1)Cache 每一行中标记 (Tag)、LRU 位各占几位? 是否有修改位?
- 2) 有如下 C语言程序段:

$$for(k=0;k<1024;k++)$$
  
 $s[k] = 2*s[k];$ 

若数组s及其变量k均为int型,int型数据占4B,变量k分配在寄存器中,数组s在主存中的起始地址为0080~00C0H,则在该程序段执行过程中,访问数组s的数据Cache 缺失次数为多少?

3) 若 *CPU* 最先开始的访问操作是读取主存单元 0001 0003*H* 中的指令,简要说明从 *Cache* 中访问该指令的过程,包括 *Cache* 缺失处理过程。

#### 公众号: 做题本集结地

# 3.6.6 虚拟存储器应用题(原书 P145)

(01) 某计算机系统采用虚拟页式存储管理,某个进程的页表见下表,每项的起始编号是 0,所有的地址均按字节编址,每页大小为 1024*B*。分别将逻辑地址 0793, 1197, 2099, 3320, 4188, 5332,转换为物理地址,写出计算过程,对不能计算的说明为什么。

| 逻辑页号 | 存在位 | 引用位 | 修改位 | 页框号 |
|------|-----|-----|-----|-----|
| 0    | 1   | 1   | 0   | 4   |
| 1    | 1   | 1   | 1   | 3   |
| 2    | 0   | 0   | 0   | _   |
| 3    | 1   | 0   | 0   | 1   |
| 4    | 0   | 0   | 0   | _   |
| 5    | 1   | 0   | 1   | 5   |

(02)下图表示使用快表(页表)的虚实地址转换条件,快表存放在相联存储器中,其容量为8个存储单元。

| 页号 | 该页在主存中的起始位置 |
|----|-------------|
| 32 | 42000       |
| 25 | 38000       |
| 7  | 96000       |
| 6  | 60000       |
| 4  | 40000       |
| 15 | 80000       |
| 5  | 50000       |
| 34 | 70000       |

| 虚拟地址 | 页号 | 页内地址 |
|------|----|------|
| 1    | 15 | 0324 |
| 2    | 7  | 0128 |
| 3    | 48 | 0516 |

- 1) 当 CPU 按虚拟地址 1 去访问主存时, 主存的实地址码是多少?
- 2) 当 CPU 按虚拟地址 2 去访问主存时, 主存的实地址码是多少?
- 3) 当 CPU 按虚拟地址 3 去访问主存时, 主存的实地址码是多少?

- (03) 一个两级存储器系统有 8 个磁盘上的虚拟页面需要映像到主存中的 4 个页中。某程序生成以下访存页面序列:1,0,2,2,1,7,6,7,0,1,2,0,3,0,4,5,1,5,2,4,5,6,7,6,7,2,4,2,7,3。采用 LRU 替换算法,设初始时主存为空。
- 1) 画出每个页号访问请求之后存放在主存中的位置。
- 2) 计算主存的命中率。

- (04) 【2011 统考真题】某计算机存储器按字节编址,虚拟(逻辑)地址空间大小为 16MB, 主存(物理) 地址空间大小为 1MB, 页面大小为 4KB; Cache 采用直接映射方式, 共 8 行; 主存与 Cache 之间交换 的块大小为32 B。系统运行到某一时刻时, 页表的部分内容和 Cache 的部分内容分别如下的左图和 右图所示, 图中页框号及标记字段的内容为十六进制形式。回答下列问题:
- 1) 虚拟地址共有几位, 哪几位表示虚页号? 物理地址共有几位, 哪几位表示页框号(物理页号)?
- 2) 使用物理地址访问 Cache 时,物理地址应划分成哪几个字段? 要求说明每个字段的位数及在物理地 址中的位置。

| 虚页号 | 有效位 | 页框号 | *** |
|-----|-----|-----|-----|
| 0   | 1   | 06  |     |
| 1   | 1   | 04  | *** |
| 2   | 1   | 15  | *** |
| 3   | 1   | 02  |     |
| 4   | 0   | _   | *** |
| 5   | 1   | 2B  | *** |
| 6   | 0   | 1 - | *** |
| 7   | 1   | 32  |     |

| 行号 | 有效位 | 标记  | *** |
|----|-----|-----|-----|
| 0  | 1   | 020 | ••• |
| 1  | 0   | _   | *** |
| 2  | 1   | 01D | 344 |
| 3  | 1   | 105 | ••• |
| 4  | 1   | 064 | *** |
| 5  | 1   | 14D | *** |
| 6  | 0   | _   |     |
| 7  | 1   | 27A | *** |

- 3) 虚拟地址 001C60H 所在的页面是否在主存中? 若在主存中, 则该虚拟地址对应的物理地址是什么? 访问该地址时是否 Cache 命中? 要求说明理由。
- 4) 假定为该机配置一个4路组相联的 TLB,共可存放8个页表项,若其当前内容(十六进制) 如下图所 示,则此时虚拟地址 024BACH 所在的页面是否存在主存中? 要求说明理由。

| 组号 | 有效位 | 标记  | 页框号 |
|----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 0  | 0   |     | _   | 1   | 001 | 15  | 0   | I   | -   | 1   | 012 | 1F  |
| 1  | 1   | 013 | 2D  | 0   |     | _   | 1   | 008 | 7E  | 0   | _   |     |

(05)【2016 统考真题】某计算机采用页式虚拟存储管理方式,按字节编址,虚拟地址为32位,物理地址为24位,页大小为8KB; TLB采用全相联映射; Cache 数据区大小为64KB,按2路组相联方式组织,主存块大小为64B。存储访问过程的示意图如下。



#### 回答下列问题:

- 1) 图中字段  $A\sim G$  的位数各是多少? TLB 标记字段 B 中存放的是什么信息?
- 2) 将块号为4099的主存块装入 Cache 时,所映射的 Cache 组号是多少? 对应的 H字段内容是什么?
- 3) 是 Cache 缺失处理的时间开销大还是缺页处理的时间开销大? 为什么?
- 4) 为什么 Cache 可以采用直写法,而修改页面内容时总是采用回写法?

(06)【2018 统考真题】某计算机采用页式虚拟存储管理方式,按字节编址。 *CPU* 进行存储访问的过程如下图所示。根据该图回答下列问题。



- 1) 主存物理地址占多少位?
- 2)TLB采用什么映射方式?TLB是用SRAM还是用DRAM实现?
- 3) Cache 采用什么映射方式? 若 Cache 采用 LRU 替换算法和回写法,则 Cache 每行中除数据 (Data)、Tag 和有效位外,还应有哪些附加位? Cache 总容量是多少? Cache 中有效位的作用是什么?
- 4) 若 *CPU*给出的虚拟地址为 0008 *C*040*H*,则对应的物理地址是多少? 是否在 *Cache* 中命中? 说明理由。若 *CPU*给出的虚拟地址为 0007 *C*260*H*,则该地址所在主存块映射到的 *Cache* 组号是多少?

- (07) 【2021 统考真题】假设计算机M的主存地址为24位,按字节编址;采用分页存储管理方式,虚拟地址为30位,页大小为4KB;TLB;TLB采用2路组相联方式和LRU替换算法,共8组。请回答下列问题。
- 1) 虚拟地址中哪几位表示虚页号?哪几位表示页内地址?
- 2) 已知访问 TLB 时虚页号高位部分用作 TLB 标记, 低位部分用作 TLB 组号, M 的虚拟地址中哪几位是 TLB 标记? 哪几位是 TLB 组号?
- 3) 假设 TLB 初始时为空,访问的虚页号依次为 10,12,16,7,26,4,12 和 20,在此过程中,哪一个虚页号对应的 TLB 表项被替换?说明理由。
- 4) 若将 M 中的虚拟地址位数增加到 32 位, 则 TLB 表项的位数增加几位?

(08) 【2023 统考真题】已知计算机 M 的字长为 32 位, 按字节编址, 采用请求调页策略的虚拟存储管理方式, 虚拟地址为 32 位, 页大小为 4KB; 数据 Cache 采用 4 路组相联映射方式, 数据区大小为 8KB, 主存块大小为 32B。现有 C 语言程序段如下:

```
int a[24][64];
...
for(i=0; i<24; i++)
    for(j=0; j<64; j++)
        a[i][j] = 10;</pre>
```

已知二维数组 a 按行优先存放, 在虚拟地址空间中分配的起始地址为  $0042\ 2000H$ , sizeof (int) = 4,假 定在 M上执行上述程序段之前数组 a 不在主存, 且在该程序段执行过程中不会发生页面置换。请回答下列问题:

- 1) 数组 a 分布在几个页面中? 对于数组 a 的访问,会发生几次缺页异常? 页故障地址各是什么?
- 2) 不考虑变量 i 和 j, 该程序段的数据访问是否具有时间局部性? 为什么?
- 3) 计算机 *M* 的虚拟地址 (*A*31~*A*0) 中哪几位用作块内地址?哪几位用作 *Cache* 组号?*a*[1][0] 的虚拟地址是多少?其所在主存块对应的 *Cache* 组号是多少?
- 4)数组 a 占用多少主存块? 假设上述程序段执行过程中数组 a 的访问不会和其他数据发生 Cache 访问冲突,则数组 a 的 Cache 命中率是多少? 若将循环中 i 和 j 的次序按如下方式调换:

```
for(j=0; j<64; j++)
    for(i=0; i<24; i++)
    a[i][j] = 10;</pre>
```

则数组 a 的 Cache 命中率又是多少?

#### 4.1.6 指令系统应用题(原书 P162)

- (01) 一个处理器中共有 32 个寄存器,使用 16 位立即数,其指令系统结构中共有 142 条指令。在某个给定的程序中,20%的指令带有一个输入寄存器和一个输出寄存器; 30%的指令带有两个输入寄存器和一个输出寄存器;25%的指令带有一个输入寄存器、一个输出寄存器、一个立即数寄存器;其余 25% 的指令带有一个立即数输入寄存器和一个输出寄存器。
- 1)对于以上4种指令类型中的任意一种指令类型来说,共需要多少位?假定指令系统结构要求所有指令长度必须是8的整数倍。
- 2) 与使用定长指令集编码相比, 当采用变长指令集编码时, 该程序能够少占用多少存储器空间?

- (02) 假设指令字长为16位,操作数的地址码为6位,指令有零地址、一地址、二地址3种格式。
- 1) 设操作码固定, 若零地址指令有M种, 一地址指令有N种, 则二地址指令最多有几种?
- 2) 采用扩展操作码技术, 二地址指令最多有几种?
- 3) 采用扩展操作码技术, 若二地址指令有P条, 零地址指令有Q条, 则一地址指令最多有几种?

- (03) 在一个36位长的指令系统中,设计一个扩展操作码,使之能表示下列指令:
- 1)7条具有两个15位地址和一个3位地址的指令。
- 2)500条具有一个15位地址和一个3位地址的指令。
- 3)50条无地址指令。

# 4.2.3 指令的寻址方式应用题(原书P173)

(01) 某机字长为16位,存储器按字编址,访问内存指令格式如下:

| 15 | 11 10 | 8 | 7 0 |
|----|-------|---|-----|
| C  | )P    | M | Α   |

其中,OP为操作码,M为寻址特征,A为形式地址。设PC和 Rx分别为程序计数器和变址寄存器,字长为 16 位,问:

- 1) 该指令能定义多少种指令?
- 2) 下表中各种寻址方式的寻址范围为多少?
- 3) 写出下表中各种寻址方式的有效地址 EA 的计算公式。

| 寻址方式 | 有效地址 EA 的计算公式 | 寻址范围 |
|------|---------------|------|
| 直接寻址 |               |      |
| 问接寻址 |               |      |
| 变址寻址 |               |      |
| 相对寻址 |               |      |

(02) 一条双字长的 LOAD 指令存储在地址为 200 和 201 的存储位置,该指令将指定的内容装入累加器 (ACC) 中。指令的第一个字指定操作码和寻址方式,第二个字是地址部分。主存内容示意图如下图所示。 PC 值为 200, R1 值为 400, XR(变址寄存器) 值为 100。指令的寻址方式字段可指定任何一

| 四/// 10                       | 4 H1 (1 NTT) | 2(11) | 111/111 |
|-------------------------------|--------------|-------|---------|
| 种寻址方式。请在下列寻址方式中,分析装入ACC的值为多少。 | 地 址          | 主     | 存       |
| 1) 直接寻址。                      | 200          | LOAD  | MOD     |
| 2) 立即寻址。                      | 201          | 5(    | 00      |
| 3) 间接寻址。                      | 202          | ē.    |         |
| 4) 相对寻址。                      | 92.02020     | 2     | 250     |
| 5) 变址寻址。                      | 300          | 45    | 50      |
| 6) 寄存器 R1 寻址。                 | 400          | 7(    | 00      |
| 7) 寄存器 R1 间接寻址。               | 10.7         |       | 335     |
|                               | 500          | 80    | 00      |
|                               | 600          | 9(    | 00      |
|                               | 702          | 32    | 25      |
|                               | 800          | 3(    | 00      |

(03) 某机的机器字长为16位,主存按字编址,指令格式如下:

| 15 | 10  | 9 | 8 | 7 | 0 |
|----|-----|---|---|---|---|
| 持  | 操作码 | X |   | D |   |

其中,D为位移量;X为寻址特征位。

X = 00: 直接寻址。

X=01:用变址寄存器 X1 进行变址。

X=10:用变址寄存器 X2 进行变址。

X = 11:相对寻址。

设 (PC) = 1234H, (X1) = 0037H, (X2) = 1122H(H代表十六位进制数), 请确定下列指令的有效地址:

- ① 4420*H*
- ② 2244*H*
- ③ 1322H ④ 3521H
- (5) 6732H

(04) 某计算机字长 16 位,标志寄存器 FLAGS 中的 ZF、SF 和 OF 分别是零标志、符号标志和溢出标 志,采用双字节字长指令字。假定 bgt(大于零转移) 指令的第一个字节指明操作码和寻址方式,第二个 字节为偏移地址 Imm8,用补码表示。指令功能是:

若  $(ZF + (SF \oplus OF) = 0)$ ,则  $PC = PC + 2 + Imm8 \times 2$ ;否则,PC = PC + 2。

请回答下列问题:

- 1) 该计算机的编址单位是多少?
- 2)bgt 指令执行的是有符号整数比较,还是无符号整数比较?
- 3) 偏移地址 Imm8 的含义是什么?转移目标地址的范围是什么?

(05) 一条双字长的取数指令 (LDA) 存于存储器的 200 和 201 单元,其中第一个字为操作码 OP 和寻址特征 M,第二个字为形式地址 A。假设 PC 的当前值为 200,变址寄存器 IX 的内容为 100,基址寄存器的内容为 200,存储器相关单元的内容如下表所示:

| 地 | 址 | 201 | 300 | 400 | 401 | 500 | 501 | 502 | 700 |
|---|---|-----|-----|-----|-----|-----|-----|-----|-----|
| 内 | 容 | 300 | 400 | 700 | 501 | 600 | 700 | 900 | 401 |

下表的各列分别为寻址方式、该寻址方式下的有效地址及取数指令执行结束后累加器 (AC) 的内容, 试补全下表:

| 寻址方式   | 有效地址(EA) | 累加器(AC)的内容 |
|--------|----------|------------|
| 立即寻址   |          |            |
| 直接寻址   |          |            |
| 问接寻址   |          |            |
| 相对寻址   |          |            |
| 变址寻址   |          |            |
| 基址寻址   |          |            |
| 先变址后问址 |          |            |
| 先问址后变址 |          |            |

(06)【2010 统考真题】某计算机字长为16位,主存地址空间大小为128KB,按字编址,采用单字长指令格式,指令各字段定义如下:



转移指令采用相对寻址方式,相对偏移量用补码表示,寻址方式定义见下表。回答下列问题:

| Ms/Md | 寻址方式     | 助记符    | 含 义                    |  |
|-------|----------|--------|------------------------|--|
| 000B  | 寄存器直接    | Rn     | 操作数 =(Rn)              |  |
| 001B  | 寄存器间接    | (Rn)   | 操作数 = ((Rn))           |  |
| 010B  | 寄存器问接、白增 | (Rn) + | 操作数 =((Rn)), (Rn)+1→Rn |  |
| 011B  | 相对       | D(Rn)  | 转移目标地址 = (PC) + (Rn)   |  |

注: (X)表示存储器地址 X 或寄存器 X 的内容。

- 1) 该指令系统最多可有多少条指令?该计算机最多有多少个通用寄存器?存储器地址寄存器 (*MAR*) 和存储器数据寄存器 (*MDR*) 至少各需要多少位?
- 2) 转移指令的目标地址范围是多少?
- 3) 若操作码 0010*B* 表示加法操作 (助记符为 *add*),寄存器 *R*4 和 *R*5 的编号分别为 100*B* 和 101*B*, *R*4 的 内容为 1234*H*, *R*5 的内容为 5678*H*,地址 1234*H* 中的内容为 5678*H*, 5678*H* 中的内容为 1234*H*,则汇编语句"*add*(*R*4),(*R*5)+"(逗号前为源操作数,逗号后为目的操作数)对应的机器码是什么 (用十六进制表示)? 该指令执行后,哪些寄存器和存储单元的内容会改变? 改变后的内容是什么?

(07) 【2013 统考真题】某计算机采用 16 位定长指令字格式,其 CPU 中有一个标志寄存器,其中包含进位/借位标志 CF、零标志 ZF 和符号标志 NF。假定为该机设计了条件转移指令, 其格式如下:

其中,00000 为操作码 OP;C、Z和 N分别为 CF、ZF和 NF的对应检测位,某检测位为 1 时表示需检测对应标志,需检测的标志位中只要有一个为 1 就转移,否则不转移。例如,若 C=1,Z=0, N=1,则需检测 CF 和 NF 的值,当 CF=1 或 NF=1 时发生转移; OFFSET 是相对偏移量,用补码表示。转移执行时,转移目标地址为  $(PC)+2+2\times OFFSET$ ; 顺序执行时,下一条指令地址为 (PC)+2。请回答下列问题:

- 1)该计算机存储器是按字节编址还是按字编址?该条件转移指令向后(反向)最多可跳转多少条指令?
- 2) 某条件转移指令的地址为 200CH,指令内容如下图所示,若该指令执行时 CF = 0,ZF = 0,NF = 1,则该指令执行后 PC 的值是多少? 若该指令执行时 CF = 1,ZF = 0,NF = 0,则该指令执行后 PC 的值又是多少? 请给出计算过程。

- 3) 实现"无符号数比较小于或等于时转移"功能的指令中, C、Z和 N 应各是什么?
- 4) 以下是该指令对应的数据通路示意图,要求给出图中部件①~③的名称或功能说明。



(08) 【2021 统考真题】假定计算机 *M*字长为 16 位,按字节编址,连接 *CPU* 和主存的系统总线中地址线为 20 位、数据线为 8 位,采用 16 位定长指令字,指令格式及说明如下:



其中, $op1\sim op3$  为操作码,rs,rt 和 rd 为通用寄存器编号,R[r] 表示寄存器 r 的内容,imm 为立即数, target 为转移目标的形式地址。请回答下列问题。

- 1)*ALU*的宽度是多少位?可寻址主存空间大小为多少字节?指令寄存器、主存地址寄存器(*MAR*)和主存数据寄存器(*MDR*)分别应有多少位?
- 2)R型格式最多可定义多少种操作? I型和J型格式总共最多可定义多少种操作? 通用寄存器最多有多少个?
- 3) 假定 op1 为 0010 和 0011 时,分别表示有符号整数减法和有符号整数乘法指令,则指令 01 B2H的 功能是什么 (参考上述指令功能说明的格式进行描述)? 若 1,2,3 号通用寄存器当前内容分别为 B052H,0008H,0020H,则分别执行指令 01B2H和 01B3H后,3 号通用寄存器内容各是什么?各自结果是否溢出?
- 4) 若采用 I 型格式的访存指令中 imm (偏移量) 为有符号整数,则地址计算时应对 imm 进行零扩展还是符号扩展?
- 5) 无条件转移指令可以采用上述哪种指令格式?

#### 4.3.5 程序的机器级代码表示应用题(原书 P195)

(01) 【2017 统考真题】在按字节编址的计算机 M上, fl 的部分源程序 (阴影部分) 如下。将 f1 中的 int 都改成 float, 可得到计算 f(n) 的另一个函数 f2。

```
int f1(unsigned n){
   int sum = 1, power = 1;
   for(unsigned i=0; i<=n-1; i++){
      power *= 2;
      sum += power;
   }
   return sum;
}</pre>
```

对应的机器级代码(包括指令的虚拟地址)如下:

```
int f1(unsigned n)
1
       00401020 55
                             push ebp
                              . . .
           for(unsigned i=0; i<=n-1; i++)</pre>
                  . . .
       0040105E 39 4D F4 cmp dword ptr [ebp-0CH],ecx
                   . . .
          } power *= 2;
                   . . .
       00401066 D1 E2
                             shl edx,l
                   . . .
                              . . .
          return sum;
                  . . .
35
       0040107F C3
```

其中, 机器级代码行包括行号、虚拟地址、机器指令和汇编指令。

- 1) 计算机 *M* 是 *RISC* 还是 *CISC*? 为什么?
- 2) fl 的机器指令代码共占多少字节? 要求给出计算过程。
- 3) 第 20 条指令 cmp 通过 i 减 n-1 实现对 i 和 n-1 的比较。执行 fl(0) 的过程中,当 i=0 时,cmp 指令执行后,进位 / 借位标志 CF 的内容是什么?要求给出计算过程。
- 4) 第 23 条指令shl 通过左移操作实现了power\*2 运算,在f2 中能否用shl 指令实现power\*2? 为什么?

(02) 【2019 统考真题】已知  $f(n) = n! = n \times (n-1) \times (n-2) \times \cdots \times 2 \times 1$ , 计算 f(n) 的 C 语言函数 f(n) 的源程序 (阴影部分) 及其在 32 位计算机 f(n) 从上的部分机器级代码如下:

```
int f1(int n){
   1 00401000
                              push ebp
    if(n>1)
   1100401018 83 7D 08 01 cmp dword ptr [ebp+8],1
   120040101C 7E 17
                              jle f1+35h (00401035)
     return n*fl(n-1);
               8B 45 08
   130040101E
                              mov eax, dword ptr [ebp+8]
   1400401021
               83 E8 01
                              sub eax, 1
   1500401024 50
                              push eax
   1600401025
               E8 D6 FF FF FF call f1 ( 00401000)
  1900401030 OF AF C1
                              imul eax, ecx
                              jmp f1+3Ah (0040103a)
   2000401033
              EB 05
    else return 1;
   2100401035
              B8 01 00 00 00 mov eax,1
   2600401040 3B EC
                              cmp ebp, esp
   300040104A
               C3
                              ret
```

其中, 机器级代码行包括行号、虚拟地址、机器指令和汇编指令, 计算机 M 按字节编址, int 型数据占 32 位。请回答下列问题:

- 1) 计算 f(10) 需要调用函数 f(1) 多少次? 执行哪条指令会递归调用 f(1)?
- 2) 上述代码中, 哪条指令是条件转移指令? 哪几条指令一定会使程序跳转执行?
- 3) 根据第 16 行的 call 指令,第 17 行指令的虚拟地址应是多少? 已知第 16 行的 call 指令采用相对寻址方式,该指令中的偏移量应是多少(给出计算过程)? 已知第 16 行的 call 指令的后 4 字节为偏移量, M 是采用大端方式还是采用小端方式?
- 4)f(13) = 6227020800,但 fl(13) 的返回值为 1932053504,为什么两者不相等? 要使 fl(13) 能返回正确的结果,应如何修改 fl 的源程序?
- 5) 第 19 行的 imul 指令 (有符号整数乘) 的功能是  $R[eax] R[eax] \times R[ecx]$ , 当乘法器输出的高、低 32 位乘积之间满足什么条件时,溢出标志 OF = 1? 要使 CPU 在发生溢出时转异常处理,编译器应在 imul 指令后加一条什么指令?

(03)【2019 统考真题】对于题 02(即上页该题), 若计算机 M 的主存地址为 32 位, 采用分页存储管理方式,页大小为 4KB, 则第 1 行的 push 指令和第 30 行的 ret 指令是否在同一页中 (说明理由)? 若指令 Cache 有 64 行,采用 4 路组相联映射方式,主存块大小为 64B,则 32 位主存地址中,哪几位表示块内地址?哪几位表示 Cache 组号?哪几位表示标记 (tag) 信息?读取第 16 行的 call 指令时,只可能在指令 Cache 的哪一组中命中 (说明理由)?

(04) 【2023 统考真题】已知计算机 M的字长为 32 位, 按字节编址, 采用请求调页策略的虚拟存储管理方式, 虚拟地址为 32 位, 页大小为 4KB。某 C语言程序段在计算机 M上的部分机器级代码如下, 数组 a 的定义为"int a[24][64];", 每个机器级代码行中依次包含指令序号、虚拟地址、机器指令和汇编指令。请回答下列问题。

for (i = 0; i < 24, i++)00401072 mov [ebp-8], 0 1 C7 45 F8 00 00 00 00 2 00401079 EB 09 jmp 00401084h 3 0040107B 8B 55 F8 mov eax, [ebp-8] 7 00401088 7D 32 jge 004010bch for (j = 0; j < 64; j++)0040108A C7 45 FC 00 00 00 00 mov [ebp-4], 0 a[i][j] = 10;19 004010AE C7 84 82 00 20 42 00 0A 00 00 00 mov [ecx+edx\*4+00422000h], 0Ah 20 ..... .....

- 1) 第20条指令的虚拟地址是多少?
- 2) 已知第 2 条 jmp 和第 7 条 jge 都是跳转指令,其操作码分别是 EBH 和 7DH,跳转目标地址分别为 0040 1084H、 0040 10BCH,这两条指令都采用什么寻址方式?给出第 2 条指令 jmp 的跳转目标地址计算过程。
- 3) 已知第 19 条 mov 指令的功能为" $a[i][j] \leftarrow 10$ ",其中 ecx 和 edx 为寄存器名,0042 2000H 是数组 a 的首地址,指令中源操作数采用什么寻址方式?已知 edx 中存放的是变量 j, ecx 中存放的是什么?根据该指令的机器码判断 M 采用的是大端还是小端方式。
- 4) 第一次执行第19条指令时, 取指令过程中是否会发生缺页异常? 为什么?

(05) 【2024 统考真题】假定计算机 M字长为 32 位, 按字节编址, 采用 32 位定长指令字, 指令 add、slli 和 lw 的格式、编码和功能说明如图 (a) 所示。

| 指令   | 31    | 25  | 24  | 20  | 19 | 15 | 14 | 12 | 11 | 7 | 6   | 0    | 指令功能说明                             |
|------|-------|-----|-----|-----|----|----|----|----|----|---|-----|------|------------------------------------|
| add  | 00000 | 000 | r   | s2  | rs | 1  | 00 | 00 | rd |   | 011 | 0011 | $R[rd]\leftarrow R[rs1] + R[rs2]$  |
| slli | 00000 | 000 | sha | amt | rs | 1  | 0  | 10 | rd |   | 001 | 0011 | $R[rd] \leftarrow R[rs1] << shamt$ |
| lw   |       | imr | n   |     | rs | 1  | 0  | 10 | rd |   | 000 | 0011 | $R[rd]\leftarrow M[R[rs1] + imm]$  |

冬(a)

其中, R[x] 表示通用寄存器 x 的内容, M[x] 表示地址为 x 的存储单元内容, shamt 为移位位数, imm 为补码表示的偏移量。图 (b) 给出了计算机 M 的部分数据通路及其控制信号 (用带箭头虚线表示), 其中 A 和 B 分别表示从通用寄存器 rs1 和 rs2 中读出的内容; IR[31:20] 表示指令寄存器中的高 12 位;控制信号 Ext 为 0、 1 时扩展器分别实现零扩展、符号扩展, ALUctr 为 000、 001、 010 时 ALU 分别实现加、减、逻辑左移运算。请回答下列问题。



- 1) 计算机 M 最多有多少个通用寄存器? 为什么 shamt 字段占 5 位?
- 2) 执行 add 指令时,控制信号 ALUBsrc 的取值应是什么? 若 rsl 和 rs2 寄存器内容分别是 8765 4321H 和 9876 5432H,则 add 指令执行后, ALU 输出端 F、 OF 和 CF 的结果分别是什么? 若该 add 指令处理的是无符号整数,则应根据哪个标志判断是否溢出?
- 3) 执行 slli 指令时,控制信号 Ext 的取值可以是 0 也可以是 1,为什么?
- 4) 执行 lw 指令时,控制信号 Ext. ALUctr 的取值分别是什么?
- 5) 若一条指令的机器码是  $A040\ A103H$ , 则该指令一定是 Iw 指令, 为什么?若执行该指令时, R[01H] =  $FFFF\ A2D0H$ , 则所读取数据的存储地址是什么?

(06) 【2024 统考真题】对于题 05 中的计算机 M, C 语言程序 P 包含的语句"sum += a[i];"在 M 中对应的指令序列 S 如下。

已知变量 i、sum 和数组 a 都为 int 型, 通用寄存器  $rl \sim r5$  的编号为  $01H \sim 05H$ 。请回答下列问题。

- 1)根据指令序列S中每条指令的功能,写出存放数组a的首地址、变量i和sum的通用寄存器编号。
- 2) 已知M为小端方式计算机,采用页式存储管理方式,页大小为4KB。若执行到指令序列S中第 1 条指令时,i=5 且rl 和r3 的内容分别为 0000 1332H和 0013 DFF0H,从地址 0013 DFF0H开始的存储单元内容如下图所示,则执行"sum+=a[i];"语句后,a[i] 的地址、a[i] 和 sum 的机器数分别是什么 (用十六进制数表示)?a[i] 所在页的页号是多少? 此次执行中,数组 a 至少存放在几页中?

| 地址        | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  |
|-----------|----|----|----|----|----|----|----|----|
| 0013 DFF0 | FF | FF | FF | 7C | 70 | FE | FF | FF |
| 0013 DFF8 | 00 | 00 | 00 | 0C | 3C | 02 | 01 | FF |
| 0013 E000 | F0 | F1 | 00 | 00 | DC | EC | FF | FF |
| 0013 E008 | FF | FF | 01 | 02 | 00 | 00 | 01 | 02 |

3) 指令"sllir4, r2, 2"的机器码是什么 (用十六进制数表示)? 若数组 a 改为 short 类型,则指令序列 S 中 slli 指令的汇编形式应是什么?

# 5.1.4CPU 的功能和基本结构应用题(原书 P210)

(01)CPU中有哪些专用寄存器?

# 5.3.5 数据通路的功能和基本结构应用题(原书 P223)

(01) 某计算机的数据通路结构如下图所示,写出实现 ADD R1, (R2) 的微操作序列 (取指令及指令执行的过程,包括 PC 自增的过程)。



(02) 设 CPU 内部结构如下图所示,此外还设有 B、 C、 D、 E、 H、 L 六个寄存器 (图中未画出),它们各自的输入端和输出端都与内部总线相通,并分别受控制信号控制 (如 Bin 受寄存器 B 的输入控制; Bout 受寄存器 B 的输出控制),假设 ALU 的结果直接送入寄存器 Z。要求从取指令开始,写出完成下列指令的微操作序列及所需的控制信号。

ADD B, C

 $(B) + (C) \rightarrow B$ 

SUB ACC, H

 $(ACC) - (H) \rightarrow ACC$ 



(03) 设有如下图所示的单总线结构,分析指令 ADD(R0), R1[即实现  $((R0)) + (R1) \rightarrow (R0)$ ] 的指令流程和控制信号。



(04)下图是一个简化的 *CPU* 与主存连接结构示意图 (图中省略了所有的多路选择器)。其中有一个累加寄存器 (*ACC*)、一个状态数据寄存器和其他 4 个寄存器: 存储器地址寄存器 (*MAR*)、存储器数据寄存器 (*MDR*)、程序寄存器 (*PC*)和指令寄存器 (*IR*),各部件及其之间的连线表示数据通路,箭头表示信息传递方向。



#### 要求:

- 1)请写出图中a、b、c、d四个寄存器的名称。
- 2) 简述图中取指令的数据通路。
- 3) 简述数据在运算器和主存之间进行存/取访问的数据通路(假设地址已在 MAR 中)。
- 4) 简述完成指令 LDAX 的数据通路 (X) 为主存地址, LDA 的功能为  $(X) \rightarrow ACC$ )。
- 5) 简述完成指令 ADDY 的数据通路 (Y 为主存地址, ADD 的功能为  $(ACC) + (Y) \rightarrow ACC)$ 。
- 6) 简述完成指令 STAZ 的数据通路 (Z 为主存地址, STA 的功能为 (ACC) → Z)。

(05) 某机主要功能部件如下图所示,其中M为主存,MDR为存储器数据寄存器,MAR为存储器地址寄存器,IR为指令寄存器,PC为程序计数器 (并假设当前指令地址在PC中), $R0 \sim R3$ 为通用寄存器,C、



- 1) 请补充各部件之间的主要连接线(总线自己画), 并注明数据流动方向。
- 2) 画出"*ADD*(*R*1), (*R*2) +"指令周期流程图,该指令的含义是进行求和运算,源操作数地址在 *R*1 中,目标操作数寻址方式为自增型寄存器间接寻址方式 (先取地址后加 1),并将相加结果写回 *R*2 寄存器。

- (06) 已知单总线计算机结构如下图所示, 其中M为主存, XR 为变址寄存器, EAR 为有效地址寄存器, LATCH 为暂存器。假设指令地址已存在于PC中,请给出ADDX, D 指令周期信息流程和相应的控制信号。说明:
- 1)ADDX, D指令字中, X为变址寄存器 XR, D为形式地址, 指令的功能是将变址寻址得到的操作数和 ACC 中的操作数相加, 结果送回 ACC。
- 2) 寄存器的输入/输出均采用控制信号控制, 如  $PC_i$ 表示 PC的输入控制信号,  $MDR_o$ 表示 MDR 的输出控制信号。
- 3) 凡需要经过总线的传送, 都需要注明, 如  $(PC) \rightarrow MAR$ , 相应的控制信号为  $PC_0$  和  $MAR_i$ 。



(07) 【2009 统考真题】某计算机字长 16 位,采用 16 位定长指令字结构,部分数据通路结构如下图所示。图中所有控制信号为 1 时表示有效,为 0 时表示无效。例如,控制信号 MDRinE 为 1 表示允许数据从 DB 打入 MDR,MDRin 为 1 表示允许数据从总线打入 MDR。假设 MAR 的输出一直处于使能状态。加法指令"ADD(R1),R0"的功能为 (R0)+((R1))(R1),即将 R0 中的数据与 R1 的内容所指主存单元的数据相加,并将结果送入 R1 的内容所指主存单元中保存。



下表给出了上述指令取指和译码阶段每个节拍(时钟周期)的功能和有效控制信号,请按表中描述方式用表格列出指令执行阶段每个节拍的功能和有效控制信号。

| 时 钟 | 功能            | 有效控制信号       |  |  |  |  |
|-----|---------------|--------------|--|--|--|--|
| C1  | MAR←(PC)      | PCout, MARin |  |  |  |  |
| 62  | MDR ←M(MAR)   | MemR, MDRinE |  |  |  |  |
| C2  | PC ← (PC) + 1 | PC + 1       |  |  |  |  |
| C3  | IR←(MDR)      | MDRout, IRin |  |  |  |  |
| C4  | 指令译码          | 无            |  |  |  |  |

(08)【2015 统考真题】某 16 位计算机的主存按字节编码, 存取单位为 16 位; 采用 16 位定长指令字格式; CPU采用单总线结构, 主要部分如下图所示。图中  $R0\sim R3$  为通用寄存器; T 为暂存器; SR 为移位寄存器, 可实现直送 (mov)、左移一位 (left) 和右移一位 (right) 三种操作, 控制信号为 SRop, SR 的输出由信号 SRout 控制; ALU 可实现直送 A(mova)、 A 加 B(add), A 减 B(sub), A 与 B(and), A 或 B(or), A 加 A(not), A A(not), A

#### 回答下列问题:

- 1) 图中哪些寄存器是程序员可见的? 为何要设置暂存器 T?
- 2) 控制信号 ALUop 和 SRop 的位数至少各是多少?
- 3) 控制信号 SRout 所控制部件的名称或作用是什么?
- 4) 端点①~ ⑨中, 哪些端点须连接到控制部件的输出端?
- 5) 为完善单总线数据通路,需要在端点①~⑨中相应的端点之间添加必要的连线。写出连线的起点和终点,以正确表示数据的流动方向。
- 6) 为什么二路选择器 MUX的一个输入端是 2?



(09)【2015 统考真题】上题中描述的计算机,某部分指令执行过程的控制信号如下所示。



### 回答下列问题:

- 1) 该机的指令系统最多可定义多少条指令?
- 2) 假定 inc、shl 和 sub 指令的操作码分别为 01H、02H 和 03H,则以下指令对应的机器代码各是什么?

```
1. inc R1 ; (R1) + 1 \rightarrow R1
2. shl R2, R1 ; (R1) << 1 \rightarrow R2
3. sub R3, (R1), R2 ; ((R1)) - (R2) \rightarrow R3
```

- 3) 假设寄存器 X的输入和输出控制信号分别为 Xin 和 Xout, 其值为 1 表示有效, 为 0 表示无效 (如 PCout = 1 表示 PC 内容送总线); 存储器控制信号为 MEMop, 用于控制存储器的读 (read) 和写 (write) 操作。写出本题第一幅图中标号①~⑧处的控制信号或控制信号的取值。
- 4) 指令"subR1, R3, (R2)"和"incR1"的执行阶段至少各需要多少个时钟周期?

(10) 【2022 统考真题】某CPU中部分数据通路如下图所示,其中,GPRs为通用寄存器组;FR为标志寄存器,用于存放ALU产生的标志信息;带箭头虚线表示控制信号,如控制信号 Read、Write 分别表示主存读、主存写,MDRin 表示内部总线上的数据写入MDR,MDRout 表示MDR 的内容送给内部总线。



请回答下列问题。

- 1) 设 ALU 的输入端 A、 B 及输出端 F 的最高位分别为  $A_{15}$ 、  $B_{15}$  及  $F_{15}$ , FR 中的符号标志和溢出标志分别为 SF 和 OF,则 SF 的逻辑表达式是什么 A 加 B、 A 减 B 时 OF 的逻辑表达式分别是什么 P 要求逻辑表达式的输入变量为  $P_{15}$  、  $P_{15}$  及  $P_{15}$  。
- 2) 为什么要设置暂存器 Y和 Z?
- 3) 若 *GPRs* 的输入端 rs、rd 分别为所读、写的通用寄存器的编号,则 *GPRs* 中最多有多少个通用寄存器?rs 和 rd 来自图中的哪个寄存器?已知 *GPRs* 内部有一个地址译码器和一个多路选择器,rd 应连接地址译码器还是多路选择器?
- 4) 取指令阶段 (不考虑 PC 增量操作) 的控制信号序列是什么? 若从发出主存读指令到主存读出数据 并传送到 MDR 共需 5 个时钟周期,则取指令阶段至少需要几个时钟周期?
- 5) 图中控制信号由什么部件产生? 图中哪些寄存器的输出信号会连到该部件的输入端?

## 5.4.4 控制器的功能和工作原理应用题(原书 P244)

- (01) 若某机主频为200MHz, 每个指令周期平均为2.5个 CPU周期, 每个 CPU周期平均包括2个主频周期,问:
- 1) 该机平均指令执行速度为多少 MIPS?
- 2) 若主频不变, 但每条指令平均包括 5 个 CPU 周期, 每个 CPU 周期又包含 4 个主频周期, 平均指令执行速度又为多少 MIPS?
- 3) 由此可得出什么结论?

(02) 某机有80条指令,平均每条指令由4条微指令组成(包含取指微指令),其中有一条取指微指令是 所有指令公用的。已知微指令长度为32位,请估算控制存储器CM容量。

(03) 某微程序控制器中,采用水平型直接控制 (编码) 方式的微指令格式,后续微指令地址由微指令的后继地址字段给出。已知机器共有 28 个微命令,6 个互斥的可判定的外部条件,控制存储器的容量为 512×40 位。试设计其微指令的格式,并说明理由。

- (04) 某机共有52个微操作控制信号,构成5个相斥类的微命令组,各组分别包含5、8、2、15、22个微命令。已知可判定的外部条件有两个,微指令字长28位。
- 1) 按水平型微指令格式设计微指令,要求微指令的后继地址字段直接给出后继微指令地址。
- 2) 指出控制存储器的容量。

(05) 设 CPU 中各部件及其相互连接关系如下图所示, 其中 W 是写控制标志; R 是读控制标志; R1、R2 是暂存器。



- 1) 写出指令 *ADD*#a(#为立即寻址特征, 隐含的操作数在 *ACC* 寄存器中) 在执行阶段所完成的微操作命令及节拍安排。
- 2) 假设要求在取指周期实现  $(PC) + 1 \rightarrow PC$ , 且由 ALU完成此操作 (ALU能对它的一个源操作数完成加 1 运算)。以最少的节拍写出取指周期全部微操作命令及节拍安排。

### 5.6 指令流水线应用题(原书 P264)

- (01) 现有四级流水线,分别完成取指令、指令译码并取数、运算、回写四步操作,假设完成各部操作的时间依次为100ns、100ns、80ns和50ns。试问:
- 1) 流水线的操作周期应设计为多少?
- 2) 若相邻两条指令如下,发生数据相关(假设在硬件上不采取措施),试分析第二条指令要推迟多少时间进行才不会出错。

```
ADD R1, R2, R3  # R2 + R3 -> R1
SUB R4, R1, R5  # R1 - R5 -> R4
```

3) 若在硬件设计上加以改进,至少需要推迟多少时间?

- (02) 假设指令流水线分为取指 (IF)、译码 (ID)、执行 (EX)、回写 (WB)4 个过程,共有 10 条指令连续输入此流水线。
- 1) 画出指令周期流程图。
- 2) 画出非流水线时空图。
- 3) 画出流水线时空图。
- 4) 假设时钟周期为100ns, 求流水线的实际吞吐量(单位时间执行完毕的指令数)。

(mem)→Rd

(Rs)→mem

(03) 【2012 统考真题】某 16 位计算机中,有符号整数用补码表示,数据 Cache 和指令 Cache 分离。下表给出了指令系统中的部分指令格式,其中 Rs 和 Rd 表示寄存器, mem 表示存储单元地址,(x) 表示寄存器 x 或存储单元 x 的内容。

| 名 称     | 指令的汇编格式    | 指令功能           |  |  |
|---------|------------|----------------|--|--|
| 加法指令    | ADD Rs, Rd | (Rs) + (Rd)→Rd |  |  |
| 算术/逻辑左移 | SHL Rd     | 2*(Rd)→Rd      |  |  |
| 算术右移    | SHR Rd     | (Rd)/2→Rd      |  |  |

LOAD Rd, mem

STORE Rs, mem

表指令系统中部分指令格式

该计算机采用 5 段流水方式执行指令,各流水段分别是取指 (IF)、译码/读寄存器 (ID)、执行/计算有效地址 (EX)、访问存储器 (M) 和结果写回寄存器 (WB),流水线采用"按序发射,按序完成"方式,未采用转发技术处理数据相关,且同一寄存器的读和写操作不能在同一个时钟周期内进行。请回答下列问题:

- 1) 若 int 型变量 x 的值为 -513, 存放在寄存器 R1 中,则执行"SHR R1"后, R1 中的内容是多少 (用十六进制表示)?
- 2) 若在某个时间段中, 有连续的 4 条指令进入流水线, 在其执行过程中未发生任何阻塞,则执行这 4 条指令所需的时钟周期数为多少?
- 3) 若高级语言程序中某赋值语句为x = a + b, x、 $a \to b$ 均为 int 型变量, 它们的存储单元地址分别表示为 [x]、[a] 和 [b]。该语句对应的指令序列及其在指令流中的执行过程如下所示。
  - I1 LOAD R1, [a]
    I2 LOAD R2, [b]
    I3 ADD R1, R2
    I4 STORE R2, [x]

取数指令

存数指令

| 指 令   |    | 时 鉠 |    |    |    |    |    |    |   |    |    |    |    |    |
|-------|----|-----|----|----|----|----|----|----|---|----|----|----|----|----|
| )H 4  | 1  | 2   | 3  | 4  | 5  | 6  | 7  | 8  | 9 | 10 | 11 | 12 | 13 | 14 |
| $I_1$ | IF | ID  | EX | M  | WB |    |    |    |   |    |    |    |    |    |
| $I_2$ |    | IF  | ID | EX | M  | WB |    |    |   |    |    |    |    |    |
| $I_3$ |    |     | IF |    |    |    | ID | EX | M | WB |    |    |    |    |
| $I_4$ |    |     |    |    |    |    | IF |    |   |    | ID | EX | M  | WB |

则这4条指令执行过程中I3的ID段和I4的IF段被阻塞的原因各是什么?

4) 若高级语言程序中某赋值语句为x = x \* 2 + a, x 和 a 均为 *unsigned* int 类型的变量,它们的存储单元地址分别表示为[x]、[a],则执行这条语句至少需要多少个时钟周期?要求模仿上图画出这条语句对应的指令序列及其在流水线中的执行过程示意图。

(04) 【2014 统考真题】某程序中有循环代码段 P: "for(inti = 0; i < N; i + +) sum + = A[i];"。假设编译时变量 sum 和 i 分别分配在寄存器 R1 和 R2 中。常量 N 在寄存器 R6 中,数组 A 的首地址在寄存器 R3 中。程序段 P 的起始地址为 0804 8100H,对应的汇编代码和机器代码如下表所示。

| 编号 | 地 址       | 机器代码      | 汇编代码                | 注 释                      |  |  |
|----|-----------|-----------|---------------------|--------------------------|--|--|
| 1  | 08048100H | 00022080H | loop: sll R4, R2, 2 | (R2) << 2→R4             |  |  |
| 2  | 08048104H | 00083020H | add R4, R4, R3      | (R4) + (R3)→R4           |  |  |
| 3  | 08048108H | 8C850000H | load R5, 0(R4)      | ((R4) + 0)→R5            |  |  |
| 4  | 0804810CH | 00250820H | add R1, R1, R5      | (R1) + (R5)→R1           |  |  |
| 5  | 08048110H | 20420001H | add R2, R2, 1       | (R2) + 1→R2              |  |  |
| 6  | 08048114H | 1446FFFAH | bne R2, R6, loop    | if(R2)! = (R6) goto loop |  |  |

执行上述代码的计算机 M 采用 32 位定长指令字,其中分支指令 bne 采用如下格式:

| 31 | 26 | 25 | 21 | 20 | 16 | 15 | 0      |
|----|----|----|----|----|----|----|--------|
| OP |    | R  | S  |    | Rd |    | OFFSET |

OP 为操作码; Rs 和 Rd 为寄存器编号; OFFSET 为偏移量, 用补码表示。

请回答下列问题,并说明理由。

公众号: 做题本集结地

- 1)*M*的存储器编址单位是什么?
- 2) 已知 sll 指令实现左移功能, 数组 A 中每个元素占多少位?
- 3) 表中 bne 指令的 OFFSET 字段的值是多少? 已知 bne 指令采用相对寻址方式,当前 PC 内容为 bne 指令地址,通过分析表中指令地址和 bne 指令内容,推断 bne 指令的转移目标地址计算公式。
- 4) 若 *M* 采用如下"按序发射、按序完成"的 5 级指令流水线:*IF*(取值)、*ID*(译码及取数)、*EXE*(执行)、*MEM*(访存)、*WB*(写回寄存器),且硬件不采取任何转发措施,分支指令的执行均引起 3 个时钟周期的阻塞,则 *P* 中哪些指令的执行会由于数据相关而发生流水线阻塞?哪条指令的执行会发生控制冒险?为什么指令 1 的执行不会因为与指令 5 的数据相关而发生阻塞?

- (05) 【2014 统考真题】假设对于上题中的计算机 M 和程序 P 的机器代码, M 采用页式虚拟存储管理; P 开始执行时,(R1) = (R2) = 0,(R6) = 1000,其机器代码已调入主存但不在 Cache 中;数组 A 未调入主存,且所有数组元素在同一页,并存储在磁盘的同一个扇区。请回答下列问题并说明理由。1)P 执行结束时,R2 的内容是多少?
- 2)*M* 的指令 *Cache* 和数据 *Cache* 分离。若指令 *Cache* 共有 16 行, *Cache* 和主存交换的块大小为 32 *B*,则其数据区的容量是多少? 若仅考虑程序段 *P* 的执行,则指令 *Cache* 的命中率为多少?
- 3)P在执行过程中,哪条指令的执行可能发生溢出异常?哪条指令的执行可能产生缺页异常?对于数组A的访问,需要读磁盘和TLB至少各多少次?

### 6.1.6 总线概述应用题(原图 P287)

- (01) 某总线的时钟频率为 66MHz, 在一个 64 位总线中, 总线数据传输的周期是 7 个时钟周期传输 6 个字的数据块。
- 1) 总线的数据传输速率是多少?
- 2) 若不改变数据块的大小, 而将时钟频率减半, 这时总线的数据传输速率是多少?

- (02) 某总线支持二级 Cache 块传输方式,若每块6个字,每个字长4字节,时钟频率为100MHz。
- 1) 读操作时,第一个时钟周期接收地址,第二、三个为延时周期,另用4个周期传送一个块。读操作的总线传输速率为多少?
- 2) 写操作时,第一个时钟周期接收地址,第二个为延时周期,另用4个周期传送一个块,写操作的总线传输速率是多少?
- 3) 设在全部的传输中,70%的时间用于读,30%的时间用于写,该总线在本次传输中的平均传输速率 是多少?

## 6.2.3 总线事务和定时应用题(原书 P295)

(01) 在异步串行传输方式下,起始位为1位,数据位为7位,偶校验位为1位,停止位为1位,假设每秒传输1200比特,试问有效数据传输速率为多少?

## 7.3.4I/O 方式应用题(原书 P323)

(01) 在 DMA 方式下, 主存和 I/O 设备之间有一条物理通路相连吗?

(02) 假定某 I/O 设备向 CPU 传送信息的最高频率为 4 万次 / 秒,而相应中断处理程序的执行时间为 40us,则该 I/O 设备是否可采用中断方式工作? 为什么?

(03) 在程序查询方式的输入/输出系统中,假设不考虑处理时间,每个查询操作需要 100 个时钟周期, *CPU* 的时钟频率为 50MHz。现有鼠标和硬盘两个设备,而且 *CPU* 必须每秒对鼠标进行 30 次查询,硬盘以 32 位字长为单位传输数据,即每 32 位被 *CPU* 查询一次,传输速率为 2×2<sup>20</sup> *B*/s。求 *CPU* 对这两个设备查询所花费的时间比率,由此可得出什么结论?

(04) 设某计算机有 4 个中断源 1、 2、 3、 4, 其硬件排队优先次序按  $1 \to 2 \to 3 \to 4$  降序排列,各中断源的服务程序中所对应的屏蔽字如下表所示。

| 中断源   | 屏 蔽 字 |   |   |   |  |  |  |  |  |
|-------|-------|---|---|---|--|--|--|--|--|
| T 图 版 | 1     | 2 | 3 | 4 |  |  |  |  |  |
| 1     | 1     | 1 | 0 | 1 |  |  |  |  |  |
| 2     | 0     | 1 | 0 | 0 |  |  |  |  |  |
| 3     | 1     | 1 | 1 | 1 |  |  |  |  |  |
| 4     | 0     | 1 | 0 | 1 |  |  |  |  |  |

- 1)给出上述4个中断源的中断处理次序。
- 2) 若 4 个中断源同时有中断请求, 画出 CPU 执行程序的轨迹。

(05)一个 DMA 接口可采用周期窃取方式把字符 (字节) 传送到存储器,它支持的最大批量为 400B。若存取周期为 0.2µs,每处理一次中断需 5µs,现有的字符设备的传输速率为 9600b/s。假设字符之间的传输是无间隙的,试问 DMA 方式每秒因数据传输占用处理器多少时间? 若完全采用中断方式,又需占处理器多少时间(忽略预处理所需时间)?

- (06) 假设磁盘传输数据以 32 位的字为单位, 传输速率为 1*MB/s*, *CPU* 的时钟频率为 50MHz。回答以下问题:
- I) 采取程序查询方式, 假设查询操作需要 100 个时钟周期, 求 *CPU*为 I/O 查询所花费的时间比率 (假设进行足够的查询以避免数据丢失)。
- 2) 采用中断方式进行控制,每次传输的开销(包括中断处理)为80个时钟周期。求*CPU*为传输硬盘 所花费的时间比率。
- 3) 采用 DMA 的方式,假定 DMA 的启动需要 1000 个时钟周期, DMA 完成时后处理需要 500 个时钟周期。若平均传输的数据长度为 4KB(此处 K=1000),试问硬盘工作时 CPU将用多少时间比率进行输入/输出操作? 忽略 DMA 申请总线的影响。

- (07) 【2009 统考真题】某计算机的 *CPU* 主频为 500MHz, *CPI* 为 5(执行每条指令平均需 5 个时钟周期)。假定某外设的数据传输速率为 0.5*MB*/s, 采用中断方式与主机进行数据传送,以 32 位为传输单位,对应的中断服务程序包含 18 条指令,中断服务的其他开销相当于 2 条指令的执行时间。回答下列问题,要求给出计算过程。
- 1) 在中断方式下, CPU用于该外设 I/O 的时间占整个 CPU时间的百分比是多少?
- 2) 当该外设的数据传输速率达到 5MB/s 时,改用 DMA 方式传送数据。假定每次 DMA 传送块大小为 5000B,且 DMA 预处理和后处理的总开销为 500 个时钟周期,则 CPU用于该外设 I/O 的时间占整个 CPU时间的百分比是多少(假设 DMA 与 CPU之间没有访存冲突)?

- (08) 【2012 统考真题】假定某计算机的 CPU 主频为 80MHz, CPI 为 4,平均每条指令访存 1.5 次, 主存与 Cache 之间交换的块大小为 16B, Cache 的命中率为 99%, 存储器总线宽带为 32 位。回答下列问题。
- 1)该计算机的 MIPS 数是多少? 平均每秒 Cache 缺失的次数是多少? 在不考虑 DMA 传送的情况下,主存带宽至少达到多少才能满足 CPU 的访存要求?
- 2) 假定在 Cache 缺失的情况下访问主存时,存在 0.0005% 的缺页率,则 CPU 平均每秒产生多少次缺页异常? 若页面大小为 4KB,每次缺页都需要访问磁盘,访问磁盘时 DMA 传送采用周期挪用方式,磁盘 I/O 接口的数据缓冲寄存器为 32 位,则磁盘 I/O 接口平均每秒发出的 DMA 请求次数至少是多少? 3) CPU 和 DMA 控制器同时要求使用存储器总线时,哪个优先级更高?为什么?
- 4) 为了提高性能, 主存采用 4 体低位交叉存储模式, 工作时每 1/4 个存储周期启动一个体。若每个体的存储周期为 50ns, 则该主存能提供的最大带宽是多少?

- (09) 【2016 统考真题】假定 CPU 主频为 50MHz, CPI 为 4。设备 D 采用异步串行通信方式向主机传送 7 位 ASCII 码字符,通信规程中有 1 位奇校验位和 1 位停止位,从 D 接收启动命令到字符送入 I/O 端口需要 0.5ms。回答下列问题,要求说明理由。
- 1) 每传送一个字符, 在异步串行通信线上共需传输多少位? 在设备 D 持续工作过程中,每秒最多可向 I/O 端口送入多少个字符?
- 2) 设备 D 采用中断方式进行输入/输出, 示意图如下所示:



I/O端口每收到一个字符申请一次中断,中断响应需 10个时钟周期,中断服务程序共有 20条指令,其中第 15条指令启动 D 工作。若 CPU 需从 D 读取 1000 个字符,则完成这一任务所需时间大约是多少个时钟周期? CPU 用于完成这一任务的时间大约是多少个时钟周期? 在中断响应阶段 CPU 进行了哪些操作?

- (10) 【2018 统考真题】假定计算机的主频为 500MHz, CPI 为 4。现有设备 A 和 B,其数据传输速率 分别为 2MB/s 和 40MB/s,对应 I/O 接口中各有一个 32 位数据缓冲寄存器。回答下列问题,要求给出计算过程。
- 1) 若设备 A 采用定时查询 I/O 方式,每次输入/输出都至少执行 10 条指令。设备 A 最多间隔多长时间查询一次才能不丢失数据?CPU用于设备 A 输入/输出的时间占 CPU 总时间的百分比至少是多少? 2) 在中断 I/O 方式下,若每次中断响应和中断处理的总时钟周期数至少为 400,则设备 B 能否采用中
- 断 I/O 方式? 为什么?
- 3) 若设备 B 采用 DMA 方式,每次 DMA 传送的数据块大小为 1000~B, CPU 用于 DMA 预处理和后处理的总时钟周期数为 500,则 CPU 用于设备 B 输入/输出的时间占 CPU 总时间的百分比最多是多少?

- (11) 【2022 统考真题】假设某磁盘驱动器中有 4 个双面盘片,每个盘面有 20000 个磁道,每个磁道 有 500 个扇区,每个扇区可记录 512 字节的数据,盘片转速为 7200*rpm*(转 / 分),平均寻道时间为 5*ms*。请回答下列问题。
- 1)每个扇区包含数据及其地址信息,地址信息分为3个字段。这3个字段的名称各是什么?对于该磁盘,各字段至少占多少位?
- 2)一个扇区的平均访问时间约为多少?
- 3) 若采用周期挪用 *DMA* 方式进行磁盘与主机之间的数据传送,磁盘控制器中的数据缓冲区大小为64位,则在一个扇区的读/写过程中, *DMA* 控制器向 *CPU* 发送了多少次总线请求? 若 *CPU* 检测到 *DMA* 控制器的总线请求信号时也需要访问主存,则 *DMA* 控制器是否可以获得总线使用权? 为什么?