# Digitaltechnik Wintersemester 2017/2018 11. Übung



## Andreas Engel, Raad Bahmani

**KW03** 

Die Präsenzübungen werden in Kleingruppen während der wöchentlichen Übungsstunde bearbeitet. Bei Fragen hilft Ihnen Ihr Tutor gerne weiter. Mit der angegebenen Bearbeitungszeit für die einzelnen Aufgaben können Sie Ihren Leistungsstand besser einschätzen.

#### Übung 11.1 Zeitverhalten sequentieller Beschreibungen

[15 min]

Ermitteln Sie das Schaltverhalten der nachfolgenden Signale für die ersten 100 ns. Bedenken Sie dabei, dass bei einfachen **always** Blöcken (im Gegensatz zu **always\_comb**) die Signalinitialisierung nicht als Signaländerung interpretiert wird.

seq/timing.sv

```
`timescale 1 ns / 10 ps
  module timing;
    localparam x = 2;
3
    logic [2:0] a = 0;
    always begin if (!a[0]) #10; else #(3+x); a <= a+1; end
     logic b, c, d, e, f, g, h, i, j;
     assign b = ^a;
     always
                                                        d = c; @(negedge a[0]); end
                         begin
                                            c = b;
10
                                            e = b; \#a; f = e; @(posedge a[0]); end
     always
                         begin
11
     always @(negedge b) begin
12
                                   g \ll c; h \ll g;
                                                                                   end
    always @(f|d)
                         begin #2; i = e; j <= i;
                                                                                   end
13
  endmodule
```



Wandeln Sie folgende kontrollflusslastige Beschreibung eines sequentiellen 4 bit Multiplizierers in eine äquivalente Beschreibung um, welche dessen Umsetzung als Register-Transfer-Logik besser erkennen lässt. Verfolgen Sie dafür folgende Grundregeln:

- nur ein Signal pro always\_ff Block (beschreibt ein Register)
- kombinatorische Logik vollständig als nebenläufige Zuweisungen (beschreibt die Transfer-Logik)

#### arith/mul/sequential.sv

```
module mul (input logic CLK, RST, START, input logic [3:0] A, B,
                output logic DONE,
                                                output logic [7:0] Y);
2
     logic [2:0] n;
     logic [3:0] b;
     logic [7:0] a, p;
     always_ff @(posedge CLK) begin
8
       if (RST) begin
         \{n, a, b, p, DONE, Y\} \le 0;
10
       end else if (START) begin
11
         p \ll 0; a \ll A; b \ll B; n \ll 4; DONE \ll 0;
12
       end else if (n > 1) begin
13
         if (b[0]) p <= p + a;
14
         a \le a \le 1; b \le b >> 1; n \le n-1;
15
       end else if (n == 1) begin
16
         Y \le b[0] ? p + a : p; n \le 0; DONE \le 1;
17
18
       end else begin
         {DONE, Y} <= 0;
19
       end
20
     end
21
   endmodule
```

## Übung 11.3 Robuste Endliche Automaten

[20 min]

Implementieren Sie folgende endliche Automaten in SystemVerilog. Wenn eines der Eingangsbits 1'bz oder 1'bx ist, soll der Automat in den Startzustand wechseln und dabei kein Ausgangsbit auf 1 setzen. Verwenden Sie den === Operator zum Vergleich zwischen Ausdrücken vierwertiger Logik, da ein Vergleich mit s == 1'bx für alle Werte von s immer 1'bx ergibt und dieses als logisch falsch interpretiert wird.

a)





Übung 11.4 RCA-basierter Zähler

[30 min]

# Übung 11.4.1 Generischer Ripple-Carry Adder (RCA)

Implementieren Sie den RCA aus Übung 10.5.3 für eine generische Bitbreite mit dem Parameter WIDTH. Halb- und Volladdierer sollen aus den Übungen 10.5.1 und 10.5.2 übernommen werden.

## Übung 11.4.2 Zähler

Verwenden Sie den generischen RCA zur Implementierung eines 10 bit Zählers mit folgender Schnittstelle:

arith/counter.sv

Das Zählerregister soll eine Ausgabeverzögerung von  $t_{\rm ccq}=t_{\rm pcq}=2\,{\rm ns}$  haben.

#### Übung 11.4.3 Testbench

Implementieren Sie eine selbstüberprüfende Testbench für den Zähler aus Übung 11.4.2. Diese soll einen 20 MHz Takt an den Zähler anlegen und das funktionale Verhalten des Zählers überprüfen.