#### 计算机组成原理实验报告

#### 一、 CPU 设计文档

#### (一) 总体设计



图表 1 模块设计

```
21 module mips(
          input clk,
  22
          input reset
  23
  24
  25
         wire ctr_jr, ctr_jal, ctr_nPCsel, ctr_MemWrite, ctr_RegWrite, ctr_MemtoReg, ctr_ALUSrc, ctr_RegDst;
  26
         wire [1:0] ctr_EXTop;
         wire [2:0] ctr_ALUctr;
  27
  28
         wire [31:0] ctr_instruction;
         ctr CTR (
  31
           .jr(ctr_jr),
  32
            .jal(ctr_jal),
  33
            .nPCsel(ctr_nPCsel),
  34
            .MemWrite(ctr_MemWrite),
  35
             .RegWrite(ctr_RegWrite),
  36
            .MemtoReg(ctr MemtoReg),
             .ALUSrc(ctr_ALUSrc),
  37
  38
            .RegDst(ctr RegDst),
             .EXTop(ctr_EXTop),
  39
            .ALUctr(ctr ALUctr),
  40
  41
             .instruction(ctr_instruction)
  42
            );
  43
  44
         datapath DATAPATH (
  45
  46
            .clk(clk),
  47
            .reset (reset),
            .datapath_jr(ctr_jr),
  48
            .datapath_jal(ctr_jal),
  49
            .datapath_nPCsel(ctr_nPCsel),
  51
            .datapath_MemWrite(ctr_MemWrite),
  52
            .datapath_RegWrite(ctr_RegWrite),
  53
            .datapath MemtoReg(ctr MemtoReg),
            .datapath_ALUSrc(ctr_ALUSrc),
```

图表 2 总体设计

```
55 .datapath_RegDst(ctr_RegDst),
56 .datapath_EXTop(ctr_EXTop),
57 .datapath_ALUctr(ctr_ALUctr),
58
59 .datapath_instruction(ctr_instruction)
60 );
61
62 endmodule
63
```

图表 3 总体设计

#### (二) 数据通路设计

#### 1. datapath(数据通路)

```
module datapath(
    input clk,
    input reset,
    input datapath jr,
    input datapath jr,
    input datapath nPCsel,
    input datapath nPCsel,
    input datapath nPCsel,
    input datapath RegNrite,
    input datapath RegNrite,
    input datapath RegNrite,
    input datapath MEMSTRE,
    input datapath ALUStc,
    input datapath ALUStc,
    input [1:0] datapath EXTop,
    input [2:0] datapath ALUStc,
    input [2:0] datapath instruction
    );
    wire [3:0] writereg temp, writereg, rt, rd;
    wire [3:0] writereg temp, writereg, rt, rd;
    wire [3:0] alu_Result, dm_dout, ext_immed32, grf_readdatal, grf_readdata2, mux32_2_C, ifu_PC, ifu_PC4, data, data_temp, ALU

ifu IFU (
    instruction(datapath_instruction),
    .PC4(ifu_PC),
    .PC4(ifu_PC),
    .PC4(ifu_PC),
    .Ck(clk),
    .reset(reset),
    .immed32(cxt_immed32),
    .immed32(sxt_immed32),
    .immed32(sxt_immed32),
    .immed32(sxt_immed32),
    .immed32(sxt_immed32),
    .immed32(sxt_immed32),
    .immed32(sxt_immed32),
    .immed32(datapath_jal),
    .jal(datapath_jal),
    .jal(datapath_jal),
    .jal(datapath_jal),
    .jal(datapath_jal),
    .jal(datapath_jal),
    .jal(datapath_jal),
    .zero(alu_Zero)

set
```

#### 图表 4datapath

```
56 ext EXT (
57 .immed32(ext_immed32),
58
59 .immed16(datapath_instruction[15:0]),
60 .EXTop(datapath_EXTop)
61 );
62
63 mux5_2 MUX1 (
64 .A5(datapath_instruction[20:16]),
65 .B5(datapath_instruction[15:11]),
66 .option(datapath_RegDst),
67 .C5(writereg_temp)
68 );
69
70 mux5_2 MUX2 (
71 .A5(writereg_temp),
72 .B5(5'hif),
73 .option(datapath_jal),
6.C5(writereg)
75 );
76
77 mux3_2 MUX3 (
78 .A32(grf_readdata2),
79 .B32(ext_immed32),
80 .option(datapath_ALUSrc),
81 .C32(ALU_B)
82 );
83
84 mux32_2 MUX4 (
85 .A32(alu_Result),
86 .B32(dm_dout),
87 .Option(datapath_MemtoReg),
88 .C32(data_temp)
89 );
```

图表 5datapath

#### 图表 6datapath

```
124 .PC(ifu_PC),
125 .MemWrite(datapath_MemWrite),
126 .ADDR(alu_Result),
127 .din(grf_readdata2)
128 );
129
130 endmodule
131
```

图表 7datapath

表格 1datapath 端口说明

| 信号名          | 方向 | 描述              |
|--------------|----|-----------------|
| clk          | I  | 时钟信号            |
|              |    | 复位信号            |
| reset        | I  | 1: 复位           |
|              |    | 0: 无效           |
|              |    | 控制器发来 jr 信号     |
| datapath_jr  | I  | 1: jr 指令        |
|              |    | 0: 无效           |
|              |    | 控制器发来 jal 信号    |
| datapath_jal | I  | 1: jal 指令       |
|              |    | 0: 无效           |
|              |    | 控制器发来 nPCsel 信号 |

| datapath_nPCsel      | I | 1: 跳转指令           |
|----------------------|---|-------------------|
|                      |   | 0: 无效             |
|                      |   | 控制器发来 MemWrite 信号 |
| datapath_MemWrite    | I | 1: 写内存            |
|                      |   | 0: 无效             |
|                      |   | 控制器发来 RegWrite 信号 |
| datapath_RegWrite    | I | 1: 写寄存器           |
|                      |   | 0: 无效             |
|                      |   | 控制器发来 MemtoReg 信号 |
| datapath_MemtoReg    | ı | 1: 内存输出有效内容       |
|                      |   | 0: 无效             |
|                      |   | 控制器发来 ALUSrc 信号   |
| datapath_ALUSrc      | I | 1: 32 位立即数有效      |
|                      |   | 0: 无效             |
|                      |   | 控制器发来 RegDst 信号   |
| datapath_RegDst      | I | 1: 写入 rd 寄存器      |
|                      |   | 0: 写入 rt 寄存器      |
|                      |   | 控制器发来 EXTop 信号    |
|                      |   | 00: 无符号扩展         |
|                      |   | 01: 低 16 位补 0     |
| datapath_EXTop[1:0]  | I | 10:有符号扩展          |
|                      |   | 11: 有符号扩展后逻辑左     |
|                      |   | 移两位               |
|                      |   | 控制器发来 ALUctr 信号   |
|                      |   | 控制信号              |
| datapath_ALUctr[2:0] | I | 000: 加运算          |
|                      |   | 001: 减运算          |
|                      |   | 010: 或运算          |
|                      |   | 011: 输出写入数据 2     |

|                            |   | 100: 异或运算 |
|----------------------------|---|-----------|
| datapath_instruction[31:0] | 0 | 发给控制器的指令  |

表格 2datapath 功能定义

| 序号 | 功能名称   | 功能描述             |
|----|--------|------------------|
|    |        | 通过 datapath,以声明中 |
| 1  | 连接基本模块 | 间变量和实例化引用的方式     |
|    |        | 连接各基础模块          |

#### 2. ifu(取指令单元)

```
21 module ifu(
  22
         input clk,
  23
         input reset,
         input [31:0] immed32,
input [25:0] immed26,
  24
  25
  26
         input [31:0] regldata,
         input jal, input jr,
  27
  28
  29
         input nPCsel,
         input Zero,
  30
         output [31:0] instruction,
  31
  32
         output reg [31:0] PC,
         output [31:0] PC4
  33
  34
          );
  35
         reg [31:0] instructions [1023:0];
         integer i;
  36
         assign PC4 = PC + 4;
  37
  38
         initial begin
  39
            PC = 32'h00003000;
  40
  41
             for (i = 0; i < 1024; i = i + 1)
            instructions[i] = 0;
$readmemh("code.txt", instructions);
  42
  43
  44
         assign instruction = instructions[PC[11:2]];
  45
  46
  47
         always @(posedge clk) begin
            if (reset) begin
  48
               PC <= 32'h00003000;
  49
  50
             end
  51
            else begin
               if (jr)
  52
                  PC <= regldata;
  53
54
               else begin
```

图表 8ifu

```
55
               if (jal)
 56
                  PC <= {PC[31:28], immed26, 2'b0};
                else begin
  57
                  if (nPCsel == 1 && Zero == 1)
 58
                     PC \leftarrow PC + 4 + immed32;
 59
 60
                  else
                     PC <= PC + 4;
  61
                end
  62
  63
             end
  64
          end
  65
       end
  66
  67 endmodule
  68
```

图表 9ifu

表格 3ifu 端口说明

| 信号名            | 方向 | 描述               |
|----------------|----|------------------|
|                |    | 控制器发来 jr 信号      |
| jr             | 1  | 1: jr 指令         |
|                |    | 0: 无效            |
|                |    | 复位信号             |
| reset          | 1  | 1: 复位            |
|                |    | 0: 无效            |
| clk            | 1  | 时钟信号             |
|                |    | 控制器发来 jal 信号     |
| jal            | 1  | 1: jal 指令        |
|                |    | 0: 无效            |
|                |    | 控制器发来 nPCsel 信号  |
| nPCse l        | I  | 1: 跳转指令          |
|                |    | 0: 无效            |
|                |    | alu 发来 Zero 信号   |
| Zero           | 1  | 1:alu 两输入相等      |
|                |    | 0: alu 两输入不等     |
| i mmed32[31:0] | I  | ext 发来 32 位立即数信号 |
| immed26[25:0]  | 1  | 26 位立即数信号        |

| reg1data[31:0]    | I | grf 发来 reg1 的值 |
|-------------------|---|----------------|
| instruction[31:0] | 0 | 输出的指令          |
| PC[31:0]          | 0 | 输出的当前 PC       |
| PC4[31:0]         | 0 | 输出的当前 PC+4     |

表格 4 ifu 功能定义

| 序号 | 功能名称      | 功能描述                   |
|----|-----------|------------------------|
| 1  | 复位        | 复位信号有效时,PC 被置          |
|    |           | 为 0×00000000           |
| 2  | 取指令       | 根据 PC 从 IM 中取出指令       |
|    |           | PC←PC+4    PC←reg1data |
| 3  | 计算下一条指令地址 | PC←PC + 4 + immed32    |
|    |           | PC←{PC[31:28],         |
|    |           | immed26, 2'b0}         |

## 3. grf(通用寄存器组)

```
21 module grf(
  22
        input clk,
  23
        input reset,
        input [31:0] writedata,
  24
        input [4:0] writereg,
  25
        input [31:0] instruction,
  26
        input regwrite,
  27
        input [31:0] PC,
  28
        output [31:0] readdata1,
  29
        output [31:0] readdata2
  30
  31
         );
  32
        reg [31:0] regs [31:0];
  33
         integer i;
  34
        assign readdata1 = regs[instruction[25:21]];
  35
         assign readdata2 = regs[instruction[20:16]];
  36
        initial begin
           for (i = 0; i < 32; i = i + 1) begin
  37
              regs[i] = 0;
  38
           end
  39
        end
  40
  41
        always @(posedge clk) begin
  42
           if (reset) begin
  43
               for (i = 0; i < 32; i = i + 1) begin
  44
                 regs[i] <= 0;
  45
  46
  47
           end
  48
           else begin
  49
              if (regwrite) begin
  50
                 regs[writereg] <= writedata;
                  $display("@%h: $%d <= %h", PC, writereg, writedata);
  51
               end
  52
              regs[0] <= 0;
  53
           end
  54
  55
```

图表 10grf

表格 5grf 端口说明

| 信号名               | 方向 | 描述         |
|-------------------|----|------------|
| writedata[31:0]   | I  | 写入的 32 位数据 |
|                   |    | 复位信号       |
| reset             | I  | 1: 复位      |
|                   |    | 0: 无效      |
| clk               | I  | 时钟信号       |
| instruction[31:0] | I  | 指令         |
| writereg[4:0]     | ı  | 写寄存器编号     |
|                   |    | 写控制信号      |
| regwrite          | I  | 1: 写入      |

|                 |   | 0: 无效        |
|-----------------|---|--------------|
| readdata1[31:0] | 0 | 32 位寄存器 1 输出 |
| readdata2[31:0] | 0 | 32 位寄存器 2 输出 |

表格 6grf 功能定义

| 序号 | 功能名称 | 功能描述             |
|----|------|------------------|
| 1  | 复位   | 复位信号有效时,32个寄     |
|    |      | 存器被置为 0x00000000 |
| 2  | 写寄存器 | 写寄存器控制信号有效时,     |
|    |      | 把 32 位数据写入寄存器    |
| 3  | 读寄存器 | 根据输入的地址读出两个寄     |
|    |      | 存器中的值            |

### 4. alu (算术逻辑单元)

**图表** 11ALU

表格 7alu 端口说明

| 信号名        | 方向 | 描述         |
|------------|----|------------|
| A[31:0]    | I  | 32 位写入数据 1 |
| B[31:0]    | I  | 32 位写入数据 2 |
|            |    | 控制信号       |
|            |    | 000: 加运算   |
| ALU0p[2:0] | I  | 001: 减运算   |
|            |    | 010: 或运算   |

|              |   | 011: 输出写入数据 2 |
|--------------|---|---------------|
|              |   | 100:异或运算      |
|              |   | 相等信号          |
| Zero         | 0 | 1: 相等         |
|              |   | 0: 不相等        |
| Result[31:0] | 0 | 32 位输出数据      |

表格 8alu 功能定义

| 序号 | 功能名称     | 功能描述 |
|----|----------|------|
| 1  | 加运算      | A+B  |
| 2  | 减运算      | A-B  |
| 3  | 或运算      | A B  |
| 4  | 输出写入数据 2 | В    |
| 5  | 异或运算     | A^B  |
| 6  | 比较运算     | A==B |

## 5. dm (数据存储器)

```
21 module dm(
  22
          input clk,
  23
          input reset,
  24
          input MemWrite,
          input [31:0] ADDR,
  25
  26
          input [31:0] din,
          input [31:0] PC,
  27
          output [31:0] dout
  28
          );
wire [9:0] addr;
  29
  30
          assign addr = ADDR[11:2];
  31
          reg [31:0] memory[1023:0];
  32
  33
          integer i;
          assign dout = MemWrite ? din : memory[addr];
  34
  35
          initial begin
  36
            for (i = 0; i < 1024; i = i + 1) begin
  38
               memory[i] = 0;
  39
            end
         end
  40
  41
          always @(posedge clk) begin
  42
            if (reset) begin
  for (i = 0; i < 1024; i = i + 1) begin
    memory[i] <= 0;</pre>
  43
  44
  45
                end
  46
  47
            end
  48
             else begin
  49
               if (MemWrite) begin
                  memory[addr] <= din;
$display("@%h: *%h <= %h", PC, ADDR, din);</pre>
  50
  51
  52
                end
  53
             end
  54
          end
```

图表 12dm

#### 1) 端口说明

表格 9dm 端口说明

| 信号名         | 方向 | 描述         |  |  |
|-------------|----|------------|--|--|
| ADDR [31:0] | I  | 32 位写入内存地址 |  |  |
| din[31:0]   | I  | 32 位写入数据   |  |  |
| clk         | I  | 时钟信号       |  |  |
|             |    | 复位信号       |  |  |
| reset       | I  | 1: 复位      |  |  |
|             |    | 0: 无效      |  |  |
| PC[31:0]    | I  | 当前 PC      |  |  |
|             |    | 写内存控制信号    |  |  |
| MemWrite    | I  | 1: 写入      |  |  |
|             |    | 0: 无效      |  |  |
| dout[31:0]  | 0  | 32 位输出数据   |  |  |

### 2) 功能定义

表格 10dm 功能定义

| 序号 | 功能名称 | 功能描述           |  |  |  |
|----|------|----------------|--|--|--|
|    |      | 复位信号有效时,内存和读   |  |  |  |
| 1  | 复位   | 出内存的寄存器被置为     |  |  |  |
|    |      | 0×00000000     |  |  |  |
|    |      | 写内存控制信号有效时,根   |  |  |  |
| 2  | 写内存  | 据输入的地址写入 32 位数 |  |  |  |
|    |      | 据              |  |  |  |
| 3  | 读内存  | 根据输入的地址读出内存数   |  |  |  |
|    |      | 据              |  |  |  |

#### 6. ext (位扩展器)

```
21 module ext(
        input [15:0] immed16,
input [1:0] EXTop,
  22
  23
  24
          output [31:0] immed32
  25
           );
          assign immed32 = (EXTop == 0) ? {16'b0, immed16} :

((EXTop == 1) ? {immed16, 16'b0} :

((EXTop == 2) ? ((immed16[15]) ? {{16{1'b1}}, immed16} :
  26
  27
  28
                   {{16'b0}, immed16}) : ((immed16[15]) ? {{14{1'b1}}, immed16, 2'b0} :
  29
                   {14'b0, immed16, 2'b0})));
  30
  31
 32 endmodule
33
```

图表 13ext

表格 11ext 端口说明

| 信号名           | 方向 | 描述             |
|---------------|----|----------------|
| immed16[15:0] | I  | 16 位写入立即数      |
|               |    | 扩展控制信号         |
|               |    | 00:无符号扩展       |
| EXTop[1:0]    | I  | 01:低 16 位补 0   |
|               |    | 10:有符号扩展       |
|               |    | 11: 有符号扩展后逻辑左移 |
|               |    | 两位             |

| Immed32[31:0] | 0 | 32 位输出立即数 |
|---------------|---|-----------|
|---------------|---|-----------|

表格 12ext 功能定义

| 序号 | 功能名称    功能描述                 |                       |  |  |  |  |
|----|------------------------------|-----------------------|--|--|--|--|
| 1  | 无符号扩展                        | 高 16 位补 0             |  |  |  |  |
| 2  | 低 16 位补 0 低 16 位补 0          |                       |  |  |  |  |
| 3  | 有符号扩展 Immed [15] 为 1 时高 16 ( |                       |  |  |  |  |
|    |                              | 1, 为 0 时高 16 位补 0     |  |  |  |  |
|    |                              | Immed[15]为 1 时高 16 位补 |  |  |  |  |
| 4  | 有符号扩展后逻辑左移两位                 | 1, 为0时高16位补0, 再       |  |  |  |  |
|    |                              | 左移两位,溢出舍去,低 2         |  |  |  |  |
|    |                              | 位补 0                  |  |  |  |  |

#### 7. mux (多路选择器)

```
21 module mux5 2(
22
       input [4:0] A5,
       input [4:0] B5,
23
24
       input option,
25
       output [4:0] C5
26
       );
       assign C5 = option ? B5 : A5;
27
28
29
   endmodule
30
31 module mux32 2(
32
      input [31:0] A32,
       input [31:0] B32,
33
       input option,
34
       output [31:0] C32
35
36
       );
37
       assign C32 = option ? B32 : A32;
38
39
40
   endmodule
41
```

图表 14mux

表格 13mux 端口说明

| 信号名        | 方向 | 描述         |  |
|------------|----|------------|--|
| A5[4:0]    | I  | 5 位输入 A5   |  |
| B5 [4:0]   | I  | 5 位输入 B5   |  |
|            |    | 选择控制信号     |  |
| option     | I  | 1: 输出 B5   |  |
|            |    | 0: 输出 A5   |  |
| C5[4:0]    | 0  | 5 位输出 C5   |  |
| A32 [31:0] | I  | 32 位输入 A32 |  |
| B32[31:0]  | I  | 32 位输入 B32 |  |
|            |    | 选择控制信号     |  |
| option     | ı  | 1: 输出 B32  |  |
|            |    | 0: 输出 A32  |  |
| C32 [31:0] | 0  | 32 位输出 C32 |  |

表格 14mux 功能定义

| 序号 | 功能名称         | 功能描述             |
|----|--------------|------------------|
| 1  | 5 位输入 2 选 1  | option为1输出B5,为0  |
|    |              | 输出 A5            |
| 2  | 32 位输入 2 选 1 | option为1输出B32,为0 |
|    |              | 输出 A32           |

## (三) 控制器设计

```
29 module ctr(
              input [31:0] instruction,
   30
              output jr,
output jal,
   31
   32
              output [2:0] ALUCTT,
   33
              output [1:0] EXTop,
   34
              output nPCsel,
   35
              output MemWrite,
   36
               output RegWrite,
   37
               output MemtoReg,
   38
               output ALUSrc,
   39
              output RegDst
   40
   41
               assign jr = (instruction[31:26] == 6'b0 && instruction[5:0] == 6'b001000) ? 1 : 0;
assign jal = (instruction[31:26] == 'jal) ? 1 : 0;
assign ALUctr = (instruction[31:26] == 'xori) ? 4 :
   42
   43
   44
                         ((instruction[31:26] == 'lui) ? 3 : ((instruction[31:26] == 'ori) ? 2 : ((instruction[31:26] == 0 && instruction[5:0] == 6'b100011) ? 1 : 0)));
    45
   47
               assign EXTop = (instruction[31:26] == 'beq) ? 3:
                         ((instruction[31:26] == 'lw || instruction[31:26] == 'sw) ? 2 : ((instruction[31:26] == 'lui) ? 1 : 0));
   48
   49
               assign nPCsel = (instruction[31:26] == 'beq) ? 1 : 0;
   50
               assign MemWrite = (instruction[31:26] == 'sw) ? 1 : 0;
assign RegWrite = (instruction[31:26] == 'ori || instruction[31:26] == 'lw || instruction[31:26] == 'lui
   51
   52
                        || instruction[31:26] == 'jal || instruction[31:26] == 'xori
|| (instruction[31:26] == 0 && instruction[5:0] == 6'b100001)
|| (instruction[31:26] == 0 && instruction[5:0] == 6'b100011)) ? 1 : 0;
   53
   54
   55
              assign MemtoReg = (instruction[31:26] == 'lw) ? 1 : 0;
assign ALUSrc = (instruction[31:26] == 'ori || instruction[31:26] == 'lw
|| instruction[31:26] == 'sw || instruction[31:26] == 'lui) ? 1 : 0;
assign RegDst = ((instruction[31:26] == 0 && instruction[5:0] == 6'b100001)
   56
   57
   58
   59
                        || (instruction[31:26] == 0 && instruction[5:0] == 6'b100011)) ? 1 : 0;
   60
   61
   62 endmodule
```

图表 15ctr

### 1. 端口说明

表格 15ctr 端口说明

|                   |    | 721H 1000 70 H 000 |
|-------------------|----|--------------------|
| 信号名               | 方向 | 描述                 |
| instruction[31:0] | I  | 32 位指令             |
|                   |    | grf 写寄存器决定信号       |
| RegDst            | 0  | 1: rd              |
|                   |    | 0: rt              |
|                   |    | alu 输入数据 B 决定信号    |
| ALUSrc            | 0  | 1: 32 位立即数         |
|                   |    | 0: GRF 寄存器 2 输出值   |
|                   |    | grf 写入数据决定信号       |
| MemtoReg          | 0  | 1: DM 输出数据         |
|                   |    | 0: ALU 输出数据        |
|                   |    | grf 写寄存器信号         |
| RegWrite          | 0  | 1: 写寄存器            |
|                   |    | 0: 无效              |

|             |   | 写内存 dm 信号           |
|-------------|---|---------------------|
|             |   |                     |
| MemWrite    | 0 | 1:写入内存              |
|             |   | 0: 无效               |
|             |   | 跳转信 <del>号</del>    |
|             |   | Zero为1时:            |
|             |   | 1: 跳转               |
| nPC_sel     | 0 | 0: 无效               |
|             |   | Zero为0时:            |
|             |   | 无效                  |
|             |   | 扩展控制信号              |
|             |   | 00: 无符号扩展           |
| EXTop [1:0] | 0 | 01: 低 16 位补 0       |
|             |   | 10:有符号扩展            |
|             |   | 11: 有符号扩展后逻辑左移      |
|             |   | 两位                  |
|             |   | alu 控制信号            |
|             |   | 000: 加运算            |
| ALUctr[2:0] | 0 | 001: 减运算            |
|             |   | 010: 或运算            |
|             |   | 011: 输出写入数据 2       |
|             |   | 100:异或运算            |
|             |   | jr 信号               |
| jr          | 0 | 1: jr 指令            |
|             |   | 0: 无效               |
|             |   | jal 信号              |
| jal         | 0 | 1: jal 指令           |
|             |   | 0: 无效               |
| jal         | 0 | jal 信号<br>1: jal 指令 |

## 2. 真值表

| func  | 1000 | 1000 | 0010 |      |      |      |      |      |      |      |      |
|-------|------|------|------|------|------|------|------|------|------|------|------|
|       | 01   | 11   | 00   |      |      |      |      |      |      |      |      |
| ор    | 0000 | 0000 | 0000 | 0011 | 1000 | 1010 | 0001 | 0011 | 0000 | 0011 | 0000 |
|       | 00   | 00   | 00   | 01   | 11   | 11   | 00   | 11   | 00   | 10   | 11   |
|       | addu | subu | jr   | ori  | Ιw   | sw   | beq  | lui  | nop  | xori | jal  |
| RegDs | 1    | 1    | 0    | 0    | 0    | х    | х    | 0    | 0    | 0    | 0    |
| t     |      |      |      |      |      |      |      |      |      |      |      |
| ALUSr | 0    | 0    | 0    | 1    | 1    | 1    | 0    | 1    | 0    | 1    | 0    |
| С     |      |      |      |      |      |      |      |      |      |      |      |
| Memto | 0    | 0    | 0    | 0    | 1    | х    | х    | х    | 0    | 0    | 0    |
| Reg   |      |      |      |      |      |      |      |      |      |      |      |
| RegWr | 1    | 1    | 0    | 1    | 1    | 0    | 0    | 1    | 0    | 1    | 1    |
| ite   |      |      |      |      |      |      |      |      |      |      |      |
| MemWr | 0    | 0    | 0    | 0    | 0    | 1    | 0    | 0    | 0    | 0    | 0    |
| ite   |      |      |      |      |      |      |      |      |      |      |      |
| nPC_s | 0    | 0    | 0    | 0    | 0    | 0    | 1    | 0    | 0    | 0    | 0    |
| el    |      |      |      |      |      |      |      |      |      |      |      |
| EXTop | х    | х    | 00   | 00   | 10   | 10   | 11   | 01   | 00   | 00   | 00   |
| ALUct | 000  | 001  | 000  | 010  | 000  | 000  | х    | 011  | 000  | 100  | 000  |
| r     |      |      |      |      |      |      |      |      |      |      |      |
| jr    | 0    | 0    | 1    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
| jal   | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 1    |

# (四) 测试程序

# (一) 测试程序

- .data
- .text

#测试 ori 指令

#第三个立即数是无符号扩展,不存在负数的情况

ori \$a0, \$0, 123 #测试与 0 进行 or 运算

ori \$a1, \$a0, 456 #测试两个非 0 数的 or 运算

#测试 lui 指今

lui \$a2, 123 #测试,构造正数

lui \$a3, 0xffff #测试,构造负数

#测试 addu 指令

#无符号相加,不存在负数情况

addu \$s0, \$a0, \$a2 #测试正数相加

#测试 subu 指令

#无符号相减,不存在负数情况

subu \$s1, \$a2, \$a0 #测试正数相减

#测试 sw 指令

ori \$t0, \$t0, 0x0000 #构造 0

sw \$a0, 0(\$t0) #测试 0111 1011 存入内存

sw \$a1, 4(\$t0) #测试 1\_1111\_1011 **存入内存** 

## #测试 1w 指令

lw \$s0, 0(\$t0) #测试内存写寄存器

lw \$s1, 4(\$t0) #测试内存写寄存器

### #测试 beg 指令

ori \$a0, \$0, 1 #**构造** 1

ori \$a1, \$0, 2 #**构造** 2

ori \$a2, \$0, 1 #**构造**1

beq \$a0, \$a1, loop1 #测试不跳转

nop

beq \$a0, \$a2, loop2 #测试跳转

nop

loop1:ori \$a0, \$0, 0

loop2:ori \$a1, \$0, 0

## #测试 jal, jr 指令

ori \$s2, \$2, 1

ori \$s3, \$2, 2

addu \$s4, \$s2, \$s3

jal loop

nop

jal end

nop

ori \$s2, \$2, 3

loop: ori \$s3, \$2, 4

jr \$ra

end: nop

## (二) 机器码

3404007b

348501c8

3c06007b

3c07ffff

00868021

00c48823

35080000

ad040000

ad050004

8d100000

8d110004

34040001

34050002

34060001

10850003

0000000

10860002

0000000

34040000

34050000

34520001

34530002

0253a021

0c000c1c

0000000

0c000c1e

0000000

34520003

34530004

03e00008

0000000

### (三) 期望输出

\$a0 0x0000001

\$a2 0x0000001

\$a3 0xffff0000

\$s0 0x0000007b

\$s1 0x000001fb

\$s2 0x0000001

\$s3 0x0000004

\$ra 0x00003068

| Address    | Value (+0) | Value (+4) | Value (+8) | Value (+c) | Value (+10) | Value (+14) | Value (+18) | Value (+1c) |
|------------|------------|------------|------------|------------|-------------|-------------|-------------|-------------|
| 0x00000000 | 0х0000007Ъ | 0x000001fb | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000020 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000040 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000060 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000080 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x000000a0 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x000000e0 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x000000e0 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000100 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000120 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000140 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000160 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x00000180 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |
| 0x000001a0 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x00000000  |

图表 16MARS 输出

| \$zero | 0  | 0x00000000 |
|--------|----|------------|
| \$at   | 1  | 0x00000000 |
| \$v0   | 2  | 0x00000000 |
| \$v1   | 3  | 0x00000000 |
| \$a0   | 4  | 0x00000001 |
| \$a1   | 5  | 0x00000000 |
| \$a2   | 6  | 0x00000001 |
| \$a3   | 7  | 0xffff0000 |
| \$t0   | 8  | 0x00000000 |
| \$t1   | 9  | 0x00000000 |
| \$t2   | 10 | 0x00000000 |
| \$t3   | 11 | 0x00000000 |
| \$t4   | 12 | 0x00000000 |
| \$t5   | 13 | 0x00000000 |
| \$t6   | 14 | 0x00000000 |
| \$t7   | 15 | 0x00000000 |
| \$s0   | 16 | 0х0000007Ъ |
| \$s1   | 17 | 0x000001fb |
| \$s2   | 18 | 0x00000001 |
| \$s3   | 19 | 0x00000004 |
| \$s4   | 20 | 0x00000003 |
| \$s5   | 21 | 0x00000000 |
| \$s6   | 22 | 0x00000000 |
| \$s7   | 23 | 0x00000000 |
| \$t8   | 24 | 0x00000000 |
| \$t9   | 25 | 0x00000000 |
| \$k0   | 26 | 0x00000000 |
| \$k1   | 27 | 0x00000000 |
| \$gp   | 28 | 0x00001800 |
| \$sp   | 29 | 0x00002ffc |
| \$fp   | 30 | 0x00000000 |
| \$ra   | 31 | 0x00003068 |
| pc     |    | 0x0000307c |
| hi     |    | 0x00000000 |
| 10     |    | 0x00000000 |

图表 17MARS 输出

### (四) Verilog 输出

@00003000: \$ 4 <= 0000007b

@00003004: \$ 5 <= 000001fb

@00003008: \$ 6 <= 007b0000

@0000300c: \$ 7 <= ffff0000

@00003010: \$16 <= 007b007b

@00003014: \$17 <= 007aff85

@00003018: \$ 8 <= 00000000

@0000301c: \*00000000 <= 0000007b

@00003020: \*00000004 <= 000001fb

@00003024: \$16 <= 0000007b

@00003028: \$17 <= 000001fb

@0000302c: \$ 4 <= 0000001

@00003030: \$ 5 <= 00000002

@00003034: \$ 6 <= 00000001

@0000304c: \$ 5 <= 00000000

@00003050: \$18 <= 00000001

@00003054: \$19 <= 00000002

@00003058: \$20 <= 00000003

@0000305c: \$31 <= 00003060

@00003070: \$19 <= 00000004

@00003064: \$31 <= 00003068

#### (五) 结论

期望输出与实际输出相同。

#### 二、思考题

(一) 根据你的理解,在下面给出的 DM 的输入示例中,地址信号 addr 位数为什么是[11:2]而不是[9:0]? 这个 addr 信号又是从哪里来的?

输入 DM 的 addr 位宽为 10 位, 取得是 32 位 addr 的 2-11 位。直接声明 [11:2] addr 则能更直观的提醒取得是 11:2 这 10 位,实际上与 9:0 没有区别。

从alu输出的 result得到。

(二) 在相应的部件中, reset 的优先级比其他控制信号(不包括 clk 信号)都要高,且相应的设计都是同步复位。清零信号 reset 是针对哪些部件进行清零复位操作?这些部件为什么需要清零?

对 ifu、dm、grf 进行复位。这些部件有寄存器或 ram, 清零时需要将这些寄存器或 ram 清空, 来初始化 cpu。

(三) 列举出用 Verilog 语言设计控制器的几种编码方式(至少三种),并给出代码示例。

利用 if-else、case 完成操作码和控制信号的值之间的对应,如 case (op)

6' b000011: begin

jal = 1;

• • • • • •

End

endcase

利用 assign 语句完成操作码和控制信号的值之间的对应,如

assign jr = (instruction[31:26] == 6'b0 && instruction[5:0] == 6'b001000) ? 1 : 0;

`define beq 6'b000100

assign nPCsel = (instruction[31:26] == beq) ? 1 : 0;

#### (四) 根据你所列举的编码方式,说明他们的优缺点。

if-else、case 方式对每个指令产生控制信号的过程简洁明了,易于添加新指令,但对每个信号的所有产生情况不够清晰; assign 对每个信号的所有产生情况集中到一起,但对一个指令所产生的所有信号不清晰,难以 debug; 宏定义使得上述两种方式更加清晰。

(五) C 语言是一种弱类型程序设计语言。C 语言中不对计算结果溢出进行处理,这意味着 C 语言要求程序员必须很清楚计算结果是否会导致溢出。因此,如果仅仅支持 C 语言,MIPS 指令的所有计算指令均可以忽略溢出。 请说明为什么在忽略溢出的前提下,addi与addiu是等价的,add与addu是等价的。提示: 阅读《MIPS32® Architecture For Programmers Volume II: The MIPS32® Instruction Set》中相关指令的Operation部分。

溢出即计算结果超出 32 位,对于支持 c 语言的 mips 指令,因 c 语言不处理溢出,addi 与 addiu 的结果相同,都看作没有溢出,即 addi 无需判断是否溢出并处理 overflow。同理 add 与 addu 等价,都不处理溢出所得 overflow 值。

### (六) 根据自己的设计说明单周期处理器的优缺点。

优点:每一条指令执行过程清晰,直观;

缺点:各个元件功能单一,不能复用,造成芯片面积大、成本高的缺陷。处理 n 条指令至少需要 n 个周期,周期取决于最长数据通路的耗时,耗时较长。

## (七) 简要说明 jal、jr 和堆栈的关系。

jal 跳转至函数, jr 跳转回原程序。函数调用时,\$s0-\$s7 八个寄存器为受保护寄存器,即在函数调用前后,这八个寄存器中的数值不能被修改,若函数对\$s0-\$s7 有修改,则需要用栈将原来值保存起来。当函数进行递归调用时,程序执行符合栈的先进后出模式,在执行 jal 后进栈, jr 返回后出栈,以保证受保护寄存器的值不变。