## آزمایش شماره ۸: پیادهسازی یک کامپیوتر

هدف از این پروژه طراحی و پیادهسازی یک پردازنده ساده تک سیکل است که باید تمامی جزئیات مربوط به یک پردازنده (واحد کنترل، مسیر داده، شمارنده برنامه، Decode ،Instruction Fetch و ....) با توجه به مطالب فراگرفته شده در درس معماری کامپیوتر برای آن در نظر گرفته شود.

## کامپیوتر پایه دارای ویژگیهای زیر است:

- هشت عدد رجیستر ۸ بیتی به نامهای R0 تا R7. این رجیستر بانک دارای دو پورت برای خواندن و یک پورت برای نوشتن است و خواندن از آن به صورت آسنکرون و نوشتن در آن به صورت سنکرون با کلاک و در لبه بالارونده کلاک انجام می شود. این رجیستر بانک باید به صورت یک ماژول مجزا در نظر گرفته شده و در ماژول اصلی از آن نمونه گرفته شود (پیاده سازی به شکل ساختاری).
- حافظه دستور (Instruction Memory که از این پس با نام IM شناخته می شود) به اندازه ۲۵۶خانه ۱۰۶بیتی. با توجه به مشخصات گفته شده، طول آدرس این حافظه و در نتیجه PC برنامه ۸ بیتی و همینطور دستورات و Instruction به مشخصات گفته شده، طول آدرس این حافظه و در نتیجه PC برنامه ۸ بیتی و همینطور دستورات و Register (IR)
  - حافظه داده (Data Memory که از این پس به آن DM گفته می شود) به اندازه ۲۵۶خانه ۸ بیتی.
  - گذرگاه داده 8 (Data Bus) بیتی. در نتیجه عرض بیت همهی دادهها و رجیسترها ۸ بیتی خواهد بود.
- کامپیوتر دارای ۴ پرچم (flag) است (CF-ZF-SF-OF) که این پرچمها بعد از انجام دستورات خاصی بروزرسانی می شوند. نحوه ی بروزرسانی این پرچمها در جدول ۱ توضیح داده شده است.
- کامپیوتر به صورت دو عملوندی است. این دو عملوند یا هر دو رجیستر هستند یا یک عملوند رجیستر و عملوند دیگر آدرس (آدرس DM یا DM) یا داده است. اگر بیت MSB دستور '' باشد، دو عملوند دستور از نوع رجیستر و یا یک عملوند رجیستر و عملوند دیگر یک داده ۳بیتی است. اگر بیت MSB دستور '' باشد، یک عملوند دستور از نوع رجیستر و عملوند دیگر یک داده و یا آدرس ۸بیتی است. (تشخیص نوع عملوند دوم از روی Opcode مشخص می شود)

دستورات کامپیوتر به همراه عملوندهای هر دستور، کد اسمبلی دستور و Flagهایی که به ازای هر دستور تحت تاثیر قرار می گیرند، در جدول زیر نشان داده شده است.

|   | Instruction | Operands | Description                                 | Flags Affected                     | Assembly code          |
|---|-------------|----------|---------------------------------------------|------------------------------------|------------------------|
| 1 | ADD         | REG, REG | operand1 = operand1 + operand2              | ALL Flags                          | 0-00000001-<br>RRRRRR  |
| 2 | AND         | REG, REG | Logical AND<br>Result is stored in operand1 | OF=0, CF=0<br>SF,ZF are<br>updated | 0-00000010-<br>RRRRRR  |
| 3 | SUB         | REG, REG | operand1 = operand1 - operand2              | ALL Flags                          | 0-000000011-<br>RRRRRR |

| 4  | OR   | REG, REG             | Logical OR<br>Result is stored in operand1.                                                                                                                                                         | OF=0, CF=0<br>SF,ZF are<br>updated                                                                              | 0-000000100-<br>RRRRRR               |
|----|------|----------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|--------------------------------------|
| 5  | XOR  | REG, REG             | Logical XOR<br>Result is stored in operand1.                                                                                                                                                        | OF=0, CF=0<br>SF,ZF are<br>updated                                                                              | 0-000000101-<br>RRRRRR               |
| 6  | MOV  | REG, REG             | Copy operand2 to operand1                                                                                                                                                                           | NONE                                                                                                            | 0-00000110-<br>RRR <mark>RR</mark> R |
| 7  | XCHG | REG, REG             | Exchange values of two operands                                                                                                                                                                     | NONE                                                                                                            | 0-00000111-<br>RRR <mark>RRR</mark>  |
| 8  | NOT  | REG                  | One's complement negate operand1 = ~ operand1                                                                                                                                                       | NONE                                                                                                            | 0-000001000-<br>RRRXXX               |
| 9  | SAR  | REG, imme-<br>diate  | Shift Arithmetic Right operand1. number of shifts set by operand2. the bit that goes off is set to CF. the sign bit that is inserted to the left- most position has the same value as before shift. | OF=0 if first operand keeps original sign. the bit that goes off is set to CF. SF,ZF are updated after shifting | 0-00001001-<br>RRRIII                |
| 10 | SLR  | REG , imme-<br>diate | Shift Logical Right operand1. number of shifts set by operand2. the bit that goes off is set to CF. Zero bit is inserted to the left-most position.                                                 | OF=0 if first operand keeps original sign. the bit that goes off is set to CF. SF,ZF are updated after shifting | 0-000001010-<br>RRR <mark>III</mark> |
| 11 | SAL  | REG , imme-<br>diate | Shift Arithmetic Left operand1. number of shifts set by operand2. the bit that goes off is set to CF. Zero bit is inserted to the right most position.                                              | OF=0 if first operand keeps original sign. the bit that goes off is set to CF. SF,ZF are updated after shifting | 0-000001011-<br>RRR <mark>III</mark> |
| 12 | SLL  | REG , imme-<br>diate | Shift logical Left operand 1. number of shifts set by operand 2. the bit that goes off is set to CF. Zero bit is inserted to the right most position.                                               | OF=0 if first operand keeps original sign. the bit that goes off is set to CF. SF,ZF are updated after shifting | 0-000001100-<br>RRRIII               |
| 13 | ROL  | REG , imme-<br>diate | Rotate operand1 right. number of rotates set by operand2. shift all bits right, the bit that goes off is set to CF and the same bit is in- serted to the left-most position                         | OF=0 if first operand keeps original sign. the bit that goes off is set to CF. SF,ZF are updated after shifting | 0-000001101-<br>RRRIII               |

|    |     | T                              | T                                                                                                                                                                         | 1                                                                                                               |                                      |
|----|-----|--------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|--------------------------------------|
| 14 | ROR | REG , imme-<br>diate           | Rotate operand1 left. number of rotates set by operand2. shift all bits left, the bit that goes off is set to CF and the same bit is inserted to the right-most position. | OF=0 if first operand keeps original sign. the bit that goes off is set to CF. SF,ZF are updated after shifting | 0-000001110-<br>RRRIII               |
| 15 | INC | REG                            | operand = operand + 1                                                                                                                                                     | ALL (same as<br>ADD)                                                                                            | 0-000001111-<br>RRRXXX               |
| 16 | DEC | REG                            | operand = operand - 1                                                                                                                                                     | ALL (same as<br>SUB)                                                                                            | 0-000010000-<br>RRR <mark>III</mark> |
| 17 | NOP | NONE                           | NONE                                                                                                                                                                      | NONE                                                                                                            | 0-000000000-<br>XXXXXX               |
| 18 | СМР | REG, REG                       | operand1 - operand2 Result is not stored anywhere, flags are set (OF, SF, ZF, CF) according to result.                                                                    | ALL                                                                                                             | 0-000010100-<br>RRRRRR               |
| 19 | JЕ  | Address of<br>Memory           | operand2 indicates the jump address<br>of memory if jump happened oper-<br>and1 is don't care<br>Condition: ZF = 1                                                        | NONE                                                                                                            | 1-0000-XXXAAAA<br>AAAA               |
| 20 | JВ  | Address of<br>Memory           | operand2 indicates the jump address of memory if jump happened oper- and1 is don't care Condition: CF = 1 Used for unsigned compare                                       | NONE                                                                                                            | 1-0001-<br>XXXAAAA<br>AAAA           |
| 21 | JA  | Address of<br>Memory           | operand2 indicates the jump address<br>of memory if jump happened oper-<br>and1 is don't care<br>Condition: CF = 0, ZF = 0<br>Used for unsigned compare                   | NONE                                                                                                            | 1-0010-<br>XXXAAAA<br>AAAA           |
| 22 | JL  | Address of<br>Memory           | operand2 indicates the jump address<br>of memory if jump happened oper-<br>and1 is don't care<br>Condition: SF not equal to OF<br>Used for signed compare                 | NONE                                                                                                            | 1-0011-<br>XXXAAAA<br>AAAA           |
| 23 | JG  | Address of<br>Memory           | operand2 indicates the jump address<br>of memory if jump happened oper-<br>and1 is don't care<br>Condition: SF = OF, ZF = 0<br>Used for unsigned compare                  | NONE                                                                                                            | 1-0100-<br>XXXAAAA<br>AAAA           |
| 24 | JMP | Address of<br>Memory           | operand2 indicates the jump address<br>of memory<br>operand1 is don't care<br>Jump without any condition                                                                  | NONE                                                                                                            | 1-0101-<br>XXXIIIIIII                |
| 25 | LI  | REG , imme-<br>diate           | Copy immediate value (operand2) to Register (operand1                                                                                                                     | NONE                                                                                                            | 1-1000-<br>RRRAAAA<br>AAAA           |
| 26 | LM  | REG, Ad-<br>dress of<br>Memory | Load data from data memory<br>(address of memory in operand2)<br>and copy to REG (operand1)                                                                               | NONE                                                                                                            | 1-1001-<br>RRRAAAA<br>AAAA           |

|    | SM | REG, Ad- | Store data from REG (operand1) to  |      | 1-1010- |
|----|----|----------|------------------------------------|------|---------|
| 27 |    | dress of | memory (address of memory in oper- | NONE | RRRAAAA |
|    |    | Memory   | and2)                              | NONE | AAAA    |

در پیادهسازی دستورات فوق نکات زیر را رعایت نمایید.

- مقدار immediate در دستورات ۹ تا ۱۴ حداکثر ۸ است. به همین دلیل قسمت immediate در این دستورات ۳بیتی است و همانند یک رجیستر فضا اشغال میکند. به همین دلیل این نوع دستورات را همانند یک رجیستر فضا اشغال میکند. به همین دلیل این نوع دستورات را همانند MSB در کد '' است.
  - از دستور ۱۹ دستورات نوع دوم (یکی از عملوندها ۳بیتی و دیگری ۸بیتی) شروع میشوند.
- در نمایش اسمبلی دستورات X به معنی A ،Don't care به معنی آدرس (IM یا DM)، R به معنی آدرس یکی از رجیسترها و I به معنی مقدارضمنی میباشد. این مقدار در بعضی از دستورات ۳بیتی و در بعضی از دستورات دیگر ۸بیتی است.

الف) طرح فوق را با استفاده از زبان توصیف سختافزار (Verilog) پیادهسازی کنید.

ب) صحت عملکرد طرح خود را با استفاده از یک فایل آزمون مورد سنجش قرار دهید. فایل آزمون باید شامل برنامهای برای انجام عمل جمع ۱۰ عدد روی پردازنده باشد. به این منظور نیاز است تا ابتدا یک برنامه به زبان اسمبلی و با استفاده از دستورات پردازنده بنویسید. سپس معادل باینری هر دستور و همچنین اعداد ورودی را در حافظه قرار دهید. از این پس با شروع شبیهسازی دستورات باید یک به یک وارد پردازنده شوند و پس از اتمام دستورات نتیجه عملیات روی ۵ ورودی در خانه شماره ۲۰۰ از حافظه ذخیره گردد (برنامه نوشته شده برای این عملیات باید شامل حلقه و با استفاده از دستورات پرش نوشته شود).

**پیوست:** پردازنده تک سیکل

| Input or output | Signal name | R-format | 1w | SW | beq |
|-----------------|-------------|----------|----|----|-----|
| Inputs          | Op5         | 0        | 1  | 1  | 0   |
|                 | Op4         | 0        | 0  | 0  | 0   |
|                 | Op3         | 0        | 0  | 1  | 0   |
|                 | Op2         | 0        | 0  | 0  | 1   |
|                 | Op1         | 0        | 1  | 1  | 0   |
|                 | Op0         | 0        | 1  | 1  | 0   |
| Outputs         | RegDst      | 1        | 0  | Χ  | Χ   |
|                 | ALUSrc      | 0        | 1  | 1  | 0   |
|                 | MemtoReg    | 0        | 1  | Χ  | Χ   |
|                 | RegWrite    | 1        | 1  | 0  | 0   |
|                 | MemRead     | 0        | 1  | 0  | 0   |
|                 | MemWrite    | 0        | 0  | 1  | 0   |
|                 | Branch      | 0        | 0  | 0  | 1   |
|                 | ALUOp1      | 1        | 0  | 0  | 0   |
|                 | ALUOp0      | 0        | 0  | 0  | 1   |



## • ساختار کد: