

Un contatore è detto <u>asincrono</u> quando l'impulso comanda solo il primo flip flop della serie e l'uscita di ogni flip flop comanda l'ingresso di clock del successivo. Le commutazioni dei flip flop avvengono quindi **sequenzialmente**. Si definisce invece <u>sincrono</u> un contatore in cui l'impulso di conteggio è applicato simultaneamente a tutti gli ingressi di clock dei flip flop che quindi commutano **simultaneamente**.

#### **CONTATORI SINCRONI**

Sono caratterizzati dall'avere un funzionamento parallelo, ossia simultaneo di tutti i FF: le eventuali commutazioni dei flip-flop avvengono tutte contemporaneamente.

I contatori possono essere costruiti con contatori JK o SR, anche se nella pratica, per maggiore affidabilità, conviene utilizzare i JK Master-Slave.

I contatori sincroni necessitano di una rete combinatoria, detta anche rete di eccitazione, che assolve alla funzione di stabilire, per ogni impulso di clock, i FF che devono commutare.

La progettazione di un contatore sincrono si articola in varie fasi che possono essere così elencate:

- 1. scelta del modulo e della direzione di conteggio esprimibili graficamente con un diagramma degli stati;
- 2. disegno del diagramma degli stati;
- 3. scelta del tipo di FF da utilizzare;
- 4. costruzione della Tabella di eccitazione dei FF:
- 5. scrittura e semplificazione delle equazioni di funzionamento;
- 6. realizzazione della rete di eccitazione sulla base delle equazioni ricavate nel punto precedente.

#### **CONTATORI SINCRONI BINARI**

Si definiscono così perché sono caratterizzati, oltre che da un funzionamento sincrono dei contatori, anche da un modulo M potenza di 2.

Possono essere implementati anche usando flip flop di tipo T.

## Contatore sincrono binario in avanti MOD 8

Si seguono le fasi di progetto sopra elencate.

- 1. Scelta del modulo e della direzione di conteggio esprimibili graficamente con un diagramma degli stati
- 2. Disegno del diagramma degli stati



Il contatore inizia il conteggio dallo stato  $0_{10}$  e conclude, per riprendere da capo, a  $7_{10}$ .

### 3. Scelta del tipo di FF da utilizzare

Poiché M=8, sono necessari tre flip flop FFA, FFB, FFC; arbitrariamente si decide di utilizzare un TFF negative edge triggered (per meglio dire, poiché non esiste, un FF configurato come T).

## 4. Costruzione della Tabella di eccitazione dei FF

|                                 | Qc | $Q_B$ | $Q_A$ | Tc | $T_{B}$ | $T_A$ |
|---------------------------------|----|-------|-------|----|---------|-------|
| 0 <sub>10</sub> →Stato presente | 0  | 0     | О     | 0  | 0       | 1     |
| 1 <sub>10</sub> →Stato futuro   | 0  | 0     | 1     |    |         | 不     |

# Spiegazione:

per passare dallo stato presente a quello futuro deve cambiare solo l'uscita del FFA e perché ciò accada, ricorrendo alla modalità toggle, deve commutare l'ingresso dello stesso FFA.

Procedendo con lo stesso tipo di ragionamento per tutte le altre commutazioni, si ottiene la tabella delle eccitazioni completa



## Spiegazione:

per passare dallo stato presente a quello futuro devono cambiare le uscita del FFB e del FFA e perché ciò accada, ricorrendo alla modalità toggle, devono commutare gli ingressi del FFB e del FFA.



## 5. Semplificazione e Scrittura delle equazioni di funzionamento

Considerando le variabili Q<sub>A</sub>, Q<sub>B</sub> e Q<sub>C</sub> come indipendenti e le T<sub>A</sub>, T<sub>B</sub> e T<sub>C</sub> come dipendenti si costruiscono tre mappe.



6. Realizzazione della rete di eccitazione sulla base delle equazioni ricavate nel punto precedente.



