

## دانشگاه تهران

پردیس دانشکده های فنی





تمرین کامپیوتری دوم

Circuits درس

تاريخ تحويل

94/1/14

در این تمرین کامپیوتری هدف اصلی بررسی تاخیر و توان مصرفی می باشد.

گیت مورد برر سی ،NOR سه ورودی با منطق Static CMOS می باشد که ساختار آن در شکل ۱ آمده است.

توجه دا شته با شید که شبیه سازی در تکنولوژی ۴۵ نانومتر (lmin=45nm) انجام می شود. دمای کاری ۲۵ درجه و vdd برابر ۱ ولت می باشد.



شکل ۱

الف) در مدار شـکل ۱ سـایز ترانزیسـتور ها را به گونه ای انتخاب کنید که مقاومت بخش pull-up و -pull و down معادل مقاومت Rp و Rn اینور تر پایه باشد.

ب) حال با توجه به قسمت قبل مقادیر  $t_{rise}$  وامحاسبه کنید.

ج) با استفاده از نرم افزار و ابعاد محاسبه شده در قسمت (الف) مقادیر  $t_{rise}$  و  $t_{rise}$  را به دست آورید. (\* تمامی حالات ممکن  $t_{rise}$  را بررسی کرده و بدترین حالت را پیدا کنید)

برای دادن ورودی پالس ، از پالس با مشخصات زیر استفاده نمایید:

TR = 1ps TF = 1ps PW = 50ps PER = 100ps)

د)از طریق شبیه سازی  $\mathbf{t}_{pd}$  را بدست آورید

ه) ماکزیمم فرکانس کاری مدار چقدر است؟

و) یکی از تعاریف انرژی به صورت زیر است:

PowerDelayProduct(PDP)= AvgPower\*tpd

به کمک این تعریف مقدار انرژی مصرفی را محاسبه و گزارش کنید.

\* برای محاسبه توان متوسط باید ورودی های متعددی به مدار داده شود و با توجه به آنها توان متوسط منبع محاسبه شود.

بدین منظور به کمک دستور vec. فایل 'VectorTest.txt'را فراخوانی کنید.

.vec 'VectorTest.txt'

ساختار این فایل دارای سه بخش زیر است:

- 1) Vector Pattern Definition section
- 2) Waveform Characteristics section
- 3) Tabular Data section

## 1) Vector Patterns

RADIX 1 1 1 1 VNAME a b c out IO i i i o TUNIT ps

- -RADIX defines 4 single-bit vectors
- VNAME gives each vector a name.
- IO determines which vectors are inputs, outputs
- TUNIT indicates that the time unit for the tabular data to follow is in units of picoseconds

## 2) Waveform Characteristics

\*SLOPE

Specifies the rise/fall time for the input signal

\*VIL

Specifies the logic-low voltage for each input signal to which the mask applies.

\*VIH

Specifies the logic-high voltage for each input signal to which the mask applies.

\*VOH

Specifies the logic-high voltage for each output signal to which the mask applies.

\*VOL

Specifies the logic-low voltage for each output signal to which the mask applies.

\*TDELAY

Defines the delay time for both input and output signals in the Tabular Data section.

\*PERIOD

Defines the time interval for the Tabular Data section.

3)Tabular Data section

در این بخش نیز داده های لازم برای تست را وارد می کنیم. نمونه ای از ساختار این فایل در زیر آورده شده است:

```
RADIX 1 1 1 1
 2
   IOiiio
 3
   VNAME a b c out
    TDELAY Out T DLY 0 0 0 1
 5
   TUNIT ps
 7
    SLOPE slp
 8
   VIH 1
   VIL 0
   VOH .7
10
11
    VOL .3
12
    PERIOD PRD
13
14
    0 0 0 1
15
   0 0 0 1
16
   0 0 0 1
17
    0 0 1 0
18
   0 0 1 0
19
   0 0 1 0
20
   0 0 1 0
21
    0 0 0 1
22
   0 0 0 1
23
   0 0 0 1
24
   0 1 0 0
25
   0 1 0 0
26
   0 1 0 0
27
   0 0 0 1
28
   0 0 0 1
29
   0 0 0 1
30
   1 0 0 0
31
   0 0 0 1
```

در نت لیست نیز مقادیر Out\_T\_DLY و slp و Out\_T مثلا مانند زیر تعریف می کنیم.

```
.param slp=0.1p
.param Out_T_DLY=12.95
.param PRD=13
```

برای محاسبه توان نیز از دستور meas tran average\_power avg SRC\_PWR. استفاده کنید. tpd در نظر بگیرید. prod را حدودprod را حدودprod را حدود prod در نظر بگیرید.

توضيحات :

۱-با توجه به شکل ، بدنه ترانزیستور هارا به سورس آنها وصل کنید .

فایل تکست VectorTest برای اعمال ورودی ها به همراه فایل تکنولوژی ضمیمه گشته است.

گزارش خود را با فرمت PDF به همراه فایلهای شبیه سازی و فایل کتابخانه در یک فایل زیپ قرار دهید و در سایت درس آپلود کنید. نام فایل به صورت زیر باشد:

 $Name\_StudentNumber\_CA2$ 

سوالات خود را به آدرس ایمیل زیر ارسال نمایید

zsh9494@gmail.com

موفق باشيد