

# GW2AN-18X/9X 器件 **数据手册**

DS971-1.1, 2023-12-14

## 版权所有© 2023 广东高云半导体科技股份有限公司

GO₩IN高云、Gowin、小蜜蜂、LittleBee、晨熙、高云均为广东高云半导体科技股份有限公司注册商标,本手册中提到的其他任何商标,其所有权利属其拥有者所有。未经本公司书面许可,任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部,并不得以任何形式传播。

## 免责声明

本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止反言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和/或使用不作任何明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知识产权的侵权责任等,均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利,恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。

## 版本信息

| 日期         | 版本   | 说明                                                                                                                                                                                                                                                                                         |  |  |
|------------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 2020/09/21 | 1.0  | 初始版本。                                                                                                                                                                                                                                                                                      |  |  |
| 2021/07/16 | 1.01 | 完善 GW2AN-9X 器件信息。                                                                                                                                                                                                                                                                          |  |  |
| 2021/10/28 | 1.02 | GW2AN-9X 器件新增 UG256、PG256 及 UG324 封装。                                                                                                                                                                                                                                                      |  |  |
| 2022/05/25 | 1.03 | ● 更新 I/O 推荐工作条件。<br>● 修改电源电压上升斜率。                                                                                                                                                                                                                                                          |  |  |
| 2022/08/26 | 1.04 | <ul><li>更新差分输入门限 V<sub>THD</sub> 的最大值。</li><li>增加关于 DC 电流限制的注释。</li><li>增加章节 2.9.1 I2C 时序特性。</li></ul>                                                                                                                                                                                     |  |  |
| 2022/09/07 | 1.05 | <ul><li>● 更新表 3-3 电源上升斜率。</li><li>● 更新表 3-8 推荐工作范围内的 DC 电气特性。</li><li>● 更新图 2-1 结构概念示意图。</li></ul>                                                                                                                                                                                         |  |  |
| 2022/11/11 | 1.06 | <ul> <li>更新表 3-2 推荐工作范围<sup>[1]</sup>。</li> <li>更新表 3-5 POR 电压参数。</li> <li>更新表 3-8 推荐工作范围内的 DC 电气特性。</li> <li>更新表 3-9 静态电流。</li> </ul>                                                                                                                                                     |  |  |
| 2023/02/24 | 1.07 | <ul> <li>更新表 3-1 绝对最大范围。</li> <li>更新表 3-8 推荐工作范围内的 DC 电气特性。</li> <li>修改关于片上差分终端电阻的描述。</li> <li>删除 Slew Rate 的相关描述。</li> </ul>                                                                                                                                                              |  |  |
| 2023/05/25 | 1.08 | <ul><li>● 修改 GPIO 默认状态的相关注释。</li><li>● 增加 MIPI IO 模式的相关信息。</li><li>● 更新 2.5.2 存储器配置模式。</li></ul>                                                                                                                                                                                           |  |  |
| 2023/12/14 | 1.1  | <ul> <li>更新表 1-1 产品信息列表。</li> <li>添加注释到表 3-2 推荐工作范围[1]。</li> <li>更新表 3-9 静态电流。</li> <li>更新图 4-2 器件封装标识示例。</li> <li>优化 GPIO 默认状态的相关注释。</li> <li>将 I/O 逻辑输出示意图和 I/O 逻辑输入示意图合并为图 2-5 I/O 逻辑输入输出示意图。</li> <li>修改表 3-8 推荐工作范围内的 DC 电气特性的注释。</li> <li>删除 2.4.6 上电情况。</li> <li>调整文档结构。</li> </ul> |  |  |

i

## 目录

| 目 | 录                       | i     |
|---|-------------------------|-------|
| 图 | ]目录                     | . iii |
| 表 | :目录                     | . iv  |
| 1 | 产品概述                    | 1     |
|   | 1.1 特性概述                | 1     |
|   | 1.2 产品信息列表              | 2     |
| 2 | 结构介绍                    | 4     |
| _ | 2.1 结构框图                |       |
|   | 2.2 NOR Flash           |       |
|   | 2.3 可配置功能单元             |       |
|   | 2.4 输入输出模块              |       |
|   | 2.4.1 I/O 电平标准          |       |
|   | 2.4.2 I/O 逻辑            | . 12  |
|   | 2.4.3 I/O 逻辑工作模式        | . 14  |
|   | 2.5 块状静态随机存储器模块         | . 15  |
|   | 2.5.1 简介                | . 15  |
|   | 2.5.2 存储器配置模式           | . 15  |
|   | 2.5.3 存储器混合数据宽度配置       | . 16  |
|   | 2.5.4 字节使能功能配置          | . 17  |
|   | 2.5.5 校验位功能配置           | . 17  |
|   | 2.5.6 同步操作              | . 18  |
|   | 2.5.7 BSRAM 操作模式        | . 18  |
|   | 2.5.8 时钟模式              | . 19  |
|   | 2.6 时钟                  | . 21  |
|   | 2.6.1 全局时钟网络            | . 21  |
|   | 2.6.2 锁相环               | . 21  |
|   | 2.6.3 高速时钟              | . 22  |
|   | 2.6.4 DDR 存储器接口时钟管理 DQS | . 22  |

| 2.7 长线                      | 23                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|-----------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2.8 全局复置位                   | 23                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 2.9 编程配置                    | 23                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 2.9.1 I <sup>2</sup> C 时序特性 | 23                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 2.10 片内晶振                   | 24                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 电气特性                        | . 25                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| 3.1 工作条件                    | 25                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.1.1 绝对最大范围                | 25                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.1.2 推荐工作范围                | 26                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.1.3 电源上升斜率                | 26                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.1.4 热插拔特性                 | 26                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.1.5 POR 特性                | 27                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.2 ESD 性能                  | 27                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.3 DC 电气特性                 | 28                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.3.1 推荐工作范围的 DC 电气特性       | 28                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.3.2 静态电流                  | 29                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.3.3 I/O 推荐工作条件            | 29                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.3.4 单端 I/O DC 电气特性        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 3.3.5 差分 I/O DC 电气特性        | 31                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.4 AC 开关特性                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 3.4.1 CFU 开关特性              | 32                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.4.2 BSRAM 开关特性            | 33                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.4.3 Gearbox 开关特性          | 33                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.4.4 时钟和 I/O 开关特性          | 33                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.4.5 片内晶振开关特性              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 3.4.6 PLL 开关特性              | 33                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 3.5 编程接口时序标准                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| 器件订货信息                      | . 35                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| 4.1 器件命名                    | 35                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 4.2 器件封装标识示例                | 36                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 关于本手册                       | . 37                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| 5.1 手册内容                    | 37                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 5.2 相关文档                    | 37                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 5.3 术语、缩略语                  | 38                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| 5.4 技术支持与反馈                 | 38                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|                             | 2.8 全局复置位 2.9 编程配置 2.9.1 PC 时序特性 2.10 片內晶振 电气特性 3.1 工作条件 3.1.1 绝对最大范围 3.1.1 绝对最大范围 3.1.3 电源上升斜率 3.1.4 热插按特性 3.1.5 POR 特性 3.2 ESD 性能 3.3 DC 电气特性 3.3 DC 电气特性 3.3.1 推荐工作范围的 DC 电气特性 3.3.2 静态电流 3.3.3 I/O 推荐工作条件 3.3.4 单端 I/O DC 电气特性 3.5.5 差分 I/O DC 电气特性 3.6.6 PLL 开关特性 3.7.6 医SRAM 开关特性 3.7.7 等时, 3.8 等时, 3.8 等时, 3.9 是国际的工厂等特性 3.9 是国际的工厂等特别工厂等特别工厂等特别工厂等特别工厂等特别工厂等特别工厂等特别工厂等特别 |

## 图目录

| 图 2-1 结构概念示意图                    | 4  |
|----------------------------------|----|
| 图 2-2 CFU 结构示意图                  | 6  |
| 图 2-3 IOB 结构示意图                  | 7  |
| 图 2-4 GW2AN 的 I/O Bank 分布示意图     | 8  |
| 图 2-5 I/O 逻辑输入输出示意图              | 12 |
| 图 2-6 IODELAY 示意图                | 13 |
| 图 2-7 GW2AN 的 I/O 寄存器示意图         | 13 |
| 图 2-8 GW2AN 的 IEM 示意图            | 14 |
| 图 2-9 单端口、伪双端口及双端口模式下的流水线模式      | 18 |
| 图 2-10 独立时钟模式                    | 20 |
| 图 2-11 读写时钟模式                    | 20 |
| 图 2-12 单端口时钟模式                   | 20 |
| 图 2-13 GW2AN 时钟资源                | 21 |
| 图 2-14 GW2AN HCLK 示意图            | 22 |
| 图 2-15 I <sup>2</sup> C 时序图      | 23 |
| 图 <b>4-1</b> 器件命名方法示例–Production | 35 |
| 图 4-2 器件封装标识示例                   | 36 |

## 表目录

| 表 1-1 产品信息列表                                   | 2  |
|------------------------------------------------|----|
| 表 1-2 GW2AN-18X PLL 列表                         | 2  |
| 表 1-3 产品封装和最大用户 I/O 信息、(True LVDS 对数)          | 3  |
| 表 2-1 GW2AN 系列 FPGA 产品支持的输出 I/O 类型及部分可选配置      | 8  |
| 表 2-2 GW2AN 支持的输入 I/O 类型及部分可选配置                | 10 |
| 表 2-3 端口介绍                                     | 12 |
| 表 2-4 存储器配置列表                                  | 15 |
| 表 2-5 双端口混合读写数据宽度配置列表                          | 17 |
| 表 2-6 伪双端口混合读写数据宽度配置列表                         | 17 |
| 表 2-7 时钟模式配置列表                                 | 19 |
| 表 2-8 GW2AN-18X & 9X 器件的 I <sup>2</sup> C 时序要求 | 23 |
| 表 2-9 片内晶振的输出频率选项                              | 24 |
| 表 3-1 绝对最大范围                                   | 25 |
| 表 3-2 推荐工作范围[1]                                | 26 |
| 表 3-3 电源上升斜率                                   | 26 |
| 表 3-4 热插拔特性                                    | 26 |
| 表 3-5 POR 电压参数                                 | 27 |
| 表 3-6 GW2AN ESD - HBM                          | 27 |
| 表 3-7 GW2AN ESD - CDM                          | 27 |
| 表 3-8 推荐工作范围内的 DC 电气特性                         | 28 |
| 表 3-9 静态电流                                     | 29 |
| 表 3-10 I/O 推荐工作条件                              | 29 |
| 表 3-11 单端 I/O DC 电气特性                          | 30 |
| 表 3-12 差分 I/O DC 电气特性                          | 31 |
| 表 3-13 CFU 时序参数                                | 32 |
| 表 3-14 BSRAM 时序参数                              | 33 |
| 表 3-15 Gearbox 时序参数                            | 33 |
| 表 3-16 外部开关特性                                  | 33 |
| 表 3-17 片内晶振开关特性                                | 33 |

| 表 3-18 PLL | 开关特性3 | 3  |
|------------|-------|----|
| 表 5-1 术语、  | 缩略语3  | 38 |

DS971-1.1 V

1 产品概述 1.1 特性概述

## **1** 产品概述

高云半导体 GW2AN 系列 FPGA 产品是高云半导体晨熙<sup>®</sup>家族第一代具有非易失性的 FPGA 产品,内部资源丰富,高速 LVDS 接口以及丰富的 BSRAM 存储器资源、NOR Flash 资源,这些内嵌的资源搭配精简的 FPGA 架构以及 55nm 工艺使 GW2AN 系列 FPGA 产品适用于高速低成本的应用场合。

高云半导体提供面向市场自主研发的新一代 FPGA 硬件开发环境,支持 GW2AN 系列 FPGA 产品,能够完成 FPGA 综合、布局、布线、产生数据流文件及下载等一站式工作。

## 1.1 特性概述

- 低功耗
  - 55nm 工艺
  - LV 版本: 支持 1.0V 核电压
  - EV 版本: 支持 1.2V 核电压
  - UV 版本: 支持 2.5V 及 3.3V 核电压
  - 支持时钟动态打开/关闭
- 支持多种 I/O 电平标准
  - LVCMOS33/25/18/15/12;
     LVTTL33,SSTL33/25/18 I, II,
     SSTL15; HSTL18 I, II,
     HSTL15 I; PCI, LVDS25,
     RSDS, LVDS25E, BLVDSE,
     MLVDSE, LVPECLE,
     RSDSE
  - 提供输入信号迟滞选项
  - 提供输出信号驱动电流选项

- 对每个 I/O 提供独立的 Bus Keeper、上拉/下拉电阻及 Open Drain 输出选项
- 支持热插拔
- GPIO 支持 MIPI D-PHY RX
  - GW2AN-18X/9X 的
    Bank4/Bank5 支持以 MIPI
    IO 模式实现 MIPI 输入
- 丰富的基本逻辑单元
  - 4 输入 LUT(LUT4)
  - 支持移位寄存器和分布式存储器
- 集成 NOR Flash 存储芯片
- 支持多种模式的静态随机存储器
  - 支持双端口、单端口以及伪 双端口模式
  - 支持字节写使能

DS971-1.1 1(38)

1产品概述 1.2产品信息列表

- 灵活的 PLL 资源
  - 实现时钟的倍频、分频和相 移
  - 全局时钟网络资源
- 编程配置模式
  - 支持 JTAG 配置模式
  - 支持 5 种 GowinCONFIG 配 置模式: Autoboot、SSPI、 CPU、I<sup>2</sup>C、SERIAL

- 支持 I<sup>2</sup>C 背景升级、支持 SSPI 背景升级
- 支持 JTAG、SSPI 模式直接 编程 SPI Flash,其他模式可 以通过 IP 的方式编程 SPI Flash
- 支持数据流文件加密和安全 位设置

## 1.2 产品信息列表

#### 表 1-1 产品信息列表

| 器件                        | GW2AN-9X  | GW2AN-18X |
|---------------------------|-----------|-----------|
| 逻辑单元(LUT4)                | 10,368    | 20,736    |
| 寄存器(FF)                   | 10,368    | 15,552    |
| 分布式静态随机存储器<br>SSRAM(bits) | 40K       | 40K       |
| 块状静态随机存储器<br>BSRAM(bits)  | 540K      | 540K      |
| 块状静态随机存储器数目<br>BSRAM(个)   | 30        | 30        |
| NOR Flash(bits)           | 16M       | 16M       |
| 最多锁相环(PLLs)               | 2         | 2         |
| 全局时钟                      | 8         | 8         |
| 高速时钟                      | 8         | 8         |
| LVDS(Mb/s)                | 1250      | 1250      |
| MIPI(Mb/s)                | 1200      | 1200      |
| I/O Bank 总数               | 9         | 9         |
| 最大 GPIO 数                 | 389       | 389       |
| 核电压(LV 版本)                | 1.0V      | 1.0V      |
| 核电压(EV 版本)                | 1.2V      | 1.2V      |
| 核电压(UV 版本)                | 2.5V/3.3V | 2.5V/3.3V |

#### 表 1-2 GW2AN-18X PLL 列表

|       | 1         |           |
|-------|-----------|-----------|
| 封装    | 器件        | 可用的 PLL   |
| PG256 | GW2AN-18X | PLLL/PLLR |
| UG256 | GW2AN-18X | PLLL/PLLR |
| UG324 | GW2AN-18X | PLLL/PLLR |
| UG332 | GW2AN-18X | PLLL/PLLR |
| UG400 | GW2AN-18X | PLLL/PLLR |

DS971-1.1 2(38)

1产品概述 1.2产品信息列表

| 封装 器件 |           | 可用的 PLL   |  |
|-------|-----------|-----------|--|
| UG484 | GW2AN-18X | PLLL/PLLR |  |

## 表 1-3 产品封装和最大用户 I/O 信息、(True LVDS 对数)

| 封装    | 间距(mm) | 尺寸(mm)  | E-pad 尺寸<br>(mm) | GW2AN-9X   | GW2AN-18X |
|-------|--------|---------|------------------|------------|-----------|
| PG256 | 1.0    | 17 x 17 | _                | 207 (86) - | 207 (86)  |
| PG484 | 1.0    | 23 x 23 | _                | _          | 381 (96)  |
| UG256 | 8.0    | 14 x 14 | _                | 207 (86) - | 207 (86)  |
| UG324 | 0.8    | 15 x 15 | _                | 279 (74) - | 279 (74)  |
| UG332 | 0.8    | 17 x 17 | _                | _          | 279 (82)  |
| UG400 | 0.8    | 17 x 17 | _                | 335 (95)   | 335 (95)  |
| UG484 | 0.8    | 19 x 19 | _                | 383 (96)   | 383 (96)  |

#### 注!

- 文档中 GW2AN 系列 FPGA 产品封装命名采用缩写的方式,请参考 4.1 器件命名;
- JTAGSEL\_N 和 JTAG 管脚是互斥管脚, JTAGSEL\_N 引脚和 JTAG 下载的 4 个引脚 (TCK、TDI、TDO、TMS) 不可同时复用为 I/O, 此表格的数据为 JTAG 下载的 4 个 引脚复用为 I/O 时的情况。详细信息请参考 <u>UG973, GW2AN-18X & 9X 器件封装与管</u> 脚手册。

DS971-1.1 3(38)

2 结构介绍 2.1 结构框图

# 2结构介绍

## 2.1 结构框图





图 2-1 为 GW2AN 系列 FPGA 产品结构示意图,GW2AN 系列集成了 NOR Flash 存储芯片。NOR Flash 特性和概述请参见 2.2 NOR Flash。

GW2AN-18X 器件内部资源数量详细资料请参考表 1-1。器件内部是一个逻辑单元阵列,外围是输入输出模块(IOB),器件内嵌了静态随机存储器(BSRAM)模块、PLL资源和片内晶振。

GW2AN 系列 FPGA 产品基本的组成部分为可配置功能单元(CFU, Configurable Function Unit)和可配置逻辑单元(CLU, Configurable Logic Unit)。在器件内部按照行、列式矩阵排列,不同容量的器件行数和列数不同。详细资料请参考 2.3 可配置功能单元。

GW2AN 系列 FPGA 产品的 I/O 资源分布在器件外围,以 Bank 为单位划分,共分为 9 个 Bank,标注为 Bank0~Bank8。I/O 资源支持多种电平标准,支持普通工作模式、SDR 工作模式、通用 DDR 模式和 DDR MEM 模

DS971-1.1 4(38)

2 结构介绍 2.2 NOR Flash

式。详细资料请参考 2.4 输入输出模块。

GW2AN 系列 FPGA 产品的块状静态随机存储器(BSRAM)在器件内部按照行排列。一个 BSRAM 的容量大小为 18Kbits,支持多种配置模式和操作模式。详细资料请参考 2.5 块状静态随机存储器模块。

GW2AN 系列 FPGA 产品的 PLL 模块能够提供可以综合的时钟频率,通过配置不同的参数可以进行时钟的频率调整(倍频和分频)、相位调整、占空比调整等功能。同时产品内嵌可编程片内晶振,支持 1.5625MHz 到 100MHz 的时钟频率范围,为 MSPI 编程配置模式提供时钟。片内晶振提供可编程的用户时钟,详细资料请参考 2.6 时钟、2.10 片内晶振。

此外,FPGA 器件内置了丰富的可编程布线单元(CRU,Configurable Routing Unit),为 FPGA 内部的所有资源提供连接关系。可配置功能单元(CFU)和 IOB 内部都分布着布线资源,连通了 CFU 内部资源和 IOB 内部的逻辑资源。布线资源可通过高云半导体 FPGA 软件自动生成。此外,GW2AN 系列 FPGA 产品还提供了丰富的专用时钟网络资源,长线资源,全局置复位,以及编程选项等。详细资料行参考 2.7 长线、2.8 全局复置位。

## 2.2 NOR Flash

GW2AN 系列 FPGA 产品提供 NOR FLASH, 具有如下特性:

#### 特性

- 支持 1.65V 至 3.465V 宽电压工作
- 16Mb 存储空间,每页 256 字节
- 支持 SPI
- 时钟频率: 100MHz
- 软/硬件写保护:
  - 软件设置全部/部分内存写保护
  - 顶层/底层块写保护
- Min 100,000 编程/擦除
- 快速的编程/擦除操作:
  - 页编程时间: 1ms
  - Sector 擦除时间: 100ms
  - 块擦除时间: 0.3s/0.5s
  - 芯片擦除时间: 10s
- 数据存储时间: 20 年

DS971-1.1 5(38)

2 结构介绍 2.3 可配置功能单元

## 2.3 可配置功能单元

可配置功能单元(CFU)和可配置逻辑单元(CLU)是构成高云半导体 FPGA产品内核的两种基本单元,每个基本单元可由四个可配置逻辑块 (CLS)以及相应的可配置布线单元(CRU)组成,其中三个可配置逻辑块各包含两个四输入查找表(LUT)和两个寄存器(REG),另外一个可配置逻辑块只包含两个四输入查找表,如图 2-2 所示。

CLU中的可配置逻辑块不能配置为静态随机存储器,可配置为基本查找表、算术逻辑单元和只读存储器。CFU中的可配置逻辑块可根据应用场景配置成基本查找表、算术逻辑单元、静态随机存储器和只读存储器四种工作模式。

关于 CFU 的更多详细信息,请参考 <u>UG288,Gowin 可配置功能单元</u> (CFU)用户指南。

#### 图 2-2 CFU 结构示意图



注!

SREG 需要特殊的软件支持。如有需要,请联系高云半导体技术支持或当地办事处。

## 2.4 输入输出模块

GW2AN 系列 FPGA 产品的 IOB 主要包括 I/O Buffer、I/O 逻辑以及相

DS971-1.1 6(38)

应的布线资源单元三个部分。如下图所示,每个 IOB 单元包括了两个 I/O 管脚(标记为 A 和 B),它们可以配置成一组差分信号对,也可以作为单端信号分别配置。

#### 图 2-3 IOB 结构示意图



GW2AN 系列 FPGA 产品中 IOB 的功能特点:

- 基于 Bank 的 Vccio 机制;
- 支持 LVCMOS、PCI、LVTTL、LVDS、SSTL 以及 HSTL 等多种电平标准:
- 提供输入信号迟滞选项:
- 提供输出信号驱动电流选项;
- 对每个 I/O 提供独立的 Bus Keeper、上拉/下拉电阻及 Open Drain 输出 选项:
- 支持热插拔:
- I/O 逻辑支持普通模式、SDR 模式以及 DDR 等多种模式。

2.4.1 ~ 2.4.3 分别介绍了 I/O 电平标准、I/O 逻辑及 I/O 逻辑工作模式,关于各种 I/O 模块的更多详细信息,请参考 <u>UG289,Gowin 可编程通用管脚(GPIO)用户指南。</u>

## 2.4.1 I/O 电平标准

GW2AN 系列 FPGA 产品的 I/O 包括 9 个 Bank,如图 2-4 所示,每个 Bank 有独立的 I/O 电源 Vccio。Vccio 可以设置为 3.3V、2.5V、1.8V、1.5V、1.35V、1.2V 或 1.0V。详细信息请参考表 3-2。

为支持 SSTL, HSTL 等 I/O 输入标准,每个 Bank 还提供一个独立的参考电压(VREF),用户可以选择使用 IOB 内置的 VREF 源(等于 0.5 x Vccio),

DS971-1.1 7(38)

也可选择外部的 VREF 输入(使用 Bank 中任意一个 I/O 管脚作为外部 VREF 输入)。

#### 图 2-4 GW2AN 的 I/O Bank 分布示意图



GW2AN 系列 FPGA 产品不同的 Bank 支持不同的片上电阻设置,包括单端电阻和差分电阻两种。单端电阻设置用于 SSTL/HSTL 输入输出,在 Bank2/3/6/7/8 中支持。差分电阻设置用于 LVDS 输入,仅在 Bank4/5 中支持,Bank4/5 支持 100 欧姆差分匹配电阻。详细资料请参考 <u>UG289</u>,Gowin 可编程通用管脚(GPIO)用户指南。

#### 注!

配置过程中,器件所有 GPIO 均为高阻态、内部弱下拉,配置完成后 I/O 状态由用户程序和约束控制。Config 相关 I/O 的状态根据配置模式的不同有所区别。

GW2AN 系列 FPGA 产品分为 LV、EV、UV 三个版本。

LV 版本器件支持 1.0V Vcc 供电电压, EV 版本器件支持 1.2V Vcc 供电电压, 可以满足用户低功耗的需求。

V<sub>CCIO</sub> 根据需要可在 1.0V、1.2V、1.5V、1.8V、2.5V、3.3V 电压中灵活设置。

UV 版本器件方便用户实现单一电源供电,内部集成了线性稳压器,内核电压支持 2.5V、3.3V 供电电压。

不同的 I/O 输入输出标准对  $V_{CCIO}$  的要求,如表 2-1 和表 2-2 所示。

表 2-1 GW2AN 系列 FPGA 产品支持的输出 I/O 类型及部分可选配置

| I/O 输出标准 | 单端/差分 | Bank Vccio(V) | 输出驱动能力(mA)   | 典型应用 |
|----------|-------|---------------|--------------|------|
| LVTTL33  | 单端    | 3.3           | 4,8,12,16,24 | 通用接口 |
| LVCMOS33 | 单端    | 3.3           | 4,8,12,16,24 | 通用接口 |
| LVCMOS25 | 单端    | 2.5           | 4,8,12,16    | 通用接口 |
| LVCMOS18 | 单端    | 1.8           | 4,8,12       | 通用接口 |
| LVCMOS15 | 单端    | 1.5           | 4,8          | 通用接口 |

DS971-1.1 8(38)

| I/O 输出标准   | 单端/差分        | Bank Vccio(V) | 输出驱动能力(mA)     | 典型应用                |
|------------|--------------|---------------|----------------|---------------------|
| LVCMOS12   | 单端           | 1.2           | 4,8            | 通用接口                |
| SSTL25_I   | 单端           | 2.5           | 8              | 存储接口                |
| SSTL25_II  | SSTL25_II 单端 |               | 8              | 存储接口                |
| SSTL33_I   | 单端           | 3.3           | 8              | 存储接口                |
| SSTL33_II  | 单端           | 3.3           | 8              | 存储接口                |
| SSTL18_I   | 单端           | 1.8           | 8              | 存储接口                |
| SSTL18_II  | 单端           | 1.8           | 8              | 存储接口                |
| SSTL15     | 单端           | 1.5           | 8              | 存储接口                |
| HSTL18_I   | 单端           | 1.8           | 8              | 存储接口                |
| HSTL18_II  | 单端           | 1.8           | 8              | 存储接口                |
| HSTL15_I   | 单端           | 1.5           | 8              | 存储接口                |
| PCI33      | 单端           | 3.3           | N/A            | PC 和嵌入式系统           |
| LVPECL33E  | 差分           | 3.3           | 16             | 高速数据传输              |
| MLVDS25E   | 差分           | 2.5           | 16             | LCD 时序驱动与列驱动器接口     |
| BLVDS25E   | 差分           | 2.5           | 16             | 多点高速数据传输            |
| RSDS25E    | 差分           | 2.5           | 8              | 点对点高速数据传输           |
| LVDS25E    | 差分           | 2.5           | 8              | 点对点高速数据传输           |
| LVDS25     | 差分(TLVDS)    | 2.5/3.3       | 3.5/2.5/2/1.25 | 点对点高速数据传输           |
| RSDS       | 差分(TLVDS)    | 2.5/3.3       | 2              | 点对点高速数据传输           |
| MINILVDS   | 差分(TLVDS)    | 2.5/3.3       | 2              | LCD 时序驱动与列<br>驱动器接口 |
| PPLVDS     | 差分(TLVDS)    | 2.5/3.3       | 3.5            | LCD 行/列驱动           |
| SSTL15D    | 差分           | 1.5           | 8              | 存储接口                |
| SSTL25D_I  | 差分           | 2.5           | 8              | 存储接口                |
| SSTL25D_II | 差分           | 2.5           | 8              | 存储接口                |
| SSTL33D_I  | 差分           | 3.3           | 8              | 存储接口                |
| SSTL33D_II | 差分           | 3.3           | 8              | 存储接口                |
| SSTL18D_I  | 差分           | 1.8           | 8              | 存储接口                |
| SSTL18D_II | 差分           | 1.8           | 8              | 存储接口                |
| HSTL18D_I  | 差分           | 1.8           | 8              | 存储接口                |
| HSTL18D_II | 差分           | 1.8           | 8              | 存储接口                |
| HSTL15D_I  | 差分           | 1.5           | 8              | 存储接口                |
| LVCMOS12D  | 差分           | 1.2           | 8/4            | 通用接口                |
| LVCMOS15D  | 差分           | 1.5           | 8/4            | 通用接口                |
| LVCMOS18D  | 差分           | 1.8           | 8/12/4         | 通用接口                |
| LVCMOS25D  | 差分           | 2.5           | 8/16/12/4      | 通用接口                |
| LVCMOS33D  | 差分           | 3.3           | 8/24/16/12/4   | 通用接口                |

DS971-1.1 9(38)

表 2-2 GW2AN 支持的输入 I/O 类型及部分可选配置

| I/O 输入标准     | 单端/差分 | Bank Vccio(V)       | 支持迟滞选项 | 是否需要 VREF |
|--------------|-------|---------------------|--------|-----------|
| LVTTL33      | 单端    | 1.5/1.8/2.5/3.3     | 是      | 否         |
| LVCMOS33     | 单端    | 1.5/1.8/2.5/3.3     | 是      | 否         |
| LVCMOS25     | 单端    | 1.5/1.8/2.5/3.3     | 是      | 否         |
| LVCMOS18     | 单端    | 1.5/1.8/2.5/3.3     | 是      | 否         |
| LVCMOS15     | 单端    | 1.2/1.5/1.8/2.5/3.3 | 是      | 否         |
| LVCMOS12     | 单端    | 1.2/1.5/1.8/2.5/3.3 | 是      | 否         |
| SSTL15       | 单端    | 1.5/1.8/2.5/3.3     | 否      | 是         |
| SSTL25_I     | 单端    | 2.5/3.3             | 否      | 是         |
| SSTL25_II    | 单端    | 2.5/3.3             | 否      | 是         |
| SSTL33_I     | 单端    | 3.3                 | 否      | 是         |
| SSTL33_II    | 单端    | 3.3                 | 否      | 是         |
| SSTL18_I     | 单端    | 1.8/2.5/3.3         | 否      | 是         |
| SSTL18_II    | 单端    | 1.8/2.5/3.3         | 否      | 是         |
| HSTL18_I     | 单端    | 1.8/2.5/3.3         | 否      | 是         |
| HSTL18_II    | 单端    | 1.8/2.5/3.3         | 否      | 是         |
| HSTL15_I     | 单端    | 1.5/1.8/2.5/3.3     | 否      | 是         |
| PCI33        | 单端    | 3.3                 | 是      | 否         |
| LVCMOS33OD25 | 单端    | 2.5                 | 否      | 否         |
| LVCMOS33OD18 | 单端    | 1.8                 | 否      | 否         |
| LVCMOS33OD15 | 单端    | 1.5                 | 否      | 否         |
| LVCMOS25OD18 | 单端    | 1.8                 | 否      | 否         |
| LVCMOS25OD15 | 单端    | 1.5                 | 否      | 否         |
| LVCMOS18OD15 | 单端    | 1.5                 | 否      | 否         |
| LVCMOS15OD12 | 单端    | 1.2                 | 否      | 否         |
| LVCMOS25UD33 | 单端    | 3.3                 | 否      | 否         |
| LVCMOS18UD25 | 单端    | 2.5                 | 否      | 否         |
| LVCMOS18UD33 | 单端    | 3.3                 | 否      | 否         |
| LVCMOS15UD18 | 单端    | 1.8                 | 否      | 否         |
| LVCMOS15UD25 | 单端    | 2.5                 | 否      | 否         |
| LVCMOS15UD33 | 单端    | 3.3                 | 否      | 否         |
| LVCMOS12UD15 | 单端    | 1.5                 | 否      | 否         |
| LVCMOS12UD18 | 单端    | 1.8                 | 否      | 否         |
| LVCMOS12UD25 | 单端    | 2.5                 | 否      | 否         |
| LVCMOS12UD33 | 单端    | 3.3                 | 否      | 否         |
| LVDS25       | 差分    | 2.5/3.3             | 否      | 否         |
| RSDS         | 差分    | 2.5/3.3             | 否      | 否         |
| MINILVDS     | 差分    | 2.5/3.3             | 否      | 否         |
| PPLVDS       | 差分    | 2.5/3.3             | 否      | 否         |

DS971-1.1 10(38)

| I/O 输入标准   | 单端/差分 | Bank Vccio(V)       | 支持迟滞选项 | 是否需要 V <sub>REF</sub> |
|------------|-------|---------------------|--------|-----------------------|
| LVDS25E    | 差分    | 2.5/3.3             | 否      | 否                     |
| MLVDS25E   | 差分    | 2.5/3.3             | 否      | 否                     |
| BLVDS25E   | 差分    | 2.5/3.3             | 否      | 否                     |
| RSDS25E    | 差分    | 2.5/3.3             | 否      | 否                     |
| LVPECL33E  | 差分    | 3.3                 | 否      | 否                     |
| SSTL15D    | 差分    | 1.5/1.8/2.5/3.3     | 否      | 否                     |
| SSTL25D_I  | 差分    | 2.5/3.3             | 否      | 否                     |
| SSTL25D_II | 差分    | 2.5/3.3             | 否      | 否                     |
| SSTL33D_I  | 差分    | 3.3                 | 否      | 否                     |
| SSTL33D_II | 差分    | 3.3                 | 否      | 否                     |
| SSTL18D_I  | 差分    | 1.8/2.5/3.3         | 否      | 否                     |
| SSTL18D_II | 差分    | 1.8/2.5/3.3         | 否      | 否                     |
| HSTL18D_I  | 差分    | 1.8/2.5/3.3         | 否      | 否                     |
| HSTL18D_II | 差分    | 1.8/2.5/3.3         | 否      | 否                     |
| HSTL15D_I  | 差分    | 1.5/1.8/2.5/3.3     | 否      | 否                     |
| LVCMOS12D  | 差分    | 1.2/1.5/1.8/2.5/3.3 | 否      | 否                     |
| LVCMOS15D  | 差分    | 1.5/1.8/2.5/3.3     | 否      | 否                     |
| LVCMOS18D  | 差分    | 1.8/2.5/3.3         | 否      | 否                     |
| LVCMOS25D  | 差分    | 2.5/3.3             | 否      | 否                     |
| LVCMOS33D  | 差分    | 3.3                 | 否      | 否                     |

DS971-1.1 11(38)

## 2.4.2 I/O 逻辑

图 2-5 为 GW2AN 系列 FPGA 产品的 I/O 逻辑的输入输出部分。

## 图 2-5 I/O 逻辑输入输出示意图



## 表 2-3 端口介绍

| 端口名                              | I/O    | 描述                            |
|----------------------------------|--------|-------------------------------|
|                                  |        | GCLK 输入信号。                    |
| CI <sup>[1]</sup>                | Input  | GCLK 输入信号的数量请参考 <u>UG972.</u> |
| Cir.                             | Input  | GW2AN-18X 器件 Pinout 手册、UG978, |
|                                  |        | GW2AN-9X 器件 Pinout 手册。        |
| DI                               | Input  | IO 口低速输入信号,直接输入到              |
| טו                               |        | Fabric。                       |
| Q                                | Output | SDR 模块中 IREG 输出信号。            |
| Q <sub>0</sub> -Q <sub>n-1</sub> | Output | DDR 模块中 IDES 输出信号。            |

## 注!

[1] 当 CI 作为 GCLK 输入使用时, DI、Q 及 Qo-Qn-1 不能作为 IO 输入输出使用。

DS971-1.1 12(38)

GW2AN 系列 FPGA 产品的 I/O 逻辑的组成模块说明如下:

#### 延迟模块

图 2-6 为延迟模块 IODELAY。GW2AN 系列 FPGA 产品的每个 I/O 都包含 IODELAY 模块,总共提供 128(0~127)步的延迟,一步的延迟时间约为 18ps。

#### 图 2-6 IODELAY 示意图



有两种控制延迟的方式:

- 静态控制。
- 动态控制,可与 IEM 模块一起使用来调节动态取样窗口需要注意的是 IODELAY 不能同时用于输入和输出。

## I/O 寄存器

图 2-7 为 GW2AN 系列 FPGA 产品的 I/O 寄存器模块。GW2AN 系列 FPGA 产品的每个 I/O 都提供可编程输入寄存器 IREG、输出寄存器 OREG 和高阻控制寄存器 TRIREG。

#### 图 2-7 GW2AN 的 I/O 寄存器示意图



#### 注!

- CE 可以编程为低电平有效(0: enable)或高电平有效(1: enable)。
- CLK 可以编程为上升沿触发或下降沿触发。
- SR 可以编程为同步/异步的 SET/RESET 或无效(disable)。
- 寄存器可以编程为寄存器(register)或锁存器(latch)。

#### 取样模块

取样模块(IEM)是用来取样数据边沿,用于通用 DDR 模式。如图 2-8 所示。

DS971-1.1 13(38)

#### 图 2-8 GW2AN 的 IEM 示意图



### 解串器 DES 及跨时钟域转换模块

每个输入的 I/O 逻辑提供了简单的解串器 DES,丰富了 I/O 资源应用方式。DES 里面的输入时钟的跨时钟域转换(Clock domain transfer)模块提供了安全转换外部取样时钟(strobe)到内部的持续运转时钟的能力。有多个寄存器(registers)用来进行数据采样。

跨时钟域转换模块有如下功能:

- 用内部连续时钟代替不连续的 DQS 来进行数据采样。此功能应用于 DDR 存储器接口。
- 对于 DDR3 存储器接口标准,在读 DQS 电平 (read-leveling) 后对数据 排列整理 (align)。
- 在通用 DDR 模式,当 DQS.RCLK 用于采样时,跨时钟域转换模块也需要使用。

每个 DQS 模块提供 WADDR 及 RADDR 信号给同一个群的跨时钟域转换模块。

#### 串化器 SER 模块

每个输出的 I/O 逻辑提供了简单的串化器 SER 模块,丰富了 I/O 资源应用方式。

## 2.4.3 I/O 逻辑工作模式

GW2AN 系列 FPGA 产品的 I/O 逻辑支持多种工作模式。每一种工作模式下,I/O(或 I/O 差分信号对)又可以配置成输出信号、输入信号、INOUT信号及三态输出信号(带三态控制的输出信号)。

DS971-1.1 14(38)

## 2.5 块状静态随机存储器模块

## 2.5.1 简介

GW2AN 系列 FPGA 产品提供了丰富的块状静态随机存储器资源。这些存储器资源按照模块排列,以行的形式,分布在整个 FPGA 阵列中。因此称为块状静态随机存储器(BSRAM)。每个 BSRAM 可配置最高 18,432bits(18Kbits)。提供 5 种操作模式:单端口模式 Single Port,双端口模式 Dual Port,伪双端口模式 Semi Dual Port,固化存储器模式,内置的 FIFO 缓存。

丰富的块状静态随机存储器资源为用户的高性能设计提供了保障。以下是 BSRAM 提供的各种功能:

- 1 个模块最大容量为 18.432bits
- 时钟频率达到 380MHz(在 Read-before-write 模式下 230MHz)
- 单端口模式 Single Port
- 双端口模式 Dual Port
- 伪双端口模式 Semi Dual Port
- 提供校验位 Parity Bits
- 提供只读存储器模式 ROM
- 数据宽度从 1 位到 36 位
- 可混合时钟操作 Mixed clock mode
- 可混合数据宽度 Mixed data width mode
- 在双字节以上的数据宽度支持字节使能功能 Enable Byte
- 正常读写 Normal Read and Write mode
- 先读后写 Read-before-write mode
- 通写 Write-through mode

## 2.5.2 存储器配置模式

GW2AN 系列 FPGA 产品的块状静态随机存储器可支持多种的数据宽度,如表 2-4 所示。

#### 表 2-4 存储器配置列表

| 单端口模式    | 双端口模式   | 伪双端口模式   | 只读模式     |
|----------|---------|----------|----------|
| 16K x 1  | 16K x 1 | 16K x 1  | 16K x 1  |
| 8K x 2   | 8K x 2  | 8K x 2   | 8K x 2   |
| 4K x 4   | 4K x 4  | 4K x 4   | 4K x 4   |
| 2K x 8   | 2K x 8  | 2K x 8   | 2K x 8   |
| 1K x 16  | 1K x 16 | 1K x 16  | 1K x 16  |
| 512 x 32 | -       | 512 x 32 | 512 x 32 |
| 2K x 9   | 2K x 9  | 2K x 9   | 2K x 9   |
| 1K x 18  | 1K x 18 | 1K x 18  | 1K x 18  |

DS971-1.1 15(38)

| 单端口模式    | 双端口模式 | 伪双端口模式   | 只读模式     |
|----------|-------|----------|----------|
| 512 x 36 | -     | 512 x 36 | 512 x 36 |

### 单端口模式

单端口模式可支持 2 种读模式(bypass 模式和 pipeline 模式)和 3 种写模式(normal 模式、write-through 模式和 read-before-write 模式)。在单端口模式下,BSRAM 可以在一个时钟沿对 BSRAM 进行读或写操作。在写操作中,被写入的数据会传到 BSRAM 的输出。当输出寄存器旁路(Bypass)时,新数据出现在同一个时钟的上升沿。

关于单端口模式的端口框图及相关描述请参考 <u>UG285, Gowin 存储器</u> (BSRAM & SSRAM)用户指南。

## 双端口模式

双端口模式可支持 2 种读模式(bypass 模式和 pipeline 模式)和 2 种写模式(normal 模式和 write-through 模式)。可对两个端口做如下操作:

- 两个端口同时读操作
- 两个端口同时写操作
- 任何一个端口的读和写

#### 注!

不建议对同一地址同时进行读写操作。

关于双端口模式的端口示意图及相关描述请参考 <u>UG285, Gowin 存储</u> 器(BSRAM & SSRAM)用户指南。

## 伪双端口模式

伪双端口模式可支持 2 种读模式(bypass 模式和 pipeline 模式)和 1 种写模式(normal 模式)。伪双端口可支持同时的读和写操作,但是对同一个端口不能做读写操作,只支持 A 端口写,B 端口读。

#### 注!

不建议对同一地址同时进行读写操作。

关于伪双端口模式的端口示意图及相关描述请参考 <u>UG285,Gowin 存</u>储器(BSRAM & SSRAM) 用户指南。

#### 只读模式

BSRAM 可配置成只读存储器模式。用户可通过存储器初始化文件,通过编程端口来初始化只读存储器。用户需要提供 ROM 中的内容,编入初始化文件中。在器件上电编程时来完成初始化操作。

每个 BSRAM 可配置成一个 16Kbits ROM。关于只读模式的端口示意 图及详细描述请参考 <u>UG285,Gowin 存储器(BSRAM & SSRAM)用户指</u> <u>南</u>。

## 2.5.3 存储器混合数据宽度配置

GW2AN 系列 FPGA 产品的块状静态随机存储器模块可支持混合数据

DS971-1.1 16(38)

线宽度操作。在双端口模式和伪双端口模式下,读和写的数据宽度可以不同,但需要按照表 2-5 和表 2-6 的配置来应用。

表 2-5 双端口混合读写数据宽度配置列表

| 读端口     | 写端口     |        |        |        |         |        |         |  |
|---------|---------|--------|--------|--------|---------|--------|---------|--|
|         | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 2K x 9 | 1K x 18 |  |
| 16K x 1 | *       | *      | *      | *      | *       |        |         |  |
| 8K x 2  | *       | *      | *      | *      | *       |        |         |  |
| 4K x 4  | *       | *      | *      | *      | *       |        |         |  |
| 2K x 8  | *       | *      | *      | *      | *       |        |         |  |
| 1K x 16 | *       | *      | *      | *      | *       |        |         |  |
| 2K x 9  |         |        |        |        |         | *      | *       |  |
| 1K x 18 |         |        |        |        |         | *      | *       |  |

#### 注!

标注为"\*"的表示支持的模式。

表 2-6 伪双端口混合读写数据宽度配置列表

| 读端口     | 写端口     |        |        |        |         |        |        |         |        |
|---------|---------|--------|--------|--------|---------|--------|--------|---------|--------|
|         | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 512x32 | 2K x 9 | 1K x 18 | 512x36 |
| 16K x 1 | *       | *      | *      | *      | *       | *      |        |         |        |
| 8K x 2  | *       | *      | *      | *      | *       | *      |        |         |        |
| 4K x 4  | *       | *      | *      | *      | *       | *      |        |         |        |
| 2K x 8  | *       | *      | *      | *      | *       | *      |        |         |        |
| 1K x 16 | *       | *      | *      | *      | *       | *      |        |         |        |
| 512x32  | *       | *      | *      | *      | *       | *      |        |         |        |
| 2K x 9  |         |        |        |        |         |        | *      | *       | *      |
| 1K x 18 |         |        |        |        |         |        | *      | *       | *      |

#### 注!

标注为"\*"的表示支持的模式。

## 2.5.4 字节使能功能配置

BSRAM 支持字节使能(byte-enable)功能。可以遮蔽输入数据,只让被选择到的字节写入。而被遮蔽的数据能继续保留。读/写使能信号(WREA, WREB),及 byte-enable 参数选项用于控制 BSRAM 的写操作。

## 2.5.5 校验位功能配置

所有的块状静态随机存储器模块 BSRAM 内置了校验位的配置。每个字节的第 9 位可用来做校验位,用来检测数据传输的正确性,也可以用来存储数据。

DS971-1.1 17(38)

## 2.5.6 同步操作

- 所有的块状静态随机存储器模块的输入寄存器支持同步写入。
- 输出寄存器可用作流水线寄存器提高用户的设计性能。
- 输出寄存器可旁路。

## 2.5.7 BSRAM 操作模式

BSRAM 支持 5 种操作模式,包括 2 种读操作模式:旁路(Bypass)模式、流水线(Pipeline)模式;3 种写操作模式:正常写(Normal)模式、通写(Write-Through)模式、先读后写(Read-before-Write)模式。

## 读操作模式

通过输出寄存器或不通过输出寄存器从 BSRAM 读出数据。

#### 流水线模式

在同步写入存储器时,使用输出寄存器。此模式可支持数据宽度最大 36 位。

## 旁路模式

不使用输出寄存器,数据保留在存储器(Memory Array)的输出。

#### 图 2-9 单端口、伪双端口及双端口模式下的流水线模式



DS971-1.1 18(38)



### 写操作模式

#### 正常写模式

对一个端口进行正常写操作,此端口的输出数据不变。写入数据不会出现在读端口。

## 通写模式

在此模式下,对一个端口进行写操作时,写入数据会出现在此端口的输出。

#### 先读后写模式

在此模式下,对一个端口进行写操作时,原来的数据会出现在此端口的输出,写入数据会存入相应单元。

#### 注!

DP 模式下,不支持先读后写模式。

## 2.5.8 时钟模式

表 2-7 中列出了不同 BSRAM 模式下可使用的时钟模式:

#### 表 2-7 时钟模式配置列表

| 时钟模式    | 双端口模式 | 伪双端口模式 | 单端口模式 |
|---------|-------|--------|-------|
| 独立时钟模式  | Yes   | No     | No    |
| 读/写时钟模式 | Yes   | Yes    | No    |
| 单端口时钟模式 | No    | No     | Yes   |

#### 独立时钟模式

图 2-10 显示了在双端口模式下的独立时钟使用模式,每个端口各有一个独立时钟。CLKA 信号控制了端口 A 的所有寄存器,CLKB 信号控制了端口 B 的所有寄存器。

DS971-1.1 19(38)

#### 图 2-10 独立时钟模式



## 读写时钟模式

图 2-11 显示了在伪双端口模式下的读写时钟使用模式。每个端口各有一个时钟。写时钟(CLKA)信号控制了端口 A 的写入数据、写地址和读/写使能信号。读时钟(CLKB)信号控制了端口 B 的读出数据、读地址和读使能信号。

#### 图 2-11 读写时钟模式



## 单端口时钟模式

图 2-12 显示了单端口时钟模式。

#### 图 2-12 单端口时钟模式



DS971-1.1 20(38)

2 结构介绍 2.6 时钟

## 2.6 时钟

时钟资源及布线对 FPGA 高性能的应用至关重要。GW2AN 系列 FPGA 产品提供了专用全局时钟网络(GCLK),直接连接到器件的所有资源。除了GCLK资源,还提供了锁相环(PLL)、高速时钟 HCLK 和 DDR 存储器接口数据脉冲时钟 DQS 等时钟资源。

#### 图 2-13 GW2AN 时钟资源



## 2.6.1 全局时钟网络

GCLK 在 GW2AN 产品中按象限分布,分为四个象限,每个象限提供 8 个 GCLK 网络。GCLK 的可选时钟源包括专用的时钟输入管脚和普通布线资源,使用专用的时钟输入管脚具有更好的时钟性能。

## 2.6.2 锁相环

锁相环路是一种反馈控制电路,简称锁相环(PLL, Phase-Locked Loop)。利用外部输入的参考时钟信号控制环路内部振荡信号的频率和相位。

GW2AN产品的PLL模块能够提供可以综合的时钟频率,通过配置不同的参数可以进行时钟的频率调整(倍频和分频)、相位调整、占空比调整等功能。

DS971-1.1 21(38)

2 结构介绍 2.6 时钟

## 2.6.3 高速时钟

GW2AN 系列 FPGA 产品的高速时钟 HCLK 可以支持 I/O 完成高性能数据传输,是专门针对源时钟同步的数据传输接口而设计的,如图 2-14 所示。

#### 图 2-14 GW2AN HCLK 示意图



由图 2-14 可以看到,高速时钟 HCLK 的中间有一个 8:1 的 HCLKMUX 模块,HCLKMUX 能将任何一个 Bank 中的 HCLK 时钟信号送到其他任何一个 Bank 中,这使得 HCLK 的使用更加灵活。

HCLK 可以提供给用户使用的功能模块如下所示:

- DHCEN: 动态的高速时钟使能模块,功能类似于 DQCE。可动态的打开/关闭高速时钟信号。
- CLKDIV/CLKDIV2: 高速时钟分频模块,每个 Bank 中有一个 CLKDIV。生成和输入时钟相位一致的分频时钟,用于 IO 逻辑工作模式中。
- DCS: 动态的全局时钟选择器。
- DLLDLY: 动态延迟调整模块,用于专用时钟管脚输入的时钟信号。

## 2.6.4 DDR 存储器接口时钟管理 DQS

GW2AN 系列 FPGA 产品的 DQS 模块提供了如下的功能来支持 DDR 存储器接口的时钟需求:

- 接收 DQS 输入,整理波形并移动 1/4 相位
- 为输入缓存提供读/写指针
- 为内部逻辑提供数据有效信号
- 提供 DDR 输出时钟信号
- 支持 DDR3 写电压控制

DQS 模块有 3 种工作模式,用来满足不同的 IO 接口的需求。

关于全局时钟、高速时钟、锁相环及 DDR 存储器接口数据脉冲时钟

DS971-1.1 22(38)

2.4 长线

DQS 等更多详细信息请参考 UG286, Gowin 时钟资源(Clock)用户指南。

## 2.7 长线

作为对 CRU 的有效补充,GW2AN 系列 FPGA 产品提供了灵活丰富的长线资源,适用于时钟、时钟使能、置复位或其它高扇出的信号。

## 2.8 全局复置位

GW2AN 系列 FPGA 产品中包含一个专用的全局复置位网络,直接连接到器件的内部逻辑,可用作异步/同步复位或异步/同步置位,CFU 和 I/O中的寄存器均可以独立配置。

## 2.9 编程配置

GW2AN 系列 FPGA 产品支持 SRAM 配置,因此,每次上电后需要重新下载配置数据文件到器件中。当然,用户可以根据自身需求将配置数据文件保存在内部或外部 Flash 中。上电后,GW2AN 器件从内部或外部 Flash 中读取配置数据到 SRAM 中。

GW2AN 系列 FPGA 产品除了支持业界通用的 JTAG 配置模式外,还支持高云半导体特有的 GowinCONFIG 配置模式: Autoboot、SSPI、CPU、I<sup>2</sup>C、SERIAL。详细资料请参考 <u>UG702,GW2AN-18X & 9X 器件编程配置手册</u>。

## 2.9.1 I<sup>2</sup>C 时序特性

#### 注!

- SDA 管脚非 Open Drain 模式;
- 支持点对点应用;
- 支持同系列多颗芯片同时接入总线,通过广播方式完成配置。

#### 图 2-15 I2C 时序图



Timec

#### 表 2-8 GW2AN-18X & 9X 器件的 I2C 时序要求

| Symbol | Parameter       | Min | Max | Unit |
|--------|-----------------|-----|-----|------|
| FscL   | Clock Frequency | -   | 400 | KHz  |

DS971-1.1 23(38)

2 结构介绍 2.10 片内晶振

| Symbol              | Parameter              | Min                | Max | Unit |
|---------------------|------------------------|--------------------|-----|------|
| T <sub>low</sub>    | LOW period of the SCL  | 1.3                | -   | us   |
| Thigh               | HIGH period of the SCL | 0.6                | -   | us   |
| T <sub>hd.sta</sub> | Start Hold Time        | 0.6                | -   | us   |
| T <sub>su.sta</sub> | Start Setup Time       | 0.6                | -   | us   |
| T <sub>hd.dat</sub> | Data In Hold Time      | 80 <sup>[1]</sup>  | -   | ns   |
| T <sub>su.dat</sub> | Data In Setup Time     | 500 <sup>[1]</sup> | -   | ns   |
| T <sub>su.sto</sub> | Stop Setup Time        | 0.6                | -   | us   |

#### 注!

● [1]: Thd.dat 和 Tsu.dat 超出 I<sup>2</sup>C 规范。

## 2.10 片内晶振

GW2AN 系列 FPGA 产品内嵌了一个片内晶振,编程过程中为 MSPI 编程模式提供时钟源,输出频率数据如表 2-9 所示。片内晶振还可以为用户设计提供时钟源,通过配置工作参数,可以获得多达 64 种时钟频率。输出时钟频率可以通过如下公式计算得到:

fout=200MHz/Param。

#### 注!

其中除数 Param 为配置参数,范围为 2~128,只支持偶数。

## 表 2-9 片内晶振的输出频率选项

| 模式 | 频率                  | 模式 | 频率      | 模式 | 频率      |
|----|---------------------|----|---------|----|---------|
| 0  | 2MHz <sup>[1]</sup> | 8  | 6.25MHz | 16 | 12.5MHz |
| 1  | 4.3MHz              | 9  | 6.7MHz  | 17 | 14.3MHz |
| 2  | 4.5MHz              | 10 | 7.1MHz  | 18 | 16.7MHz |
| 3  | 4.8MHz              | 11 | 7.7MHz  | 19 | 20MHz   |
| 4  | 5.0MHz              | 12 | 8.3MHz  | 20 | 25MHz   |
| 5  | 5.3MHz              | 13 | 9.1MHz  | 21 | 33.3MHz |
| 6  | 5.6MHz              | 14 | 10MHz   | 22 | 50MHz   |
| 7  | 5.9MHz              | 15 | 11.1MHz | 23 | 100MHz  |

## 注!

[1]片内晶振默认输出频率为 2MHz。

DS971-1.1 24(38)

3 电气特性 3.1 工作条件

# 3电气特性

#### 注!

建议在推荐的工作条件及工作范围内使用高云器件,超出工作条件及工作范围的数据仅供 参考,高云半导体不保证所有器件都能在超出工作条件及工作范围的情况下正常工作。

## 3.1 工作条件

## 3.1.1 绝对最大范围

表 3-1 绝对最大范围

| 名称                   | 描述                    | 最小值          | 最大值           |
|----------------------|-----------------------|--------------|---------------|
|                      | LV 版本核电压              | -0.5V        | 1.1V          |
| Vcc                  | EV 版本核电压              | -0.5V        | 1.32V         |
|                      | UV 版本核电压              | -0.5V        | 3.75V         |
| Vccio                | I/O Bank 电压           | -0.5V        | 3.75V         |
| V <sub>CCX</sub>     | 辅助电压                  | -0.5V        | 3.75V         |
| -                    | I/O 电压 <sup>[1]</sup> | -0.5V        | 3.75V         |
| Storage Temperature  | 储存温度                  | -65℃         | +150℃         |
| Junction Temperature | 结温                    | <b>-40</b> ℃ | <b>+125</b> ℃ |

### 注!

[1]允许-2V至(V<sub>IHMAX</sub> + 2) V的过冲和下冲,持续时间<20 ns。

DS971-1.1 25(38)

## 3.1.2 推荐工作范围

#### 表 3-2 推荐工作范围印

| 名称                               | 描述          | 最小值          | 最大值    |
|----------------------------------|-------------|--------------|--------|
|                                  | LV 版本核电压    | 0.95V        | 1.05V  |
| Vcc                              | EV 版本核电压    | 1.14V        | 1.26V  |
|                                  | UV 版本核电压    | 2.375V       | 3.6V   |
| V <sub>CCIO</sub> <sup>[2]</sup> | I/O Bank 电压 | 1.14V        | 3.6V   |
| Vccx                             | 辅助电压        | 2.7V         | 3.6V   |
| ТЈСОМ                            | 结温(商业级)     | 0℃           | +85℃   |
| TJIND                            | 结温(工业级)     | <b>-40</b> ℃ | +100°C |

#### 注!

- [1]不同封装的器件供电电压信息请参考 <u>UG972, GW2AN-18X 器件 Pinout 手册</u>、 <u>UG978, GW2AN-9X 器件 Pinout 手册</u>。
- [2]当 Vccios 电压小于 2.0V 时, Vccios 上会增加约 20mA 的静态电流。
- Vcc、Vccio、Vccx的允许纹波范围分别为 3%、5%、5%。1).对于直接用 Vcc 给 PLL 供电的器件,Vcc 上的纹波会影响 PLL 输出时钟的抖动特性;2). Vccio 上的纹波,最终可能会传递到 IO Buffer 的输出波形上。

## 3.1.3 电源上升斜率

## 表 3-3 电源上升斜率

| 名称   | 描述                                                              | 最小值      | 典型值 | 最大值     |
|------|-----------------------------------------------------------------|----------|-----|---------|
| Ramp | 电源电压上升斜率<br>(Power supply ramp rates for<br>all power supplies) | 0.1mV/µs | -   | 10mV/μs |

#### 注!

- 所有电源的上升斜率必须单调。
- 在设备开始配置前,所有的电源都需要在表 3-2 中定义的工作范围内。不在工作范围内的电源需要调整到更快的斜率,否则用户必须推迟配置。

## 3.1.4 热插拔特性

## 表 3-4 热插拔特性

| 名称  | 描述                                         | 条件                                        | I/O 类型              | 最大值   |
|-----|--------------------------------------------|-------------------------------------------|---------------------|-------|
| Інѕ | 输入漏电流<br>(Input or I/O leakage<br>current) | 0 <v<sub>IN<v<sub>IH(MAX)</v<sub></v<sub> | I/O                 | 150uA |
| Інѕ | 输入漏电流<br>(Input or I/O leakage<br>current) | 0 <v<sub>IN<v<sub>IH(MAX)</v<sub></v<sub> | TDI,TDO,<br>TMS,TCK | 120uA |

DS971-1.1 26(38)

3 电气特性 3.2 ESD 性能

## 3.1.5 POR 特性

## 表 3-5 POR 电压参数

| 名称        | 描述                      | 器件        | 名称    | 值     |
|-----------|-------------------------|-----------|-------|-------|
|           |                         |           | Vcc   | TBD   |
|           |                         | GW2AN-9X  | Vccx  | TBD   |
| Vaca up   | Power on reset          |           | Vccio | TBD   |
| VPOR_UP   | ramp up trip point      |           | Vcc   | 0.78V |
|           |                         | GW2AN-18X | Vccx  | 1.9V  |
|           |                         |           | Vccio | 0.95V |
|           | Power on reset          | GW2AN-9X  | Vcc   | TBD   |
|           |                         |           | Vccx  | TBD   |
| Vaca sour |                         |           | Vccio | TBD   |
| Vpor_down | ramp down trip<br>point |           | Vcc   | 0.63V |
|           |                         | GW2AN-18X | Vccx  | 1.3V  |
|           |                         |           | Vccio | 0.65V |

## 3.2 ESD 性能

## 表 3-6 GW2AN ESD - HBM

| 器件    | GW2AN-18X  | GW2AN-9X   |
|-------|------------|------------|
| UG256 | HBM>1,000V | HBM>1,000V |
| UG332 | HBM>1,000V | -          |
| UG324 | HBM>1,000V | HBM>1,000V |
| UG400 | HBM>1,000V | HBM>1,000V |
| UG484 | HBM>1,000V | HBM>1,000V |
| PG256 | HBM>1,000V | HBM>1,000V |

## 表 3-7 GW2AN ESD - CDM

| 器件    | GW2AN-18X | GW2AN-9X |
|-------|-----------|----------|
| UG256 | CDM>500V  | CDM>500V |
| UG332 | CDM>500V  | -        |
| UG324 | CDM>500V  | CDM>500V |
| UG400 | CDM>500V  | CDM>500V |
| UG484 | CDM>500V  | CDM>500V |
| PG256 | CDM>500V  | CDM>500V |

DS971-1.1 27(38)

## 3.3 DC 电气特性

## 3.3.1 推荐工作范围的 DC 电气特性

表 3-8 推荐工作范围内的 DC 电气特性

| 名称                               | 描述                                                    | 条件                                                                             | 最小值      | 典型值   | 最大值                   |
|----------------------------------|-------------------------------------------------------|--------------------------------------------------------------------------------|----------|-------|-----------------------|
|                                  | 输入或 IO 漏电流(Input                                      | VCCIO <vin<vih(max)< td=""><td>-</td><td>-</td><td>210µA</td></vin<vih(max)<>  | -        | -     | 210µA                 |
| I <sub>IL</sub> ,I <sub>IH</sub> | or I/O leakage)                                       | 0 <vin<vccio< td=""><td>-</td><td>-</td><td>10μΑ</td></vin<vccio<>             | -        | -     | 10μΑ                  |
| <b>I</b> PU                      | I/O 上拉电流(I/O Active<br>Pull-up Current)               | 0 <vin<0.7vccio< td=""><td>-30μΑ</td><td>-</td><td>-150µA</td></vin<0.7vccio<> | -30μΑ    | -     | -150µA                |
| I <sub>PD</sub>                  | I/O 下拉电流(I/O Active<br>Pull-down Current)             | VIL(MAX) <vin<vccio< td=""><td>30µA</td><td>-</td><td>150µA</td></vin<vccio<>  | 30µA     | -     | 150µA                 |
| I <sub>BHLS</sub>                | 总线保持低电平时持续<br>电流(Bus Hold Low<br>Sustaining Current)  | V <sub>IN</sub> =V <sub>IL</sub> (MAX)                                         | 30μΑ     | -     | -                     |
| Івннѕ                            | 总线保持高电平时持续<br>电流(Bus Hold High<br>Sustaining Current) | V <sub>IN</sub> =0.7V <sub>CCIO</sub>                                          | -30μΑ    | -     | -                     |
| Івньо                            | 总线保持低电平时过载<br>电流(Bus Hold Low<br>Overdrive Current)   | 0≤V <sub>IN</sub> ≤V <sub>CCIO</sub>                                           | -        | -     | 150µA                 |
| Івнно                            | 总线保持高电平时过载<br>电流(Bus Hold High<br>Overdrive Current)  | 0≤Vin≤Vccio                                                                    | -        | -     | -150µA                |
| V <sub>ВНТ</sub>                 | 总线保持触发点时电压<br>(Bus Hold Trip Points)                  | -                                                                              | VIL(MAX) | -     | V <sub>IH</sub> (MIN) |
| C1                               | I/O 电容(I/O<br>Capacitance)                            | -                                                                              | -        | 5pF   | 8pF                   |
|                                  |                                                       | Vccio=3.3V, Hysteresis=L2H <sup>[1],[2]</sup>                                  | -        | 240mV | -                     |
|                                  |                                                       | Vccio=2.5V, Hysteresis=L2H                                                     | -        | 140mV | -                     |
|                                  |                                                       | Vccio=1.8V, Hysteresis=L2H                                                     | -        | 65mV  | -                     |
|                                  |                                                       | V <sub>CCIO</sub> =1.5V, Hysteresis=L2H                                        | -        | 30mV  | -                     |
|                                  | 输入迟滞(Hysteresis                                       | Vccio=3.3V, Hysteresis=H2L <sup>[1],[2]</sup>                                  | -        | 200mV | -                     |
| V <sub>H</sub> yst               | for Schmitt Trigger                                   | Vccio=2.5V, Hysteresis=H2L                                                     | -        | 130mV | -                     |
|                                  | inputs)                                               | V <sub>CCIO</sub> =1.8V, Hysteresis=H2L                                        | -        | 60mV  | -                     |
|                                  |                                                       | V <sub>CCIO</sub> =1.5V, Hysteresis=H2L                                        | -        | 40mV  | -                     |
|                                  |                                                       | Vccio=3.3V,Hysteresis=HIGH <sup>[1],[2]</sup>                                  | -        | 440mV | -                     |
|                                  |                                                       | V <sub>CCIO</sub> =2.5V,Hysteresis=HIGH                                        | -        | 270mV | -                     |
|                                  |                                                       | V <sub>CCIO</sub> =1.8V,Hysteresis=HIGH                                        | -        | 125mV | -                     |

DS971-1.1 28(38)

| 名 | 称 | 描述 | 条件                         | 最小值 | 典型值  | 最大值 |
|---|---|----|----------------------------|-----|------|-----|
|   |   |    | Vccio=1.5V,Hysteresis=HIGH | -   | 70mV | -   |

#### 注!

- [1] Hysteresis="NONE", "L2H", "H2L", "HIGH"表示在 EDA 的 FloorPlanner 工具内设置 I/O Constraints 时的 Hysteresis 选项,设置方法详见 <u>SUG935,Gowin 设计物理约束指南</u>。
- [2] 开启 L2H(low to high)选项表示 V<sub>IH</sub> 被提高 V<sub>HYST</sub>; 开启 H2L(high to low)选项表示 V<sub>IL</sub> 被降低 V<sub>HYST</sub>; HIGH 表示同时开启 L2H 和 H2L 选项,即 V<sub>HYST</sub>(HIGH)= V<sub>HYST</sub>(L2H) + V<sub>HYST</sub>(H2L)。其示意图如下所示:



## 3.3.2 静态电流

表 3-9 静态电流

| 器件                        | 夕轮                   | 名称 描述                                    | 器件类型        | C8/I7 | C7/I6 |
|---------------------------|----------------------|------------------------------------------|-------------|-------|-------|
| <b>命</b> 作                | 石伽                   | <b>加</b> 处                               | <b>益什矢至</b> | 典型值   | 典型值   |
| OMO ANI INOV              | Icc                  | Core 电源电流(Vcc=1.0V)                      | LV          | -     | 30mA  |
| GW2AN-LV9X<br>GW2AN-LV18X | Iccx                 | Vccx 电源电流(Vccx=3.3V)                     | LV          | -     | 12mA  |
|                           | Iccio <sup>[1]</sup> | I/O Bank 电源电流(Vccio=2.5V)                | LV          | -     | 1mA   |
| GW2AN-UV9X                | lcc+lc<br>cx         | Vccx 电源电流及 Core 电源电流<br>(Vccx= Vcc=3.3V) | UV          | -     | 46mA  |
| GW2AN-UV18X               | Iccio <sup>[1]</sup> | I/O Bank 电源电流(Vccio=2.5V)                | UV          | -     | 2mA   |
|                           | Icc                  | Core 电源电流(Vcc=1.2V)                      | EV          | -     | 34mA  |
| GW2AN-EV9X                | Iccx                 | Vccx 电源电流(Vccx=3.3V)                     | EV          | -     | 12mA  |
| GW2AN-EV18X               | Iccio <sup>[1]</sup> | I/O Bank 电源电流(Vccio=2.5V)                | EV          | -     | 2mA   |

#### 注!

[1]当 Vccios 电压小于 2.0V 时, Vccios 上会增加约 20mA 的静态电流。

## 3.3.3 I/O 推荐工作条件

## 表 3-10 I/O 推荐工作条件

| 名称         | 输出对应的 Vccio(V) |     |       | 输入对应的 VREF(V) |     |     |
|------------|----------------|-----|-------|---------------|-----|-----|
| <b>石</b> 柳 | 最小值            | 典型值 | 最大值   | 最小值           | 典型值 | 最大值 |
| LVTTL33    | 3.135          | 3.3 | 3.6   | -             | -   | -   |
| LVCMOS33   | 3.135          | 3.3 | 3.6   | -             | -   | -   |
| LVCMOS25   | 2.375          | 2.5 | 2.625 | -             | -   | -   |
| LVCMOS18   | 1.71           | 1.8 | 1.89  | -             | -   | -   |
| LVCMOS15   | 1.425          | 1.5 | 1.575 | -             | -   | -   |
| LVCMOS12   | 1.14           | 1.2 | 1.26  | -             | -   | -   |

DS971-1.1 29(38)

| b Ib                 | 输出对应的 | 的 Vccio(V) |       | 输入对应的 VREF(V) |      |       |
|----------------------|-------|------------|-------|---------------|------|-------|
| 名称                   | 最小值   | 典型值        | 最大值   | 最小值           | 典型值  | 最大值   |
| SSTL15               | 1.425 | 1.5        | 1.575 | 0.68          | 0.75 | 0.9   |
| SSTL18_I             | 1.71  | 1.8        | 1.89  | 0.833         | 0.9  | 0.969 |
| SSTL18_II            | 1.71  | 1.8        | 1.89  | 0.833         | 0.9  | 0.969 |
| SSTL25_I             | 2.375 | 2.5        | 2.645 | 1.15          | 1.25 | 1.35  |
| SSTL25_II            | 2.375 | 2.5        | 2.645 | 1.15          | 1.25 | 1.35  |
| SSTL33_I             | 3.135 | 3.3        | 3.6   | 1.3           | 1.5  | 1.7   |
| SSTL33_II            | 3.135 | 3.3        | 3.6   | 1.3           | 1.5  | 1.7   |
| HSTL18_I             | 1.71  | 1.8        | 1.89  | 0.816         | 0.9  | 1.08  |
| HSTL18_II            | 1.71  | 1.8        | 1.89  | 0.816         | 0.9  | 1.08  |
| HSTL15               | 1.425 | 1.5        | 1.575 | 0.68          | 0.75 | 0.9   |
| PCI33                | 3.135 | 3.3        | 3.6   | -             | -    | -     |
| LVPECL33E            | 3.135 | 3.3        | 3.6   | -             | -    | -     |
| MLVDS25E             | 2.375 | 2.5        | 2.625 | -             | -    | -     |
| BLVDS25E             | 2.375 | 2.5        | 2.625 | -             | -    | -     |
| RSDS25E              | 2.375 | 2.5        | 2.625 | -             | -    | -     |
| LVDS25E <sup>1</sup> | 2.375 | 2.5        | 2.625 | -             | -    | -     |
| SSTL15D              | 1.425 | 1.5        | 1.575 | -             | -    | -     |
| SSTL18D_I            | 1.71  | 1.8        | 1.89  | -             | -    | -     |
| SSTL18D_II           | 1.71  | 1.8        | 1.89  | -             | -    | -     |
| SSTL25D_I            | 2.375 | 2.5        | 2.625 | -             | -    | -     |
| SSTL25D_II           | 2.375 | 2.5        | 2.625 | -             | -    | -     |
| SSTL33D_I            | 3.135 | 3.3        | 3.6   | -             | -    | -     |
| SSTL33D_II           | 3.135 | 3.3        | 3.6   | -             | -    | -     |
| HSTL15D              | 1.425 | 1.575      | 1.89  | -             | -    | -     |
| HSTL18D_I            | 1.71  | 1.8        | 1.89  | -             | -    | -     |
| HSTL18D_II           | 1.71  | 1.8        | 1.89  | -             | -    | -     |

注!

使用 True LVDS 的 Bank VCCIO 建议设置为 2.5V。

## 3.3.4 单端 I/O DC 电气特性

## 表 3-11 单端 I/O DC 电气特性

| 名称       | V <sub>IL</sub> |           | V <sub>IH</sub> |      | Vol   | Vон                     | loL <sup>[1]</sup> | I <sub>OH</sub> [1] |
|----------|-----------------|-----------|-----------------|------|-------|-------------------------|--------------------|---------------------|
|          | Min             | Max       | Min             | Max  | (Max) | (Min)                   | (mA)               | (mA)                |
|          | -0.3V           | 0.3V 0.8V | 2.0V            | 3.6V | 0.4V  | V <sub>CCIO</sub> -0.4V | 4                  | -4                  |
| LVCMOS33 |                 |           |                 |      |       |                         | 8                  | -8                  |
| LVTTL33  |                 |           |                 |      |       |                         | 12                 | -12                 |
|          |                 |           |                 |      |       |                         | 16                 | -16                 |

DS971-1.1 30(38)

| 名称         | VIL   |                                 | VIH                      |      | V <sub>OL</sub> | V <sub>OH</sub> | l <sub>OL</sub> <sup>[1]</sup> | I <sub>OH</sub> [1] |
|------------|-------|---------------------------------|--------------------------|------|-----------------|-----------------|--------------------------------|---------------------|
| <b>石</b> 柳 | Min   | Max                             | Min                      | Max  | (Max)           | (Min)           | (mA)                           | (mA)                |
|            |       |                                 |                          |      |                 |                 | 24                             | -24                 |
|            |       |                                 |                          |      | 0.2V            | Vccio-0.2V      | 0.1                            | -0.1                |
|            |       |                                 |                          |      |                 |                 | 4                              | -4                  |
|            |       |                                 |                          |      | 0.4V            | Vccio-0.4V      | 8                              | -8                  |
| LVCMOS25   | -0.3V | 0.7V                            | 1.7V                     | 3.6V | 0.40            | V CCIO-0.4 V    | 12                             | -12                 |
|            |       |                                 |                          |      |                 |                 | 16                             | -16                 |
|            |       |                                 |                          |      | 0.2V            | Vccio-0.2V      | 0.1                            | -0.1                |
|            |       |                                 |                          |      |                 |                 | 4                              | -4                  |
| LVCMOS18   | 0.01/ | 0.35 x Vccio                    | 0.65 x Vccio             | 3.6V | 0.4V            | Vccio-0.4V      | 8                              | -8                  |
| LVCIVIOSTO | -0.3V | 0.33 X VCCIO                    | 0.03 X VCCIO             | 3.00 |                 |                 | 12                             | -12                 |
|            |       |                                 |                          |      | 0.2V            | Vccio-0.2V      | 0.1                            | -0.1                |
|            |       |                                 |                          |      | 3.6V 0.4V       | Vccio-0.4V      | 4                              | -4                  |
| LVCMOS15   | -0.3V | 0.35 x Vccio                    | 0.65 x Vccio             | 3.6V |                 | V CC10-0.4 V    | 8                              | -8                  |
|            |       |                                 |                          |      | 0.2V            | Vccio-0.2V      | 0.1                            | -0.1                |
|            |       |                                 |                          |      | 0.4V            | Vccio-0.4V      | 2                              | -2                  |
| LVCMOS12   | -0.3V | 0.35 x Vccio                    | 0.65 x Vccio             | 3.6V | 0.40            | V CCIO-0.4 V    | 4                              | -4                  |
|            |       |                                 |                          |      | 0.2V            | Vccio-0.2V      | 0.1                            | -0.1                |
| PCI33      | -0.3V | 0.3 x Vccio                     | 0.5 x Vccio              | 3.6V | 0.1 x<br>Vccio  | 0.9 x Vccio     | 1.5                            | -0.5                |
| SSTL33_I   | -0.3V | V <sub>REF</sub> -0.2V          | V <sub>REF</sub> +0.2V   | 3.6V | 0.7             | Vccio-1.1V      | 8                              | -8                  |
| SSTL25_I   | -0.3V | V <sub>REF</sub> <b>-</b> 0.18V | V <sub>REF</sub> +0.18V  | 3.6V | 0.54V           | Vcc10-0.62V     | 8                              | -8                  |
| SSTL25_II  | -0.3V | V <sub>REF</sub> <b>-</b> 0.18V | V <sub>REF</sub> +0.18V  | 3.6V | NA              | NA              | NA                             | NA                  |
| SSTL18_II  | -0.3V | V <sub>REF</sub> -0.125V        | V <sub>REF</sub> +0.125V | 3.6V | NA              | NA              | NA                             | NA                  |
| SSTL18_I   | -0.3V | V <sub>REF</sub> -0.125V        | V <sub>REF</sub> +0.125V | 3.6V | 0.40V           | Vccio-0.40V     | 8                              | -8                  |
| SSTL15     | -0.3V | V <sub>REF</sub> -0.1V          | V <sub>REF</sub> + 0.1V  | 3.6V | 0.40V           | Vccio-0.40V     | 8                              | -8                  |
| HSTL18_I   | -0.3V | V <sub>REF</sub> -0.1V          | V <sub>REF</sub> + 0.1V  | 3.6V | 0.40V           | Vccio-0.40V     | 8                              | -8                  |
| HSTL18_II  | -0.3V | V <sub>REF</sub> -0.1V          | V <sub>REF</sub> + 0.1V  | 3.6V | NA              | NA              | NA                             | NA                  |
| HSTL15_I   | -0.3V | V <sub>REF</sub> -0.1V          | V <sub>REF</sub> + 0.1V  | 3.6V | 0.40V           | Vccio-0.40V     | 8                              | -8                  |
| HSTL15_II  | -0.3V | V <sub>REF</sub> -0.1V          | V <sub>REF</sub> + 0.1V  | 3.6V | NA              | NA              | NA                             | NA                  |

#### 注!

同一个 Bank 所有 IO 的总的 DC 电流限制(包括 source 和 sink): 同一个 Bank 所有 IO 的 总电流不能大于 n\*8mA, n 表示该 Bank 被引出的 IO 数量。

## 3.3.5 差分 I/O DC 电气特性

## 表 3-12 差分 I/O DC 电气特性

**LVDS** 

| 名称         | 描述                  | 测试条件 | 最小 | 典型 | 最大  | 单位 |
|------------|---------------------|------|----|----|-----|----|
| VINA, VINB | 输入电压(Input Voltage) |      | 0  | -  | 2.4 | V  |

DS971-1.1 31(38)

3 电气特性 3.4 AC 开关特性

| 名称               | 描述                                                                    | 测试条件                                                     | 最小    | 典型   | 最大    | 单位 |
|------------------|-----------------------------------------------------------------------|----------------------------------------------------------|-------|------|-------|----|
| Vсм              | 共模输入电压(Input Common<br>Mode Voltage)                                  | Half the Sum of the Two Inputs                           | 0.05  | -    | 2.35  | V  |
| $V_{THD}$        | 差分输入门限(Differential Input<br>Threshold)                               | Difference<br>Between the<br>Two Inputs                  | ±100  | -    | ±600  | mV |
| I <sub>IN</sub>  | 输入电流(Input Current)                                                   | Power On or<br>Power Off                                 | -     | -    | ±10   | μA |
| Vон              | 输出高电平(Output High<br>Voltage for V <sub>OP</sub> or V <sub>OM</sub> ) | R <sub>T</sub> = 100Ω                                    | -     | -    | 1.60  | V  |
| VoL              | 输出低电平(Output Low<br>Voltage for V <sub>OP</sub> or V <sub>OM</sub> )  | R <sub>T</sub> = 100Ω                                    | 0.9   | _    | -     | V  |
| V <sub>OD</sub>  | 差模输出电压(Output Voltage Differential)                                   | $(V_{OP} - V_{OM}), R_T = 100Ω$                          | 250   | 350  | 450   | mV |
| ΔV <sub>OD</sub> | 差模输出电压的变化范围<br>(Change in Vo <sub>D</sub> Between High<br>and Low)    |                                                          | -     | -    | 50    | mV |
| Vos              | 输出零漂(Output Voltage<br>Offset)                                        | $(V_{OP} + V_{OM})/2$ ,<br>R <sub>T</sub> = 100 $\Omega$ | 1.125 | 1.20 | 1.375 | V  |
| ΔVos             | 输出零漂变化(Change in Vos<br>Between High and Low)                         |                                                          | -     | -    | 50    | mV |
| Is               | 短路电流                                                                  | VoD = <b>0V</b> 两路输<br>出短接                               | -     | -    | 15    | mA |

## 3.4 AC 开关特性

## 3.4.1 CFU 开关特性

## 表 3-13 CFU 时序参数

| 名称                    | 描述                                          | 速度等级 |       | 单位 |  |
|-----------------------|---------------------------------------------|------|-------|----|--|
| <b>右</b> 你            | <b>抽</b> 处                                  |      | Max   | 十  |  |
| t <sub>LUT4_CFU</sub> | LUT4 延迟(LUT4 delay)                         | -    | 0.337 | ns |  |
| t <sub>LUT5_CFU</sub> | LUT5 延迟(LUT5 delay)                         | -    | 0.694 | ns |  |
| t <sub>LUT6_CFU</sub> | LUT6 延迟(LUT6 delay)                         | -    | 1.005 | ns |  |
| t <sub>LUT7_CFU</sub> | LUT7 延迟(LUT7 delay)                         | -    | 1.316 | ns |  |
| t <sub>LUT8_CFU</sub> | LUT8 延迟(LUT8 delay)                         | -    | 1.627 | ns |  |
| tsr_cfu               | 置位/复位到寄存器输出时间(Set/Reset to Register output) | -    | 0.93  | ns |  |
| tco_cfu               | 时钟到寄存器输出时间(Clock to Register output)        | -    | 0.38  | ns |  |

DS971-1.1 32(38)

3 电气特性 3.4 AC 开关特性

## 3.4.2 BSRAM 开关特性

## 表 3-14 BSRAM 时序参数

| 名称          | 描述                                                    | 速度等级 |      | 单位 |  |
|-------------|-------------------------------------------------------|------|------|----|--|
|             | 加化                                                    |      | Max  |    |  |
| tcoad_bsram | 时钟到读地址/数据输出时间(Clock to output from read address/data) | -    | 2.55 | ns |  |
| tcoor_bsram | 时钟到寄存器输出时间(Clock to output from output register)      | -    | 0.28 | ns |  |

## 3.4.3 Gearbox 开关特性

表 3-15 Gearbox 时序参数

**TBD** 

## 3.4.4 时钟和 I/O 开关特性

表 3-16 外部开关特性

| 名称                                  | 说明                                 | 器件        | C8/I7 |      | C7/I6 |      | 单位 |
|-------------------------------------|------------------------------------|-----------|-------|------|-------|------|----|
| <b>石</b> 柳<br>                      | 近明<br>                             | 新作<br>    | Min   | Max  | Min   | Max  | 半世 |
| Pin-LUT-Pin<br>Delay <sup>[1]</sup> | Pin(IOxA) to<br>Pin(IOxB)<br>delay | GW2AN-18X | 1     | 3.83 | 1     | 4.59 | ns |
| THCLKdly                            | HCLK tree<br>delay                 | GW2AN-18X | •     | 0.82 | -     | 0.98 | ns |
| TGCLKdly                            | GCLK tree<br>delay                 | GW2AN-18X | -     | 1.77 | -     | 2.12 | ns |

注!

[1]测试条件为: Vccio=3.3V, Vccx=3.3V, LVCMOS33, 8mA, 15pF load。

## 3.4.5 片内晶振开关特性

表 3-17 片内晶振开关特性

| 名称              | 说明                   | 最小值       | 典型值       | 最大值       |
|-----------------|----------------------|-----------|-----------|-----------|
| <b>f</b>        | 晶振输出频率(0 to +85℃)    | 106.25MHz | 125MHz    | 143.75MHz |
| fmax            | 晶振输出频率(-40 to +100℃) | 100MHz    | 125MHz    | 150MHz    |
| t <sub>DT</sub> | 输出时钟 Duty Cycle      | 43%       | 50%       | 57%       |
| topjit          | 输出时钟 Period Jitter   | 0.01UIPP  | 0.012UIPP | 0.02UIPP  |

## 3.4.6 PLL 开关特性

## 表 3-18 PLL 开关特性

| 器件        | 速度等级  | 名称    | 最小值  | 最大值    |
|-----------|-------|-------|------|--------|
| GW2AN-18X | C8/I7 | CLKIN | 3MHz | 500MHz |
|           |       | PFD   | 3MHz | 500MHz |

DS971-1.1 33(38)

3 电气特性 3.5 编程接口时序标准

| 器件       | 速度等级  | 名称     | 最小值        | 最大值     |
|----------|-------|--------|------------|---------|
|          |       | VCO    | 500MHz     | 1250MHz |
|          |       | CLKOUT | 3.90625MHz | 1250MHz |
|          |       | CLKIN  | 3MHz       | 400MHz  |
|          | C7/I6 | PFD    | 3MHz       | 400MHz  |
|          | CI/IO | VCO    | 400MHz     | 1000MHz |
|          |       | CLKOUT | 3.125MHz   | 1000MHz |
|          |       | CLKIN  | 3MHz       | 500MHz  |
|          | C8/I7 | PFD    | 3MHz       | 500MHz  |
|          | C6/17 | VCO    | 500MHz     | 1250MHz |
| GW2AN-9X |       | CLKOUT | 3.90625MHz | 1250MHz |
| GWZAN-9A |       | CLKIN  | 3MHz       | 400MHz  |
|          | C7/I6 | PFD    | 3MHz       | 400MHz  |
|          | CITIO | VCO    | 400MHz     | 1000MHz |
|          |       | CLKOUT | 3.125MHz   | 1000MHz |

## 3.5 编程接口时序标准

GW2AN 系列 FPGA 产品 GowinCONFIG 配置模式包括: MSPI 模式、SSPI 模式、CPU 模式、SERIAL 模式,详细资料请参考 <u>UG702</u>, GW2AN-18X & 9X 器件编程配置手册。

DS971-1.1 34(38)

**4** 器件订货信息 **4.1** 器件命名

# 4器件订货信息

## 4.1 器件命名

#### 图 4-1 器件命名方法示例-Production



#### 注!

- 关于详细的封装类型及管脚数量请参考 1.2 产品信息列表。
- 相同速度等级的小蜜蜂®(LittleBee®)家族器件和晨熙®家族器件速度不同。
- 高云器件速度等级采用双标标识,如 C7/I6 等。芯片筛选采用的是工业级标准,所以同一芯片可以同时满足满足工业应用(I)和商业应用(C)。工业级最高温度 100℃,商业级最高温度 85℃,所以同一芯片如在商业级应用中满足速度等级 7,在工业级应用中速度等级则为 6。

DS971-1.1 35(38)

4.2 器件封装标识示例

## 4.2 器件封装标识示例

高云半导体产品在芯片表面印制了器件信息,示例如图 4-2 所示。

#### 图 4-2 器件封装标识示例



#### Note!

- [1]上图右图中第一行与第二行均为 "Part Number"。
- [2] X 版本器件的 Date Code 后增加一位版本标识"X"。
- [3]具体器件的封装标识是否带高云 Logo 与封装形式、封装尺寸及 Part Number 长度有关,上图仅为封装标识的示例。

DS971-1.1 36(38)

5.1 手册内容

# 5 关于本手册

## 5.1 手册内容

GW2AN 系列 FPGA 产品 GW2AN 系列 FPGA 产品数据手册主要包括 高云半导体 GW2AN 系列 FPGA 产品特性概述、产品资源信息、内部结构 介绍、电气特性、编程接口时序以及器件订货信息,帮助用户快速了解高云 半导体 GW2AN 系列 FPGA 产品以及特性,有助于器件选型及使用。

## 5.2 相关文档

通过登录高云半导体网站 <u>www.gowinsemi.com.cn</u>可以下载、查看以下相关文档:

- UG702, GW2AN-18X & 9X 器件编程配置手册
- UG973, GW2AN-18X & 9X 器件封装与管脚手册
- UG972, GW2AN-18X 器件 Pinout 手册
- UG978, GW2AN-9X 器件 Pinout 手册

DS971-1.1 37(38)

5 关于本手册 5.3 术语、缩略语

## 5.3 术语、缩略语

表 5-1 中列出了本手册中出现的相关术语、缩略语及相关释义。

表 5-1 术语、缩略语

| 术语、缩略语 | 全称                                    | 含义             |
|--------|---------------------------------------|----------------|
| ALU    | Arithmetic Logic Unit                 | 算术逻辑单元         |
| BSRAM  | Block Static Random Access<br>Memory  | 块状静态随机存储器      |
| CFU    | Configurable Function Unit            | 可配置功能单元        |
| CLS    | Configurable Logic Section            | 可配置逻辑块         |
| CRU    | Configurable Routing Unit             | 可编程布线单元        |
| DCS    | Dynamic Clock Selector                | 动态时钟选择器        |
| DP     | True Dual Port 16K BSRAM              | 16K 双端口 BSRAM  |
| DQCE   | Dynamic Quadrant Clock<br>Enable      | 动态象限时钟使能       |
| FPGA   | Field Programmable Gate Array         | 现场可编程门阵列       |
| GPIO   | Gowin Programmable IO                 | Gowin 可编程通用管脚  |
| IOB    | Input/Output Block                    | 输入输出模块         |
| LUT4   | 4-input Look-up Table                 | 4 输入查找表        |
| LUT5   | 5-input Look-up Table                 | 5 输入查找表        |
| LUT6   | 6-input Look-up Table                 | 6 输入查找表        |
| LUT7   | 7-input Look-up Table                 | 7 输入查找表        |
| LUT8   | 8-input Look-up Table                 | 8 输入查找表        |
| PG     | PBGA                                  | PBGA 封装        |
| PLL    | Phase-locked Loop                     | 锁相环            |
| REG    | Register                              | 寄存器            |
| SDP    | Semi Dual Port 16K BSRAM              | 16K 伪双端口 BSRAM |
| SP     | Single Port 16K BSRAM                 | 16K 单端口 BSRAM  |
| SSRAM  | Shadow Static Random Access<br>Memory | 分布式静态随机存储器     |
| TDM    | Time Division Multiplexing            | 时分复用           |
| UG     | UBGA                                  | UBGA 封装        |

## 5.4 技术支持与反馈

高云半导体提供全方位技术支持,在使用过程中如有任何疑问或建议,可直接与公司联系:

网址: <u>www.gowinsemi.com.cn</u>

E-mail: <a href="mailto:support@gowinsemi.com">support@gowinsemi.com</a>

Tel: +86 755 8262 0391

DS971-1.1 38(38)

