### MEMORIA TRANSACCIONAL "IN-CORE" CON CERROJOS EN LEX ORDER

Álvaro Rubira García



### ÍNDICE

- ESTADO DEL ARTE
- 2 OBJETIVOS E IMPLEMENTACIÓN
- 3 EVALUACIÓN Y RESULTADOS
- 4 Conclusión

- Procesadores multinúcleo
- Comunicación a través de memoria compartida

- Procesadores multinúcleo
- Comunicación a través de memoria compartida

contador: 0

# rA = contador rB = rA + 1 contador = rB

### Hilo 2

- rA = contador
- rB = rA + 1
- contador = rB

- Procesadores multinúcleo
- Comunicación a través de memoria compartida

contador: 0

# Hilo 1 • rA = contador • rB = rA + 1 • contador = rB rA: 0



- Procesadores multinúcleo
- Comunicación a través de memoria compartida

contador: 0

# Hilo 1 • rA = contador • rB = rA + 1 • contador = rB rA: 0



- Procesadores multinúcleo
- Comunicación a través de memoria compartida

contador: 0

# Hilo 1 • rA = contador • rB = rA + 1 • contador = rB rA: 0 rB: 1



- Procesadores multinúcleo
- Comunicación a través de memoria compartida

#### contador: 1

# Hilo 1 • rA = contador • rB = rA + 1 • contador = rB rA: 0 rB: 1



ISA incluye atómicos para operaciones simples

contador: 0

## Hilo 1 rA = fetch\_add(contador, 1)



ISA incluye atómicos para operaciones simples

#### contador: 1





ISA incluye atómicos para operaciones simples

#### contador: 2

# Hilo 1 rA = fetch\_add(contador, 1) rA: 0





```
new_node->next = curr;
new_node->prev = parent;
parent->next = new_node;
curr->prev = new_node;
```

#### CERROJOS DE GRANO GRUESO



```
lock();
new_node->next = curr;
new_node->prev = parent;
parent->next = new_node;
curr->prev = new_node;
unlock();
```

#### CERROJOS DE GRANO FINO



```
parent->lock();
curr->lock();
new_node->next = curr;
new_node->prev = parent;
parent->next = new_node;
curr->prev = new_node;
parent->unlock();
curr->unlock();
```

#### MEMORIA TRANSACCIONAL



```
TM_BEGIN();
new_node->next = curr;
new_node->prev = parent;
parent->next = new_node;
curr->prev = new_node;
TM_END();
```

## ESTADO DEL ARTE MEMORIA TRANSACCIONAL

- Transacciones se ejecutan especulativamente
- Detección de conflictos
- Aborts y reintentos
- Hardware dedicado (HTM)
  - Memoria transaccional software es muy flexible
  - Difícil soportar transacciones complejas en hardware

• Los objetivos de este trabajo son:

- Los objetivos de este trabajo son:
  - Implementar HTM constrained con pocas modificaciones al hardware existente del procesador

- Los objetivos de este trabajo son:
  - Implementar HTM constrained con pocas modificaciones al hardware existente del procesador
  - Evaluar propuesta para reducir conflictos mediante cache line locking dinámico

- Los objetivos de este trabajo son:
  - Implementar HTM constrained con pocas modificaciones al hardware existente del procesador
  - Evaluar propuesta para reducir conflictos mediante cache line locking dinámico
- Simulador gem5

• Speculative lock elision<sup>1</sup> propone dos implementaciones

<sup>&</sup>lt;sup>1</sup>Ravi Rajwar and James R Goodman. *Speculative lock elision: Enabling highly concurrent multithreaded execution*, MICRO-34, 2001.

• Speculative lock elision<sup>1</sup> propone dos implementaciones

- Out-of-core
  - Checkpoint de registros
  - Marca líneas de caché

<sup>&</sup>lt;sup>1</sup>Ravi Rajwar and James R Goodman. Speculative lock elision: Enabling highly concurrent multithreaded execution, MICRO-34, 2001.

- Speculative lock elision<sup>1</sup> propone dos implementaciones
- Out-of-core
  - Checkpoint de registros
  - Marca líneas de caché
- In-core
  - Reutiliza hardware existente para ejecución especulativa
  - Límites más estrictos sobre complejidad de transacciones

<sup>&</sup>lt;sup>1</sup>Ravi Rajwar and James R Goodman. *Speculative lock elision: Enabling highly concurrent multithreaded execution*, MICRO-34, 2001.

- Buffering de ejecución especulativa en el ROB
  - Límite de instrucciones

- Buffering de ejecución especulativa en el ROB
  - Límite de instrucciones
- Bloques accedidos se leen a caché de primer nivel
  - Prefetches exclusivos para escrituras
  - Límite de líneas de caché accedidas

- Buffering de ejecución especulativa en el ROB
  - Límite de instrucciones
- Bloques accedidos se leen a caché de primer nivel
  - Prefetches exclusivos para escrituras
  - Límite de líneas de caché accedidas
- Detección de conflictos mediante LQ y SQ
  - Backoff en hardware

- Buffering de ejecución especulativa en el ROB
  - Límite de instrucciones
- Bloques accedidos se leen a caché de primer nivel
  - Prefetches exclusivos para escrituras
  - Límite de líneas de caché accedidas
- Detección de conflictos mediante LQ y SQ
  - Backoff en hardware
- Commit de transacción
  - Escritura atómica de modificaciones

CERROIOS EN LEX ORDER

• Propuesta anterior<sup>2</sup> emplea cerrojos estáticos

<sup>&</sup>lt;sup>2</sup>Eduardo José Gómez-Hernández, Juan M Cebrian, Stefanos Kaxiras, and Alberto Ros. *Bounding speculative execution of atomic regions to a single retry*, ASPLOS-29, 2024.

<sup>&</sup>lt;sup>3</sup>Alberto Ros and Stefanos Kaxiras. *Non-speculative store coalescing in total store order*, ISCA-45, 2018.

#### CERROJOS EN LEX ORDER

- Propuesta anterior<sup>2</sup> emplea cerrojos estáticos
- Cerrojos de líneas de caché en lexicographical order<sup>3</sup> (lex order)
  - Subconjunto del orden de direcciones de memoria
  - Evita deadlocks en estructuras privadas (L1, L2) y compartidas (L3, directorio sparse)

<sup>&</sup>lt;sup>2</sup>Eduardo José Gómez-Hernández, Juan M Cebrian, Stefanos Kaxiras, and Alberto Ros. *Bounding speculative execution of atomic regions to a single retry*, ASPLOS-29, 2024.

<sup>&</sup>lt;sup>3</sup>Alberto Ros and Stefanos Kaxiras. *Non-speculative store coalescing in total store order*, ISCA-45, 2018.

#### CERROJOS EN LEX ORDER

- Propuesta anterior<sup>2</sup> emplea cerrojos estáticos
- Cerrojos de líneas de caché en lexicographical order<sup>3</sup> (lex order)
  - Subconjunto del orden de direcciones de memoria
  - Evita deadlocks en estructuras privadas (L1, L2) y compartidas (L3, directorio sparse)
- Activamos cerrojos dinámicos

<sup>&</sup>lt;sup>2</sup>Eduardo José Gómez-Hernández, Juan M Cebrian, Stefanos Kaxiras, and Alberto Ros. *Bounding speculative execution of atomic regions to a single retry*, ASPLOS-29, 2024.

<sup>&</sup>lt;sup>3</sup>Alberto Ros and Stefanos Kaxiras. *Non-speculative store coalescing in total store order*, ISCA-45, 2018.

CERROJOS DINÁMICOS EN LEX ORDER

#### Lex order



CERROJOS DINÁMICOS EN LEX ORDER

#### Lex order



CERROJOS DINÁMICOS EN LEX ORDER

### Lex order



CERROJOS DINÁMICOS EN LEX ORDER





CERROJOS DINÁMICOS EN LEX ORDER





#### EVALUACIÓN Y RESULTADOS

#### Estructuras de datos



(A) Media geométrica de tiempos de ejecución normalizados



(B) Media de *aborts* por cada *commit* 

### **EVALUACIÓN Y RESULTADOS**

### Fetch-add double



(A) Tiempo de ejecución normalizado

# **C**ONCLUSIÓN

• Implementación requiere pocas modificaciones

# **C**ONCLUSIÓN

- Implementación requiere pocas modificaciones
- Eficiente en transacciones pequeñas

# **C**ONCLUSIÓN

- Implementación requiere pocas modificaciones
- Eficiente en transacciones pequeñas
- Cerrojos en lex order reducen aborts significativamente

# MEMORIA TRANSACCIONAL "IN-CORE" CON CERROJOS EN LEX ORDER

Álvaro Rubira García



# CAMINO ALTERNATIVO (FALLBACK)

- HTM no garantiza que la transacción se vaya a completar (es best-effort)
  - Excepciones
  - Contención
- Se suele incluir un camino alternativo para garantizar el progreso por software
  - Cerrojo convencional que serializa la ejecución

### **ABORT**



- Estructuras de datos concurrentes
  - Una única transacción por operación
    - Deque
    - Queue
    - Stack
    - Array (intercambio atómico de elementos)
  - Varias transacciones por operación
    - Lista enlazada
    - Hash-map
    - Árbol binario de búsqueda
- Atómicos especializados
  - Fetch-add double
  - Atomic max double

#### Resumen estructuras de datos



(A) Tiempo de ejecución normalizado

(B) Número de aborts por commit

# Arrayswap



(A) Tiempo de ejecución normalizado



# Árbol de búsqueda binario



(A) Tiempo de ejecución normalizado

(B) Número de aborts por commit

Number of threads

16 32

#### Lista ordenada doblemente enlazada



(A) Tiempo de ejecución normalizado

# Hash map



★ HTM (backoff on load/prefetch retry)
 → HTM (backoff on load/prefetch retry) + lex order locking



(A) Tiempo de ejecución normalizado

### Deque



(A) Tiempo de ejecución normalizado



### Queue



(A) Tiempo de ejecución normalizado

(B) Número de aborts por commit

### Stack



(A) Tiempo de ejecución normalizado

### Atomic max double



(A) Tiempo de ejecución normalizado