# ハイパーバイザの作り方~ちゃんと理解する仮想化技術~付属資料 最近のPCアーキテクチャにおける割り込みルーティングの仕組み

Takuya ASADA syuu@dokukino.com

平成 26 年 4 月 24 日

#### 1 はじめに

Linux における/proc/irq/ $_{i}$ IRQ $_{i}$ /smp\_affinity はハードウェアにどのような設定を行うことにより実現されているのか、或いは最近の PC アーキテクチャにおける割り込みの仕組みはどうなっているのか、という辺りが知りたかったので調べてみた。

結構こんがらがっているので、予想外に時間を食ってしまった…まだ調べ尽くせていないが、一旦現時点での理解を書いておこうと思う。

# 2 前提条件

- 1. 2 つ以上の CPU コアを持つ、Core2 世代或いは Core i シリーズ世代の Intel CPU / チップセット
- 2. 割り込みを行う主体は PCIe デバイスである (主に NIC を想定しているが、これに限定されない)
- 3. Legacy な 8259 割り込みコントローラを使うことは考慮しない
- 4. x86\_64 向け Linux カーネル (解析に使っているバージョンは 3.2.0+ ) が動作 している
- 5. 仮想化は使用しない

### 3 PCIeに於ける割り込みの種類

#### 3.1 レガシー割り込み (INTx)

PCI 規格に最初から用意されていた割り込み方法で、大半の PCI デバイスはこの割り込みを用いている。PCI バスのメインラインとは別に用意された割り込み用の物理的なピンを用いて割り込みを通知する。

PCIe には割り込み用ピンは用意されておらず、帯域内メッセージを用いるレガシー割り込みエミュレーションによってソフト的な互換性を維持しているものの、基本的には MSI / MSI-X 割り込みへ移行することが推奨されているものと思われる。

#### 3.2 MSI 割り込み

PCI 2.3 から追加された割り込みモードでピンを使用しない帯域内メッセージで割り込みを行う。デバイスあたり最大 32 個の MSI メッセージをサポートしている。

#### 3.3 MSI-X割り込み

PCI 3.0 ではオプションとされ PCIe 1.0 から必須とされた割り込みモードで、MSI 割り込みの拡張版。デバイスあたり最大 2048 個のメッセージをサポートしている。

## 4 割り込みルーティング

#### 4.1 レガシー割り込み

デバイスからピン経由で割り込みを通知 IOAPIC で Redirection Table Entry を参照、通知先 LAPIC を決定 CPU 内の LAPIC へ割り込みを通知

#### 4.2 MSI 割り込み

デバイスは PCI Configuration Space の Capability Structure 内の MSI フィールドを参照、MSI Address レジスタと MSI Data レジスタの値から通知先 LAPIC とLAPIC 上のベクタ番号を決定 CPU 内の LAPIC へ割り込みを通知

#### 4.3 MSI-X割り込み

レジスタの構成が異なる(ベクタ毎に Address と Data が用意されている)が基本的な仕組みは MSI 割り込みと同様

#### 4.4 Capability Structure

[1] を見るとイメージが分かると思うが、Configuration Space から Linked List 状に複数の capability が繋がる構造になっていて、CAPID が 0xd0 なのが MSI のフィールドで、ここには MSICTL, MSIAR, MSIDR の 3 つのレジスタがある。

#### 4.5 MSI Control Register(MSICTL)

どの CPU に割り込むかを考える上では重要ではないので省略

#### 4.6 MSI Address Register(MSIAR)

- 31:20 = 0xfee
- 19:12 = Destination ID
- 11:4 = IA32 では未使用
- 3 = Address Redirection Hint(RH)
  - 0: Directed
  - 1: Redirectable
- 2 = Address Destination Mode(DM)
  - 0: Physical Mode
  - 1: Logical Mode
- 1:0 = 予約

Destination Mode が Logical かつ Redirection Hint が Redirectable な場合は Destination ID でビットが立っている CPU の中で Task Priority Register(TPR) が最も低い CPU の LAPIC へ割り込みが送られる。それ以外の RH, DM の組み合わせでは Destination ID で指定されているビットの中で特定の CPU の LAPIC へ割り込みが送られる。

Physical Mode で Destination ID が 0xff の場合はブロードキャスト割り込みを行う。

#### 4.7 MSI Data Register(MSIDR)

- $31:16 = 0 \times 0000$
- 15 = Trigger mode
  - 0: Edge
  - 1: Level
- 14 = Delivery status
  - 0: Deassert
  - 1: Assert
- 13:12 = 0x00
- 11:8 = Delivery mode
  - 0000: Fixed
  - 0001: Lowest priority
  - 0010: SMI/PMI/MCA
  - 0011: Reserved
  - 0100: NMI
  - 0101: INIT
  - 0110: Reserved
  - 0111: ExtINT
  - 1000-1111: Reserved
- 7:0 = Interrupt Vector

Delivery mode が Fixed の場合は Destination に指定された全ての CPU へ割り 込みを行う。Lowest Priority の場合は Task Priority Register の値が最も低い CPU へ割り込みを行う。Interrupt Vector に割り込み先 LAPIC の Vector 番号を指定。

# 4.8 Linux カーネルで実際にレジスタの値を設定している所を見 てみる

 $msi\_compose\_msg^1$  でレジスタに書き込みたい値を用意しているので、これを見てみる。 $msg->address\_lo$  が MSIAR レジスタで、 $apic->irg\_dest\_mode$  が 0

<sup>1</sup>http://lxr.linux.no/linux+v3.2/arch/x86/kernel/apic/io\_apic.c#L3167

なら physical mode、1 なら logical mode を設定、 $apic->irq\_delivery\_mode$  が dest\_LowestPrio なら Redirectable (MSI\_ADDR\_REDIRECTION\_LOWPRI) を、そうでなければ Directed (MSI\_ADDR\_REDIRECTION\_CPU) を設定、変数 dest を Destination ID として設定している。

msg->dataがMSIDR レジスタで、 $apic->irq\_delivery\_mode$ が dest\\_Lowest Prioなら Lowest priority を、そうでなければ Fixed を設定、cfg->vector の値を Interrupt Vector として設定している。

 $apic->irq\_dest\_mode$  と  $apic->irq\_delivery\_mode$  の値は IO APIC のドライバ毎に違うのだが、 $x86\_64$  の標準ドライバの  $apic\_flat\_64.c^2$  では  $irq\_dest\_mode$  は 1,  $irq\_delivery\_mode$  は  $dest\_Lowest$ Prio に設定されている。

これらの値は割り込み初期化時に設定され、/proc/irq/¡IRQ¿/smp\_affinityの書き換え時にも維持される。smp\_affinityの書き換え時には、Destination ID と Interrupt Vector だけが変更される <sup>3</sup>。

全ての環境で Logical mode かつ Lowest priority が使えるとは限らないので、場合によっては Physical Mode で初期化されていて smp\_affinity の値を 0xff にしても CPU0 にしか割り込まないという挙動を行う事も有り得る。実際、論理 CPU が 12 個ある Core i7 上で Linux 3.2.0+を走らせている環境では Extended Physical Mode で初期化されていて、割り込み分散が行われていなかった。

# 4.9 $/proc/irq/ < IRQ > /smp\_affinity$ の書き換えで PCI コンフィグレーション空間はどのように書き換わるか

例えば Thinkpad x200 にはこんなデバイスがあります。(dmesg から抜粋)

```
e1000e: Intel(R) PRO/1000 Network Driver - 1.5.1-k
e1000e: Copyright(c) 1999 - 2011 Intel Corporation.
e1000e 0000:00:19.0: PCI INT A -> GSI 20 (level, low) -> IRQ 20
e1000e 0000:00:19.0: setting latency timer to 64
e1000e 0000:00:19.0: irq 44 for MSI/MSI-X
e1000e 0000:00:19.0: eth0: (PCI Express:2.5GT/s:Width x1) 00:1f:16:2a:a4:59
e1000e 0000:00:19.0: eth0: Intel(R) PRO/1000 Network Connection
e1000e 0000:00:19.0: eth0: MAC: 7, PHY: 8, PBA No: 1008FF-0FF
udev[16200]: renamed network interface eth0 to eth4
```

IRQ44の MSI 割り込みを一つ持つ e1000e で、PCI のアドレスは 00:19.0 ですね。

<sup>2</sup>http://lxr.linux.no/linux+v3.2/arch/x86/kernel/apic/apic\_flat\_64.c#L180

<sup>3</sup>http://lxr.linux.no/linux+v3.2/arch/x86/kernel/apic/io\_apic.c#L3201

# cat /proc/irq/44/smp\_affinity

CPU は cpu0 と cpu1 なので、全ての CPU のビットを立ててるから 3。

# grep eth4 /proc/interrupts

44: 50037 49330 PCI-MSI-edge eth4

設定通り、両側の CPU に割り込んでますね。この時、MSI Address Register と MSI Data Register にはどのような値が設定されているか確認してみます。

# lspci -vvvv -s 00:19.0

00:19.0 Ethernet controller: Intel Corporation 82567LM Gigabit Network Connection

Subsystem: Lenovo Device 20ee

Control: I/O+ Mem+ BusMaster+ SpecCycle- MemWINV- VGASnoop- ParErr- Stepping- SERR-

Status: Cap+ 66MHz- UDF- FastB2B- ParErr- DEVSEL=fast >TAbort- <TAbort- <MAbort- >

Latency: 0

Interrupt: pin A routed to IRQ 44

Region 0: Memory at f2600000 (32-bit, non-prefetchable) [size=128K]

Region 1: Memory at f2625000 (32-bit, non-prefetchable) [size=4K]

Region 2: I/O ports at 1840 [size=32]

Capabilities: [c8] Power Management version 2

Flags: PMEClk- DSI+ D1- D2- AuxCurrent=0mA PME(D0+,D1-,D2-,D3hot+,D3cold+)

Status: DO NoSoftRst- PME-Enable- DSel=0 DScale=1 PME-

Capabilities: [d0] MSI: Enable+ Count=1/1 Maskable- 64bit+

Address: 00000000fee0300c Data: 41b9

Capabilities: [e0] PCI Advanced Features

AFCap: TP+ FLR+

AFCtrl: FLR-

AFStatus: TP-

Kernel driver in use: e1000e

Kernel modules: e1000e

「Capabilities: [d0] MSI」の「Address」と「Data」の所ですが、これをビット フィールドと突き合わせて読まないといけません。分かりにくいですね。なので、 lspci を改造してわかり易く表示出来るようにしてみます。

#### こちらが改造後のコード 4 になります。早速実行してみます。

```
# gcc -lpci msireg.c
# ./a.out 00:19.0
```

Message Signalled Interrupts: 64bit+ Queue=0/0 Enable+address\_hi=0

address\_lo=fee0300c dest\_mode=logical redirection=lowpri dest\_id=3 data=41b9 trigger=edge level=assert delivery\_mode=lowpri vector=185

Logical mode で Lowpri、destid=3、vector=185 になってるのが分かります。ここで smp\_affinity を変えてみましょう。

# echo 1 > /proc/irq/44/smp\_affinity

# ./a.out 00:19.0

Message Signalled Interrupts: 64bit+ Queue=0/0 Enable+address\_hi=0

address\_lo=fee0100c dest\_mode=logical redirection=lowpri dest\_id=1 data=41b9 trigger=edge level=assert delivery\_mode=lowpri vector=185

dest\_id が 1 に書き換わったのが見て取れます。

# 参考文献

- [1] BIOS が PCI Express を初期化する手順が見えてきた: なひたふ JTAG 日記 http://nahitafu.cocolog-nifty.com/nahitafu/2007/02/pci\_express\_2b63.html
- [2] Intel 64 and IA-32 Architectures Software Developer Manuals http://www.intel.com/content/www/us/en/processors/architectures-software-developer-manuals.html
- [3] Intel 5520/5500 Chipset: Datasheet http://www.intel.com/content/www/us/en/chipsets/5520-5500-chipset-ioh-datasheet.html
- [4] PCI Local Bus Specification Revision 3.0
- [5] PCI Express 2.0 Base Specification Revision 0.9

<sup>4</sup>https://gist.github.com/1568777