# Wykorzystanie IP-core AXI UART Lite do komunikacji z komputerem poprzez konwersję UART – USB za pomocą FTDI

**AXI UART Lite v2.0 LogiCORE IP** 



**AXI - Advanced eXtensible Interface Bus** 



**FTDI - Future Technology Devices International** 



#### Cel:

Wprowadzenie do projektowania układu cyfrowego za pomocą układu FPGA, języka SystemVerilog, i z wykorzystaniem IP-core'a opartego na magistrali AXI4-Lite.

#### Metoda:

Przygotowanie modułu szczytowego i symulacyjnego. Właczenie IP-core'a.

Laboratorium Języków Opisu Sprzętu AGH WFiIS

### **Architektura komunikacji: UART w FPGA ↔ USB w komputerze**



## Obserwacja komunikacji UART



## **Future Technology Devices International**



FTDI Chip to brytyjska firma bez linii technologicznej (fabless), która opracowuje innowacyjne rozwiązania krzemowe, które zwiększają możliwości komunikacyjne z najnowszymi światowymi technologiami. Głównym celem firmy jest "łączenie technologii" w celu wspierania inżynierów za pomocą wysoce wyrafinowanych, bogatych w funkcje, solidnych i prostych w użyciu platform produktowych.



- 1. Zainstaluj pakiet **pyftdi** <a href="https://eblot.github.io/pyftdi/features.html">https://eblot.github.io/pyftdi/features.html</a>
  za pomocą: pip3 install pyftdi
- 2. Podłącz do gniazda USB płytkę FT232 Waveshare
- 3. Dowiedz się jaki jest adres URL podłączonej płytki za pomocą: python3 ftdi urls.py
- 4. Poznany adres wprowadź do pozostałych skryptów.
- 5. Uruchom Vivado w trybie *Hardware Manager* i załaduj do ZedBoard dostarczony strumień bitowy top.bit
- 6. Podłącz na złącze JA (górne piny) płytkę konwertera FT232. UWAŻAJ na kolejność pinów zasilania!
- 7. Podłącz na złącze JB do pinów JB3 i JB4 Analog Discovery w trybie analizatora stanów logicznych. Obserwuj pracę łącza UART.
- 8. Uruchom skrypt uart.py lub loop\_uart.py aby sprawdzić czy komunikacja między Zedboard a komputerem poprzez UART-USB działa poprawnie.
  - UWAŻAJ: konieczne może być naciśnięcie przycisku reset (BTNC na ZedBoard) i/lub wyjęcie włożenie wtyczki USB (UART)
- 9. Modyfikuj skrypty by przetestować różne zachowania projektu.

## Poziomy komunikacji



Zestaw poleceń i danych przesyłanych w ramkach UART

Domyślnie układ jest w trybie Odbiornika rec\_trn=1'b1 i w trybie Komend cmdm=1'b1 . Po otrzymaniu komendy StartFrameIn układ przechodzi do trybu Danych cmdm=1'b0, a po otrzymaniu komendy znów powraca do trybie Komend cmdm=1'b1.

#### **Struktura komendy**

| 1            | d | m                                     | m | m | m | m | m |
|--------------|---|---------------------------------------|---|---|---|---|---|
| Kod operacji |   | Ilość słów M następująca po komendzie |   |   |   |   |   |

Mniej znaczący bit kodu operacji d oznacza kierunek transmisji d=1'b0 - odbiór, d=1'b1 - wysyłanie.

| Nazwa         | Kod operacji  | Binarnie             | Opis                                                                                                                                                                                         |
|---------------|---------------|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| StartFrameIn  | 2'b <b>10</b> | 8'b <b>10</b> mmmmmm | Rozpoczęcie ramki transmisji wejściowej, po której nastąpią dane w ilości słów <b>M</b> określonej wartością 6' bmmmmm. Odebrane słowa umieszczane są w pamięci wewnętrznej od jej początku. |
| StopFrameIn   | 2'b <b>10</b> | 8'b <b>10</b> 000000 | Kończy transmisję wejściową. Jest to właściwie ta sama komenda co StartFrameIn tylko pole 6'bmmmmmm jest wyzerowane co oznacza, że już nic dalej nie będzie przesyłana.                      |
| StartFrameOut | 2'b <b>11</b> | 8'b <b>11</b> mmmmmm | Żądanie transmisji wyjściowej w ilości słów <b>M</b> określonej wartością 6' bmmmmmm rozpoczynając od początku pamięci wewnętrznej.                                                          |

Wielkość M jest przechowywana w zmiennej maxd i stanowi ograniczenie pracy generatora adresu maddr.

## Rejestry wewnętrzne AXI UART Lite

Magistrale i rejestry są 32-bitowe ale tylko najmłodsze bity są używane. Kolejki FIFO mają głębokość 16 słów. Rozmiar słowa można ustawić w kreatorze generacji IP Core'a.

| Nazwa    | Adres [4'h] | Opis                                                                                                                                                                                                                                                                                                             |  |
|----------|-------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Rx FIFO  | 0           | Tylko do odczytu. Próba odczytu gdy kolejka jest pusta powoduje błąd                                                                                                                                                                                                                                             |  |
| Tx FIFO  | 4           | Tylko do zapisu. Próba zapisu gdy kolejka jest pełna powoduje błąd                                                                                                                                                                                                                                               |  |
| STAT_REG | 8           | Tylko do odczytu. Znaczenie bitów rozpoczynając od najmłodszego:<br>[0] - "ważne dane w kolejce Rx FIFO", [1] - "pełna kolejka Rx FIFO", [2] - "pusta kolejka Tx FIFO",<br>[3] - "pełna kolejka Tx FIFO", [4] - "przerwania umożliwione", [5] - "przepełnienie", [6] - "błąd ramki", [7]<br>- "błąd parzystości" |  |
| CTRL_REG | С           | Tylko do zapisu. Znaczenie stanu wysokiego w trzech bitach:<br>[0] – "wyczyść kolejkę Tx FIFO", [1] – "wyczyść kolejkę Rx FIFO", [4] – "umożliwienie generacji przerwań"                                                                                                                                         |  |

Pełny opis: Product Guide PG142, Xilinx

## Schemat blokowy projektu



```
module master axi #(parameter nb = 4, deep = 16) (input clk, rst,
    output logic [3:0] wadr, output logic awvld, input awrdy,
    output [31:0] wdat, output logic wvld, input wrdy,
    input [1:0] brsp, input bvld, output logic brdy,
    output logic [3:0] radr, output logic arvld, input arrdy,
    input [1:0] rdat, input rvld, output logic rrdy,
    input [7:0] data tr, output logic [7:0] data rec,
    output logic [nb-1:0] addr, output logic wr, rd);
//Rx FIFO valid flag
//Tx FIFO full flag
//flip-flop to distinguish transmit and receive
//FSM: state register and next state logic
//command decoder
//transaction counter (memory address generator) and flags
// Receiver control -----
//channel AR
//channel R
//memory write
// Transmitter control -----
//channel AW
//channel W
//channel B
//memory read
endmodule
```

### Graf automatu sterującego nadajnikiem/odbiornikiem



## Stany automatu nadajnika /odbiornika

| Stan       | Akcja                                                                                                                                                                                                                                                                  |  |  |  |
|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| readstatus | Początkowy stan domyślny.<br>Ustawienie adresu odczytu AR rejestru STATUS, ustawienie sygnałów ważności adresu AR                                                                                                                                                      |  |  |  |
| waitstatus | Oczekiwanie na sygnał ważności danych w kanale R; po otrzymaniu przejście do read jeśli bit zerowy w rejestrze STATUS jest aktywny (rfifo_valid), a do write gdy bit trzeci w rejestrze STATUS jest nieaktywny (tfifo_full), a w przeciwnym razie powrót do readstatus |  |  |  |
| read       | Bezwarunkowe przejście do waitread                                                                                                                                                                                                                                     |  |  |  |
| waitread   | Odczyt z kolejki Rx FIFO z wykorzystanie <i>handshake</i> w kanale AR i R                                                                                                                                                                                              |  |  |  |
| command    | Dekodowanie komendy                                                                                                                                                                                                                                                    |  |  |  |
| write      | Bezwarunkowe przejście do waitwrite                                                                                                                                                                                                                                    |  |  |  |
| waitwrite  | Sprawdzenie licznika odczytów; po osiągnięciu zadanej wartości przejście do waitresp w przeciwnym razie pozostanie w waitwrite                                                                                                                                         |  |  |  |
| waitresp   | Oczekiwanie na sygnał zezwolenia (valid) w kanale odpowiedzi B; po otrzymaniu przejście do ReadStatus                                                                                                                                                                  |  |  |  |

### Ważne znaczniki

| tfifo_full  | <b>Znacznik zapełnienia kolejki wyjściowej</b> Tx FIFO jest zależny od trzeciego bitu w STAT_REG. Powtarza jego wartość w stanie WaitStatus gdy przychodzi potwierdzenie kanału odczytu danych R (rvld).                                                                                                                                                                  |  |  |  |  |
|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| rfifo_valid | <b>Znacznik obecności danych wejściowych</b> w kolejce Rx FIFO jest zależny od zerowego bitu w STAT_REG. Powtarza jego wartość w stanie WaitStatus gdy przychodzi potwierdzenie kanału odczytu danych R (rvld).                                                                                                                                                           |  |  |  |  |
| incar       | Warunek inkrementacji adresu w czasie odbioru. Aktywny w stanie WaitRead gdy adres jest mniejszy od wartości maksymalnej określonej komendą StartFrameIn i jest koniunkcją zaprzeczenia znacznika komendy, znacznika kierunku transmisji i sygnału potwierdzenia kanału odczytu danych R (rvld).                                                                          |  |  |  |  |
| incat       | Warunek ikrementacji adresu w czasie nadawania. Aktywny w stanie WaitWrite gdy adres jest mniejszy od wartości maksymalnej określonej komendą StartFrameOut i jest koniunkcją znacznika komendy, zaprzeczenia znacznika kierunku transmisji i sygnału gotowości kanału zapisu danych W (wrdy).                                                                            |  |  |  |  |
| cmdm        | <b>Znacznik komendy</b> : "1" - komenda, "0" — dane<br>Znacznik ten domyślnie jest w stanie komendy i zmienia stan po odebraniu komendy StartFrameIn na czas wskazanej<br>ilości odebranych bajtów. Przy pracy w kierunku nadawania pozostaje wysoki.                                                                                                                     |  |  |  |  |
| rec_trn     | Znacznik kierunku transmisji: "1" - odbiór, "0" – nadawanie. Znacznik ten domyślnie jest w stanie odbioru i tylko komenda StartFrameOut przełącza go w stan nadawanie Znacznik ten pozostaje w stanie niskim tylko przez czas potrzebny na wysłanie paczki danych na magistrali AXI4-Lit Długość tej paczki jest co najwyżej równa głębokości kolejki wyjściowej Rx FIFO. |  |  |  |  |

## Generacja sygnałów Master AXI w języku Verilog



```
always @(posedge clk, negedge rst)
    if(~rst)
        awaddr <= 32'h0;
    else if (st == Write)
        awaddr <= 32'h89ac6471;

always @(posedge clk, negedge rst)
    if(~rst)
        awvalid <= 1'b0;
    else if (st == Write)
        awvalid <= 1'b1;
    else if (awready)
        awvalid <= 1'b0;</pre>
```

handshake dla kanałów: AW (W, AR)



handshake dla kanałów: R

(B)

Dokładniejsze informacje w prezentacji z wykładu 10 slajdy od 10 do 15

## **Symulacja**

```
module tb();
localparam d = 40, hp = 5, fclk = 100 000 000, br = 230400, size = 8;
                                                                                          Zawartość pliku tr init.mem
localparam ratio = fclk / br - 1;
                                                                                  koniecznego dla nadajnika behawioralnego
//liczba komend/danych w pamięci nadajnika behawioralnego
                                                    86 – StartFrameIn dla nr trn ‡
                                                                                   9 – 3 komendy = 6 bajtów
localparam nr trn = 9;
//rozmiar pamięci danych odbiornika behawioralnego
                                                    32
localparam nr rec = 11;
                                                    31
logic clk, rst;
                                                    34
//start nadajnika i odbiornika
                                                             dane, 6 bajtów
                                                    33
logic strt, strr;
//zakończenie pracy nadajnika i odbiornika
                                                    37
wire fint, finir;
                                                    36
//instacja projektu testowanego
                                                    80 – StopFrameIn
//instacja nadajnika behawioralnego
                                                    cb – StartFrameOut dla nr rec = 11 bajtów
//instacja odbiornika behawioralnego
```

Pominięto generację zegara i resetu systemowego

```
initial begin
    repeat(2*nr_rec+1) @(negedge finr);
    #200000 $finish();
end
endmodule
    Zakończenie symulacji
```

Moduły nadajnika i odbiornika dla wykorzystania w symulacji są dostępne na UPeL w osobnym archiwum .tgz

### Przykładowy przebieg symulacji

repeat(nr rec) @ (negedge finr);

## **Symulacja**



```
initial begin
                                                         #1000000 strt = 1'b1;
    strt = 1'b0;
                                                         $display("Start sending second time at: %t ns", $time);
                                                         @(negedge clk);
    strr = 1'b0;
                                                         strt = 1'b0;
   @(negedge rst);
    repeat(ratio/8) @(posedge clk);
                                                         repeat(nr trn) @(negedge fint);
    strt = 1'b1;
                                                         strr = 1'b1;
    $display("Start sending at: %t ns", $time);
                                                         repeat(2) @(negedge clk);
   @(negedge clk);
                                                         strr = 1'b0;
    strt = 1'b0;
                                                         repeat (nr rec+1) @ (negedge finr);
    repeat(nr trn) @(negedge fint);
                                                     end
    strr = 1'b1;
   repeat(2) @(negedge clk);
    strr = 1'b0;
```

# **Symulacja**



## **Od strony komputera**

Proponuję rozwiązanie za pomocą pakietu pyftdi:

```
pip3 install pyftdi
```

Połączenie do UART jest opisane tutaj

Ten adres urządzenia jest zwracany przez skrypt: ftdi urls.py

```
# Enable pyserial extensions
import pyftdi.serialext
# Open a serial port on the FTDI device
brate = 230400
url = (ftdi://ftdi:232:AQ00RVZ8/1
port = pyftdi.serialext.serial for url(url, baudrate=brate, bytesize=8, stopbits=1, parity='N', xonxoff=False, rtscts=False)
# Send bytes
print("Transmition at", brate)
b = bytes([0x33, 0x35, 0x86, 0x32, 0x4c, 0x31, 0x36, 0x35, 0x37, 0x80, 0xc6])
print("-", b)
                                              6 bajtów danych
port.write(b)
                                                                                         StartFrameOut M=6
                        StartFrameIn M=6
                                                                StopFrameIn M=0
# Receive bytes
nb = 6
print("Receiving at", brate)
print(nb, "bytes")
                                Przed pierwsza komendą
data = port.read(nb)
                                                                                Musi być ta sama wartość !!!
                                nie są interpretowane
print('-', data)
port.close()
```

### Reset synchroniczny LogiCORE IP AXI UART Lite

Dla rozpoczęcia poprawnej pracy skryptu może być konieczne naciśnięcie przycisku reset, gdyż IP-core wymaga kasowania synchronicznego i działa tylko w obecności zegara.

Może też być potrzebne wykonanie ponownego podłączenia podsystemu USB w systemie operacyjnym Linux poprzez wyjęcie i włożenie etyczki USB.

## **Od strony komputera**

#### Polecenie:

Przeanalizuj skrypt i wykonaj kolejne zmiany w danych komendach aby przetestować projekt sprzętowy. Pamiętaj o zasadach składniowych komend.

#### Literatura:

- 1. AXI UART Lite v2.0 LogiCORE IP, Product Guide, Vivado Design Suite, PG142, April 5, 2017
- 2. FT232R USB UART IC Datasheet Version 2.07 Clearance No.: FTDI# 38, Document No.: FT\_000053, FTDI Ltd., 2010 Waveshare
- 3. PyFtdi Documentation, <a href="https://eblot.github.io/pyftdi/">https://eblot.github.io/pyftdi/</a>