## Hardware/Software Codesign 2018/2019

Michal Ormoš (xormos00@stud.fit.vutbr.cz)

14. prosince 2018

#### Abstrakt

Táto krátka správa predstavuje dokumentáciu k projketu pre predmet HSC. V krátkosti predstavuje výsledky a riešenie daného problému.

# 1 Graf výsledkov analýzy algoritmu z programu gprof

| %CPU |
|------|
| 28.9 |
| 5.5  |
| 4.6  |
| 2.9  |
| 2.5  |
| 1.8  |
| 1.7  |
| <1   |
|      |



## 2 Tabuľka zahrňujúca vlastnosti obvodu vnútri FPGA

Initialization Interval 4 Latency 4

#### Logic Utilization:

## 3 Tabuľka porovnávajúca vlastnosti SW a rozdeleného SW HW riešenia

|                                                   | SW  | SW+H    |
|---------------------------------------------------|-----|---------|
| Priemerná dobu spracovania jedného pixelu $\mu$ s | 212 | 0,16    |
| Počet bodov spracovaných za sekundu [pixel/s]     | 434 | 6250000 |
| Hodnota zrýchlenia SW+HW oproti čistému SW        | 1x  | 1325    |

### 4 Zhrnutie

V tomto projekte sme si vyskúčali, že čisto softwerová implementácia je nedostačujúca, pretože nie v každom prípade dokážeme vygenerovať dostatočný počet snímkov za sekundu pri rozlišení 320x240 pixelov. Po našej implementácii rozdelenia medzi SW a HW sa podarilo zrýchliť aplikáciu o 1325x!. To znamená, že aplikácia dokáže vygenerovať 81 snímkov za sekundu.

Aplikáciu je možné ďalej zrýchliť umiestneným všetkých funkcií do HW častí. Avšak toto urýchlenie by výžadovalo viac priestoru v FPGA časti a z toho dôvodu by bolo ekonomicky náročnejšíe. A v tomto prípade je potreba zvážiť, či sa takéto zrýchlenie naozaj vyplatí.