

# 计算机体系结构

周学海 xhzhou@ustc.edu.cn 0551-63606864 中国科学技术大学



#### Review

假定有一种包含10个SIMD处理器的GPU体系结构。每条SIMD指令的宽度为32,每个SIMD处理器包含8个车道,用于执行单精度运算和Load/Store指令,也就是说,每个非分岔SIMD指令每4个时钟周期可以生成32个结果。假定内核的分岔分支将导致平均80%的线程为活动的。假定在所执行的全部SIMD指令中,70%为单精度运算、20%为载入/存储。由于并不包含所有存储器延迟,所以假定SIMD指令平均发射率为0.85。假定GPU的时钟速度为1.5GHz。

- (1) 计算这个内核在这个GPU上的吞吐量,单位为GFLOP/sec.
- (2) 假定我们有以下改进,分别计算吞吐量的加速比:
  - 将单精度道数增大至16
  - 将SIMD处理器数增大至15 (假定这一改变不会影响所有其他性能度量,代码会扩展 到增加的处理器上)
  - 添加缓存可以有效地将存储器延迟缩减40%,这样会将指令发射率增加至0.95



### 第7章

### 多处理器及线程级并行

- 7.1 引言
- 7.2 集中式共享存储器体系结构
- 7.3 分布式共享存储器体系结构
- 7.4 存储同一性(内存一致性)
- 7.5 同步与通信

Cache 一致性 Cache Coherence

内存一致性 Memory Consistency





### 7.1 多处理机体系结构简介

01 并行计算机体系结构分类

02 MIMD的通信模型

03 MIMD存储器结构模型

04 面临的挑战/问题

5/20/2022 xhzhou@USTC 4



### 引言

- · 单处理机(core)的发展正在走向尽头?
- · 自1985年以来,体系结构的改进使性能迅速提高,但通过复杂度和工艺技术的提高而得到的性能的提高正在减小

- · 获得超过单处理器的性能,最直接的方法就是把多个处理器连在一起
- ・并行计算机应用软件已有稳步的发展
- · 并行计算机正越来越发挥着更大的作用



### 计算机系统结构的分类

### · 按照Flynn分类法,可把计算平台分成

- 单指令流单数据流 (SISD)
- 单指令流多数据流(SIMD)
- 多指令流单数据流(MISD)
- 多指令流多数据流 (MIMD)

### ·MIMD已成为通用计算平台最常见的选择

- MIMD灵活性高。
- MIMD可以充分利用商品化微处理器在性价比方面的优势。



### MIMD存储模型和通信模型

#### · 两种地址空间的组织方案

- 共享存储(多处理机):物理上分离的多个存储器可作为一个逻辑上共享的存储空间进行编址
- 非共享存储(多计算机):
  - 整个地址空间由多个独立的地址空间构成,它们在逻辑上也是独立的, 远程的处理器不能对其直接寻址
  - 每一个处理器-存储器模块实际上是一个单独的计算机,这种机器也称为多计算机

#### • 两种通信模型

- 共享地址空间的机器: 称为共享存储器通信
  - 利用Load/Store指令的地址隐含地进行数据通讯
- 多个地址空间的机器: 称为消息传递通信
  - 通过处理器间显式地传递消息完成
  - 通过Send、Receive 操作来进行数据通信



### 不同通信机制的优点

### ・共享存储器通信的主要优点

- 当处理器通信方式复杂或程序执行动态变化时易于编程,同时在简化编译器设计方面也占有优势。
- 通信数据量较小时,通信开销较低,带宽利用较好。
- 通过硬件控制的Cache减少了远程通信的频度,减少了通信延迟以及对共享数据的访问冲突。

### ・消息传递通信的主要优点

- 硬件较简单。
- 通信是显式的,从而引起编程者和编译程序的注意, 着重处理开销大的通信。



### 基于共享存储的MIMD机器分类

#### 根据MIMD的存储器组织以及处理器个数的多少,可分为两类

- 集中式共享存储器结构 (SMP, Share Memory Processors):
  - 这类机器有时被称为UMA(uniform memory access)机器
  - 任意处理器可直接访问任意内存地址,且延迟、带宽、几率都是相同的
- 分布式共享存储器结构 (DSM, Distributed Shared Memory):
  - DSM机器也称为NUMA(non-uniform memory access)机器
  - 每个结点包含: 处理器、存储器、I/O
  - 在许多情况下,分布式存储器结构优于采用集中式共享存储器结构
  - 分布式存储器结构需要高带宽的互连



### 集中式共享存储结构



集中式共享存储器结构 (SMP)



# 分布式共享存储器结构 (DSM)



分布式共享存储器结构 (DSM)



### 并行处理面临的挑战

- · 并行处理面临着两个重要的挑战和一个重要问题:
  - 程序中有限的并行性
  - 相对较高的通信开销
  - 一个重要问题: 存储器访问的序问题
- · 挑战之一: 有限的并行性使机器要达到好的加速比十分困难
- 例7.1 如果想用100个处理器达到80的加速比, 求原计算程序中串行部分所占比例。



# 例7.1

例7.1 如果想用100个处理器达到80的加速比,求原计算程序中串行部分所占比例。

解 根据Amdahl定律加速比为:

得出:并行比例 = 0.9975。可以看出要用100个处理器达到80的加速比,串 行计算的部分只能占0.25%



- 挑战之二:多处理机中远程访问的较大延迟。
  在现有的机器中,处理器之间的数据通信大约需要35~>500个时钟周期。
  - 同一芯片中core之间的延迟35~50cycles
  - 不同芯片间core之间的延迟100~>500 cycles



# 远程访问一个字的延迟时间

| 机器              | 通信机制  | 互连网络   | 处理机数量     | 典型远程存储<br>器访问时间 |
|-----------------|-------|--------|-----------|-----------------|
| SPARC Center    | 共享存储器 | 总线     | ≤20       | 1µs             |
| SGI Challenge   | 共享存储器 | 总线     | ≤36       | 1µs             |
| Cray T3D        | 共享存储器 | 3维环网   | 32 - 2048 | 1µs             |
| Convex Exemplar | 共享存储器 | 交叉开关+环 | 8 - 64    | 2µs             |
| KSR-1           | 共享存储器 | 多层次环   | 32 - 256  | 2-6µs           |
| CM-5            | 消息传递  | 胖树     | 32 - 1024 | 10µs            |
| Intel Paragon   | 消息传递  | 2维网格   | 32 - 2048 | 10-30µs         |
| IBM SP-2        | 消息传递  | 多级开关   | 2 - 512   | 30-100µs        |

5/20/2022 xhzhou@USTC 15



### 例7.2

例7.2 一台32个处理器的计算机,对远程存储器访问时间为2000ns。除了通信以外,假设计算中的访问均命中局部存储器。当发出一个远程请求时,本处理器挂起。处理器时钟周期为10ns,如果指令基本的CPI为1.0(设所有访存均命中Cache),求在没有远程访问的状态下与有0.5%的指令需要远程访问的状态下,前者比后者快多少?

解 有0.5%远程访问的机器的实际CPI为:

CPI = 基本CPI + 远程访问率×远程访问开销

= 1.0 + 0.5%×远程访问开销

远程访问开销 = 远程访问时间/时钟时间

= 2000ns/10ns = 200个时钟周期

 $\therefore$  CPI = 1.0 + 0.5% × 200 = 2.0

它为只有局部访问的机器的2.0 / 1.0 = 2倍, 即:在没有远程访问的状态下的机器速度是有0.5%远程访问的机器速度的2倍。



### 存储器访问的序问题

### · 存储同一性 (Consistency):

- 也有翻译为内存一致性
- 不同处理器发出的**所有存储器操作**的顺序问题 (即针对不同存储单元或相同存储单元)
- 所有存储器访问的全序问题

### · Cache—致性 (Coherence):

- 不同处理器访问**相同存储单元**时的访问顺序问题
- 访问每个Cache块的局部序问题



# 存储同一性 (Memory Consistency)

| TABLE 3.3: Can Both r1 and r2 be Set to 0? |                 |                                  |  |  |  |
|--------------------------------------------|-----------------|----------------------------------|--|--|--|
| Core C1                                    | Core C2         | Comments                         |  |  |  |
| S1: x = NEW;                               | S2: $y = NEW$ ; | /* Initially, $x = 0 \& y = 0*/$ |  |  |  |
| L1: $r1 = y$ ;                             | L2: $r2 = x$ ;  |                                  |  |  |  |

可能的执行顺序(假设可全乱序|假设遵循SC Model, SequentialConsistency):

**S1L1S2L2 (0,NEW)** 

**S1L1L2S2 (0,NEW)** 

S1S2L1L2(NEW, NEW)

S1S2L2L1(NEW, NEW)

**S1L2L1S2(0,NEW)** 

S1L2S2L1(NEW, NEW)

**S2S1L1L2 (NEW, NEW)** L1S1S2L2 (0, NEW) L2S1L1S2(0,0)

S2S1L2L1(NEW, NEW) L1S1L2S2(0,NEW) L2S1S2L1 (NEW,0)

S2L1S1L2(NEW,NEW) L1S2S1L2(0,NEW) L2L1S1S2(0,0)

**S2L1L2S1(NEW,0)** L1S2L2S1(0,0) L2L1S2S1(0,0)

**S2L2S1L1(NEW,0)** 

L1L2S1S2(0,0) L2S2S1L1(NEW,0) **S2L2L1S1(NEW,0)** 

L1L2S2S1(0,0) L2S2L1S1(0,0)



# Cache一致性(Coherence)



Example of incoherence



### 如何应对挑战/问题?

- 如何应对并行性不足问题:
  - 通过采用并行性更好的算法来解决
- 如何降低远程访问的延迟:
  - 靠体系结构支持和编程技术
- ·如何正确有效地访问共享存储器
  - 一致性协议



### 7.2-1 集中式共享存储器体系结构

01 多处理机的Cache一致性

02 实现一致性的基本方案

03 基于监听的两种协议

04 监听协议的基本实现技术

5/20/2022 xhzhou@USTC 21



### 7.2 集中式共享存储器体系结构

- ・多个处理器共享一个存储器
- · 当处理器规模较小时,这种机器十分经济
- ·支持对共享数据和私有数据的Cache缓存
  - 私有数据供一个单独的处理器使用,而共享数据 供多个处理器使用
- · 共享数据进入Cache产生了一个新的问题:

Cache的一致性问题



### 1、多处理机的Cache一致性

### 不一致产生的原因 (Cache一致性问题)

- ・ I / O操作
  - Cache中的内容可能与由I / O子系统输入输出形成的存储器对应部分的内容不同。

### ・共享数据

- 不同处理器的Cache都保存相应存储器单元的内容



### Problems with Parallel I/O



Memory —> Disk:

如果cache的数据被修改过,而没有写回,存储器是陈旧数据

Disk —> Memory:

Cache中的数据是陈旧数据,它并不知道这次存储器写操作



# Example on Cache Coherence Problem



- · P3执行了写操作后,处理器看到了u的不同值
- · 针对write back caches ...
  - 处理器访问主存可能看到一个陈旧的(不正确)值
  - 结果依赖于cache 写回的顺序
- 显然,这样会影响程序执行的结果



# 关于"存储系统是一致的"的定义

- · 如果对某个数据项的任何读操作均可得到其最新写入的值, 则认为这个存储系统是一致的(非正式定义)
- · 如果存储系统行为满足条件:
  - 处理器P对X进行一次写之后又对X进行读,读和写之间没有其它处理器对X进行写,则读的返回值总是新写的值。
  - 一处理器P对X进行写之后,另一处理器Q对X进行读,读和写之间无其它写,则Q读X的返回值应为新写的值
  - 对同一单元的写是顺序化的,即任意两个处理器对同一单元的两次写, 从所有处理器看来顺序都应是相同的

#### ・ 2点假设

- 直到所有的处理器均看到了写的结果,一次写操作才算完成(写传播)
- 允许处理器无序读,但必须以程序序进行写(写串行化)





FIGURE 2.3: Dividing a given memory location's lifetime into epochs

#### Coherence invariants

- 1. **Single-Writer, Multiple-Read (SWMR) Invariant.** For any memory location A, at any given (logical) time, there exists only a single core that may write to A (and can also read it) or some number of cores that may only read A.
- 2. **Data-Value Invariant.** The value of the memory location at the start of an epoch is the same as the value of the memory location at the end of its last read—write epoch.

Sorin D, Hill M, Wood D. A Primer on Memory Consistency and Cache Coherence[J]. 2011, 6(3):212.



### 2、实现一致性的基本方案

- ·在一致的多处理机中,Cache提供两种功能
  - 共享数据的迁移: 共享块迁移到私有Cache中
    - 降低了对远程共享数据的访问延迟和对共享存储器的带 宽要求。
  - 共享数据的复制: 共享块被复制到多个私有Cache中
    - 不仅降低了访存的延迟,也减少了访问共享数据所产生的冲突。
- · 小规模多处理器平台不是采用软件而是采用硬件技术实现Cache一致性



### 基本模型



FIGURE 2.1: Baseline system model used throughout this primer.



### Cache—致性协议:

- · 对多个处理器维护Cache—致性的协议
- · 维护的粒度: 粗粒度 (Cache Block)
  - 细粒度(访问对象的尺寸) Cache—致性理论上可行
- 关键: 跟踪共享数据块的状态
- ・共享数据状态跟踪技术
  - 目录:物理存储器中共享数据块的状态及相关信息均被 保存在一个称为目录的地方。
  - 监听:每个Cache除了包含物理存储器中块的数据拷贝之外,也保存着各个块的共享状态信息。



### 3、基于监听的两种协议

#### ・写作废协议

- 在一个处理器写某个数据项之前保证它对该数据项有 唯一的访问权 (如何保证?)
- 例 在写回Cache的条件下,监听总线中写作废协议的 实现。

| 处理器行为      | 总线行为    | CPU A Cache内容 | CPU B Cache内容 | 主存X单元内容 |
|------------|---------|---------------|---------------|---------|
|            |         |               |               | 0       |
| CPU A 读X   | Cache失效 | 0             |               | 0       |
| CPU B 读X   | Cache失效 | 0             | 0             | 0       |
| CPUA将X单元写1 | 作废X单元   | 1             |               | 0       |
| CPU B 读X   | Cache失效 | 1             | 1             | 1       |



#### ・写更新协议

- 当一个处理器写某数据项时,通过广播使其它Cache 中所有对应的该数据项拷贝进行更新。
- 例 在写回Cache的条件下,监听总线中写更新协议的实现。

| 处理器行为      | 总线行为   | CPUA Cache内容 | CPUB Cache内容 | 主存X单元内容 |
|------------|--------|--------------|--------------|---------|
|            |        |              |              | 0       |
| CPU A 读X   | Cach失效 | 0            |              | 0       |
| CPU B 读X   | Cach失效 | 0            | 0            | 0       |
| CPUA将X单元写1 | 广播写X单元 | 1            | 1            | 1       |
| CPU B 读X   |        | 1            | 1            | 1       |



### 写更新和写作废协议性能上的差别

- · 对同一数据(字)的多个写而中间无读操作情况,写更新协议需进行多次写广播操作,而在写作废协议下只需一次作废操作
- · 对同一块中多个(不同)字进行写,写更新协议对每个字的写均要进行一次广播,而在写作废协议下仅在对本块第一次写时进行作废操作
- · 一个处理器写到另一个处理器读 之间的延迟通常在写更新模式中较低。而在写作废协议中,需要读一个新的拷贝
- · 在基于总线的多处理机中,写作废协议成为绝大多数系统设计的选择。



### 4. 监听协议的基本实现技术

- · 小规模多处理机中实现写作废协议的关键利用总线进 行作废操作,每个块的有效位使作废机制的实现较容易。
- · 写直达Cache,因为所有写的数据同时被写回主存,则从主存中总可以取到最新的数据值。
- · 对于写回Cache,得到数据的最新值会困难一些,因 为最新值可能在某个Cache中,也可能在主存中。
- · 在写回Cache条件下的实现技术
  - 用Cache中块的标志位实现监听过程。
  - 给每个Cache块加一个特殊的状态位说明它是否为共享。



### **Shared Memory Multiprocessor**



利用监听机制来保持处理器看到的存储器的视图一致



### **Snoopy Cache-Coherence Protocols**



#### · 总线作为广播的媒介&Caches可知总线的行为

- 总线上的事务对所有Cache是可见的
- 这些事务对所有控制器以同样的顺序可见

#### · Cache 控制器监测 (snoop) 共享总线上的所有事务

- 根据Cache中块的状态不同会产生不同的事务
- 通过执行不同的总线事务来保证Cache的一致性
  - Invalidate, update, or supply value



## Cache一致性的实现



Coherence controller: 实现一组有限状态机 (逻辑上说,每个块对应一个独立的、但又规则一致的有限状态机)

左边: Cache controller 作为Coherence controller.

右边: memory controller 作为coherence controller



## Implementing a Snooping Protocol

## · Cache 控制器接收两方面的请求输入:

- 处理器的请求 (load/store)
- 监测器 (snooper)的总线请求/响应

## · Cache 控制器根据这两方面的输入产生动作

- 更新Cache块的状态
- 提供数据
- 产生新的总线事务





### MSI Write-Back Invalidate Protocol

#### 3 states:

- Modified: 仅该cache拥有修改过的、有效的该块copy
- Shared: 该块是干净块,其他cache中也可能含有该块,存储器中的内容是最新的
- Invalid: 该块是无效块 (invalid)

#### 4 bus transactions:

- Read Miss: 服务于Read Miss on Bus
- Write Miss: 服务于Write Miss on Bus,得到一个独占的块
- Invalidate: 作废该块在其他处理器中的Copy
- Write back: 替换操作将修改过的块写回

#### · 写操作时,作废所有其他块

- 直到Invalidate transaction出现在总线上,写操作才算完成
- 写串行化: 总线事务在总线上串行化



## MSI Snoopy Cache Coherence Protocol



xhzhou@USTC 40

动作: Write-back block; abort memory access

CPU read hit



## MSI Snoopy Cache Coherence Protocol

| ence and Tech |           |                                |                                                               |
|---------------|-----------|--------------------------------|---------------------------------------------------------------|
| Request       | Source    | State Transition               | Action and Explanation                                        |
| Read Hit      | Processor | Shared or Modified             | Normal Hit: Read data in private data cache (no transaction)  |
| Read Miss     | Processor | Invalid → Shared               | Normal Miss: Place read miss on bus, change state             |
| Read Miss     | Processor | Shared                         | Replace block: Place read miss on bus                         |
| Read Miss     | Processor | Modified $\rightarrow$ Shared  | Write-Back block, Place read miss on bus, change state        |
| Write Hit     | Processor | Modified                       | Normal Hit: Write data in private data cache (no transaction) |
| Write Hit     | Processor | Shared $\rightarrow$ Modified  | Coherence: Place invalidate on bus (no data), change state    |
| Write Miss    | Processor | Invalid $\rightarrow$ Modified | Normal Miss: Place write miss on bus, change state            |
| Write Miss    | Processor | Shared $\rightarrow$ Modified  | Replace block: Place write miss on bus, change state          |
| Write Miss    | Processor | Modified                       | Write-Back block, Place write miss on bus                     |
| Read Miss     | Bus       | Shared                         | Serve read miss from shared cache or memory                   |
| Read Miss     | Bus       | Modified $\rightarrow$ Shared  | Coherence: Write-Back & Serve read miss, change state         |
| Invalidate    | Bus       | Shared $\rightarrow$ Invalid   | Coherence: Invalidate shared block in other private caches    |
| Write Miss    | Bus       | Shared → Invalid               | Coherence: Invalidate shared block in other private caches    |
| Write Miss    | Bus       | Modified → Invalid             | Coherence: Write-Back & Serve write miss, Invalidate          |



# Example on MSI Cache Coherence

| Request            | Processor P1 |      |       | Processor P2 |      |       | Bus  |      |            | Memory |       |
|--------------------|--------------|------|-------|--------------|------|-------|------|------|------------|--------|-------|
|                    | State        | Addr | Value | State        | Addr | Value | Proc | Addr | Action     | Addr   | Value |
| P1: Write 10 to A1 |              |      |       |              |      |       | P1   | A1   | Wr Miss    | A1     | 15    |
|                    | M            | A1   | 10    |              |      |       |      |      |            |        |       |
| P1: Read A1 (Hit)  | M            | A1   | 10    |              |      |       |      |      |            |        |       |
| P2: Read A1        |              |      |       |              |      |       | P2   | A1   | Rd Miss    |        |       |
|                    | S            | A1   | 10    |              |      |       | P1   | A1   | Wr Back    | A1     | 10    |
|                    |              |      |       | S            | A1   | 10    | P2   | A1   | Transfer   |        |       |
| P2: Write 20 to A1 |              |      |       |              |      |       | P2   | A1   | Invalidate |        |       |
|                    | 1            | A1   | 10    | M            | A1   | 20    |      |      |            | A1     | 10    |
| P2: Write 40 to A2 |              |      |       | M            | A2   | 40    |      |      |            | A2     | 25    |

- Assume that A1 and A2 map to same cache block
- Initial cache state is invalid

5/20/2022 xhzhou@USTC 42



## Write-back Cache

#### 不考虑Cache一致性的Write-back Cache

- Cache块状态
  - Invalid, Valid (clean), Modified (dirty)
- · Processor / Cache 操作
  - PrRd, PrWr, block Replace
- · 总线事务
  - Bus Read (BusRd), Write-Back (BusWB)
  - 仅传送cache-block

#### 考虑Cache一致性的Write-back Cache

- · 针对Cache一致性的块状态调整
  - Treat Valid as Shared
  - Treat Modified as Exclusive
- · 引入新的总线事务
  - Bus Read-eXclusive (BusRdX)
  - Bus read with intention to write





### MSI Write-Back Invalidate Protocol

#### 3 states:

 Modified: 仅该cache拥有修改过的、有效的该块 copy

- Shared: 该块是干净块,其他cache中也可能含有该块,存储器中的内容是最新的

Invalid: 该块是无效块 (invalid)

#### 4 bus transactions:

- Bus Read: 读失效时产生BusRd总线事务
- Bus Read Exclusive (总线排他读): BusRdX
  - 得到独占的 (exclusive) cache block
  - · bus read with intention to write
  - · 读一个块,同时无效掉其他副本
- Bus Write-Back: BusWB用于cache 块的替换
- Flush on BusRd or BusRdX
  - Cache将数据块放到总线上(而不是从存储器取数据) 完成 Cache-to-cache的传送,并更新存储器





### State Transitions in the MSI Protocol

#### Processor Read

- Cache miss ⇒ 产生BusRd事务
- Cache hit (S or M) ⇒ 无总线动作

#### Processor Write

- 当在非Modified状态时,产生总线
  BusRdX 事务,BusRdX 导致其他Cache中的对应块无效 (invalidate)
- 当在Modified状态时,无总线动作

### Observing a Bus Read

- 如果该块是 Modified, 产生Flush总线事务
  - 更新存储器和有需求的Cache
  - 引起总线事务的Cache块状态⇒ Shared

### Observing a Bus Read Exclusive

- 无效掉相关block
- 如果该块是modified,产生Flush总线事务





# Example on MSI Write-Back Protocol





# Lower-level Design Choices

- ・ 引入Bus Upgrade (BusUpgr) 将Cache块状态从S到M
  - 引起作废操作 (类似 BusRdX), 但避免块的读操作
- · 当 M态的块观察到BusRd 时,变迁到哪个态
  - M → S or M → I 取决于访问模式
- Transition to state S
  - 如果不久会有本地读操作,而不是其他处理器的写操作
  - 比较适合于经常发生读操作的访问模式
- Transition to state I
  - 经常发生其他处理器写操作
  - 比较适合数据迁移操作:即本地写后,其他处理器将会发出读和写请求,然后本地又进行读和写。即连续的对称式访问模式。
- · 不同选择方案会影响存储器的性能



# Satisfying Coherence

#### 写传播(Write propagation)

- 对一个shared 或invalid块的写,其他cache都可见
  - 使用Bus Read-exclusive (BusRdX) 事务, Bus Read-exclusive 事务作废其他Cache中的块
  - 其他处理器在未看到该写操作的效果前体验到的是Cache Miss

#### ・ 写串行(Write serialization)

- 所有出现在bus上的写操作(BusRdX)被总线串行化
  - 所有处理器 (含发出写操作的处理器) 以同样的方式排序
  - 首先更新发出写操作的处理器的本地cache,然后处理其 PrWr/BusRdX 他事务
- 并不是所有的写操作都会出现在总线上
  - 对modified 块的写序列来自同一个处理器 (P) 将不会产生总线事务
  - 同一处理器是串行化的写:由P进行读操作将会看到串行 序的写序列
  - 其他处理器对该块的读操作:会导致一个总线事务,这保证了写操作的顺序对其他处理器而言也是串行化的。





# Summary

## 1/3

- ・ 计算平台结构:SISD, SIMD, MISD, MIMD
- · MIMD 的通信模型及存储器结构
  - 地址空间的组织模式: 共享存储(多处理机) vs. 非共享存储(多计算机)
  - 通信模型: LOAD /STORE指令 vs. 消息传递
- · 共享存储的MIMD结构
  - 集中式共享存储 (SMP) vs. 分布式共享存储 (DSM)
- ・共享存储器结构的存储器行为
  - Cache—致性问题 (Coherence): 使得多处理机系统的 Cache像单处理机的Cache—样对程序员而言是透明的
  - 存储器同一性问题(Consistency): 在多线程并发执行的情况下,提供一些规则来定义正确的共享存储器行为。通常允许有多种运行顺序



# Summary

2/3

### ・ Cache 一致性 (定义)

- 处理器P对X写之后又对X进行读,读和写之间没有其它处理器对X进行写,则读的返回值总是写进的值。
- 处理器对X写之后,另一处理器对X进行读,读和写之间无 其它写,则读X的返回值应为写进的值。
- 对同一单元的写是顺序化的,即任意两个处理器对同一单元的两次写,从所有处理器看来顺序是相同的。
- ・ 共享数据块的跟踪: 监听和目录
  - Cache一致性协议实现:写作废和写更新
- · 集中式共享存储体系结构
  - Snoopy Cache-Coherence Protocols



# Summary 3/3

- 共享数据块的跟踪: 监听和目录
- · Cache一致性协议实现:写作废和写更新
- ・集中式共享存储 Cache一致性协议
  - Snooping协议: MSI, MESI, MOESI

Coherency Misses

- True Sharing
- False Sharing





# Acknowledgements

- These slides contain material developed and copyright by:
  - John Kubiatowicz (UCB)
  - Krste Asanovic (UCB)
  - David Patterson (UCB)
  - Chenxi Zhang (Tongji)
- UCB material derived from course CS152, CS252, CS61C
- KFUPM material derived from course COE501、COE502