

# Universitatea Tehnică "Gheorghe Asachi" din Iași



## FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE

# ELECTRONICĂ DIGITALĂ Proiect

Tema: COUNTER BCD - v6

Studenţi:

Papă Teodora

Grupa: 1212B

Coordonator:

Asist. Drd. Ionica P\*\*\*\*

2024

#### Tema proiectului:

#### **COUNTER BCD – v6**

## 1. Specificațiile proiectului:

#### **COUNTER BCD - v6**

Să se implementeze în FPGA prin descriere în limbaj VHDL, un sistem secvențial de 4 biți : cu reset prioritar activ pe 1; cu o intrare de selecție, din care să se stabilească funcționarea de registru paralel sau numărător binar direct. Perioada sa fie de 1 secundă. Afișarea se va face pe Displayul 7 segmente de pe placă de dezvoltare.

Fişierul bitstream rezultat în urma procesului de implementare va fi verificat utilizând placa de dezvoltare BASYS3.

#### 2. Modulul COUNTER BCD – v6

Modulul COUNTER BCD (Binary-Coded Decimal) – v6 este utilizat pentru a număra și afișa valori numerice într-un format BCD. Acesta permite în funcție de selecție incrementarea unui contor, cu opțiunea de resetare la valoarea inițială sau afișarea unei valori citite direct. Modulul este proiectat să fie ușor de integrat în sisteme digitale, oferind funcționalități precum control precis al secvenței de numărare și conversia rezultatelor în format compatibil pentru afișare pe display-uri digitale.

## 3. Metoda de implementare

Utilizarea resurselor: circuit FPGA, limbajul VHDL, programul de sinteză Vivado.

## 4. Descrierea (scurtă) a sistemului de dezvoltare BASYS 3

BASYS 3 este o placă de dezvoltare FPGA destinată în special învățării și prototipurilor rapide. Aceasta utilizează un FPGA Xilinx Artix-7.

Circuitele FPGA (Field Programmable Gate Array) sunt circuite reconfigurabile prin intermediul unor limbaje de descriere hardware (Hardware Description Languages – HDL) cu scopul de a obține anumite structuri logice dedicate. Celula de bază a unui circuit FPGA este blocul logic configurabil (Configurabe Logic Block). Mai multe celule configurabile pot sa fie conectate între ele prin intermediul unei matrice de conexiuni.

Proiectarea unor structuri logice în tehnologia FPGA presupune implicarea a trei resurse: circuitul FPGA, tool-ul de sinteză și limbajul de descriere VHDL în acest proiect.

BASYS 3 include un set de periferice, cum ar fi interfețe pentru intrări și ieșiri (LED-uri, butoane, switch-uri, display-uri 7 segmente), precum și un conector pentru plăci externe, facilitând astfel integrarea cu diverse sisteme hardware.

#### 5. Editarea fișierului VHDL

Folosim semnalele:

- counter\_clk și out\_div penru divizorul de frecvență;
- reset in pentru a reseta valoarea la 0;
- select\_in pentru a selecta funcționalitatea dorită: numărător sau registru paralel;
- Val in este valoarea citită când se dorește funcționarea registrului paralel;
- an și seg cu care activăm display-ul și afișăm cifrele în zecimal pe display-ul cu 7 segmente;
- a conține valoarea ce trebuie afișată;

și variabila n pentru calcularea perioadei de 1s.

Când intrarea de selecție (select\_in) ia valoarea 1, va fi activat numărătorul binar direct, iar când select\_in ia valoarea 0, va funcționa registrul paralel (valorile ce trebuie afișate sunt cele primite prin Val\_in). La activarea semnalului de reset (reset\_in), indiferent de valoarea de selecție, valoarea afișată va fi 0. Valoarea care se va afișa va fi cea stocată în semnalul a.

Perioada de 1 secundă se implementează printr-un divizor de frecvență, folosind semnalul counter\_clk, care se activează la fiecare 10 ns. Divizorul de frecvență va folosi o variabilă n pentru a număra semnalele counter\_clk și a genera un semnal out\_div cu o perioadă de 1 secundă.

```
22 | library IEEE;
    use IEEE.STD LOGIC 1164.ALL;
24 use IEEE.std_logic_unsigned.all;
26 -- Uncomment the following library declaration if using
27 -- arithmetic functions with Signed or Unsigned values
28
    --use IEEE.NUMERIC STD.ALL;
30
    -- Uncomment the following library declaration if instantiating
31 -- any Xilinx leaf cells in this code.
32 | --library UNISIM;
33 🛆 --use UNISIM.VComponents.all;
35 ⊕ entity bcd is
36 Port (
37
               counter clk : in STD LOGIC; --semnalul de ceas de 100MHz
3.8
               select_in : in STD_LOGIC;
               reset in : in STD LOGIC;
39
               an : out STD_LOGIC_VECTOR(3 downto 0);
41
               seg
                      : out STD LOGIC VECTOR(6 downto 0); --segmentele din display
               Val in : in STD LOGIC VECTOR(3 downto 0);
42
43
               out_div : buffer STD_LOGIC ---pt divizor
45 end bcd;
47 architecture Behavioral of bcd is
48
49
            signal a : std_logic_vector(3 downto 0):="1001"; -- semnal pentru
   begin
      -- activam Displayul 7
      an <= "0000";
```

```
53 ⊡
           process(counter_clk,reset_in) --divizor de frecventa, facem perioada 1 secunda --reducem de la 100MHz la 1Hz
54
55
                        variable n : integer range 0 to 1000000000;
           begin
56 😓
               if reset_in ='1' then
57
                                   n:=0; --reset pentru divizor
                                   out div <= '0';
59
                  elsif counter_clk'event and counter_clk='1' then ------divizor freeventa
60 🖨
                             if n < 100000000 then
61
                                   n := n + 1;
62
63
                              else
                                 n := 0;
                             end if:
64 🖨
65 !
66 🖨
                              if n < 50000000 then
67
68
                                  out_div <= '1';
69
                                   out_div <= '0';
70 🖨
                             end if;
71 🖨
                   end if;
72 🖨
            end process;
 74 🖯
             process(reset_in,select_in, out_div,a,Val_in)
 75 <del>|</del> 76 <del>□</del>
                    if reset in ='1' then
 77
78
                         a <= (others => '0');
                           if select_in='1' then ---bcd/registru paralel
 79 🖨
 80 🖨
                                     if out_div = '1' and out_div'event then
 81 눶
                                             if a = "1001" then -- Dacă se ajunge la 9 (1001), revine la 0
 82
83
                                                   a <= "0000";
                                              else
                                                   a <= a + 1; -- Incrementare
 85 🖨
                                               end if;
                                     end if;
 86 🖨
 87
                                     a <= Val_in;
 89 🖒
                            end if:
 90 🖒
                    end if;
 91 🖨
                           end process;
 92
 93
 94
            seg(0) \iff (a(2) \text{ and } not(a(1)) \text{ and } not(a(0))) \text{ or } (not(a(3)) \text{ and } not(a(2)) \text{ and } not(a(1)) \text{ and } a(0));
            seg(1) \le (a(2) \text{ and } not(a(1)) \text{ and } a(0)) \text{ or } (a(2) \text{ and } a(1) \text{ and } not(a(0)));
 96
             seg(2) <= (not(a(2)) and a(1) and not(a(0)));</pre>
 97
            seg(3) <= (a(2) \text{ and } not(a(1)) \text{ and } not(a(0))) \text{ or } (a(2) \text{ and } a(1) \text{ and } a(0)) \text{ or } (not(a(3)) \text{ and } not(a(2)) \text{ and } not(a(1)) \text{ and } a(0));
            seg(4) <= a(0) or (a(2) and not(a(1)));
 98
 99
            seg\left(5\right) <= \left( \text{not}\left(a\left(3\right)\right) \text{ and } \text{not}\left(a\left(2\right)\right) \text{ and } a\left(0\right)\right) \text{ or } \left(a\left(1\right) \text{ and } a\left(0\right)\right) \text{ or } \left( \text{not}\left(a\left(3\right)\right) \text{ and } \text{not}\left(a\left(2\right)\right) \text{ and } a\left(1\right)\right);
            seg(6) \le (not(a(3)) \text{ and } not(a(2)) \text{ and } not(a(1))) \text{ or } (a(2) \text{ and } a(1) \text{ and } a(0));
102 🛆 end Behavioral;
103
```

## 6. Editarea fișierului de constrângeri

Placa de dezvoltare BASYS3 are un genetator de clock cu o frecvență de 100 MHz a cărui ieșire este conectată la pinul W5 al circuitului FPGA, deci legăm counter clk de pinul W5:

```
#Clock signal
set_property PACKAGE_PIN W5 [get_ports counter_clk]
set_property IOSTANDARD LVCMOS33 [get_ports counter_clk]
create_clock -add -name sys_clk_pin -period 10.00 -waveform {0 5} [get_ports counter_clk]
```

Conectăm reset\_in și select\_in la primele 2 switch-uri din stânga plăcii și cele 4 intrări ale Val\_in la cele 4 switch-uri din dreapta plăcii :

```
## Switches
set property PACKAGE_PIN V17 [get_ports {Val_in[0]}]
   set_property IOSTANDARD LVCMOS33 [get_ports {Val_in[0]}]
set property PACKAGE PIN V16 [get ports {Val in[1]}]
    set property IOSTANDARD LVCMOS33 [get ports {Val in[1]}]
set property PACKAGE_PIN W16 [get ports {Val_in[2]}]
    set property IOSTANDARD LVCMOS33 [get ports {Val in[2]}]
set_property PACKAGE_PIN W17 [get_ports {Val_in[3]}]
    set property IOSTANDARD LVCMOS33 [get ports {Val_in[3]}]
#set_property PACKAGE_PIN W15 [get_ports {swt[4]}]
    #set property IOSTANDARD LVCMOS33 [get_ports {swt[4]}]
#set property PACKAGE PIN V15 [get ports {swt[5]}]
    #set property IOSTANDARD LVCMOS33 [get ports {swt[5]}]
#set property PACKAGE PIN W14 [get ports {swt[6]}]
    #set property IOSTANDARD LVCMOS33 [get ports {swt[6]}]
#set property PACKAGE PIN W13 [get ports {sw[7]}]
   #set property IOSTANDARD LVCMOS33 [get ports {sw[7}]
#set property PACKAGE PIN V2 [get_ports {sw[8]}]
    #set property IOSTANDARD LVCMOS33 [get ports {sw[8]}]
#set property PACKAGE PIN T3 [get ports {sw[9]}]
   #set property IOSTANDARD LVCMOS33 [get ports {sw[9]}]
#set property PACKAGE PIN T2 [get ports {sw[10]}]
    #set property IOSTANDARD LVCMOS33 [get ports {sw[10]}]
#set_property PACKAGE_PIN R3 [get_ports {sw[11]}]
    #set property IOSTANDARD LVCMOS33 [get ports {sw[11]}]
#set property PACKAGE PIN W2 [get ports {sw[12]}]
    #set property IOSTANDARD LVCMOS33 [get ports {sw[12]}]
#set property PACKAGE PIN U1 [get ports {sw[13]}]
    #set property IOSTANDARD LVCMOS33 [get ports {sw[13]}]
set property PACKAGE PIN T1 [get ports {select in}]
   set_property IOSTANDARD LVCMOS33 [get_ports {select_in}]
set property PACKAGE_PIN R2 [get ports {reset_in}]
    set property IOSTANDARD LVCMOS33 [get ports {reset in}]
```

Legăm și out div la led-ul LD-8 al plăcii (se va aprinde la trecerea unei secunde):

```
set_property PACKAGE_PIN V13 [get_ports {out_div}]
set property IOSTANDARD LVCMOS33 [get ports {out_div}]
```

Și în cele din urmă conectăm displayul de 7 segmente pentru afișarea cifrelor și vectorul de semnal seg la cele 7 segmente pentru construirea cifrelor :

```
#7 segment display
set property PACKAGE_PIN W7 [get_ports {seg[0]}]
   set property IOSTANDARD LVCMOS33 [get ports {seg[0]}]
set_property PACKAGE_PIN W6 [get_ports {seg[1]}]
    set property IOSTANDARD LVCMOS33 [get ports {seg[1]}]
set property PACKAGE_PIN U8 [get ports {seg[2]}]
   set property IOSTANDARD LVCMOS33 [get ports {seg[2]}]
set property PACKAGE_PIN V8 [get ports {seg[3]}]
    set property IOSTANDARD LVCMOS33 [get ports {seg[3]}]
set property PACKAGE_PIN U5 [get ports {seg[4]}]
   set property IOSTANDARD LVCMOS33 [get ports {seg[4]}]
set property PACKAGE_PIN V5 [get ports {seg[5]}]
   set_property IOSTANDARD LVCMOS33 [get_ports {seg[5]}]
set property PACKAGE PIN U7 [get ports {seg[6]}]
   set property IOSTANDARD LVCMOS33 [get ports {seg[6]}]
#set property PACKAGE PIN V7 [get ports dp]
    #set property IOSTANDARD LVCMOS33 [get ports dp]
set_property PACKAGE_PIN U2 [get_ports {an[0]}]
    set property IOSTANDARD LVCMOS33 [get ports {an[0]}]
set property PACKAGE_PIN U4 [get ports {an[1]}]
   set property IOSTANDARD LVCMOS33 [get ports {an[1]}]
set property PACKAGE_PIN V4 [get ports {an[2]}]
   set property IOSTANDARD LVCMOS33 [get ports {an[2]}]
set property PACKAGE PIN W4 [get ports {an[3]}]
   set_property IOSTANDARD LVCMOS33 [get_ports {an[3]}]
```



### 7. Descrierea pașilor de sinteză și testarea circuitului rezultat

Circuitul pentru proiectul COUNTER BCD v6 a fost implementat în VHDL folosind Vivado. După scrierea codului, am utilizat un fișier pentru constrângeri de tip .xdc pentru maparea semnalelor pe pinii plăcii FPGA (Basys 3), specificând conexiunile pentru semnalul de ceas (counter\_clk), semnalul de resetare (reset\_in), intrarea de selecție (select\_in), valoarea citită la funcționarea de registru paralel (Val\_in) și ieșirile circuitului.

Pentru validare, am rulat o simulare comportamentală (Run Behavioral Simulation) în Vivado, care a confirmat că circuitul numără corect în format BCD, iar resetarea funcționează conform așteptărilor. După simulare, am realizat sinteza circuitului, verificând utilizarea eficientă a resurselor hardware și respectarea constrângerilor.

La codul sintetizat am generat fișierul bitstream apoi am făcut verificarea proiectului prin încărcarea fișierului bitstream în circuitul plăcii de dezvoltare BASYS3.

Testarea, folosind displayul 7 segmente de pe placa de dezvoltare pentru ieșire și semnale de intrare aplicate direct, a demonstrat funcționarea corectă a circuitului în condiții reale, confirmând incrementarea în format BCD, a funcționării registrului paralel și resetarea la atingerea limitei sau la activarea semnalului de resetare.

#### 8. Concluzii

Proiectul a fost un exercițiu de învățare foarte util, în care am aplicat cunoștințele teoretice despre circuite digitale dobândite la materia Electronică digitală. Provocările întâmpinate în timpul testării pe hardware real ne-au arătat cât de important este să îți verifici constant designul, să faci ajustări și să optimizezi resursele, pentru a obține performanța dorită.

În ansamblu, proiectul a fost o oportunitate de a aprofunda concepte de sinteză, simulare și implementare pe o placă FPGA și de a înțelege cum se transformă ideile teoretice în soluții funcționale.

#### Bibliografie:

- 1. VHDL Reference Manual, http://www.ics.uci.edu/~jmoorkan/vhdlref/Synario%20VHDL%20Manual.pdf
- 2. BASYS 3 Reference Manual, https://reference.digilentinc.com/reference/programmable-logic/basys-3/reference-manual