

دانشگاه صنعتی امیرکبیر (پلیتکنیک تهران) دانشکده برق

## گزارشکار آزمایشگاه مدار منطقی

نگارش پارسا محمّدی ۹۹۲۳۱۲۱

> استاد درس مهندس مهرابادی

> > فروردین ۱۴۰۲

## ۱) جمع کننده/تفریق کننده

برای ساخت یک جمع کننده و یا تفریق کننده BCD از معماری زیر استفاده می کنیم.



در این معماری از یک مالتیپلکسر استفاده شده است که با استفاده از بیت sub جمع شدن و یا تفریق شدن مشخص شود. در کد اصلی این مالتپکسر ساخته نشده است و از چند گیت xor استفاده شده است که یک سر همه این گیت ها به بیت sub وصل است که همان کارایی مالتیپلکسر را دارد.

sub صفر باشد همان دو عدد باهم جمع می شوند. ولی زمانی که ورودی cub در این معماری اگه ورودی B عدد B

شماتیک قطعه پیاده سازی شده به صورت زیر میباشد.



تست بنچ این قطعه به صورت زیر میباشد. برای این تست بنچ یک حلقه تعریف شده است که تمام حالات ممکن را آزمایش میکند و نتیجه را گزارش میکند. همین طور که مشاهد میشود همه پاسخ ها درست اند.



اعداد تست بنچ به ده دهی تبدیل شده اند تا تحلیل آنها راحت تر شود.

۲) دیکدر BCDto7

برای پیاده سازی این قطعه از معماری شکل زیر استفاده شده است.



## بعد از پیاده سازی شماتیک قطعه به صورت زیر میباشد.



و خروجی تست بنچ به صورت زیر میباشد.



کد های هر بخش در فایل های ارسال شده وجود دارد.