



Зарплаты айтишников Один день из жизни полутора тыс...



**SparF** 10 февраля 2017 в 00:44

# MIPSfpga и SDRAM. Часть 2

Анализ и проектирование систем\*, FPGA\*, Программирование микроконтроллеров\*

Ссылка на первую часть

Рассматриваемая нами конфигурация состоит из следующих элементов:



#### Шина AHB-Lite

Является основным инструментом для общения ядра MIPSfpga с внешним миром. Из нее в модуль доступа к SDRAM поступают команды на чтение и запись информации, по ней же передаются считываемые и записываемые данные. Основная особенность: фаза адреса последующей команды совпадает по времени с фазой данных текущей команды. Лучше всего это видно на следующей диаграмме:



Краткое описание изображенных сигналов: HCLK — тактовый сигнал; HADDR — адрес, данные по которому мы хотим записать или прочитать на следующей фазе, задается мастером; HWRITE — при высоком уровне на следующей фазе должна быть произведена операция записи, выставляется мастером; HRDATA — прочитанные данные; HREADY — флаг завершения текущей операции: HWDATA — записываемые данные выставляются мастером

+30

7.1K

46

#### Память SDRAM

Основные принципы, на которых построена SDRAM, очень хорошо описаны в Главе 5 учебника Харрис-энд-Харрис [1]. Отметим главные моменты:

- для хранения одного бита используется информация о наличии или отсутствии заряда конденсатора;
- память организована в виде матриц из емкостей и управляющей логики: со столбцами и строками;
- во время операции чтения заряд ячейки (конденсатора) расходуется, после чтения ее приходится подзаряжать;
- во время бездействия величина сохраненного заряда также уменьшается (пусть и медленнее) — ячейки памяти требуют периодической подзарядки (т.н. регенерации).

Дальнейшее рассмотрение продолжим на примере микросхемы MT48LC64M8A2 компании Микрон. Помимо очень удобного и детального даташита компания предоставляет Verilog модель для симуляции работы с этим чипом памяти. Что, с одной стороны, значительно упрощает разработку, а с другой, позволяет, не имея отладочной платы, запустить MIPSfpga внутри симулятора и посмотреть, как ядро взаимодействует с SDRAM.

Структурная схема чипа памяти представлена на рисунке ниже.



#### Основные элементы:

- банк (матрица) памяти (4x bank memory array) именно здесь хранятся интересующие нас данные. В рассматриваемой микросхеме 4 банка, в каждом из которых 8192 строки и 1024 столбца по 16 бит каждый. Итого, суммарная емкость чипа 4x8192x1024x16 = 512 Mb = 64 MB.
- устройство управления (control logic, bank control logic) обеспечивают декодирование полученной команды и выдачу соответствующих управляющих сигналов на остальные элементы;
- мультиплексоры, защелки и декодеры адресной шины (row-address mux, 4x bank row-address latch & decoder, column-address counter/latch, column decoder) обеспечивают хранение адресной информации строк, столбцов и банков памяти, поступающей в разных командах;

• регистры и логика шины данных (data output register, data input register, i/o gating, dqm mask logic) — обеспечивают ввод/вывод данных при операциях чтения и записи, позволяют работать с масками (когда из 16 бит нам нужен только старший или младший байты), обеспечивают перевод выводов шины данных в Z-состояние, шина является двунаправленной.

## Условия функционирования

Для корректной работы ОЗУ нам необходимо выполнить ряд условий. Часть из них рассматривать не будем: обеспечение температурного режим, стабильность частоты и питания, уровни сигналов (статическая дисциплина), правильная разводка на плате. В поле нашего зрения остается:

- подача корректных управляющих сигналов, соответствующих той или иной команде;
- удовлетворение требованиям динамической дисциплины (Глава 3 учебника Харрис-энд-Харрис [1])с учетом требований документации на микросхему [2].

Для того, чтобы предметно понимать о чем идет речь, рассмотрим, что должен сделать модуль доступа к памяти при чтении данных из ОЗУ. В качестве примера выступит случай т.н. READ With Auto Precharge — когда микросхема после операции чтения сама обеспечивает подзарядку ячеек, к которым мы обратились. Инициализация модуля (INIT), операции записи (WRITE) или автоматическая регенерация (AUTO\_REFRESH) выполняются аналогичным образом, с разницей в выполняемых командах и накладываемых временных ограничениях.

Ниже приведены выкопировки из даташита: таблица истинности для команд и временная диаграмма, на которой показано как производится корректное чтение данных.

| Name (Function)                                        | CS# | RAS# | CAS# | WE# | DQM | ADDR     | DQ     | Notes |
|--------------------------------------------------------|-----|------|------|-----|-----|----------|--------|-------|
| COMMAND INHIBIT (NOP)                                  | Н   | Х    | Х    | Х   | Х   | X        | Х      |       |
| NO OPERATION (NOP)                                     | L   | Н    | Н    | Н   | Х   | Х        | Х      |       |
| ACTIVE (select bank and activate row)                  | L   | L    | Н    | Н   | Х   | Bank/row | Х      | 2     |
| READ (select bank and column, and start READ burst)    | L   | Н    | L    | Н   | L/H | Bank/col | Х      | 3     |
| WRITE (select bank and column, and start WRITE burst)  | L   | Н    | L    | L   | L/H | Bank/col | Valid  | 3     |
| BURST TERMINATE                                        | L   | Н    | Н    | L   | X   | X        | Active | 4     |
| PRECHARGE (Deactivate row in bank or banks)            | L   | L    | Н    | L   | Х   | Code     | X      | 5     |
| AUTO REFRESH or SELF REFRESH (enter self refresh mode) | L   | L    | L    | Н   | Х   | X        | X      | 6, 7  |
| LOAD MODE REGISTER                                     | L   | L    | L    | L   | Х   | Op-code  | X      | 8     |
| Write enable/output enable                             | Х   | Х    | Х    | Х   | L   | Х        | Active | 9     |
| Write inhibit/output High-Z                            | Х   | Х    | X    | Х   | Н   | X        | High-Z | 9     |

Примечание: L — низкий уровень, H — высокий уровень, X — не имеет значения, High-Z — высокий импеданс.

## **READ With Auto Precharge**



Note: 1. For this example, BL = 4 and CL = 2.

Примечание: tCMS — command setup time, tCMH — command hold time, tAS — address setup time, tAH — address hold time, tRCD — active command to read, tRAS — command period (ACT to PRE), tRC — command period (ACT to ACT), tLZ — output Low impedance time, tAC — access time from clock, tOH — output data hold time, tRP — commad period (PRE to ACT). Минимальные значения этих и других параметров для разных условий приведены в документации на чип памяти.

# Последовательность действий при чтении данных (по тактам)

**Т0.** Не позднее чем за tCMS до фронта CLK обеспечить наличие установивших сигналов на выводах CS#, RAS#, CAS#, WE#, DQM (далее — команда), соответствующих команде ACTIVE. Указанные сигналы не должны менять свое состояние в течении tCMH с момента фронта CLK. Не позднее чем за tAS до фронта tCLK установить на шине адреса (A[12:0]) адрес строки, на шине адреса банка памяти (BA[1:0]) — адрес банка памяти. Эти сигналы должны быть стабильны в течении tAH после фронта CLK.

- **Т1.** В течении (tRCD 1 такт) подавать команду NOP. По истечении этого временного промежутка ранее переданный адрес строки будет гарантированно сохранен в row-address latch & decoder соответствующего банка памяти, произойдет выбор одной из 8192 строк (см.структурную схему чипа).
- **Т2.** Не позднее чем за tCMS до фронта CLK обеспечить ввод команды READ, не менять команду в течении tCMH с момента фронта CLK. Не позднее чем за tAS до фронта tCLK установить на шине адреса адрес столбца, на шине адреса банка памяти адрес банка памяти. Десятый бит шины адреса устанавливается в 1 как признак того, что после чтения необходимо выполнить Auto Precharge.
- **T3-T7.** Обеспечить подачу команды NOP на все время чтения данных и не менее чем на (tRC 1 такт) с момента подачи команды ACTIVE.
- **Т4.** Спустя CL тактов (т.н. CAS Latency, CAS) считанные данные будут гарантированно присутствовать на шине данных DQ. Если более точно, то они появятся на шине спустя (1 такт + tAC) для случая, когда CAS = 2. И будут стабильны в течении минимум tOH после фронта CLK. За это время данные с шины необходимо считать.

Если смотреть на взаимодействие внутри чипа, то за время (1 такт + tAC) адрес столбца будет сохранен в column-address counter/latch, на выходе соответствующего банку памяти column decoder будет установлены сигналы, выбирающие 16 бит необходимого нам столбца, эти данные поступят в data output register и, в итоге, окажутся на шине данных (DQ[15:0]).

**T5-T7.** Рассматриваемый нами пример предполагает, что чип памяти был настроен на выполнение пакетных операций (burst) с размером пакета BL = 4 (burst length, задается в числе других параметров командой LOAD MODE REGISTER, в текущей реализации модуля доступа к памяти он задан как BL = 2, чтобы получить 32 бита данных). По этой причине в течении последующих трех тактов column-address counter/latch будет автоматически увеличиваться на единицу, а на выход шины данных — поступит еще 3х16 бит.

Необходимо учесть, что количество тактов не обязательно будет равным 8, как изображено на диаграмме (T0-T7) — оно должно быть увеличено в большую сторону с целью удовлетворения требований всех временных ограничений: tRCD, tRC и т.д.

Требования временных ограничений выполняются с помощью

- смещения фазы тактового сигнала, на котором работает память (CLK) относительно тактового сигнала, на которой работает модуль доступа к памяти для малых промежутков (tCMS, tCMH, tAS, tAH, tAC, tOH);
- подачей пустых команд (NOP) на больших промежутках (tRCD, tRC, tRP) где размер задержки превышает ширину 1 такта тактового сигнала. Для этого в состав конечного автомата модуля введены соответствующие состояния.

## Смещение фазы тактового сигнала

Есть несколько хороших источников ([3] и [4]), которые аргументировано противопоставляют "научный" подход определения смещения фазы тактового сигнала методу "проб и ошибок". В этих документах приведен ряд формул по вычислению границ "безопасных окон", в которые нужно подставить значения задержек. После чего предлагается сместить тактовые сигналы таким образом, чтобы их фронты оказались максимально близки к центрам этих "окон". Соглашаясь с тем, что описанная методика работает, хочу обратить внимание на несколько более "ленивый" вариант этого же подхода (мне кажется, что он изображен на 12 и 20 страницах презентации, но т.к. комментариев к ней нет, то я в этом не уверен):

- берем два листка/полоски бумаги в клетку (можно миллиметровку);
- с соблюдением масштаба наносим на каждый из них несколько тактов тактового сигнал, один из них для fpga, другой для микросхемы памяти;
- с соблюдением масштаба отмечаем на каждом из них: запрещенные зоны, в которых считываемый входной сигнал не должен меняться (А); зоны, в которых значение выходного сигнала не определено; зоны, в которых выходной сигнал является валиндным (Б).
- располагаем полоски бумаги параллельно и смещаем их относительно друг друга (а-la логарифмическая линейка) так, чтобы зоны А находились как можно ближе к центрам зон Б и ни в коем случае не выходили за их границу.
- линейкой измеряем полученное смещение тактовых сигналов, переводим его в ns согласно масштаба.

Чтобы обеспечить точное и стабильное смещение фаз в состав системы необходимо включить PLL-модуль. Обычно я добавляю еще 3-й тактовый сигнал с частотой в 4 раза выше, чем другие и небольшим фазовым смещением — для того, чтобы использовать его в

качестве тактовой частоты для логического анализатора (SignalTap) при отладке взаимодействия с памятью в железе.

## Модуль доступа к памяти

В этом разделе приведены диаграмма состояний конечного автомата модуля доступа к памяти, а также отдельные строчки кода модуля, описывающие процедуру чтения данных (с указанием номеров строк кода для упрощения навигации). Исходные коды модуля целиком: mfp\_ahb\_ram\_sdram.v. В случае, если чтение скриншотов с кодом доставляет вам дискомфорт, фрагменты исходников из статьи (включая комментарии к ним) продублированы на github.



Состояния конечного автомата, описывающие процедуру чтения, полностью соответствуют тому, что было описано выше на примере диаграммы READ With Auto Precharge.

```
82
83
S_READO_ACT = 20, /* Doing ACTIVE */
84
S_READ1_NOP = 21, /* Waiting for DELAY_tRCD after ACTIVE */
85
S_READ2_READ = 22, /* Doing READ with Auto precharge */
86
S_READ3_NOP = 23, /* Waiting for DELAY_tCAS after READ */
87
S_READ4_RD0 = 24, /* Reading 1st word */
88
S_READ5_RD1 = 25, /* Reading 2nd word */
89
S_READ6_NOP = 26, /* Waiting for DELAY_afterREAD - it depends on tRC */
90
```

Правила перехода между этими состояниями:

```
always @ (*) begin
    case(State)
        S_IDLE
                                Next = NeedAction ? (HWRITE ? S WRITE0 ACT : S READ0 ACT)
                                                  : (NeedRefresh ? S_AREF0_AUTOREF : S_IDLE);
        S READO ACT
                                Next = (DELAY tRCD == 0) ? S READ2 READ : S READ1 NOP;
                                Next = DelayFinished ? S_READ2_READ : S_READ1_NOP;
        S READ1 NOP
        S READ2 READ
                                Next = (DELAY_tCAS == 0) ? S_READ4_RD0 : S_READ3_NOP;
        S_READ3_NOP
                                Next = DelayFinished ? S_READ4_RD0 : S_READ3_NOP;
                                Next = S READ5 RD1;
       S READ4 RD0
        S_READ5_RD1
                                Next = (DELAY_afterREAD != 0) ? S_READ6_NOP : (
                                       NeedRefresh ? S_AREF0_AUTOREF : S_IDLE );
        S READ6 NOP
                                Next = ~DelayFinished ? S READ6 NOP : (
                                       NeedRefresh ? S_AREFO_AUTOREF : S_IDLE );
```

Там, где необходима задержка, она заносится в регистр delay\_n, нулевое значение регистра соответствует флагу DelayFinished. На статусах S\_READ4\_RD0 и S\_READ4\_RD1 производится считывание данных из шины DQ:

```
always @ (posedge HCLK) begin
    case(State)
        S READO ACT
                                 delay_n <= DELAY_tRCD</pre>
        S READ2 READ
                                 delay_n <= DELAY_tCAS</pre>
                                                               - 1;
        S READ5 RD1
                                 delay_n <= DELAY_afterREAD
        default
                             : if (|delay_n) delay_n <= delay_n - 1;
    case(State)
        S READ4 RD0
                                 DATA [15:0] <= DQ;
        S READ5 RD1
                                 HRDATA <= { DQ, DATA [15:0] };
end
```

Кодирование команд и их вывод в зависимости от текущего состояния:

```
// SADDR = { BANKS, ROWS, COLUMNS }
 wire [COL_BITS - 1 : 0] AddrColumn = SADDR_old [ COL_BITS - 1 : 0 ];
                                       = SADDR_old [ ROW_BITS + COL_BITS - 1 : COL_BITS ];
 wire [ROW_BITS - 1 : 0] AddrRow
 wire [BA BITS - 1 : 0] AddrBank
                                        = SADDR_old [ SADDR_BITS - 1 : ROW_BITS + COL_BITS ];
        [4:0]
 reg
                     cmd;
 assign { CKE, CSn, RASn, CASn, WEn } = cmd;
                                 = 5'b00111,
 parameter
             CMD NOP NCKE
             CMD NOP
                                 = 5'b10111,
             CMD PRECHARGEALL
                                 = 5'b10010,
             CMD_AUTOREFRESH
                                 = 5'b10001,
             CMD_LOADMODEREG
                                 = 5'b10000,
                                 = 5'b10011,
             CMD ACTIVE
             CMD READ
                                 = 5'b10101,
             CMD WRITE
                                 = 5'b10100;
assign DQM = { DM_BITS { 1'b0 }};
always @ (*) begin
   case(State)
                         : cmd = CMD NOP;
       S_READO_ACT
                            begin cmd = CMD_ACTIVE;
                                                          ADDR = AddrRow;
                                                                            BA = AddrBank; end
       S READ2 READ
                             begin cmd = CMD_READ;
                                                          ADDR = AddrColumn | SDRAM_AUTOPRCH_FLAG;
                                  BA = AddrBank; end
```

https://habr.com/ru/post/321532/ 10/16

упростить портирование на другие платы, а также модификацию настроек в случае

изменения частоты тактового сигнала.

```
module mfp_ahb_ram_sdram
#(
   parameter
               ADDR BITS
                                            /* SDRAM Row address size */
/* SDRAM Column address size */
               ROW BITS
                                   = 13,
                                   = 10,
               COL BITS
                                   = 16,
= 2,
= 2,
               DQ_BITS
               DM BITS
                BA BITS
                SADDR BITS
                                   = (ROW_BITS + COL_BITS + BA_BITS),
   // default values are calculated for simulation(!): Micron SDRAM Verilog model with fclk=50 MHz and CAS=2
   parameter DELAY_nCKE
                             = 20,
               DELAY_tREF
                                   = 390.
               DELAY_TRP
                                   = 0,
               DELAY_tRFC
               DELAY TMRD
                                   = 0,
               DELAY_tRCD
               DELAY_tCAS
                                                /* CAS delay, also depends on clock phase shift
                                   = 0.
               DELAY_afterREAD
                                   = 0,
               DELAY_afterWRITE
               COUNT_initAutoRef
```

# Список литературы

- [1] Учебник Дэвида Харриса и Сары Харрис «Цифровая схемотехника и архитектура компьютера»
- [2] Документация на микросхему памяти MT48LC64M8A2 компании Микрон;
- [3] Документация Quartus. Ядро конроллера SDRAM (перевод)
- [4] SDRAM PLL Tuning (презентация)
- [5] Ryan Donohue. Synchronization in Digital Logic Circuits (презентация)
- [6] Документация на микросхему памяти IS42S16320D

Все даташиты, статьи и презентации на которые есть ссылки в статье, доступны на github.

Теги: fpga, микроэлектроника, verilog, sdram, mipsfpga, mips

**Хабы:** Анализ и проектирование систем, FPGA, Программирование микроконтроллеров

## Редакторский дайджест

Присылаем лучшие статьи раз в месяц

Электропочта



**27** 

0

Карма Рейтинг

## Stanislav Zhelnio @SparF

Пользователь

Facebook Github

#### Комментарии 3



iCpu

10.02.2017 в 06:47

Я, конечно, эстет, и тёмные темы студии мне визуально очень нравятся, но, может, оставите код в теге [CODE], хотя бы в спойлере под картинками?



+1

Ответить



2

X



SparF

10.02.2017 в 20:04

Честно пытался вставить код в тег, но местная подсветка синтаксиса + умирающие отступы превращают его во что-то страшное и нечитаемое. Продублировал часть статьи на github.



0 Ответить





Mirn

27.09.2018 в 17:47

подскажите пожалуйста какую скорость SDRAM Вам удалось получить на каких конфигурациях и частотах?

Я совсем недавно начал это дело изучать и получается всего 50-60% от макс теоретической (когда данные по DQ считаются при каждом такте всегда)



n

Ответить

Только полноправные пользователи могут оставлять комментарии. Войдите, пожалуйста.

#### ПОХОЖИЕ ПУБЛИКАЦИИ

6 декабря 2018 в 17:11

# RAM with Simple direct-mapped cache simulation on FPGA in Verilog

♦ +7 © 3.9K ■ 14 ■ 14 ■ 14 +14

23 февраля 2017 в 10:07

## MIPSfpga и внутрисхемная отладка



10 февраля 2017 в 00:44

## MIPSfpga и SDRAM. Часть 1



#### минуточку внимания



Кем работать в ИТ в 2022: Frontend-разработчик



Анкета: попробуй себя в роли автора контентстудии Хабра

https://habr.com/ru/post/321532/

Разместить

### Расширить api интерфейс на erlang

5000 руб./за проект · 5 откликов · 29 просмотров

#### Доработка дейтинг сайта на Yii2, php

20000 руб./за проект · 1 отклик · 8 просмотров

#### Доработка игры на JavaScript

1000 руб./за проект · 3 отклика · 21 просмотр

#### Поправить механизм авторизации на стриминговом сервисе

5000 руб./за проект · 19 просмотров

## C# Developer для проекта телемедицины

200000 руб /за проект 22 просмотра

Больше заказов на Хабр Фрилансе

#### ЛУЧШИЕ ПУБЛИКАЦИИ ЗА СУТКИ

сегодня в 13:02

## Национальная система DNS-спуффинга

+50

**◎** 5.7K

10

**15 +15** 

вчера в 23:52

## Цены на SSD продолжают падать, но, похоже, это временно: что может ожидать отрасль

+34

4.8K

11

21 +21

вчера в 15:41

## Как стажёр оптимизировал запросы и нашел баг в Django

+30

▼ 7.1K

23

6 +6

сегодня в 12:00

### Цифровая палеонтология: как информационные технологии помогают изучать динозавров

+28

**362** 

8

0

сегодня в 10:28

| Как быстро | реализовать | поиск на к | орпора | ативном | портале |
|------------|-------------|------------|--------|---------|---------|
|------------|-------------|------------|--------|---------|---------|

♦ +25
 № 767
 № Разбираем формулу КСП и объясняем разницу между х²-тестами

Турбо

#### читают сейчас

#### Национальная система DNS-спуффинга



Зарплаты айтишников в первом полугодии 2022: впервые за пять лет средняя зарплата не изменилась



#### Очень странные дела на GitHub



Новые владельцы сервиса Resume.io уволили российскую команду и передали разработку в Индию

**◎** 8.1K **◎** 35 +35

GitLab намерен удалять бесплатно размещённые проекты, если там не будет активности в течение года

#### Дарим ноутбук за лучшую статью о Java

Интересно

### РАБОТА

Системный аналитик

369 вакансий

2 +2

#### Все вакансии

| Ваш аккаунт | Разделы    | Информация         | Услуги             |  |
|-------------|------------|--------------------|--------------------|--|
|             |            |                    |                    |  |
| Войти       | Публикации | Устройство сайта   | Корпоративный блог |  |
| Регистрация | Новости    | Для авторов        | Медийная реклама   |  |
|             | Хабы       | Для компаний       | Нативные проекты   |  |
|             | Компании   | Документы          | Образовательные    |  |
|             | Авторы     | Соглашение         | программы          |  |
|             | Песочница  | Конфиденциальность | Стартапам          |  |
|             |            |                    | Мегапроекты        |  |













Настройка языка

Техническая поддержка

Вернуться на старую версию

© 2006–2022, Habr