

# LKS32MC08X with built-in 3P3N driver Datasheet

© 2020,版权归凌鸥创芯所有 机密文件,未经许可不得扩散

# 1 概述

# 1.1 功能简述

LKS32MC087D/EM6S8 是一款 32 位内核的面向电机控制应用的专用处理器,集成了常用电机控制系统所需要的所有模块,同时集成了三相 P/N MOS 栅极驱动模块,可直接驱动三路 P/N MOS 功率器件。

### ● 性能

- ▶ 96MHz 32 位 RISC 内核
- ➤ 集成三相 P/N MOS 栅极驱动模块
- ▶ 工业级工作温度范围
- ▶ 超强抗静电和群脉冲能力

### ● 存储器

- ▶ 32kB Flash, 带加密功能, 带 128 位芯片唯一识别码
- > 8kB RAM

### ● 工作范围

- ▶ 7.5~28V(极限 40V)单电源供电,内部集成 1 个 5V LDO,为芯片内 MCU 部分供电
- ➤ 工作温度: -40~105°C

### ● 时钟

- ▶ 内置 4MHz 高精度 RC 时钟, -40~105°C范围内精度在±1%之内
- ▶ 内置低速 64KHz 低速时钟, 供低功耗模式使用
- ▶ 可外挂 4MHz 外部晶振
- ▶ 内部 PLL 可提供最高 96MHz 时钟

### ● 外设模块

- ➤ 一路 UART
- ▶ 2 个通用 16 位 Timer, 支持捕捉和边沿对齐 PWM 功能
- ▶ 2 个通用 32 位 Timer, 支持捕捉和边沿对齐 PWM 功能
- ▶ 电机控制专用 PWM 模块,支持 6 路 PWM 输出,独立死区控制
- ▶ Hall 信号专用接口,支持测速、去抖功能
- ▶ 硬件看门狗
- ▶ 最多 4 组 16bit GPIO。P0.0/P0.1/P1.0/P1.1 4 个 GPIO 可以作为系统的唤醒源。P0.15 ~ P0.0



共 16 个 GPIO 可以用作外部中断源输入。

### ● 模拟模块

- ▶ 集成 1 路 12bit SAR ADC, 同步双采样, 3Msps 采样及转换速率, 共 5 通道
- ▶ 集成 2 路运算放大器,可设置为差分 PGA 模式
- ▶ 集成两路比较器,可设置滞回模式
- ▶ 集成 12bit DAC 数模转换器
- ▶ 内置±2°C温度传感器
- ▶ 内置 1.2V 0.5%精度电压基准源
- ▶ 内置 1 路低功耗 LDO 和电源监测电路
- ▶ 集成高精度、低温飘高频 RC 时钟
- ▶ 集成晶体起振电路
- ▶ 集成 64KHz+4MHz RC 时钟
- ▶ 集成 96MHz PLL

# 1.2 性能优势

- ▶ 高可靠性、高集成度、最终产品体积小、节约 BOM 成本;
- ▶ 内部集成 2 路高速运放和两路比较器,可满足单电阻/双电阻电流采样拓扑架构的不同需求;
- ▶ 内部高速运放集成高压保护电路,可以允许高电平共模信号直接输入芯片,可以用最简单的电路拓扑实现 MOSFET 电阻直接电流采样模式;
- ▶ 应用专利技术使 ADC 和高速运放达到最佳配合,可处理更宽的电流动态范围,同时兼顾高速小电流和低速大电流的采样精度;
- ▶ 整体控制电路简洁高效, 抗干扰能力强, 稳定可靠;
- ▶ 单电源 7.5~28V 供电,内部集成 5V LDO;
- ➤ 集成三相 P/N MOS 栅极驱动模块;

适用于有感 BLDC/无感 BLDC/有感 FOC/无感 FOC 及步进电机、永磁同步、异步电机等控制系统。



# 1.3 命名规则



图 1-1 凌鸥创芯器件命名规则



# 1.4 系统资源框图

# LKS32MC087DM6S8 Resource Diagram



图 1-2 LKS32MC087DM6S8 系统框图

# 1.5 矢量正弦控制系统



图 1-3 LKS32MC087D(E)M6S8 矢量正弦控制系统简化原理图

# 2 器件选型表

表 2-1 LKS08x 系列器件选型表

|                  | 主频 (MHz) | Flash (kB) | RAM (kB) | ADC 通道数 | DAC     | 比较器 | 比较器通道数 | OPA | HALL | SPI | IIC | UART | CAN | Temp. Sensor | PLL | QEP | Gate driver | 预驱电流 (A)   | 预驱电源(V)  | 栅浮耐压 (V) | 其他       | Package |
|------------------|----------|------------|----------|---------|---------|-----|--------|-----|------|-----|-----|------|-----|--------------|-----|-----|-------------|------------|----------|----------|----------|---------|
| LKS32MC080R8T8   | 96       | 64         | 8        | 13      | 12BITx1 | 2   | 9      | 4   | 3 路  | 1   | 1   | 2    | Yes | Yes          | Yes | Yes |             |            |          |          |          | LQFP64  |
| LKS32MC081C8T8   | 96       | 64         | 8        | 12      | 12BITx1 | 2   | 9      | 4   | 3路   | 1   | 1   | 2    |     | Yes          | Yes |     |             |            |          |          |          | TQFP48  |
| LKS32MC082K8Q8   | 96       | 64         | 8        | 8       | 12BITx1 | 2   | 6      | 3   | 3路   | 1   | 1   | 2    |     | Yes          | Yes |     |             |            |          |          |          | QFN32   |
| LKS32MC083C8T8   | 96       | 64         | 8        | 12      | 12BITx1 | 2   | 9      | 4   | 3 路  | 1   | 1   | 2    | Yes | Yes          | Yes | Yes |             |            |          |          |          | TQFP48  |
| LKS32MC084DF6Q8  | 96       | 32         | 8        | 11      | 12BITx1 | 2   | 7      | 4   | 3 路  | 1   | 1   | 2    |     | Yes          | Yes |     | 6N          | +1.2/-1.5  | 4.5~20*1 | 200      |          | QFN40   |
| LKS32AT085C8Q9   | 96       | 64         | 8        | 12      | 12BITx1 | 2   | 9      | 4   | 3 路  | 1   | 1   | 2    | Yes | Yes          | Yes | Yes |             |            |          |          |          | QFN48   |
| LKS32AT086N8Q9   | 96       | 64         | 8        | 11      | 12BITx1 | 2   | 9      | 4   | 3 路  | 1   | 1   | 2    | Yes | Yes          | Yes | Yes | 6N          | +1.2/-1.5  | 4.5~20   | 200      |          | QFN52   |
| LKS32MC086N8Q8   | 96       | 64         | 8        | 11      | 12BITx1 | 2   | 9      | 4   | 3 路  | 1   | 1   | 2    | Yes | Yes          | Yes | Yes | 6N          | +1.2/-1.5  | 4.5~20   | 200      |          | QFN52   |
| LKS32MC087M6S8   | 96       | 32         | 8        | 5       | 12BITx1 | 2   | 6      | 2   | 3 路  |     |     | 1    |     | Yes          | Yes |     |             |            |          |          |          | SSOP24  |
| LKS32MC087AM6S8  | 96       | 32         | 8        | 5       | 12BITx1 | 2   | 6      | 2   | 3 路  |     |     | 1    |     | Yes          | Yes |     |             |            |          |          |          | SSOP24  |
| LKS32MC087CM8S8  | 96       | 64         | 8        | 5       | 12BITx1 | 2   | 6      | 2   | 3 路  |     |     | 1    | Yes | Yes          | Yes |     |             |            |          |          |          | SSOP24  |
| LKS32MC087DM6S8  | 96       | 32         | 8        | 5       | 12BITx1 | 2   | 6      | 2   | 3 路  |     |     | 1    |     | Yes          | Yes |     | 3P3N        | +0.05/-0.3 | 7~28     |          | 5V LDO*2 | SSOP24  |
| LKS32MC087EM6S8  | 96       | 32         | 8        | 5       | 12BITx1 | 2   | 7      | 2   | 3 路  |     |     | 1    |     | Yes          | Yes |     | 3P3N        | +0.05/-0.3 | 7~28     |          | 5V LDO   | SSOP24  |
| LKS32MC088C6T8   | 96       | 32         | 8        | 12      | 12BITx1 | 2   | 9      | 4   | 3 路  | 1   | 1   | 2    |     | Yes          | Yes |     |             |            |          |          |          | TQFP48  |
| LKS32MC088KU8Q8  | 96       | 64         | 8        | 8       | 12BITx1 | 2   | 7      | 3   | 3 路  | 1   | 1   | 2    | Yes | Yes          | Yes | Yes | 6N          | +1.2/-1.5  | 4.5~20   | 600      | 5V LDO   | QFN43L  |
| LKS32AT089XLN8Q9 | 96       | 64         | 8        | 11      | 12BITx1 | 2   | 9      | 4   | 3 路  | 1   | 1   | 2    | Yes | Yes          | Yes | Yes | 6N          | +1.2/-1.5  | 4.5~20   | 200      | 5V LDO   | QFN52   |

<sup>\*1:</sup> 部分型号由于集成多种预驱,分为多种版本,预驱供电电压范围不同,具体参考电气性能参数。



<sup>\*2:</sup> 部分型号集成 5V LDO, 当芯片使用 7.5~28V VCC 供电时,内部 LDO 可产生 5V 电源给 MCU 供电,或供电至片外,具体以管脚说明为准。

# 3 管脚分布

### 3.1 管脚分布图

### 3.1.1 特别说明

下列引脚图中红色 PIN 脚内置上拉至 AVDD 的电阻: RSTN 引脚内置 100kΩ 上拉电阻,固定开启上拉 SWDIO/SWCLK 内置 10kΩ 上拉电阻,固定开启上拉 其余红色 PIN 脚内置 10kΩ 上拉电阻,可软件控制开启关闭上拉

UARTx\_TX(RX): UART 的 TX 和 RX 支持互换。当 GPIO 第二功能选择为 UART, 且 GPIO\_PIE 即输入使能时,可以作为 UART\_RX 使用;当 GPIO\_POE 使能时,可以作为 UART\_TX 使用。一般同一 GPIO 不同时使能输入和输出,否则输入 PDI 会接收到 PDO 发出的数据。

SPI\_DI(DO): SPI 的 DI 和 DO 支持互换, 当 GPIO 第二功能选择为 SPI, 且 GPIO\_PIE 即输入使能时,可以作为 SPI\_DI 使用; 当 GPIO\_POE 即输出使能时,可以作为 SPI\_DO 使用。一般同一 GPIO 不同时使能输入和输出,否则输入 PDI 会接收到 PDO 发出的数据。

### 3.1.2 LKS32MC087DM6S8



图 3-1 LKS32MC087DM6S8 管脚分布图



# 表 3-1 LKS32MC087DM6S8 管脚说明

| 编号 | 表 3-1 LK532MC08                                                                 | 类型    | 功能说明                                                                                                                                             |
|----|---------------------------------------------------------------------------------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------|
| 洲牙 | 石柳                                                                              | 大王    | 芯片 5V LDO 输出引脚,片外接 1uF 去耦电容,并尽                                                                                                                   |
| 1  | AVDD                                                                            | 电源输出  | 量靠近 AVDD 引脚                                                                                                                                      |
| 2  | HALL_IN0/TIM3_CH0/ADC_CH15/CMP0_IP1/P0.11/<br>TIM2_CH0/P0.9/TIM2_CH1/P0.10      | 输入/输出 | Hall 传感器 A 相输入/Timer3 通道 0/ADC 通道 15/比较器 0 正端输入通道 1/P0.11/ Timer2 通道 0/P0.9/ Timer2 通道 1/P0.10 P0.11/P0.9/P0.10 这 3 个 GPIO 不可同时有 2 个以上配置为输出      |
| 3  | HALL_IN1/TIM3_CH1/ADC_CH16/CMP0_IP2/P0.12                                       | 输入/输出 | Hall 传感器 B 相输入/Timer3 通道 1/ADC 通道 16/<br>比较器 0 正端输入通道 2/P0.12                                                                                    |
| 4  | HALL_IN2/ADC_CH17/CMP0_IP3/P0.13                                                | 输入/输出 | Hall 传感器 C 相输入/ADC 通道 17/比较器 0 正端输入通道 3/P0.13                                                                                                    |
| 5  | CMP0_OUT/MCPWM_BKIN1/SPI_CLK/TIM0_CH1/<br>ADC_TRIG0/SIF/ADC_CH10/CMP0_IP4/P0.14 | 输入/输出 | 比较器 0 输出/电机 PWM 终止信号 1/SPI 时钟<br>/Timer0 通道 1/ADC 触发信号 0/一线通/ADC 通道<br>10/比较器 0 正端输入通道 4/P0.14                                                   |
| 6  | MCPWM_CH0P/UART0_TX(RX)/SPI_DI(D0)/TIM0_CH0<br>/ADC_TRIG1/CMP0_IN/P0.15         | 输入/输出 | 电机 PWM 通道 0 高边/ UARTO_TX(RX)/ SPI_DI(DO) /Timer0 通道 0/ADC 触发信号 1/比较器 0 负端输入 /P0.15                                                               |
| 7  | ADC_CH11/OPAx_OUT/LDO15/P2.7                                                    | 输入/输出 | ADC 通道 11/0PAx 输出/LD015 输出/P2.7,内置可<br>软件开启的 10k 上拉电阻                                                                                            |
| 8  | VCC                                                                             | 电源    | 芯片供电电源,供电范围 9~28V。如 VCC 高于 20V、<br>且芯片无需休眠的应用场合,建议在 VCC 和 AVDD<br>之间加一个 1k~2k 欧姆的分流电阻,具体阻值计算<br>见第 21 章节。<br>VCC 引脚到地之间必须有一个大于等于 100uF 的去<br>耦电容 |
| 9  | НО1                                                                             | 输出    | A相PWM高驱输出,由MCUP1.4口输出信号控制。<br>HO1 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                                                                                     |
| 10 | L01                                                                             | 输出    | A 相 PWM 低驱输出,由 MCU P1.5 口的 PWM 输出<br>功能控制,即需配置 GPIO1_F7654[7:4],同时 P3.13<br>需设置为输出态,即需配置 GPIO3_POE[13]。<br>LO1 输出到 MOS 管栅极之间必须串一个 51 欧的电阻        |
| 11 | НО2                                                                             | 输出    | B 相 PWM 高驱输出,由 MCU P1.6 口输出信号控制。<br>HO2 输出到 MOS 管栅极之间必须串一个 51 欧的电<br>阻                                                                           |
| 12 | LO2                                                                             | 输出    | B 相 PWM 低驱输出,由 MCU P1.7 口的 PWM 输出功能控制,即需配置 GPIO1_F7654[15:12],同时 P1.12需设置为输出态,即需配置 GPIO1_POE[12]。 LO2 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                 |
| 13 | НОЗ                                                                             | 输出    | C 相 PWM 高驱输出,由 MCU P1.8 口输出信号控制。<br>HO3 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                                                                               |

| 编号 | 名称                                                | 类型    | 功能说明                                                                                                                                                                                     |
|----|---------------------------------------------------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 14 | L03                                               | 输出    | C 相 PWM 低驱输出,由 MCU P1.9 口的 PWM 输出功能控制,即需配置 GPIO_FBA98[7:4],同时 P1.15需设置为输出态,即需配置 GPIO1_POE[15]。 LO3 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                                                            |
| 15 | AVSS                                              | 地     | 系统地                                                                                                                                                                                      |
| 16 | OPA2_IP/P3.10                                     | 输入/输出 | 运放 2 正端输入/P3.10                                                                                                                                                                          |
| 17 | OPA2_IN/P3.11                                     | 输入/输出 | 运放 2 负端输入/P3.11                                                                                                                                                                          |
| 18 | OPA3_IN/P3.14                                     | 输入/输出 | 运放 3 负端输入/P3.14                                                                                                                                                                          |
| 19 | OPA3_IP/P3.15                                     | 输入/输出 | 运放 3 正端输入/P3.15                                                                                                                                                                          |
| 20 | UART1_TX(RX)/TIM1_CH0/ADC_TRIG3/<br>CMP1_IP1/P2.4 | 输入/输出 | UART1_TX(RX)/Timer1通道 0/ADC 触发信号 3/比较         器 1 正端输入通道 1/P2.4,内置可软件开启的 10k         上拉电阻                                                                                                |
| 21 | UART1_TX(RX)/TIM1_CH1/ADC_TRIGO/<br>CMP1_IP2/P2.5 | 输入/输出 | UART1_TX(RX)/Timer1 通道 1/ADC 触发信号 0/比较         器 1 正端输入通道 2/P2.5,内置可软件开启的 10k         上拉电阻                                                                                               |
| 22 | SWCLK                                             | 输入    | SWD 时钟,内置固定上拉的 10k 电阻                                                                                                                                                                    |
| 23 | SWDIO/P2.15/P0.0                                  | 输入/输出 | SWD 数据/P2.15/P0.0,内置固定上拉的 10k 电阻 其中 SWD 数据 IO 与 P2.15/P0.0 是通过封装直接连接到芯片同一个引脚,在使用中需要注意 P2.15/P0.0 的输入输出使能开启时间,以免上电即开启 P2.15/P0.0 导致芯片无法进行 SWD 访问,从而影响调试下载。此外,P2.15/P0.0 两个 GPIO 不可同时配置为输出 |
| 24 | RSTN/P0.2                                         | 输入/输出 | RSTN/P0.2,默认作为 RSTN 使用,外部接一个 10nF~100nF 的电容到地即可,内部已有 100k 上拉 电阻。建议 PCB 上在 RSTN 和 AVDD 之间放一个 10k~20k 的上拉电阻,外部有上拉电阻的情况,RSTN 的电容固定为 100nF。                                                  |

### 3.1.3 LKS32MC087EM6S8



图 3-2 LKS32MC087EM6S8 管脚分布图

\* 图中红色 PIN 脚内置上拉至 AVDD 的电阻:

RSTN 内置 100kΩ 上拉电阻,固定开启上拉

SWDIO/SWCLK 内置 10kΩ 上拉电阻,固定开启上拉

其余红色 PIN 脚内置 10kΩ 上拉电阻,可软件控制开启关闭上拉

表 3-2 LKS32MC087EM6S8 管脚说明

| 编号 | 名称                                                                              | 类型    | 功能说明                                                                                                                                                      |
|----|---------------------------------------------------------------------------------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1  | AVDD                                                                            | 电源输入  | 芯片低压供电电源,供电范围 3.3~5.5V。在散热条件良好的应用里,可直接连至芯片的 LDO5V 引脚。如考虑降低系统功耗而采用外部 DCDC 或电荷泵产生的 5V 电源,则将此引脚连至外部 5V 电源                                                    |
| 2  | HALL_IN0/TIM3_CH0/ADC_CH15/CMP0_IP1/P0.11/<br>TIM2_CH0/P0.9/TIM2_CH1/P0.10      | 输入/输出 | Hall 传感器 A 相输入/Timer3 通道 0/ADC 通道 15/<br>比较器 0 正端输入通道 1/P0.11/ Timer2 通道<br>0/P0.9/ Timer2 通道 1/P0.10<br>P0.11/P0.9/P0.10 这 3 个 GPIO 不可同时有 2 个以上<br>配置为输出 |
| 3  | HALL_IN1/TIM3_CH1/ADC_CH16/CMP0_IP2/P0.12                                       | 输入/输出 | Hall 传感器 B 相输入/Timer3 通道 1/ADC 通道 16/<br>比较器 0 正端输入通道 2/P0.12                                                                                             |
| 4  | HALL_IN2/ADC_CH17/CMP0_IP3/P0.13                                                | 输入/输出 | Hall 传感器 C 相输入/ADC 通道 17/比较器 0 正端输入通道 3/P0.13                                                                                                             |
| 5  | CMP0_OUT/MCPWM_BKIN1/SPI_CLK/TIM0_CH1/<br>ADC_TRIG0/SIF/ADC_CH10/CMP0_IP4/P0.14 | 输入/输出 | 比较器 0 输出/电机 PWM 终止信号 1/SPI 时钟<br>/Timer0 通道 1/ADC 触发信号 0/一线通/ADC 通道<br>10/比较器 0 正端输入通道 4/P0.14                                                            |

| 编号 | 名称                                                                | 类型    | 功能说明                                                                                                                                                 |
|----|-------------------------------------------------------------------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------|
| 6  | ADC_CH11/OPAx_OUT/LDO15/P2.7/<br>TIM0_CH0/ADC_TRIG1/CMP0_IN/P0.15 | 输入/输出 | ADC 通道 11/0PAx 输出/LD015 输出/P2.7/Timer0 通道 0/ADC 触发信号 1/比较器 0 负端输入/P0.15, 内置可软件开启的 10k 上拉电阻, P0.15 和 P2.7 的输出功能不可同时使用。                                |
| 7  | LD05V                                                             | 电源    | 芯片 5V LDO 输出引脚,片外接 1uF 去耦电容,并尽量靠近 LDO5V 引脚                                                                                                           |
| 8  | VCC                                                               | 电源    | 芯片中压供电电源,供电范围 9~28V。如 VCC 高于20V、AVDD 引脚由芯片 LD05V 输出供电、且芯片无需休眠的应用场合,建议在 VCC 和 AVDD 之间加一个1k~2k 欧姆的分流电阻,具体阻值计算见第 21 章节。 VCC 引脚到地之间必须有一个大于等于 100uF 的去耦电容 |
| 9  | НО1                                                               | 输出    | A相PWM高驱输出,由MCUP1.4口输出信号控制。<br>HO1 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                                                                                         |
| 10 | L01                                                               | 输出    | A 相 PWM 低驱输出,由 MCU P1.5 口的 PWM 输出功能控制,即需配置 GPIO1_F7654[7:4],同时 P3.13需设置为输出态,即需配置 GPIO3_POE[13]。LO1输出到 MOS 管栅极之间必须串一个 51 欧的电阻                         |
| 11 | HO2                                                               | 输出    | B 相 PWM 高驱输出,由 MCU P1.6 口输出信号控制。<br>HO2 输出到 MOS 管栅极之间必须串一个 51 欧的电<br>阻                                                                               |
| 12 | LO2                                                               | 输出    | B 相 PWM 低驱输出,由 MCU P1.7 口的 PWM 输出功能控制,即需配置 GPIO1_F7654[15:12],同时 P1.12需设置为输出态,即需配置 GPIO1_POE[12]。 LO2 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                     |
| 13 | НО3                                                               | 输出    | C 相 PWM 高驱输出,由 MCU P1.8 口输出信号控制。<br>HO3 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                                                                                   |
| 14 | L03                                                               | 输出    | C 相 PWM 低驱输出,由 MCU P1.9 口的 PWM 输出功能控制,即需配置 GPIO_FBA98[7:4],同时 P1.15需设置为输出态,即需配置 GPIO1_POE[15]。 LO3 输出到 MOS 管栅极之间必须串一个 51 欧的电阻                        |
| 15 | AVSS                                                              | 地     | 系统地                                                                                                                                                  |
| 16 | OPA2_IP/P3.10                                                     | 输入/输出 | 运放 2 正端输入/P3.10                                                                                                                                      |
| 17 | OPA2_IN/P3.11                                                     | 输入/输出 | 运放 2 负端输入/P3.11                                                                                                                                      |
| 18 | OPA3_IN/P3.14                                                     | 输入/输出 | 运放 3 负端输入/P3.14                                                                                                                                      |
| 19 | OPA3_IP/P3.15                                                     | 输入/输出 | 运放 3 正端输入/P3.15                                                                                                                                      |
| 20 | UART1_TX(RX)/TIM1_CH0/ADC_TRIG3/<br>CMP1_IP1/P2.4                 | 输入/输出 | UART1_TX(RX)/Timer1 通道 0/ADC 触发信号 3/比较         器 1 正端输入通道 1/P2.4,内置可软件开启的 10k         上拉电阻                                                           |
| 21 | UART1_TX(RX)/TIM1_CH1/ADC_TRIG0/                                  | 输入/输出 | UART1_TX(RX)/Timer1 通道 1/ADC 触发信号 0/比较                                                                                                               |



| 编号 | 名称                            | 类型    | 功能说明                               |
|----|-------------------------------|-------|------------------------------------|
|    | CMP1_IP2/P2.5                 |       | 器 1 正端输入通道 2/P2.5,内置可软件开启的 10k     |
|    |                               |       | 上拉电阻                               |
|    |                               |       | SWD 时钟/ Timer3 通道 0/比较器 1 正端输入通道   |
| 22 | CWCLV/TIM2 CHO/CMD1 ID2/D2/C  | t Δ   | 3/P2.6,内置固定上拉的 10k 电阻。SWCLK 和其余    |
| 22 | SWCLK/ TIM3_CH0/CMP1_IP3/P2.6 | 输入    | GPIO 功能不可同时使用,且如果复用 GPIO P2.6 的    |
|    |                               |       | 功能,需将其作为不频繁变化的信号使用。                |
|    |                               |       | SWD 数据/P2.15/P0.0,内置固定上拉的 10k 电阻   |
|    |                               |       | 其中 SWD 数据 IO 与 P2.15/P0.0 是通过封装直接连 |
|    |                               |       | 接到芯片同一个引脚,在使用中需要注意 P2.15/P0.0      |
| 23 | SWDIO/P2.15/P0.0              | 输入/输出 | 的输入输出使能开启时间,以免上电即开启                |
|    |                               |       | P2.15/P0.0 导致芯片无法进行 SWD 访问,从而影响    |
|    |                               |       | 调试下载。此外,P2.15/P0.0 两个 GPIO 不可同时配   |
|    |                               |       | 置为输出。                              |
|    |                               |       | RSTN/P0.2, 默认作为 RSTN 使用,外部接一个      |
|    |                               |       | 10nF~100nF 的电容到地即可,内部已有 100k 上拉    |
| 24 | RSTN/P0.2                     | 输入/输出 | 电阻。建议 PCB 上在 RSTN 和 AVDD 之间放一个     |
|    |                               |       | 10k~20k的上拉电阻,外部有上拉电阻的情况,RSTN       |
|    |                               |       | 的电容固定为 100nF。                      |



# 3.2 管脚复用功能说明

LKS32MC087DM6S8 与 LKS32MC087EM6S8 引脚复用功能相同,下表以 LKS32MC087EM6S8 为例。

表 3-3 LKS32MC087EM6S8 引脚复用功能选择

| Port  | AF1      | AF2      | AF3         | AF4          | AF5        | AF6 | AF7      | AF8      | AF9       | AF10   | AF11 | AF0               |
|-------|----------|----------|-------------|--------------|------------|-----|----------|----------|-----------|--------|------|-------------------|
| P0.0  |          |          |             |              |            |     |          |          |           |        |      | ADC_CH4, DAC_OUT  |
| P0.1  |          |          |             |              |            |     |          |          |           |        |      | ADC_CH6           |
| P0.2  |          |          |             |              |            |     |          |          |           |        |      |                   |
| P0.3  |          |          |             |              |            | SCL |          | TIM2_CH0 |           |        |      | ADC_CH7           |
| P0.4  |          |          |             |              |            | SDA |          | TIM2_CH1 |           |        |      | ADC_CH8           |
| P0.5  |          |          |             |              |            |     |          |          |           |        |      | ADC_CH9           |
| P0.6  |          |          |             | UART1_TX(RX) |            |     | TIM1_CH0 |          |           | CAN_RX |      |                   |
| P0.7  |          |          |             | UART1_TX(RX) |            |     | TIM1_CH1 |          |           | CAN_TX |      |                   |
| P0.8  |          |          |             |              |            |     |          |          |           |        |      |                   |
| P0.9  |          |          |             |              |            | SCL |          | TIM2_CH0 |           |        |      |                   |
| P0.10 |          |          |             |              |            | SDA |          | TIM2_CH1 |           |        |      |                   |
| P0.11 |          | HALL_IN0 |             |              |            |     |          | TIM3_CH0 |           |        |      | ADC_CH15/CMP0_IP1 |
| P0.12 |          | HALL_IN1 |             |              |            |     |          | TIM3_CH1 |           | CAN_RX |      | ADC_CH16/CMP0_IP2 |
| P0.13 |          | HALL_IN2 |             |              |            |     |          |          |           | CAN_TX |      | ADC_CH17/CMP0_IP3 |
| P0.14 | CMP0_OUT |          | MCPWM_BKIN1 |              | SPI_CLK    |     | TIM0_CH1 |          | ADC_TRIG0 |        | SIF  | ADC_CH10/CMP0_IP4 |
| P0.15 |          |          | MCPWM_CH0P  | UARTO_TX(RX) | SPI_DI(DO) |     | TIM0_CH0 |          | ADC_TRIG1 |        |      | CMP0_IN           |



| Port  | AF1 | AF2 | AF3         | AF4          | AF5        | AF6 | AF7      | AF8      | AF9       | AF10 | AF11 | AF0      |
|-------|-----|-----|-------------|--------------|------------|-----|----------|----------|-----------|------|------|----------|
| P1.0  |     |     | MCPWM_CH0N  | UARTO_TX(RX) | SPI_DI(DO) |     |          |          |           |      |      |          |
| P1.1  |     |     |             |              | SPI_CS     |     |          |          |           |      |      |          |
| P1.2  |     |     |             |              |            |     |          | TIM3_CH0 |           |      |      |          |
| P1.3  |     |     |             |              |            |     |          | TIM3_CH1 |           |      |      | ADC_CH5  |
| P1.4  | LRC |     | MCPWM_CH0P  |              |            |     |          |          |           |      |      |          |
| P1.5  | HRC |     | MCPWM_CH0N  |              |            |     |          |          |           |      |      |          |
| P1.6  |     |     | MCPWM_CH1P  |              |            |     |          |          |           |      |      |          |
| P1.7  |     |     | MCPWM_CH1N  |              |            |     |          |          |           |      |      |          |
| P1.8  |     |     | MCPWM_CH2P  |              |            |     |          |          |           |      |      |          |
| P1.9  |     |     | MCPWM_CH2N  |              |            |     |          |          |           |      |      |          |
| P1.10 |     |     | MCPWM_CH3P  | UARTO_TX(RX) |            | SCL | TIM0_CH0 |          | ADC_TRIG2 |      |      | ADC_CH13 |
| P1.11 |     |     | MCPWM_CH3N  | UARTO_TX(RX) |            | SDA | TIM0_CH1 |          | ADC_TRIG3 |      | SIF  |          |
| P1.12 |     |     | MCPWM_BKIN0 |              |            |     |          |          |           |      |      |          |
| P1.13 |     |     |             |              | SPI_CLK    |     | TIM0_CH0 |          |           |      |      |          |
| P1.14 |     |     |             |              | SPI_DI(DO) |     | TIM0_CH1 |          |           |      |      |          |
| P1.15 |     |     |             |              | SPI_DI(DO) |     |          | TIM2_CH0 |           |      |      |          |

| Port  | AF1      | AF2      | AF3         | AF4          | AF5        | AF6 | AF7      | AF8      | AF9       | AF10   | AF11 | AF0                             |
|-------|----------|----------|-------------|--------------|------------|-----|----------|----------|-----------|--------|------|---------------------------------|
| P2.0  |          |          |             |              | SPI_CS     |     |          | TIM2_CH1 |           |        |      |                                 |
| P2.1  |          |          |             |              | SPI_CLK    |     |          |          |           |        |      | ADC_CH14/<br>CMP1_IP0           |
| P2.2  |          |          |             |              |            |     |          |          |           |        |      | CMP1_IN                         |
| P2.3  | CMP1_OUT |          | MCPWM_BKIN0 |              | SPI_CS     |     |          |          |           |        |      | REF                             |
| P2.4  |          | HALL_IN0 | MCPWM_CH2P  | UART1_TX(RX) |            |     | TIM1_CH0 |          | ADC_TRIG3 | CAN_RX |      | CMP1_IP1                        |
| P2.5  |          | HALL_IN1 | MCPWM_CH2N  | UART1_TX(RX) |            |     | TIM1_CH1 |          | ADC_TRIG0 | CAN_TX |      | CMP1_IP2                        |
| P2.6  |          | HALL_IN2 | MCPWM_CH3P  |              |            |     |          | TIM3_CH0 | ADC_TRIG1 |        | SIF  | CMP1_IP3                        |
| P2.7  |          |          |             |              |            |     |          |          |           |        |      | ADC_CH11/<br>OPAx_OUT/<br>LDO15 |
| P2.8  |          |          |             | UART1_TX(RX) |            |     |          | TIM3_CH0 |           |        |      | OSC_IN                          |
| P2.9  |          |          |             |              | SPI_DI(DO) | SCL |          |          |           |        |      | ADC_CH12/<br>CMP0_IP0           |
| P2.10 |          |          |             |              | SPI_DI(DO) | SDA |          |          |           |        |      |                                 |
| P2.11 |          |          | MCPWM_CH1P  |              |            |     |          | TIM2_CH0 |           |        |      |                                 |
| P2.12 |          |          | MCPWM_CH1N  |              |            |     |          | TIM2_CH1 | ADC_TRIG2 |        |      |                                 |
| P2.13 |          |          | MCPWM_CH3N  |              |            |     |          | TIM3_CH1 |           |        |      |                                 |
| P2.14 |          |          |             |              |            | SCL |          |          |           |        |      |                                 |
| P2.15 | _        | _        | _           |              |            | SDA |          | -        |           |        |      |                                 |



| Port  | AF1 | AF2 | AF3 | AF4          | AF5 | AF6 | AF7 | AF8      | AF9 | AF10 | AF11 | AF0     |
|-------|-----|-----|-----|--------------|-----|-----|-----|----------|-----|------|------|---------|
| P3.0  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.1  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.2  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.3  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.4  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.5  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.6  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.7  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.8  |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.9  |     |     |     | UART1_TX(RX) |     |     |     | TIM3_CH1 |     |      |      | OSC_OUT |
| P3.10 |     |     |     |              |     |     |     |          |     |      |      | OPA2_IP |
| P3.11 |     |     |     |              |     |     |     |          |     |      |      | OPA2_IN |
| P3.12 |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.13 |     |     |     |              |     |     |     |          |     |      |      |         |
| P3.14 |     |     |     |              |     |     | ·   |          |     |      |      | OPA3_IN |
| P3.15 |     |     |     |              |     |     |     |          |     |      |      | OPA3_IP |

# 4 封装尺寸

LKS32MC087DM6S8 和 LKS32MC087EM6S8 的封装尺寸相同,都为: SS0P24 Profile Quad Flat Package:



图 4-1 LKS32MC087EM6S8 封装图示

表 4-1 LKS32MC087EM6S8 封装尺寸

| CVMDOI |         | MILLIMETER |      |  |  |  |  |
|--------|---------|------------|------|--|--|--|--|
| SYMBOL | MIN     | NOM        | MAX  |  |  |  |  |
| A      | -       | -          | 1.75 |  |  |  |  |
| A1     | 0.10    | 0.15       | 0.25 |  |  |  |  |
| A2     | 1.30    | 1.40       | 1.50 |  |  |  |  |
| A3     | 0.60    | 0.65       | 0.70 |  |  |  |  |
| b      | 0.23    | -          | 0.31 |  |  |  |  |
| b1     | 0.22    | 0.25       | 0.28 |  |  |  |  |
| С      | 0.20    | -          | 0.24 |  |  |  |  |
| c1     | 0.19    | 0.20       | 0.21 |  |  |  |  |
| D      | 8.55    | 8.65       | 8.75 |  |  |  |  |
| Е      | 5.80    | 6.00       | 6.20 |  |  |  |  |
| E1     | 3.80    | 3.90       | 4.00 |  |  |  |  |
| e      |         | 0.635BSC   |      |  |  |  |  |
| h      | 0.30    | -          | 0.50 |  |  |  |  |
| L      | 0.50    | -          | 0.80 |  |  |  |  |
| L1     | 1.05REF |            |      |  |  |  |  |
| θ      | 0       | -          | 8°   |  |  |  |  |

# 5 电气性能参数

LKS32MC087D/087E 等型号为 MCU 集成 3P3N 预驱芯片, 电气参数如下列表格所示, 以 LKS32MC087EM6S8 为例。

| 参数             | 最小   | 最大    | 单位 | 说明 |
|----------------|------|-------|----|----|
| 预驱电源电压(VCC)    | -0.3 | +40.0 | V  |    |
| MCU 电源电压(AVDD) | -0.3 | +6.0  | V  |    |
| 5V LDO 输出电流    |      | 40    | mA |    |
| 工作温度           | -40  | +105  | °C |    |
| 存储温度           | -40  | +125  | °C |    |
| 结温             | -    | 150   | °C |    |
| 引脚温度(焊接 10 秒)  | -    | 300   | °C |    |

表 5-1 LKS32MC087EM6S8 电气极限参数

## 表 5-2 LKS32MC087EM6S8 建议工况参数

| 参数                         | 最小  | 典型 | 最大  | 単位 | 说明                                               |
|----------------------------|-----|----|-----|----|--------------------------------------------------|
| MCU 电源电压(AVDD)             | 2.2 | 5  | 5.5 | V  |                                                  |
| 档到工作由压(AVDD.)              | 3.3 | 5  | 5.5 | V  | ADC 选择 2.4V 内部基准源                                |
| 模拟工作电压(AVDD <sub>A</sub> ) | 2.8 | 5  | 5.5 | V  | ADC 选择 1.2V 内部基准源                                |
| 预驱电源电压(VCC)                | 7.5 |    | 28  | V  | VCC 低于 7.5V, 3P3N Driver 将停止输<br>出, MCU 部分仍将正常工作 |

### 表 5-3 LKS32MC087EM6S8 ESD 性能参数

| 项目          | 最小    | 最大   | 单位 |
|-------------|-------|------|----|
| ESD测试 (HBM) | -6000 | 6000 | V  |

根据《MIL-STD-883J Method 3015.9》,在  $25^{\circ}$ 0、55%相对湿度环境下,在被测芯片的所有 IO 引脚施加进行静电放电 3 次,每次间隔 1s0。测试结果显示芯片抗静电放电等级达到 Class  $3A \geq 4000V$ ,<8000V。

表 5-4 LKS32MC087EM6S8 Latch-up 性能参数

| 项目                | 最小   | 最大  | 单位 |
|-------------------|------|-----|----|
| Latch-up电流 (85°C) | -200 | 200 | mA |

根据《JEDEC STANDARD NO.78E NOVEMBER 2016》,对所有电源 IO 施加过压 8V,在每个信号 IO 上注入 200mA 电流。测试结果显示芯片抗拴锁等级为 200mA。

表 5-5 LKS32MC087EM6S8 IO 极限参数

| 参数             | 描述                  | 最小     | 最大   | 单位 |
|----------------|---------------------|--------|------|----|
| $V_{\rm IN}$   | GPIO信号输入电压范围        | -0.3   | 6.0  | V  |
| $HO_x$         | HOx (x=1~3)管脚输入电压范围 | VCC-15 | VCC  | V  |
| $LO_x$         | LOx(x=1~3)管脚输入电压范围  | -0.3   | 15   | V  |
| $I_{INJ\_PAD}$ | 单个GPIO最大注入电流        | -11.2  | 11.2 | mA |



| Init cum             | 所有GPIO最大注入电流 | -50 | 50 | mA   |
|----------------------|--------------|-----|----|------|
| I <sub>INJ_SUM</sub> | 別有GIIO取入任人电弧 | -50 | 30 | IIIA |

# 表 5-6 LKS32MC087EM6S8 IO DC 参数

| 参数                  | 描述                             | AVDD                | 条件     | 最小        | 最大       | 单位  |  |
|---------------------|--------------------------------|---------------------|--------|-----------|----------|-----|--|
| V                   | 」<br><sub>IH</sub> 数字IO输入高电压   |                     |        | 0.7*AVDD  |          | V   |  |
| $V_{IH}$            | 数于IO栅八同电压                      | 3.3V                | •      | 2.0       |          | V   |  |
| $V_{\mathrm{IL}}$   | 数字 <b>IO</b> 输入低电压             | 5V                  | _      |           | 0.3*AVDD | V   |  |
| V IL                | 数于10個八個电压                      | 3.3V                | -      |           | 0.8      | V   |  |
| $V_{HYS}$           | 施密特迟滞范围                        | 5V                  | _      | 0.1*AVDD  |          | V   |  |
| V HYS               | 加西山水区和石田                       | 3.3V                | -      | U.I AVDD  |          | V   |  |
| $ m I_{IH}$         | 数字IO输入高电压,电流消耗                 | 今IQ綸 √ 京由 区 由 海 治 紅 |        |           | 1        | uA  |  |
| 1IH                 | 妖 110 棚 八回 屯压, 屯加 旧 市          | 3.3V                |        |           | 1        | uA  |  |
| $I_{\mathrm{IL}}$   | I <sub>IL</sub> 数字IO输入低电压,电流消耗 | 5V                  | _      | -1        |          | uA  |  |
| ILL                 | X 1104的/气风飞压,产品加油台作品           | 3.3V                |        | 1         |          | un  |  |
| $V_{OH}$            | 数字IO输出高电压                      |                     | 最大驱动电流 | AVDD-0.8  |          | V   |  |
| VOII                |                                |                     | 11.2mA | 11,00 010 |          | ·   |  |
| $V_{\mathrm{OL}}$   | 数字IO输出低电压                      |                     | 最大驱动电流 |           | 0.5      | V   |  |
|                     |                                |                     | 11.2mA |           |          | -   |  |
| R <sub>pup</sub>    | 上拉电阻大小*                        |                     |        | 8         | 12       | kΩ  |  |
| R <sub>io-ana</sub> | IO与内部模拟电路间连接电阻                 |                     |        | 100       | 200      | Ω   |  |
| $C_{IN}$            | 数字IO输入电容                       | 5V                  | _      |           | 10       | pF  |  |
| CIN                 | <b>双丁10</b> 個八七台               | 3.3V                | -      |           | 10       | hı. |  |

# 表 5-7 LKS32MC08x 电路模块电流消耗 IDD

| 模块                     | Min | Тур   | Max | 单位 |
|------------------------|-----|-------|-----|----|
| 模拟比较器CMP(1个)           |     | 0.005 |     | mA |
| 运算放大器OPA(1个)           |     | 0.450 |     | mA |
| 模数转换器ADC               |     | 3.710 |     | mA |
| 数模转换器DAC               |     | 0.710 |     | mA |
| 温度传感器Temp Sensor       |     | 0.150 |     | mA |
| 带隙基准BGP                |     | 0.154 |     | mA |
| 4MHz RC时钟              |     | 0.105 |     | mA |
| 锁相环PLL                 |     | 0.080 |     | mA |
| CPU+flash+SRAM (96MHz) |     | 8.667 |     | mA |
| CPU+flash+SRAM (12MHz) |     | 1.600 |     | mA |
| CRC                    |     | 0.070 |     | mA |
| DSP                    |     | 3.421 |     | mA |
| UART                   |     | 0.107 |     | mA |
| DMA                    |     | 1.340 |     | mA |

# 电气性能参数

| MCPWM |    | 0.053 |    | mA |
|-------|----|-------|----|----|
| TIMER |    | 0.269 |    | mA |
| SPI   |    | 0.500 |    | mA |
| IIC   |    | 0.500 |    | mA |
| CAN   |    | 2.200 |    | mA |
| 休眠    | 10 | 30    | 50 | uA |

# 6 模拟性能参数

表 6-1 LKS32MC087EM6S8 模拟性能参数

| 参数                  | 最小   | 典型   | 最大       | 単位     | 说明                   |  |  |
|---------------------|------|------|----------|--------|----------------------|--|--|
|                     |      |      | 数转换器(A   | DC)    |                      |  |  |
| 7 /6-4 NE           | 3.3  | 5    | 5.5      | V      | ADC 选择 2.4V 内部基准源    |  |  |
| 工作电源                | 2.8  | 5    | 5.5      | V      | ADC 选择 1.2V 内部基准源    |  |  |
| 输出码率                |      | 3    |          | MHz    | f <sub>adc</sub> /16 |  |  |
| 光八松 <i>) 片</i> 口 井田 | -REF |      | +REF     | V      | Gain=1 时; REF=2.4V   |  |  |
| 差分输入信号范围            | -3.6 |      | +3.6     | V      | Gain=2/3 时; REF=2.4V |  |  |
| 单端输入信号范围            | -0.3 |      | AVDD+0.3 | V      | 受限于 IO 口输入电压限制       |  |  |
| 直流失调(offset)        |      | 5    | 10       | mV     | 可校正                  |  |  |
| 有效位数(ENOB)          | 10.5 | 11   |          | bit    |                      |  |  |
| INL                 |      | 2    | 3        | LSB    |                      |  |  |
| DNL                 |      | 1    | 2        | LSB    |                      |  |  |
| SNR                 | 63   | 66   |          | dB     |                      |  |  |
| 输入电阻                | 100k |      |          | Ohm    |                      |  |  |
| 输入电容                |      | 10pF |          | F      |                      |  |  |
|                     |      |      | 基准电压(RE  | F)     |                      |  |  |
| 工作电源                | 2.2  | 5    | 5.5      | V      |                      |  |  |
| 输出偏差                | -9   |      | 9        | mV     |                      |  |  |
| 电源抑制比               |      | 70   |          | dB     |                      |  |  |
| 温度系数                |      | 20   |          | ppm/°C |                      |  |  |
| 输出电压                |      | 1.2  |          | V      |                      |  |  |
|                     |      | 娄    | 枚模转换器(D  | AC)    |                      |  |  |
| 工作电源                | 2.2  | 5    | 5.5      | V      |                      |  |  |
| 负载电阻                | 5k   |      |          | Ohm    |                      |  |  |
| 负载电容                |      |      | 50p      | F      | 输出 BUFFER 开启         |  |  |
| 输出电压范围              | 0.05 |      | AVDD-0.1 | V      |                      |  |  |
| 转换速度                |      |      | 1M       | Hz     |                      |  |  |
| DNL                 |      | 1    | 2        | LSB    |                      |  |  |
| INL                 |      | 2    | 4        | LSB    |                      |  |  |
| OFFSET              |      | 5    | 10       | mV     |                      |  |  |
| SNR                 | 57   | 60   | 66       | dB     |                      |  |  |
| 运算放大器(OPA)          |      |      |          |        |                      |  |  |
| 工作电源                | 2.8  | 5    | 5.5      | V      |                      |  |  |
| 带宽                  |      | 10M  | 20M      | Hz     |                      |  |  |
| 负载电阻                | 20k  |      |          | Ohm    |                      |  |  |
| 负载电容                |      |      | 5p       | F      |                      |  |  |
| 输入共模范围              | 0    |      | AVDD     | V      |                      |  |  |
| 输出信号范围              | 0.1  |      | AVDD-0.1 | V      | 最小负载电阻下              |  |  |
| 共模电平(Vcm)           | 1.65 | 1.9  | 2.2      | V      | 测量条件: 常温。            |  |  |

| 参数             | 最小  | 典型    | 最大      | 单位   | 说明                   |
|----------------|-----|-------|---------|------|----------------------|
|                |     |       |         |      | 运放摆幅=2×min(AVDD-Vcm, |
|                |     |       |         |      | Vcm)。建议使用 OPA 单端输出   |
|                |     |       |         |      | 的应用上电后进行 Vcm 测量并     |
|                |     |       |         |      | 进行软件减除校正。更多分析请       |
|                |     |       |         |      | 参考官网应用笔记《ANN009-运    |
|                |     |       |         |      | 放差分和单端工作模式区别》        |
| OFFSET         |     | 10    | 15      | mV   |                      |
| 共模抑制(CMRR)     |     | 80    |         | dB   |                      |
| 电源抑制(PSRR)     |     | 80    |         | dB   |                      |
| 负载电流           |     |       | 500     | uA   |                      |
| 摆率(Slew rate)  |     | 5     |         | V/us |                      |
| 相位裕度           |     | 60    |         | 度    |                      |
|                |     |       | 比较器(CMI | P)   |                      |
| 工作电源           | 2.2 | 5     | 5.5     | V    |                      |
| 输入信号范围         | 0   |       | AVDD    | V    |                      |
| OFFSET         |     | 5     | 10      | mV   |                      |
| <i>挂</i> 捻延叶   |     | 0.15u |         | S    | 默认功耗                 |
| 传输延时           |     | 0.6u  |         | S    | 低功耗                  |
| 回差(Hysteresis) |     | 20    |         | mV   | HYS='0'              |
| 四左(nysteresis) |     | 0     |         | mV   | HYS='1'              |

# 7 电源管理系统

电源管理系统由 LD05、LD015 模块、电源检测模块(PVD)、上电/掉电复位模块(POR)组成。

该芯片由 7.5V~28V 单电源供电,以节省芯片外的电源成本。芯片内部集成一路 LDO5 给 MCU 部分供电,可提供 40mA 电路。MCU 模块内部另有一路 LDO15 给内部所有数字电路、PLL 模块供 电。

LDO 上电后自动开启,无需软件配置,其中 LDO15 的输出电压可通过软件实现微调。

LD015 的输出电压可通过设置寄存器 LD015TRIM<2:0>来调节,具体寄存器所对应值见模拟寄 存器表说明。LD015 在芯片出厂前已经过校正,一般情况下,用户不需要额外配置这些寄存器。如 需微调 LDO 的输出电压,需要读取原配置值,在此基础加上微调量对应的配置值填入寄存器。

POR 模块监测 LDO15 的电压,在 LDO15 电压低于 1.1V 时(例如上电之初,或者掉电之时),为 数字电路提供复位信号以避免数字电路工作产生异常。

PVD 模块对 5V 输入电源进行检测, 如低于某一设定阈值, 则产生报警(中断)信号以提醒 MCU。 中断提醒阈值可通过寄存器 PVDSEL<1:0>设置为不同的电压。PVD 模块可通过设置 PD\_PDT='1'关 闭。具体寄存器所对应值见模拟寄存器表说明。

# 8 时钟系统

时钟系统包括内部 32KHz RC 时钟、内部 4MHz RC 时钟、外部 4MHz 晶体起振电路、PLL 电路组成。

32K RC 时钟作为 MCU 系统慢时钟使用,作为诸如滤波模块或者低功耗状态下的 MCU 时钟使用。4MHz RC 时钟作为 MCU 主时钟使用,配合 PLL 可提供最高到 96MHz 的时钟。外部 4MHz 晶体起振电路作为备份时钟使用。

32k 和 4M RC 时钟均带有出厂校正,可在常温下实现 32K RC 时钟±5%的精度,4M RC 时钟±1%的精度。其中 4M RC 时钟还开放有用户校正寄存器,可进一步将精度校正到±0.5%范围。32K RC 时钟在-40~105℃范围内的精度为±20%, 4M RC 时钟在该温度范围的精度为±1%。

32K RC 时钟频率可通过寄存器 RCLTRIM<3:0>进行设置,4M RC 时钟频率可通过寄存器 RCHTRIM<5:0>进行设置,具体寄存器所对应值见模拟寄存器表说明。

芯片出厂前时钟已经过校正,一般情况下,用户不需要额外配置这些寄存器。如需微调频率,需要读取原配置值,在此基础加上微调量对应的配置值填入寄存器。

4M RC 时钟通过设置 RCHPD ='0'打开(默认打开,设'1'关闭), RC 时钟需要 Bandgap 电压基准源模块提供基准电压和电流,因此开启 RC 时钟需要先开启 BGP 模块。芯片上电的默认状态下,4M RC 时钟和 BGP 模块都是开启的。32K RC 时钟是始终开启的,不能关闭。

PLL 对 4M RC 时钟进行倍频,以提供给 MCU、ADC 等模块更高速的时钟。MCU 和 PWM 模块的最高时钟为 96MHz, ADC 模块典型工作时钟为 48MHz,通过寄存器 ADCLKSEL<1:0>可设置为不同的 ADC 工作频率。

PLL 通过设置 PLLPDN='1'打开(默认关闭,设 1 打开),开启 PLL 模块之前,同样也需要开启 BGP(Bandgap)模块。开启 PLL 之后,PLL 需要 6us 的稳定时间来输出稳定时钟。芯片上电的默认状态下,RCH 时钟和 BGP 模块都是开启的,但 PLL 默认是关闭的,需要软件来开启。

晶体起振电路内置了放大器,需在 IO OSC\_IN/OSC\_OUT 之间接入一个晶体,且 OSC\_IN/OSC\_OUT 上各放一个 15pF 的电容到地,并设置 XTALPDN='1'即可起振。

# 9 基准电压源

该基准源为 ADC、DAC、RC 时钟、PLL、温度传感器、运算放大器、比较器和 FLASH 提供基准 电压和电流,使用上述任何一个模块之前,都需要开启 BGP 基准电压源。

芯片上电的默认状态下,BGP模块是开启的。基准源通过设置BGPPD='0'打开,从关闭到开启, BGP 需要约 2us 达到稳定。BGP 输出电压约 1.2V, 精度为±0.8%

基准源可通过设置 REF\_AD\_EN='1',将基准电压送至 IO P2.3 进行测量。



# 10 ADC 模块

芯片内部集成 1 路同步双采样的 SAR 结构 ADC, 芯片上电的默认状态下, ADC 模块是关闭的。 ADC 开启前,需要先开启 BGP 和 4M RC 时钟和 PLL 模块,并选择 ADC 工作频率。默认配置下 ADC 工作时钟是 48M,对应 3MHz 的转换数据率。

同步双采样电路可在同一时刻对两路输入信号进行采样,采样完成之后 ADC 按先后顺序将这两路信号进行转换,并写入相应的数据寄存器中。

ADC 完成一次转换需要 16 个 ADC 时钟周期,其中 13 个为转换周期,3 个为采样周期。即  $f_{conv} = f_{adc}/16$ 。在 ADC 时钟设为 48M 时,转换速率是 3MHz。

ADC 在降频应用时,可通过寄存器 CURRIT<1:0>降低 ADC 的功耗水平。

ADC 可工作在如下模式:单次单通道触发、连续单通道、单次 1~20 通道扫描、连续 1~20 通道扫描。每路 ADC 都有 20 组独立寄存器对应每一个通道。

ADC 触发事件可以来自外部的定时器信号 TO、T1、T2、T3 发生到预设次数,或者为软件触发。

20 个通道里最后一个通道用来测量 ADC 自身的 offset,将其保存在通道寄存器中,其他通道的 ADC 值都已自动减去该 offset。在芯片上电之初,应由 MCU 发起 offset 校正信号,校正控制模块将 ADC 通道设置为通道 1,并将值储存在通道寄存器中。如果客户对 offset 要求较高,可定期(例如一小时/一天)在 ADC 空闲时将 offset 校正一次。

在 GAIN\_REF=0 时,基准电压源为 2.4V。ADC 带有两种增益模式,通过 GAIN\_SHAx 进行设置,对应 1 倍和 2/3 倍增益。1 倍增益对应±2.4V 的输入信号,2/3 倍增益对应±3.6V 的输入信号幅度。在测量运放的输出信号时,根据运放可能输出的最大信号来选择具体的 ADC 增益。

在 GAIN\_REF=1 时,基准电压源为 1.2V,在 3.3V 供电系统中,需要将 GAIN\_REF 设置为'1',详细信息请参考 User manual。ADC 带有两种增益模式,通过 GAIN\_SHAx 进行设置,对应 1 倍和 1/3 倍增益。1 倍增益对应±1.2V 的输入信号,1/3 倍增益对应±3.6V 的输入信号幅度。在测量运放的输出信号时,根据运放可能输出的最大信号来选择具体的 ADC 增益。

# 11 运算放大器

2 路输入输出 rail-to-rail 运算放大器,内置反馈电阻 R2/R1,外部引脚需串联一个电阻 R0。反 馈电阻 R2:R1 的阻值可通过寄存器 RES\_OPAO<1:0>设置,以实现不同的放大倍数。具体寄存器所对 应值见模拟寄存器表说明。

最终的放大倍数为 R2/(R1+R0), 其中 R0 是外部电阻的阻值。

对于 MOS 管电阻直接采样的应用,建议接>20k $\Omega$ 的外部电阻,以减小 MOS 管关断时,往芯片 引脚里流入的电流。

对于小电阻采样的应用,建议接 100Ω的外部电阻。

放大器可通过设置 OPAOUT\_EN<2:0>选择将 4 路放大器中的某一路输出信号通过 BUFFER 送至 P2.7 IO 口进行测量和应用(对应关系见 datasheet 芯片管脚说明)。因为有 BUFFER 存在,在运放正 常工作模式下也可以选择送一路运放输出信号出来。

芯片上电的默认状态下,放大器模块是关闭的。放大器可通过设置 OPAxPDN ='1'打开,开启放 大器之前,需要先开启 BGP 模块。

运放输入正负端内置钳位二极管,电机相线通过一匹配电阻后直接接入输入端,从而简化了 MOSFET 电流采样的外置电路。

# 12 比较器

内置 2 路输入 rail-to-rail 比较器,比较器比较速度可编程、迟滞电压可编程、信号源可编程。 比较器的比较延时可通过寄存器 IT\_CMP 设置为 0.15uS/0.6uS。 迟滞电压通过 CMP\_HYS 设置为  $20 \text{mV}/0 \text{mV}_{\circ}$ 

比较器正负两个输入端的信号来源都可通过寄存器 CMP\_SELP<2:0>和 CMP\_SELN<1:0>编程, 详见寄存器模拟说明。

芯片上电的默认状态下,比较器模块是关闭的。比较器通过设置 CMPxPDN ='1'打开,开启比较 器之前,需要先开启 BGP 模块。

# 13 温度传感器

芯片内置精度为±2℃的温度传感器。芯片出厂前会经温度校正,校正值保存在 flash info 区。 芯片上电的默认状态下,温度传感器模块是关闭的。开启传感器之前,需要先开启 BGP 模块。 温度传感器通过设置 TMPPDN='1'打开, 开启到稳定需要约 2us, 因此需在 ADC 测量传感器之 前 2us 打开。



# 14 DAC 模块

芯片内置一路 12bit DAC,输出信号的最大量程可通过寄存器 DAC\_GAIN<1:0>设置为 1.2V/3V/4.85V。

12bit DAC 可通过配置寄存器 DACOUT\_EN=1,将 DAC 输出送至 IO 口 P0.0,可驱动>5kΩ的负 载电阻和 50pF 的负载电容。

DAC 最大输出码率为 1MHz。

芯片上电的默认状态下, DAC 模块是关闭的。DAC 可通过设置 DAC12BPDN =1 打开, 开启 DAC 模块之前,需要先开启 BGP 模块。



# 15 处理器核心

- ▶ 32 位 Cortex-M0 处理器
- ▶ 2线 SWD 调试管脚
- ▶ 最高工作频率 96MHz



# 16 存储资源

# **16.1** Flash

- ▶ 内置 flash 包括 32kB 主存储区, 1kB NVR 信息存储区
- ▶ 可反复擦除写入不低于2万次
- ▶ 室温 25℃数据保持长达 100 年
- ▶ 单字节编程时间最长 7.5us, Sector 擦除时间最长 5ms
- ➤ Sector 大小 512 字节,可按 Sector 擦除写入,支持运行时编程,擦写一个 Sector 的同时读取访问另一个 Sector
- ▶ Flash 数据防窃取(最后一个 word 须写入非 0xFFFFFFF 的任意值)

# 16.2 **SRAM**

▶ 内置 8kB SRAM



# 17 电机驱动专用 MCPWM

- ▶ MCPWM 最高工作时钟频率 96MHz
- ▶ 支持最大 4 通道相位可调的互补 PWM 输出
- ▶ 每个通道死区宽度可独立配置
- 支持边沿对齐 PWM 模式
- ▶ 支持软件控制 IO 模式
- ▶ 支持 IO 极性控制功能
- 内部短路保护,避免因为配置错误导致短路
- ▶ 外部短路保护,根据对外部信号的监控快速关断
- ▶ 内部产生 ADC 采样中断
- 采用加载寄存器预存定时器配置参数
- ▶ 可配置加载寄存器加载时刻和周期



# 18 Timer

- ▶ 4路通用定时器, 2路 16bit 位宽计时器, 2路 32bit 位宽计时器
- ▶ 4路支持捕获模式,用于测量外部信号宽度
- ▶ 4 路支持比较模式,用于产生边沿对齐 PWM/定时中断



# 19 Hall 传感器接口

- ▶ 内置最大 1024 级滤波
- ➤ 三路 Hall 信号输入
- ▶ 24位计数器,提供溢出和捕获中断



# 20 通用外设

- ▶ 一路 UART, 全双工工作,支持 7/8 位数据位、1/2 停止位、奇/偶/无校验模式,带 1 字 节发送缓存、1字节接收缓存,支持 Multi-drop Slave/Master 模式,波特率支持 300~115200
- ▶ 硬件看门狗, 使用 RC 时钟驱动, 独立于系统高速时钟, 写入保护, 2/4/8/64 秒复位间 隔



# 21 三相 P/N MOS 栅极驱动模块

# 21.1 模块参数

表 21-1 LKS32MC087EM6S8 驱动模块参数

| 符号                   | 参数                                                | 条件          | 最小       | 典型     | 最大      | 单位           |  |
|----------------------|---------------------------------------------------|-------------|----------|--------|---------|--------------|--|
| 静态参数                 |                                                   |             |          |        |         |              |  |
| VCC_ON               | VCC 欠压恢复电压                                        |             | 5.8      | 6.5    | 7.4     | V            |  |
| VCC_UVLO             | VCC 欠压阈值电压                                        |             | 5.4      | 6      | 6.8     | V            |  |
| VCC_HYS              | 欠压电压回差                                            |             | 0.3      | 0.5    | 0.8     | V            |  |
| VHO                  | HOx(x=1~3) 输出导通电压<br>(因为 HO 驱动 PMOS, 低电<br>平对应导通) |             | VCC-11.5 | VCC-10 | VCC-8.5 | V            |  |
| $V_{LO}$             | L0x(x=1~3) 输出导通电压                                 |             | 8.5      | 10     | 11.5    | V            |  |
| $I_{\text{HO+}}$     | H0x(x=1~3)输出拉电流                                   | HOx=VCC-8V  | ı        | 300    | -       | mA           |  |
| I <sub>HO</sub> -    | H0x(x=1~3)输入灌电流                                   | HOx=VCC     | 1        | 50     | -       | mA           |  |
| $I_{\mathrm{LO}+}$   | L0x(x=1~3)输出拉电流                                   | LOx=0V      | •        | 50     | -       | mA           |  |
| I <sub>LO</sub> -    | L0x(x=1~3)输入灌电流                                   | LOx=8V      | -        | 300    | -       | mA           |  |
| $T_{SD}$             | TSD 温度                                            |             | •        | 150    | -       | $^{\circ}$ C |  |
| T <sub>RECOVER</sub> | TSD 恢复温度                                          |             | -        | 135    | -       | $^{\circ}$ C |  |
| $I_{LDO}$            | LDO 供电能力                                          |             |          | 40     |         | mA           |  |
|                      | 动态                                                | 参数 (CL=1nF) |          |        |         |              |  |
| Ton                  | 导通传输延时                                            |             | -        | 80     | -       |              |  |
| Toff                 | 关闭传输延时                                            |             | -        | 30     | -       |              |  |
| TH <sub>R</sub>      | HOx 上升时间                                          |             | -        | 60     | -       |              |  |
| $TH_{F}$             | HOx 下降时间                                          |             | -        | 300    | -       | ns           |  |
| $TL_R$               | LOx 上升时间                                          |             | -        | 300    | -       |              |  |
| $TH_{F}$             | L0x 下降时间                                          |             | -        | 60     | -       |              |  |
| DT                   | 内置死区时间                                            |             | -        | 50     | -       |              |  |

P/N MOS 驱动模块的输入输出波形如下图所示。图中 HIN/LIN 为芯片内部 MCPWM 模块的输出信号,对于 HIN 来说,输出高电平对应 HO 输出低电平,从而驱动高驱 PMOS 导通。对于 LIN 来说,输出高电平对应 LO 输出高电平,从而驱动低驱 NMOS 导通。因此 MCPWM 寄存器 MCPWM\_IO01/MCPWM\_IO23 里的 P 和 N 的极性选择都不需要取反。



图 21-1 驱动模块输入输出时序波形



图 21-2 驱动模块输出变化沿时序波形

# 21.2 推荐应用图



图 21-3 LKS32MC087D(E)M6S8 驱动模块典型应用图

驱动模块的输出引脚信号 LO1/HO1 对应 MCU GPIO P1.5/P1.4 的 MCPWM 功能输出, LO2/HO2



对应 MCU GPIO P1.7/P1.6 的 MCPWM 功能输出, LO3/HO3 对应 MCU GPIO P1.9/P1.8 的 MCPWM 功能输出,同时 P3.13/ P1.12/ P1.15 这 3 个 GPIO 需设置为输出态。

当相电流大于 2A 时,建议在 HO1/2/3 输出脚到 PMOS 栅极之间及 LO1/2/3 输出脚到 NMOS 栅极之间,串接一个 51 欧的电阻。

在 VCC 高于 20V、且芯片无需休眠的应用场合,建议在 VCC 和 AVDD 之间加一个 1k~2k 欧姆的分流电阻,此电阻并在内部 5V LDO 的输入和输出端之间,以分担部分散热功能。电阻需放置在离开芯片一段距离的位置。

电阻阻值的计算需遵循如下公式:

### R>=(VCC-AVDD)/I

其中 I 为 5V 电源上的总功耗,包括 MCU 的功耗、5V 外围器件(例如 HALL)的功耗。

外部跨接分流电阻的情况下,在 AVDD 脚应放一个 5.6V 的稳压管。

同时,在 VCC 和 AVDD 之间并有电阻的应用里,需留意 RSTN 上的 RC 常数不能太大,建议保持为 1ms 的 RC 常数。即芯片外部不加电阻到 5V 的情况下,内部上拉电阻 100k,则 RSTN 上的电容选择为 10nF。如外部加了 10k 或 20k 的上拉电阻,则 RSTN 上的电容选择为 100nF。

VCC 引脚到地之间必须有一个大于等于 100uF 的去耦电容。

栅极驱动模块极性如下:

表 21-2 LKS32MC087DM6S8/LKS32MC087EM6S8 栅极驱动极性真值表

| {HIN, LIN} | НО | LO |                 |
|------------|----|----|-----------------|
| 00         | 1  | 0  | 上下管关断           |
| 01         | 1  | 1  | 下管导通            |
| 10         | 0  | 0  | 上管导通            |
| 11         | 1  | 0  | 上下管同时导通, 硬件短路保护 |

# 22 特殊 IO 复用

LKS08x 特殊 IO 复用注意事项

SWD 协议包含两根信号线: SWDCLK 和 SWDIO。SWDCLK 是时钟信号,在 SWD 模式下一直为输入。SWDIO 是数据信号,在 SWD 模式下为双向 IO,默认是输入状态。

LKS08x 部分型号 SWD 引脚同时有 GPIO 功能。通常为 P0.0、P2.15。注意事项如下:

- ➤ 默认状态不开启 SWD 引脚的 GPIO 功能,需要软件开启。即芯片硬复位结束后,初始状态是 SWD 用途,SWD 引脚在芯片内部有上拉(芯片内部上拉电阻约为 10K),应用对初始电平有要求的,需注意。
- ▶ 如开启 GPIO 功能后,如果 GPIO 功能与 SWD 功能冲突,比如设置 GPIO 为输出,则可能导致 KEIL 等工具无法通过 SWD 协议访问芯片,此时 Debug 和擦除下载功能均失效。因此建议:
- 其一,软件开启 GPIO 复用前留有一定延时,建议 1s 以上,保证凌鸥离线下载器能在芯片上电后软件延时期间完成芯片擦除动作。延时越大,一次性擦除成功的概率越大。
- 其二,软件设置有 GPIO 复用退出机制,例如某个其它 IO 电平发生变化(一般为输入)或串行通讯,表明需要用 SWD,软件接收到指令后关闭 SWD 引脚的 GPIO 功能。此时,可以恢复 KEIL的功能。

在 SSOP24 封装和 QFN40 封装中, SWDIO 同 P0.0、P2.15 直接 bonding 在一起,可以直接使能对应 GPIO。建议复用 SWDIO 时 SWDCLK 需保持不变(恒为 1 或者恒为 0)。

在 LKS087E 封装中, SWDCLK 同 P2.6 直接 bonding 在一起,可以直接使能对应 GPIO。若同时复用 SWDIO 和 SWDCLK, SWDCLK 复用的注意事项如下:

- ➤ 默认状态不开启 SWD 引脚的 GPIO 功能,需要软件开启。即芯片硬复位结束后,初始状态是 SWD 用途,SWD 引脚在芯片内部有上拉(芯片内部上拉电阻约为 10K),应用对初始电平有要求的,需注意。
- ▶ 如开启 GPIO 功能后,如果 GPIO 功能与 SWD 功能冲突,比如设置 GPIO 为输出,则可能导致 KEIL 等工具无法通过 SWD 协议访问芯片,此时 Debug 和擦除下载功能均失效。因此建议:
- 其一,软件开启 GPIO 复用前留有一定延时,建议 1s 以上,保证凌鸥离线下载器能在芯片上电后软件延时期间完成芯片擦除动作。延时越大,一次性擦除成功的概率越大。
- 其二,软件设置有 GPIO 复用退出机制,例如某个其它 IO 电平发生变化(一般为输入)或串行通讯,表明需要用 SWD,软件接收到指令后关闭 SWD 引脚的 GPIO 功能。此时,可以恢复 KEIL的功能。
- ➤ SWDCLK 和 SWDIO 引脚都作为 GPIO 使用时不应同时动作。即 SWDCLK 复用开启,且变化的时候,SWDIO 能保持为 0 电平(类似时分复用)。

若此时,仅复用了 SWDCLK,没有复用 SWDIO,注意事项同上。

RSTN 信号,默认是用于 LKS08x 芯片的外部复位脚。

LKS08x 可实现 RSTN 复用为其它 IO 的功能, 复用的 IO 是 P0.2。注意事项如下:

▶ 默认状态是不开启复用,需要软件开启复用。即芯片初始状态是 RSTN 用途, RSTN 在芯片内部



有上拉(芯片内部上拉电阻约为 100K),应用对初始电平有要求的,需注意。

- ▶ 默认状态是 RSTN, 只有 RSTN 正常释放后才能开始程序的执行, 应用需要保证 RSTN 有足够保 护,例如外围电路带上拉,若能加电容更佳。
- ▶ 开启复用后,RSTN用途失效,若需产生芯片硬复位,源头只能是掉电/看门狗。
- ▶ RSTN 的复用,不影响 KEIL 的使用。

SYS\_RST\_CFG 寄存器的 BIT[5], 为 RSTN 和 P0.2 的复用控制开关。



# 23 订购包装信息

| 型号              | 封装形式   | 每盘/管数量 | 内盒数量    | 外箱数量     |
|-----------------|--------|--------|---------|----------|
| LKS32MC087DM6S8 | SSOP24 | 4000/盘 | 8000PCS | 64000PCS |
| LKS32MC087EM6S8 | SSOP24 | 4000/盘 | 8000PCS | 64000PCS |



# 24 版本历史

表 24-1 文档版本历史

| 时间         | 版本号  | 说明                   |
|------------|------|----------------------|
| 2023.01.13 | 1.55 | 增加订购包装信息             |
| 2022.11.15 | 1.54 | 修改特殊 IO 复用注意事项       |
| 2022.11.07 | 1.53 | 增加 IO 与内部模拟电路间连接电阻阻值 |
| 2022.10.28 | 1.52 | 增加共模电压特性             |
| 2022.10.20 | 1.51 | 修改 VCC 管脚描述          |
| 2021.04.13 | 1.5  | 全系列选型表               |
| 2020.12.30 | 1.4  | 修改应用图                |
| 2020.04.23 | 1.3  | 增加特殊 IO 复用章节         |
| 2020.04.20 | 1.2  | 修改 LKS087E 引脚说明      |
| 2020.04.5  | 1.1  | 增加 LKS087E 版本内容      |
| 2020.03.10 | 1.0  | 初始版本                 |



# 免责声明

LKS 和 LKO 为凌鸥创芯注册商标。

南京凌鸥创芯电子有限公司(以下简称: "Linko") 尽力确保本文档内容的准确和可靠,但是保留随 时更改、更正、增强、修改产品和/或 文档的权利, 恕不另行通知。用户可在下单前获取最新相关 信息。

客户应针对应用需求选择合适的 Linko 产品,详细设计、验证和测试您的应用,以确保满足相应标 准以及任何安全、安保或其它要求。客户应对此独自承担全部责任。

Linko 在此确认未以明示或暗示方式授予 Linko 或第三方的任何知识产权许可。

Linko 产品的转售,若其条款与此处规定不同,Linko 对此类产品的任何保修承诺无效。

禁止用于军事用途或生命监护、维持系统。

如有更早期版本文档,一切信息以此文档为准。