Παντελεήμων Πρώιος
ice 18390023
4° 'Εξάμηνο
Μηχανικών Πληροφορικής και Υπολογιστών
ice18390023@uniwa.gr

## ΤΕΛΙΚΉ ΕΡΓΑΣΙΑ ΕΞΑΜΉΝΟΥ ΣΧΕΔΙΑΣΉ ΨΗΦΙΑΚΏΝ ΣΥΣΤΗΜΑΤΏΝ PART 6

ΥΠΕΥΘΗΝΟΙ ΚΑΘΗΓΗΤΕΣ ΠΑΝΑΓΙΩΤΗΣ ΚΑΡΚΑΖΗΣ ΙΩΑΝΝΗΣ ΒΟΓΙΑΤΖΗΣ ΑΘΑΝΑΣΙΟΣ ΜΗΛΙΔΩΝΗΣ



## **MIPS**

Στην μονάδα mips έχουμε βάλει έξτρα components τα οποία δεν χρειάζονται και θα μπορούσαμε να τα αφαιρέσουμε (είναι με το σχόλιο no need). Όπως φαίνεται στο σχήμα παρακάτω, ο component FullAdder αυξάνει ανά 4 την έξοδο του ProgramCounter component και επιστρέφει το αποτέλεσμα του αθροίσματος στην είσοδο του ProgramCounter. Ο ProgramCounter έχει ως είσοδο την διεύθυνση και την στέλνει στην είσοδο όταν το clock είναι στην ανερχόμενη ακμή και το reset δεν είναι 1. Αν το reset είναι 1 τότε επειδή είναι ασύγχρονο οποιαδήποτε χρονική στιγμή ότι τιμή και να έχει το clock, η έξοδος θα είναι η μηδενική διεύθυνση μείων 4. Στην συγκεκριμένα περίπτωση επειδή έχουμε 16 words στην instruction memory δηλαδή 16\*4 = 64 bytes άρα και τόσες διεύθυνσης θα είναι 6 bits και τότε το reset θα έχει ως έξοδο το δεκαεξαδικό 3C. Η διεύθυνση αυτή αποτελεί είσοδο στον component InstrMem αλλά μόνο τα 4 MSBs του. Επειδή τα αποθηκεύουμε ως WORDS στο array του και άρα του ζητάμε μία εντολή δηλαδή μία λέξη δηλαδή τέσσερα bytes δηλαδή τέσσερις διεύθυνσης. π.χ. απο 000000 θα πάει 000100,001000,001100,...,111100 οπότε κατευθύνονται μόνο τα 4 υπογραμμισμένα bits δηλαδή 0,1,2,3,...,F επειδή ζητάμε words. Η instrMem θα επιστρέφει μια λέξη δηλαδή 32 bits η οποία είναι η εντολή όπου τα πρώτα 6 MSBs είναι ο opcode και θα είναι η είσοδος του component Control τα επόμενα 5 θα είναι η είσοδος στον component RegFile στην είσοδο rAddr1 επίσης τα επόμενα 5 θα είναι στον ίδιο component η είσοδος στην rAddr2 θύρα και τα επόμενα 5 θα είναι η είσοδος στην wAddr. Τα 5 LSBs θα είναι η είσοδος στον component ALU control και θα αποτελούν το πεδίο function της εντολής αν είναι R type αλλιώς μας είναι αδιάφορο (ο μικρό επεξεργαστής δουλεύει μόνο με R type). Στον component RegFile η είσοδος dataWriteIn είναι η έξοδος του component ALU της θύρας ALUout1, οι έξοδοι Dataout1, Dataout2 είναι οι είσοδοι ALUin1, ALUin2 αντίστοιχα στον component ALU. Επίσης είσοδο της ALU στην θύρα ALUctrl αποτελεί η έξοδος του component ALU control.



## Ο κώδικας της υλοποίησης του ΜΙΡS του ανωτέρου σχήματος είναι ο εξής:

```
LIBRARY IEEE;

USE IEEE.STD_LOGIC_1164.ALL;

USE IEEE.NUMERIC_STD.ALL;

ENTITY MIPS IS

PORT (
    reset : IN STD_LOGIC;
    clock : IN STD_LOGIC);

END MIPS;

ARCHITECTURE structural OF MIPS IS

COMPONENT ALU32

PORT (
    ALUin1 : IN STD_LOGIC_VECTOR(31 DOWNTO 0);
    ALUin2 : IN STD_LOGIC_VECTOR(31 DOWNTO 0);
    ALUctrl : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
```

```
ALUout1 : OUT STD LOGIC VECTOR(31 DOWNTO 0);
   zero : OUT STD LOGIC);
END COMPONENT;
COMPONENT regfileExtra
GENERIC (
   dw : natural := 32; -- 32 bits of data
   size : natural := 32; -- 32 Registers
   adrw : natural := 5); -- 2^5 32Registers
   Datain : IN STD_LOGIC_VECTOR(dw-1 DOWNTO 0);
   rAddr1 : IN STD LOGIC VECTOR(adrw-1 DOWNTO 0);
   rAddr2 : IN STD LOGIC VECTOR(adrw-1 DOWNTO 0);
   wAddr : IN STD_LOGIC_VECTOR(adrw-1 DOWNTO 0);
           : IN STD LOGIC;
           : IN STD LOGIC;
   clk
   reset : IN STD LOGIC;
   Dataout1 : OUT STD_LOGIC_VECTOR(dw-1 DOWNTO 0);
   Dataout2 : OUT STD LOGIC VECTOR(dw-1 DOWNTO 0));
END COMPONENT;
-- no need
COMPONENT dataMemory
PORT (
   Addr : IN STD LOGIC VECTOR (5 DOWNTO 0);
   writeD : IN STD LOGIC VECTOR(31 DOWNTO 0);
          : IN STD LOGIC;
          : IN STD LOGIC;
   readD : OUT STD LOGIC VECTOR(31 DOWNTO 0));
END COMPONENT;
COMPONENT instrMemory
PORT (
   Addr : IN STD LOGIC VECTOR(3 DOWNTO 0);
   c : OUT STD LOGIC VECTOR(31 DOWNTO 0));
END COMPONENT;
COMPONENT Control
PORT (
 OP 5to0
                                  : IN STD LOGIC VECTOR(5 DOWNTO 0);
 RegDst, RegWrite, ALUSrc, Branch : OUT STD LOGIC;
 MemRead, MemWrite, MemtoReg : OUT STD LOGIC;
 ALU op
                                 : OUT STD LOGIC VECTOR(1 DOWNTO 0));
END COMPONENT;
COMPONENT ALU Control
PORT (
              : IN STD LOGIC VECTOR(5 DOWNTO 0);
   OP 5to0
   ALU op : IN STD LOGIC VECTOR(1 DOWNTO 0);
   Operation : OUT STD LOGIC VECTOR(3 DOWNTO 0));
END COMPONENT;
COMPONENT ProgramCounter
```

```
PORT (
    inpc : IN STD LOGIC VECTOR(5 DOWNTO 0);
             : IN STD LOGIC;
    clk
     reset : IN STD LOGIC;
    OutPC: OUT STD_LOGIC_VECTOR(5 DOWNTO 0));
END COMPONENT;
-- no need
COMPONENT mux2tolgen
GENERIC (
    dw : natural := 5);
PORT (
    a : IN STD LOGIC VECTOR (dw-1 DOWNTO 0);
    b : IN STD LOGIC VECTOR(dw-1 DOWNTO 0);
     s : IN STD LOGIC;
    c : OUT STD LOGIC VECTOR(dw-1 DOWNTO 0));
END COMPONENT;
-- no need
COMPONENT SIGN Extension
PORT (
    Instr 15to0 : IN STD LOGIC VECTOR (15 DOWNTO 0);
    Sign extended : OUT STD LOGIC VECTOR (31 DOWNTO 0));
END COMPONENT;
-- no need
COMPONENT shiftleft2
PORT (
    in1 : IN STD LOGIC VECTOR(31 DOWNTO 0);
     d : OUT STD LOGIC VECTOR(31 DOWNTO 0));
END COMPONENT;
COMPONENT FullAdder
PORT (
            : IN STD LOGIC VECTOR(0 DOWNTO 0);
             : IN STD LOGIC VECTOR (5 DOWNTO 0);
            : OUT STD LOGIC VECTOR(5 DOWNTO 0);
     S
    cout : OUT STD LOGIC);
END COMPONENT;
-- Έχουμε μόνο 16 words δηλαδή 16*4 bytes άρα χριαζόμαστε
-- 64 διευθύνσης 2<sup>6</sup> (5 downto 0)
SIGNAL PC : STD_LOGIC_VECTOR( 5 DOWNTO 0) := b"11" & x"C";
SIGNAL addByFour : STD_LOGIC_VECTOR( 5 DOWNTO 0) := b"00" & x"4"; SIGNAL newPC : STD_LOGIC_VECTOR( 5 DOWNTO 0);
SIGNAL instructions : STD LOGIC VECTOR(31 DOWNTO 0);
SIGNAL DataWriteIn : STD LOGIC VECTOR(31 DOWNTO 0);
SIGNAL RegOut1 : STD_LOGIC_VECTOR(31 DOWNTO 0);
SIGNAL RegOut2 : STD_LOGIC_VECTOR(31 DOWNTO 0);
SIGNAL RegWrite : STD_LOGIC;
SIGNAL RegDst : STD_LOGIC;
SIGNAL ALUSrc : STD_LOGIC;
SIGNAL Branch : STD_LOGIC;
```

```
SIGNAL MemRead : STD_LOGIC;
SIGNAL MemWrite : STD_LOGIC;
SIGNAL MemtoReg : STD_LOGIC;
SIGNAL ALU op
                   : STD LOGIC VECTOR(1 DOWNTO 0);
SIGNAL Operation : STD_LOGIC_VECTOR(3 DOWNTO 0);
SIGNAL zero : STD_LOGIC;
BEGIN
    FA1: FullAdder PORT MAP(
            a \Rightarrow PC
            b => addByFour,
            cin => "0",
            s = newPC); -- goes to 12,15
    -- 7
    PC1: ProgramCounter PORT MAP(
            InPC => newPC,
            clk => clock,
            reset => reset,
            OutPC => PC);
    -- 4
    IM: instrMemory PORT MAP(
            -- o PC αυξάνει ανά 4 δηλαδλή 000000, 000100, 001000,
            -- 001100
            -- οι διευθύνσης στο instrMemory είναι array 16 των 32 bit
            -- επειδή είναι WORDS είναι (0000)[00] τα (bits) και
            -- όχι τα [bits]
            Addr \Rightarrow PC(5 DOWNTO 2),
            -- Read Only Memory of 16 words 2^4=16 address of words
                    => instructions); --32 bits instruction data
    --5
    CTRL: Control PORT MAP(
            OP_5to0 => instructions(31 DOWNTO 26), -- opcode
            RegDst
                      => RegDst,
            RegWrite => RegWrite,
            ALUSrc
                       => ALUSrc,
                       => Branch,
            Branch
            MemRead
                      => MemRead,
            MemWrite => MemWrite,
            MemtoReg => MemtoReg,
            ALU op
                       => ALU op);
    -- 2
    REG: regfileExtra PORT MAP(
            Datain => DataWriteIn,
            rAddr1 => instructions(25 DOWNTO 21),
            rAddr2 => instructions(20 DOWNTO 16),
            wAddr => instructions(15 DOWNTO 11),
                     => RegWrite,
            we
```

END structural;

Στην παρακάτω εικόνα βλέπουμε την κυματομορφή του MIPS στην αρχή έχουμε το reset ίσο με 1 για ένα παλμό ρολογίου. Στον επόμενο παλμό έχουμε το reset ίσο με 0. Η πρώτη εντολή φαίνεται στο σήμα Instructions και είναι ο δεκαεξαδικός αριθμός 00462020 ή αλλιώς η εντολή add \$4, \$2, \$6 η επόμενη εντολή στον επόμενο παλμό ρολογίου είναι ο δεκαεξαδικός αριθμός 00462822 ή αλλιώς sub \$5, \$2, \$6. Η επόμενη εντολή είναι η or \$3, \$4, \$5 για να δούμε τα περιεχόμενα των καταχωρητών 4 και 5 στο σήμα RegOut1 και RegOut2 το οποίο συμβαίνει στον επόμενο παλμό ρολογίου και έχουμε ως έξοδο τα σωστά αποτελέσματα (θα μπορούσαμε να βάλουμε οποιαδήποτε απο τις τέσσερις εντολές αρκεί να μην αλλάζαμε τους καταχωρητές 4 και 5).

