# 计算机体系架构 第七周作业

范云潜 18373486

微电子学院 184111 班

日期: 2020年10月24日

5.25

# Problem 5.1

comb: a, b, c, h, i,

seq: f, g, j

both: d, e, k

# Problem 5.2

a: 需要写入寄存器的指令全部错误,即 R 指令,因为寄存器的写使能关闭了。

b: ALU 一直工作在受限的,一些需要其 他算数逻辑的指令全部出错,不仅包括运算类 的指令,还有和寻址相关的指令。如 beq 需要 ALUop0 = 1.

- c: R 指令失效, 因为其 ALUop1 = 1。
- d: Branch 使得之后的与门输出恒为 0,分 支失效。
- e: 需要读内存的指令失效, 因为内存选择 的一直是 ALU 通路,无法读出正确数据。
- d: 写内存指令失效, 因为写内存使能关闭 了。

#### Problem 5.5

对于书中 P315 的表格,可能变长的只有 R 指令,可能因为计算单元的变化造成延时增加, 那么延时最长为浮点乘法时: 400 - 100 + 600 = 900 ps

#### Problem 5.8

jr 的流程: 取指 → 访问寄存器 → 更新 PC 电路如图1。

# Problem 5.11

事实上目前的结构无法在一个周期内对两 位的

作业内容: 5.1, 5.2, 5.5, 5.8, 5.11, 5.14, 个寄存器进行读写, 因此为了完成这个工作, 需 要改变寄存器接口,并且为其增加一个+4的 简单加法器。

> 首先,增加一个 Write Data2,并且扩展 Write Reg 为两位, 且在 rt 的 Write Data 添加一 个 Mux, 选择 rt 或者 rt + 1<sup>1</sup>, 因此还需要增加 一个新的控制信号 Linc。

## Problem 5.14

有寄存器:

```
addi $t0, $rs, 0
addi $rs, $rt, 0
addi $rt, $t0, 0
```

#### 无寄存器

```
sw $rs, temp
addi $rs, $rt, 0
lw $rt, temp
```

这些实现需要3clk,而硬件需要1clk。3 k + (1 - k) = 1.1, 那么 k = 0.05。即只需要 5% 的 swap 出现,硬件实现就更好。

## Problem 3.25

- Regdst: 如果取消,则不能选择写入的寄存 器标号。
- Branch: 如果取消, 无法按照非 +4 的方式 改变程序运行方式
- MemRead: 可以取消, 此时只需让 Read-Data 恒为对应地址的数据, 通过 Mem2Reg 和 RegWrite 进行控制

<sup>1</sup>疑似书中笔误, 我认为 word 地址的相加应该是以 4 为单

图 1: Jr 电路



• ALUop: 如果取消,无法决定 ALU 的工作 状态,改变计算方式

• MemWrite: 如果取消,要么无法写入,要 么在读取时改变原数据

• ALUSrc: 如果取消无法使用立即数

• RegWrite: 如果取消无法更改寄存器状态