

### Chapter 5

Digital Design and Computer Architecture, 2nd Edition

• 小班讨论

#### 讨论题1:ROM、RAM与CPU的连接

- 设CPU共有16根地址线,8根数据线,并用MREQ'作访存控制信号(低电平有效),用R/W'作读写控制信号(高电平为读,低电平为写),现有下列芯片及各种门电路(自定),如图。画出CPU与存储器的连接图。要求:

  - (2) 指出选用的存储芯片类型及数量;
  - (3) 详细画出片选逻辑。



# 讨论题2:多模块交叉存储器

• 用16M×8位的存储芯片构成一个64M×16位的主存储器。要求既能够扩大存储器的容量,又能够缩短存储器的访问周期(提高访问速度)。

- (1)计算需要多少个存储器芯片。
- (2)存储器芯片和主存储器的地址长度各需要多少位?
- (3)画出用存储器芯片构成主存储器的逻辑示意图。
- (4)用16进制表示的地址1234567,其体内地址和体号是多少?

## 讨论题3:构建MIPS算术逻辑单元



### 讨论题3:构建MIPS算术逻辑单元



请在下方利用上方输入输出引脚的隧道信号构建ALU电路, ctrl+d复制选择部件



EVIEWDED NEADING

--------

### 讨论题4:构建MIPS寄存器文件



#### 讨论题4:构建MIPS寄存器文件



