# Брус-16: учебная игровая приставка. Совместное программно-аппаратное проектирование

Научный руководитель: П.Н. Советов, к.т.н.

Студент: Кирилл Павлов, 4 курс

## Зачем?

#### Междисциплинарный учебный проект:

- Языки, компиляторы, виртуальные машины: разработка программного эмулятора, ассемблера и DSLкомпилятора.
- 2. **Низкоуровневое программирование**: разработка простых игр для архитектуры уровня микроконтроллера.
- 3. **Цифровая схемотехника**: проектирование специализированной вычислительной системы с управляющим процессором, графической подсистемой, устройствами ввода.

# Почему игровая приставка?

- Просто спроектировать процессор мало нужна практическая задача.
- Студентам интересны игры, в том числе в стиле ретро.
- Такие проекты, как СНІР-8 и разнообразные fantasy consoles, используются в обучении, но не охватывают вопросы цифрового проектирования.

# Почему НОВАЯ игровая приставка?

Чтобы не пользоваться готовым. Чтобы было интересно создавать свои игры. Наконец, исходя из особых задач обучения.

За 2 учебные пары средний студент должен суметь реализовать одно из:

- Программный эмулятор приставки.
- Ассемблер.
- Простую игру.

#### За 2-4 недели, одно из:

- DSL-компилятор.
- Реализацию Брус-16 на ПЛИС.

# Основные элементы Брус-16

- **16-битный стековый СРU**. Стековая архитектура выбрана для упрощения создания компилятора.
- **GPU на прямоугольниках и без фреймбуфера**. Кадр строится из 64 аппаратных прямоугольников, для которых задаются X, Y, W, H, цвет и признак абсолютных координат. Это облегчает процесс создания игр даже для тех, кто не умеет рисовать. Нет фреймбуфера меньше аппаратных ресурсов (мы хотим запустить приставку на платах уровня Tang Nano 9K).

# Как выглядят игры для Брус-16



# Процессор Брус-16

- 16-битная стековая архитектура с фреймами локальными переменными в памяти данных.
- Код (8192 16-битных слова) и данные (8192) разделены.
- Два аппаратных стека: операций (32 ячейки) и возвратов (16 ячеек).
- Команда фиксированной длины 16 бит.
- Адресация только словами.
- Четыре регистра: PC, SP, RP, FP.
- Только абсолютные переходы.

# Брус-16: система команд



JMP, JZ, CALL, PUSH ADDR.



АЛУ: ADD, SUB, MUL, AND, OR, XOR, SHL, SHR, SHRA, EQ, NEQ, LT, LE, GT, GE, LTU.

Прочее: LOAD, STORE, LOCALS, SET\_FP, ICALL, RET, PUSH\_INT, PUSH\_MR, POP, WAIT.

Реализация программного эмулятора: 138 SLOC.

# Программная модель GPU (640х480х16bpp)

```
cursor_x, cursor_y = 0
rect_addr = RECT_MEM
for _ in range(RECT_NUM):
    is_abs = cpu.data[rect_addr + RECT_ABS]
    x = sext(cpu.data[rect_addr + RECT_X], 16)
    y = sext(cpu.data[rect_addr + RECT_Y], 16)
    w = cpu.data[rect_addr + RECT_W]
    h = cpu.data[rect_addr + RECT_H]
    color = cpu.data[rect_addr + RECT_COLOR]
    if is_abs:
        cursor_x = x
        cursor_y = y
    else:
        x += cursor_x
        y += cursor_y
    fill_rect(x, y, w, h, color)
    rect_addr += RECT_SIZE
```

# Синхронизация CPU и GPU

Процессорная команда WAIT заставляет CPU "заснуть" после подготовки очередного кадра. Система далее "будит" процессор.

Это сопрограммная модель взаимодействия:

```
def setup():
    set_fp({KEY_MEM})
    background()
    while 1:
        update_frame()
        wait()
```

# DSL-компилятор и ассемблер

```
def fact(n):
    if n < 2:
        return 1
    return n * fact(n - 1)</pre>
```

DSL-компилятор для подмножества Python. Реализация: 196 SLOC.

Реализация ассемблера: 96 SLOC.

```
LABEL fact
LOCALS 1
SET_LOCAL 0
GET_LOCAL 0
PUSH_MR
LT 2
JZ LO
PUSH_INT 1
RFT 1
LABEL LO
LABEL L1
GET_LOCAL 0
PUSH MR
GET_LOCAL 0
PUSH MR
SUB 1
CALL fact
MUL
RET 1
```

А теперь — слово Кириллу!

учебных материалов по Брус-16, а также

дисциплинах!

Приветствуется участие в совместной разработке

использование этой архитектуры в университетских

## Как?

Итеративно, методом проб и ошибок.

- Код процессора менялся 4 раза.
- Код видеоядра менялся 3 раза.
- Множество правок в архитектуре по ходу разработки.
- Изучение предметной области по ходу разработки.

## Архитектурные изменения:

- Фон-Неймовская архитектура -> Гарвардская.
- Относительные переходы -> абсолютные переходы.
- 1 общий формат команд -> 2 формата команд.
- Расширение АЛУ.
- Разделение LOAD на 2 инструкции.
- Отказ от аппаратного HIT из-за сложности реализации.
- Введение Wait.

## Акт 1 Подготовка.

Дано: эмулятор на python, знания из курса информатики.

#### Подготовка:

- Блог по реализации chip-8 на verilog.
- Спецификация verilog.
- ПЛИС Языки описания аппаратуры VHDL и Verilog, САПР, приёмы проектирования И.Е. Тарасов.
- Designing Video Games Hardware in Verilog (8bitworkshop).
- J1 и TINYCPU модели стековых процессоров.
- Были рассмотрены и другие архитектуры, но они повлияли в меньшей мере.

# Акт 2 Осмысление ограничений.

- Недостаток памяти для полноценного видеобуфера.
- Жёсткие ограничения на отрисовку кадра в реальном времени.
- Недостаток знаний об устройстве FPGA.
- Недостаток тактов для алгоритма художника для 1 линии.

#### Идея:

Последовательный алгоритм с ограничениями для отрисовки по 1 линии с 2-й буферизацией.



# Акт 3 начало разработки

#### Первая итерация процессора:

- Единый формат команды.
- 3 такта на инструкцию.
- Запутанная последовательная логика процессора и вспомогательные регистры.
- Синхронные стеки *1R1W* с выделенным регистром для вершины стека.
- Преимущество: В симуляторе он работал!

# Акт 4 середина разработки

#### Вторая итерация:

- 2 разных формата команды.
- Стеки 1R1W с асинхронным чтением и выделенными регистры для вершины стека.
- 2 такта на инструкцию.
- Непростые архитектурные решения: чтение из синхронной памяти за 1 инструкцию, взятие 2-х аргументов со стека с учётом 1R1W.
- Реализация GPU на основе параллельных компараторов и приоритетного шифратора, отрисовка в тот же так.
- Осмысление асинхронной логики.

# Акт 5 выход на финишную прямую

#### Третья итерация:

- Разделение LOAD на LOAD и PUSH MR.
- Стеки 2R1W с асинхронным чтением.
- 1 такт на инструкцию.
- Сокращение кода ядра на 150 строк кода.
- Независимая асинхронная логика, построенная вокруг регистров.
- Введение Wait.
- Процессор стал понятным и лаконичным.
- Переход видеоядра на бинарное дерево мультиплексоров.

# Бинарное дерево мультиплексоров



## Процедура смены кадра

- 1. Процессор отработал и ожидает в состоянии wait.
- Блок rect DMA копирует прямоугольники из системной памяти в память GPU с пересчётом координат.
- 3. Блок buttons DMA записывает в память состояние кнопок
- 4. Процессор возобновляет работу.

Процессор подготавливает новый кадр, а GPU отрисовывает текущий.

# Архитектура



## Дополнительные сложности

Неудобное тестирование на verilog -> Библиотеки cocotb.

Сложность тестирования системы целиком (на отрисовку кадра требуется 800x525 тактов) -> Модульное тестирование + сравнение дампов памяти verilog с памятью эмулятора на С.

Отсутствие знакового сравнения в 8bitworkshop IDE, 3-х битный цвет -> Симуляция вывода VGA с помощью Verilator и freeglut.

Отсутствие платы -> Verilator и freeglut.

### Итог

- Код ядра ~ 460 SLOC.
- Асинхронная логика процессора, организованная вокруг регистров.
- 1 такт для всех инструкций.
- Раздельная память для инструкций и данных.
- Асинхронный GPU на основе параллельных компараторов и дерева мультиплексоров без видеобуфера и задержки.
- DMA контроллеры для копирования данных.
- Управление по VSYNC.

# Демонстрация

verilator + vga

https://drive.google.com/file/d/1ygSRBZp9BoFQYHSV4DjXOJ6\_blnPSIBf/view?usp=sharing

c + sdl

https://drive.google.com/file/d/1K1-AK2t0QhIZ\_K6u\_17JmzezoD-wY0sJ/view?usp=sharing



