# Direct Memory Access using CDMA (lab4)

24<sup>th</sup> February 2023

#### 1. lab4 프로젝트 생성하기

- > lab3 프로젝트를 lab4 프로젝트로 복사하기
- 기존 lab3 프로젝트를 열어서 Project > Save As 클릭 -> "lab4"로 이름변경 후 저장





# 2. S\_AXI\_HP0를 Enable하기

#### > ZYNQ7 PS 커스터마이징

- ZYNQ7 Processing System IP 블록을 더블 클릭하여 커스텀 진행
- PS-PL Configuration에서 HP Slave AXI Interface > **S AXI HP0 Interface**를 체크





- > CDMA IP블록 추가하기
- Add IP에서 **AXI Central Direct Memory Access** 블록 추가



- > CDMA IP블록 커스터마이징
- 추가된 블록을 더블 클릭하여 커스텀 진행
- Enable Scatter Gather 체크 해제, Write/Read Data Width = 64로 수정 -> OK 클릭



- > Run Connection Automation 진행
- processing\_system7\_0 > **S\_AXI\_HP0** 만 Connection 진행



- > Run Connection Automation 진행
- processing\_system7\_0 > **S\_AXI\_HP0** 만 Connection 진행
- 연결 구조가 다음과 같이 이루어졌는지 확인하기



- > Run Connection Automation 진행
- 다시 한 번 Run Connection Automation 클릭
- axi\_cdma\_0 > S\_AXI\_LITE 연결 option에서 설정을 그림과 같이 변경



- > Run Connection Automation 진행
- 그림과 같이 연결되었는지 확인하기



- > AXI BRAM Controller 추가
- Add IP에서 AXI BRAM Controller 블록 추가
- axi\_bram\_ctrl\_0이 이미 있으므로(lab3) axi\_bram\_ctrl\_1 블록이 추가됨



- > AXI BRAM Controller 에 대해 Run Connection Automation 진행
- S\_AXI 만 선택하고 옵션에서 Master = /axi\_cdma\_0/M\_AXI 로 변경 -> OK 클릭



- > AXI BRAM Controller 에 대해 Run Connection Automation 진행
- 다음과 같이 연결되었는지 확인하기



- > AXI BRAM Controller 커스텀 진행 (2개 블록에 대해 모두 수행)
- Data Width = **64** / Number of BRAM interface = **1** 로 수정







- > 두 AXI BRAM Controller를 Block Memory Generator에 연결
- 아래 그림과 같이 wire를 연결하기



# 5. Interrupt 추가하기

- > ZYNQ7 PS 블록에서 interrupt 기능 추가
- 블록을 더블 클릭하여 생기는 커스텀 창에서 Interrupts 탭 클릭
- Fabric Interrupts > PL-PS Interrupt Ports > IRQ\_F2P 체크



# 5. Interrupt 추가하기

- > ZYNQ7 PS 블록에서 interrupt 기능 추가
- ZYNQ7 PS의 IRQ\_F2P 핀과 axi\_cdma\_0의 cdma\_introut 핀을 wire로 연결



#### 6. Address Editor 수정하기

- > Address Editor 탭에서 다음과 같이 Range 값을 수정
- processing\_system7\_0 -> **512M** / axi\_bram\_ctrl\_1 -> **64K** 로 수정



# 7. Bitstream 생성 및 SDK 실행

- > Bitstream 생성하기
- 완성된 디자인 모습



#### 7. Bitstream 생성 및 SDK 실행

- > Bitstream 생성하기
- Validation 후 Error가 없으면 design 저장한 후 Generate Bitstream 클릭





### 7. Bitstream 생성 및 SDK 실행

- > SDK 실행하기
- File > Export > Export Hardware 클릭
- Include bitstream 반드시 체크
- File > Export > Launch SDK 클릭







- > New Application Project 생성
- Name: lab4 로 입력 -> Next 클릭 -> Empty Application 선택 -> Finish 클릭





- > lab4.c를 import하기
- lab4/**src** 폴더에서 마우스 우클릭 -> Import -> General/**File System** -> lab4.c가 위치한 폴더를 Browse -> lab4.c 선택 -> Finish





- > Program FPGA 진행
- 보드를 PC에 연결한 후 Program FPGA 진행



#### > SDK 터미널 열기

- 보드를 PC에 연결된 USB 포트를 터미널에 연결하도록 등록
- Baud rate: 115200





- > 하드웨어 실행하기
- lab4 폴더 우클릭 -> Run As > 4 Launch on Hardware (GDB) 클릭



- > 하드웨어 실행하기
- 다음과 같이 SDK 터미널에 내용이 나타남
- 예시로 1024 words(4096 bytes)를 DDR3에서 BRAM으로 transfer하도록 입력하였음



#### > 하드웨어 실행하기

- 1024 words(4096 bytes)를 DDR3에서 BRAM으로 transfer하도록 입력하였음
- Processor 자체에서 transfer를 수행하면 680000 cycle 이상이 걸리지만 interrupt를 사용해 DMA를 동작시켜 transfer를 수행하였더니 5600 cycle 정도가 걸리는 것을 볼 수 있음



# 감사합니다