# UG936

Lab7
Incremental Flow

경북대학교 2022222447 박주동

#### Lab7

- Incremental compile flow를 이용하여 design을 디버깅해보기!
- -> Incremental compile을 이용하여 debug core를 추가/수정/삭제 및 결과 확인
- 이번 LAB 순서
- Step1: 디버그 코어 추가하기
- Step2: Reference Design 컴파일하기
- Step3: 새로운 Run 실행하기 (create new runs)
- Step4: Incremental debug 수정하기
- Step5: Incremental compile 실행하기

#### Ch.13 Debugging Designs Post Implementation



- Incremental Compile Flow Designs
  - ILA를 추가/삭제, 수정하기 위해 사용
    - 디자인 개발이 거의 완료되는 상태에서 사용
  - 시간 절약
    - 기존 design(reference design)을 최대한 재활용 -> Implement하는 속도 상승
    - 95%이상 같아야 효과적
  - 최소한의 수정
    - 기존 design(reference design)을 최대한 재활용 -> 기존 design과 거의 같음
    - 95%이상 같아야 효과적

#### Step1: 디버그 코어 추가하기

- Vivado (ver.2018.2) 열기
- Open Example Project 클릭
- CPU(Synthesized) design template 클릭
- Project name box에서, 다음과 같이 설정
  - 프로젝트 이름: ug936\_lab7\_incremental
  - 프로젝트 저장 위치: default (상관없음)
  - Parts 번호: xc7k70tfbg676-2
- Synthesized design 열기
  - Netlist "cpuEngine" 모듈에서 다음 Nets을 Mark Debug
    - cpuEngine/dcqmem\_dat\_qmem[\*]
    - cpuEngine/dcpu\_dat\_qmem[\*]
    - cpuEngine/dcqmem\_adr\_qmem[\*]
    - cpuEngine/du\_dsr[\*]
    - cpuEngine/dvr0\_\_0[\*]
    - cpuEngine/dcqmem\_sel\_qmem[\*]



#### Step1: 디버그 코어 추가하기

- Mark Debug의 또다른 방법 Tcl 사용
  - set\_property mark\_debug true [get\_nets [list {cpuEngine/dcqmem\_dat\_qmem[\*]} {cpuEngine/dcpu\_dat\_qmem[\*]} {cpuEngine/dcqmem\_adr\_qmem[\*]} {cpuEngine/du\_dsr[\*]} {cpuEngine/dvr0\_\_0[\*]} {cpuEngine/du\_dsr[\*]} {cpuEngine/dcqmem\_sel\_qmem[\*]}]]
- Set Up Debug Wizard 실행
- Flow Navigator에서, **Set Up Debug** 클릭
  - 선택했던 Net들을 ILA에 연결
  - Next 클릭
  - ILA Core Options: default
  - Next 클릭 finish 클릭



#### Step1: 디버그 코어 추가하기

- Debug 창에서, u\_ila\_0 코어 생성 확인
- 추가한 debug 설정을 기존 XDC파일에 저장
  - File -> Constraints -> Save or button



#### Step2: Reference Design 컴파일하기

- Flow Navigator에서. Run Implementation 실행
- Implementation 완료 후, Design Runs 창에서,
- impl\_1 오른쪽 클릭 Open Run Directory
  - Impl\_1 run directory: routed checkpoint(top\_rounted.dcp)가 포함됨. 해당 DCP 파일은 Incremental compile flow에 사용됨
  - Design checkpoint(DCP) 파일: netlist, constraint, implementation result(i/o 연결방식, utilization, timing, power 등등)
- Tcl 명령어로도 Run directory 경로 알 수 있음
  - get\_property DIRECTORY [current\_run]



#### Step3: New Run 생성하기

- 이번 단계에서는, 새로운 Run 탭에 debug 코어를 수정해서 다시 합성하고 implementation을 진행해서 기존 implementation 결과와 비교할 수 있도록 함
- 새로운 Runs 생성하기
  - Flow Create Runs
  - Configure Implementation Runs 창에서, **Make Active** 체크 Next
  - Launch Options 창에서, **Do not launch now** 체크 Next
  - Create New Runs Summary screen 창에서, Finish 클릭
  - New runs 생성
- Design Runs 탭에서, impl\_2 runs 생성됨을 확인



#### Step4: Incremental Debug 수정하기

- 새롭게 만든 Runs에서 debug 코어를 수정하는 과정
- 수정 후에, reference DCP 파일을 통해 implement하면 기존의 place와 route된 netlist과 cell들을 최대한 reuse함으로써 debug 시간을 줄일 수 있음
- Nets 추가하기
  - Synthesized netlist 열기
  - Debug core 변경을 위해서, 다음의 nets을 MARK DEBUG
  - fftEngine/fifo\_out[\*]
  - Set Up Debug Wizard 열기
  - Set Up Debug 클릭
  - Existing Debug Nets 창에서, 다음을 체크
  - · Continue debugging 110 nets connected to existing debug cores
  - Next





#### Step4: Incremental Debug 수정하기

- Debug 32 Unassigned debug nets 체크 Next
- Nets to Debug 탭에서, 추가된 Nets 확인 Next
- Finish





#### Step4: Incremental Debug 수정하기

- Debug 탭에서, **ILA 코어 2개가 생성**됨을 확인
- 추가한 debug 설정을 기존 XDC파일에 저장
- File -> Constraints -> Save or button





#### Step5: Incremental Debug 수정하기

- 이번 단계에서는 incremental compile을 통해서 기존의 생성한 DCP파일을 이용해 debug코어, cell과 netlist의 placement & route를 reuse함
- top\_routed.dcp를 이용해 Incremental Compile 실행하기
  - Design Runs 창에서, impl\_2 오른쪽 클릭 Set Incremental Implementation 클릭
  - impl\_1의 top\_routed.dcp(DCP 파일) 추가
  - Design Runs 탭에서, Run Implementation 실행



### Step5: Incremental Debug 수정하기

- Incremental Compile 결과 확인
  - Implementation 후, Open Implemented Design 클릭
  - Design Runs 창에서, **impl\_1과 impl\_2의 실행된 시간**을 비교할 수 있음
  - Reports 탭에서, Place Design Incremental Reuse Report 클릭
  - Incremental Reuse Report
    - reuse된 Cells, Ports, Nets의 비율
    - 비율이 높을수록 placement와 routing에서 reuse가 더 많이 일 어났음을 알 수 있음
    - 해당 report
      - · Fully reused nets
      - · Partially reused nets
      - non-Reused nets





## 감사합니다.

• Q&A

14/14